--- /srv/rebuilderd/tmp/rebuilderd3NIT5g/inputs/qemu-system-riscv_10.1.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderd3NIT5g/out/qemu-system-riscv_10.1.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-10-21 05:03:28.000000 debian-binary │ -rw-r--r-- 0 0 0 1192 2025-10-21 05:03:28.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3298000 2025-10-21 05:03:28.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3298588 2025-10-21 05:03:28.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x265695 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8e9d04 0x008e9d04 0x008e9d04 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8e9d4c 0x008e9d4c 0x008e9d4c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8e9d30 0x8e9d30 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8e9d78 0x8e9d78 R E 0x10000 │ │ │ │ LOAD 0x8ee678 0x008fe678 0x008fe678 0x1eab38 0x2114a8 RW 0x10000 │ │ │ │ DYNAMIC 0x9daa74 0x009eaa74 0x009eaa74 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8e9d10 0x008e9d10 0x008e9d10 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8e9d58 0x008e9d58 0x008e9d58 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8ee678 0x008fe678 0x008fe678 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8ee678 0x008fe678 0x008fe678 0xf1988 0xf1988 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008e528 08e528 0aefdb 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013d504 13d504 00c522 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00149a28 149a28 000410 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00149e38 149e38 111ae8 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0025b920 25b920 001f38 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0025d858 25d858 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0025d864 25d864 003100 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00260968 260968 4ecedc 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 0074d844 74d844 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 0074d850 74d850 19c4b4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008e9d04 8e9d04 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008e9d0c 8e9d0c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008e9d10 8e9d10 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00260968 260968 4ecf28 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 0074d890 74d890 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 0074d898 74d898 19c4b4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008e9d4c 8e9d4c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008e9d54 8e9d54 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008e9d58 8e9d58 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 008fe678 8ee678 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 008fe678 8ee678 0007a8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 008fee20 8eee20 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 008fee28 8eee28 0ebc4c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 009eaa74 9daa74 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009eac54 9dac54 0053ac 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 009f0000 9e0000 0f91b0 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1055,167 +1055,167 @@ │ │ │ │ 1051: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1052: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1055: 00b0e500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1056: 00457d51 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1057: 00ada92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1058: 0062d049 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1058: 0062d0b1 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1059: 009f567c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1060: 0060f3d9 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1060: 0060f441 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1061: 00b0e9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1062: 00ae3d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1063: 00ae9298 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1064: 00adf408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1065: 009fcb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1066: 00539f05 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1067: 00b0d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1068: 006b5d9d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1068: 006b5ded 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1069: 00a41430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1070: 00608f05 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1071: 00705569 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00608f6d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1071: 007055b9 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1072: 004fee6d 924 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1073: 00b0dcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 00b0ef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 00ad83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1076: 00519271 470 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1077: 009c07c4 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00b0e3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1079: 00a413ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1080: 006b83a9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1080: 006b83f9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1081: 0052d065 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1082: 00291a21 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1083: 00b0f1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1084: 00b0def4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1085: 00ae3db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1086: 006f4b9d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1086: 006f4bed 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1087: 0052d13d 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ - 1088: 006d09ed 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1088: 006d0a3d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1089: 00b0e718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1090: 0052d0ad 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1091: 00ad4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1092: 006ee87d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1092: 006ee8cd 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1093: 00b0d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1094: 003869e5 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1095: 006be9d9 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1095: 006bea29 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1096: 0029fba9 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1097: 00adaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1098: 00723ad5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1099: 00590d0d 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1098: 00723b25 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1099: 00590d71 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1100: 00b0d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1101: 00b0ed5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1102: 00ae5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1103: 00b0d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1104: 007101ad 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1104: 007101fd 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1105: 00a41328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1106: 00ae11f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1107: 00ae7d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1108: 00a2dc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1109: 006b2221 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1109: 006b2271 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1110: 009bd9dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1111: 00ae6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1112: 00b0dcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1113: 00b0e2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1114: 00ad427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1115: 003ba581 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1116: 00a2dab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1117: 00b0d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1118: 00633761 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1119: 005b8141 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1118: 006337c9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1119: 005b81a9 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1120: 00b0e65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1121: 0052d0f5 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1122: 00ade930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1123: 00a2dbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1124: 00b0deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1125: 00ad4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1126: 00a3bd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1127: 00b0d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1128: 00ae00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1129: 00424861 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1130: 00ada9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1131: 00a3bb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1132: 00b0e4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1133: 006a8145 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1134: 006ecaf1 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1133: 006a8195 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1134: 006ecb41 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1135: 00b0e932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1136: 00a3bc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1137: 004637f1 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1138: 00b0d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1139: 00adabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1140: 004293a1 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1141: 006b4c25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1141: 006b4c75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1142: 00b0d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1143: 00b0ef50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1144: 002d579d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1145: 00a2db34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1146: 006ff149 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1146: 006ff199 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1147: 00b0ef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1148: 00b0de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1149: 00ad3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1150: 004c8de9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1151: 0038dee5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1152: 004c796d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1153: 006da05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1154: 005be5cd 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1153: 006da0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1154: 005be635 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1155: 0049a601 292 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1156: 00a33258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1157: 0069b4b1 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1157: 0069b501 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1158: 00a3bc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1159: 00adbe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1160: 006451c9 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1160: 00645231 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1161: 00a33360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1162: 00ad61a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1163: 004a8561 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1164: 002a36e1 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1165: 00b0ec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1166: 00aec108 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1167: 004361d5 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1168: 006f8a85 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1168: 006f8ad5 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1169: 00ad0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1170: 00b0dae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1171: 006f18f5 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1171: 006f1945 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1172: 00ade860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1173: 004db095 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1174: 00b0e88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1175: 00b0f4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1176: 00b0eeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1177: 006d231d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1178: 006fff7d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1177: 006d236d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1178: 006fffcd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1179: 00a332dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1180: 00b0e0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1181: 0069a1dd 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1181: 0069a22d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1182: 00b0ede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1183: 0046d70d 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1184: 0033585d 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1185: 00b0d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1186: 00ae5830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1187: 00429179 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1188: 00343ba9 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1189: 00ad73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1190: 00ad4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1191: 00745d71 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1191: 00745dc1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1192: 002f34ad 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1193: 0062f081 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1193: 0062f0e9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1194: 004659f1 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1195: 00721975 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1195: 007219c5 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1196: 00ad2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1197: 00b0e25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1198: 00b0e94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1199: 00ae19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1200: 0043c841 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1201: 00b0d98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1202: 0090df94 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1203: 00ad74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1204: 002bcd15 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1205: 00b0f3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1206: 00ad8d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1207: 00ae3920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1208: 00266ed1 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1209: 00a3f9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1210: 006e828d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1210: 006e82dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1211: 00b0e34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1212: 00ad6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1213: 00a3f858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1214: 00adb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1215: 00b0e308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1216: 00b0ebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1217: 00a3f960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1223,130 +1223,130 @@ │ │ │ │ 1219: 00b0e636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1220: 009fe86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1221: 00b0d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1222: 00a23f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1223: 004160d5 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1224: 00b0cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1225: 00a23df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1226: 006ebd39 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1226: 006ebd89 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1227: 00ad64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1228: 00a23ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1229: 00499b69 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1230: 00714a79 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1231: 006df595 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1230: 00714ac9 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1231: 006df5e5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1232: 00ad4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1233: 003333a9 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1234: 007192bd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1235: 008c5118 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1234: 0071930d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1235: 008c5160 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1236: 00b0de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1237: 00a3f8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1238: 00b0e93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1239: 006158a5 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1239: 0061590d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1240: 00b0ee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1241: 00ae8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1242: 006b38cd 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1242: 006b391d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1243: 002eee4d 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1244: 006ed551 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1245: 006abc71 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1244: 006ed5a1 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1245: 006abcc1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1246: 00ae2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1247: 00ae6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1248: 0043e41d 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1249: 00b0d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1250: 00a23e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1251: 00b0efea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1252: 004c38f5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1253: 00b0cee4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1254: 006f6ad5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1254: 006f6b25 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1255: 0049a0dd 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1256: 00415415 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1257: 002957ad 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1258: 00a2fe44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1259: 00294aa9 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1260: 00a2fcb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ 1261: 004d7f05 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1262: 00a2fdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1263: 006dee0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1263: 006dee5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1264: 009fb668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1265: 005f000d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1265: 005f0075 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1266: 00b0d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1267: 00664989 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1267: 006649d9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1268: 00b0eebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1269: 002ed3a5 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1270: 003d774d 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1271: 00b0dc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1272: 00ae5890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1273: 0031f961 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1274: 00ad5acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1275: 00ad6c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1276: 004dde99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1277: 00a2fd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1278: 00b0cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1279: 006a5559 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1280: 005d3589 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1281: 006fb305 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1279: 006a55a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1280: 005d35f1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1281: 006fb355 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1282: 002fbab1 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1283: 006a3f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1284: 00590db1 180 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1283: 006a3fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1284: 00590e15 180 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1285: 004932e5 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1286: 00ada8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1287: 00ae8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1288: 005ebfc1 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1288: 005ec029 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1289: 0044a47d 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1290: 00b0d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1291: 0073099d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1291: 007309ed 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1292: 00b0f09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1293: 00ad8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1294: 00381a49 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1295: 0070c22d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1295: 0070c27d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1296: 00ae1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1297: 004b3221 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1298: 006d8f81 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1298: 006d8fd1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1299: 00ad10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1300: 006dec3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1300: 006dec8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1301: 00ae4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1302: 00b0d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1303: 00ade800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1304: 00633b3d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1305: 005b67d5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1304: 00633ba5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1305: 005b683d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1306: 00adaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1307: 002ce695 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1308: 00b0d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1309: 00ae86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1310: 00679d05 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1310: 00679d55 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1311: 00a44ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1312: 00ad6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1313: 00adda5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1314: 00b0ecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1315: 006cce09 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1315: 006cce59 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1316: 0038693d 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1317: 00a43110 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1318: 00ad36a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1319: 002ac5e9 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1320: 00b0d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1321: 0052540d 318 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1322: 0050b09d 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1323: 00ae624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1324: 00b0e48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1325: 00617b4d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1325: 00617bb5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1326: 00ae45d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1327: 00ad7154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1328: 006e1eb1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1328: 006e1f01 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1329: 00b0d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1330: 00395579 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1331: 009bf890 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1332: 00a24d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1333: 00b0d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1334: 00a24bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1335: 0052554d 274 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1336: 00a43218 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1337: 006f05f9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1337: 006f0649 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1338: 00a24ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1339: 00ad36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1340: 00ad6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1341: 005bdb8d 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1341: 005bdbf5 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1342: 00b0db58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1343: 0029bba9 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1344: 00ad19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1345: 00b0e8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1346: 00ad81f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1347: 009bff18 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1348: 00ae8814 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ @@ -1361,47 +1361,47 @@ │ │ │ │ 1357: 0029e479 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1358: 00b0e436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1359: 00b0d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1360: 003f6941 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1361: 004ddc41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1362: 00343b65 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1363: 003ebf75 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1364: 00612be5 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1364: 00612c4d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1365: 002d2ea5 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1366: 00744479 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1367: 0062a625 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1368: 00590a1d 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1369: 006c7551 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1366: 007444c9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1367: 0062a68d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1368: 00590a81 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1369: 006c75a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1370: 009c009c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1371: 00b0cea4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1372: 00b0f11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1373: 004c3cdd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1374: 004403a9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1375: 00707bd1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1375: 00707c21 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1376: 00b0d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1377: 00ad8d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1378: 004e27d9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1379: 007241f1 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1379: 00724241 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1380: 00b0ee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1381: 004c008d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1382: 0062d331 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1382: 0062d399 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1383: 0029b9ad 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1384: 00b0ed8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1385: 00380a1d 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1386: 00b0fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1387: 006c28f9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1387: 006c2949 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1388: 00b0d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1389: 006da1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1389: 006da215 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1390: 00b0dc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1391: 005b2a31 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1392: 006c87c5 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1391: 005b2a99 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1392: 006c8815 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1393: 004de96d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1394: 00497f71 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1395: 00590d5d 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1396: 006cf1ed 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1395: 00590dc1 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1396: 006cf23d 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1397: 0045e799 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1398: 00ade41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1399: 00ae0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1400: 00b0e666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1401: 003ba52d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1402: 00ae3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1403: 00adf198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ @@ -1409,123 +1409,123 @@ │ │ │ │ 1405: 00ae717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1406: 00548dcd 228 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1407: 00330899 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1408: 00ad3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1409: 00ae9110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1410: 00b0e560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1411: 0045c2ad 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1412: 006bbe41 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1412: 006bbe91 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1413: 00ad8950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1414: 00ae8e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1415: 00ad2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1416: 00ae1808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1417: 00b0ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1418: 00b0e908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1419: 006111ad 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1420: 006ea3cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1419: 00611215 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1420: 006ea41d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1421: 00ad518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1422: 008c5178 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1422: 008c51c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1423: 00ad90c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1424: 009f96f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1425: 004b315d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1426: 00472839 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1427: 00b0f744 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1428: 003f1a05 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1429: 006e9ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1430: 005e382d 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1429: 006e9f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1430: 005e3895 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1431: 00ad2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1432: 0073ce29 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1433: 00738f25 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1432: 0073ce79 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1433: 00738f75 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1434: 00b0e8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1435: 004e8121 124 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1436: 00ade19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1437: 00b0e85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1438: 00b0f36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1439: 006b2769 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1439: 006b27b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1440: 0029f861 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1441: 005d7901 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1441: 005d7969 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1442: 00b0d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1443: 00ae2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1444: 0031f019 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1445: 00703659 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1445: 007036a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1446: 00b0f484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1447: 00adc258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1448: 00b0d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1449: 00b0e9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1450: 00b0dd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1451: 00b0dcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1452: 006f0ba5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1452: 006f0bf5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1453: 00b0e988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1454: 00ad82f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1455: 00b0f098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1456: 004af18d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1457: 007322f1 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1457: 00732341 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1458: 00b0f3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1459: 005ea99d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1460: 00719449 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1459: 005eaa05 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1460: 00719499 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1461: 00ad0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1462: 009f7ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1463: 00a322e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1464: 00b0ee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1465: 00619119 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1465: 00619181 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1466: 00ad4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1467: 00a2c274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1468: 004e1ad9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1469: 005e6995 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1469: 005e69fd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1470: 00a323e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1471: 002e60a5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1472: 00b0f002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1473: 00b0f3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1474: 004e6325 144 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1475: 00a2c37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1476: 00ad5718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1477: 00b0e0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1478: 00ad2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1479: 009fb560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1480: 00b0dd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1481: 005f0229 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1481: 005f0291 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1482: 00ada01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1483: 00a42ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1484: 00b0d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1485: 0062e83d 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1486: 00748ded 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1487: 006c5901 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1485: 0062e8a5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1486: 00748e3d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1487: 006c5951 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1488: 00ae3e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1489: 00adeda0 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1490: 00a4242c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1491: 00b0d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1492: 00b0d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1493: 0073ac41 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1494: 00719bd1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1493: 0073ac91 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1494: 00719c21 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1495: 00a32364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1496: 00633675 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1496: 006336dd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1497: 00329c0d 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1498: 009f06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1499: 00a2c2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1500: 00ae1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1501: 00ad3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1502: 00a4707c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1503: 006cc01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1503: 006cc06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1504: 004d22c1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1505: 00ad62d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1506: 00424751 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1507: 00429871 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1508: 00a3c024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1509: 00a4263c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1510: 0051c0c5 84 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1511: 00adbe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1512: 00b0edf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1513: 00ad551c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1514: 00a3bfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1515: 003ca19d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1516: 006e280d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1517: 006f6dc9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1516: 006e285d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1517: 006f6e19 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1518: 00ae0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1519: 00ad22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1520: 006f5161 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1520: 006f51b1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1521: 00aeba3c 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1522: 00b0d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1523: 0053d531 302 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1524: 00b0dfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1525: 00543065 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1526: 00522d15 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ 1527: 004dafb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ @@ -1535,101 +1535,101 @@ │ │ │ │ 1531: 00522ded 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1532: 0053d2fd 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1533: 00aeb2b4 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1534: 004136e9 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1535: 00b0ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1536: 0038fb01 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1537: 004e1c69 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1538: 00663071 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1538: 006630c1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1539: 00522d5d 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1540: 006c5531 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1540: 006c5581 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1541: 00adc850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1542: 004e209d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1543: 009bfd7c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1544: 00b0e676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1545: 00a3bf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1546: 00ae3eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1547: 00ae1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1548: 00b0ed00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1549: 00adafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1550: 006e475d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1550: 006e47ad 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1551: 00ae8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1552: 0063323d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1552: 006332a5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1553: 0042a735 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1554: 0071c9dd 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1554: 0071ca2d 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1555: 00ae0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1556: 006215e5 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1557: 006bc84d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1556: 0062164d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1557: 006bc89d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1558: 00b0f49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1559: 00543179 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ 1560: 004d9ca9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1561: 00b0f188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1562: 00ae3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1563: 0042b7a5 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1564: 0053d415 282 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1565: 00291ad1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1566: 006b3f65 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1566: 006b3fb5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1567: 00522da5 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1568: 00ad0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1569: 00498ab1 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1570: 006edb99 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1570: 006edbe9 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1571: 00b0e482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1572: 00b0e9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1573: 00449301 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1574: 00b0f384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1575: 009f9670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1576: 00343b25 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1577: 006ae0b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1577: 006ae109 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1578: 002f4879 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1579: 002dd501 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1580: 0045b12d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1581: 00add46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1582: 00b0f4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1583: 00b0ced0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1584: 006b6f19 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1585: 00701195 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1584: 006b6f69 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1585: 007011e5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1586: 0029e565 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1587: 00b0e2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1588: 00b0d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1589: 00ad87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1590: 0051c01d 84 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1591: 00b0f2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1592: 00456f85 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1593: 00b0f322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1594: 00b0ef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1595: 006a253d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1595: 006a258d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1596: 00b0cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1597: 0045e50d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1598: 00b0df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1599: 00ad6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1600: 00ad21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1601: 00b0d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1602: 009ae54c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1603: 006be79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1603: 006be7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1604: 00ad8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1605: 004c53b9 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1606: 0053988d 322 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1607: 006db369 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1607: 006db3b9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1608: 00b0eee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1609: 00a44d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1610: 003ebb71 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ 1611: 00a257b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1612: 00608865 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1612: 006088cd 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1613: 009ea784 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1614: 0068ad9d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1614: 0068aded 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1615: 004b2b05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1616: 00a46e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1617: 0070edb1 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1617: 0070ee01 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1618: 00ade1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1619: 00ad6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1620: 00530d05 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1621: 00a2dfd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1622: 006ff9c5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1622: 006ffa15 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1623: 00b0e428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1624: 00714c71 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1624: 00714cc1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1625: 00ad7054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1626: 00509ea1 1088 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1627: 00ad4afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1628: 00291971 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1629: 00530ddd 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1630: 0037e28d 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1631: 00a44ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ @@ -1651,54 +1651,54 @@ │ │ │ │ 1647: 00b0efa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1648: 00b0ef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1649: 0038d5d9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1650: 002fd431 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1651: 002ee72d 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1652: 00296169 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1653: 00b0eac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1654: 00715c25 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1654: 00715c75 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1655: 0037b509 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1656: 00530d95 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1657: 00b0e8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1658: 00b0f37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1659: 00ad4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1660: 00342fcd 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1661: 00ae1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1662: 00adb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1663: 00ad6dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1664: 004cb541 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1665: 00b0dbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1666: 00b0f1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1667: 005cfc29 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1667: 005cfc91 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1668: 00429fa1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1669: 00b0df40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1670: 00b0d9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1671: 007474b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1671: 00747509 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1672: 00ae6b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1673: 00b0dc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1674: 005de995 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1675: 006cc10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1674: 005de9fd 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1675: 006cc15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1676: 00ae77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1677: 004cbddd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1678: 0070dd01 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1679: 00741761 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1678: 0070dd51 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1679: 007417b1 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1680: 00ae42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1681: 00adc770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1682: 006f7bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1682: 006f7c09 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1683: 0034510d 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1684: 00ad6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1685: 006c224d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1685: 006c229d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1686: 00b0f166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1687: 00b0ead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1688: 00b0e1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1689: 00634231 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1689: 00634299 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1690: 00ade48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1691: 006f148d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1692: 005ec9a9 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1693: 0072375d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1691: 006f14dd 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1692: 005eca11 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1693: 007237ad 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1694: 00b0dc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1695: 0042a62d 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1696: 00b0e96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1697: 00b0e3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1698: 00b0f2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1699: 00ae03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1700: 00b0e7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1712,275 +1712,275 @@ │ │ │ │ 1708: 00b0e802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1709: 00ae1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1710: 00add9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1711: 00b0ef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1712: 00ad54ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1713: 00b0def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1714: 00537945 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1715: 006f793d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1715: 006f798d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1716: 00b0ec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1717: 009f7f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1718: 00ae4950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1719: 00ae07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1720: 005daa39 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1720: 005daaa1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1721: 00ae4050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1722: 00b0d998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1723: 0041f555 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1724: 006f5fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1724: 006f6025 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1725: 00b0d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1726: 003eeb01 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1727: 00b0d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1728: 00b0d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1729: 00a21d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1730: 006e8ce9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1730: 006e8d39 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1731: 00adf840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1732: 0073c219 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1732: 0073c269 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1733: 00292b01 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1734: 00ad546c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1735: 00b0e700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1736: 00266e91 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1737: 0070757d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1737: 007075cd 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1738: 00b0e0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1739: 009aabd0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1740: 0062d701 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1740: 0062d769 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1741: 00b0d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1742: 00537a69 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1743: 00ad131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1744: 006cdd5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1744: 006cddad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1745: 00b0d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1746: 00b0d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1747: 00ad3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1748: 00ae8198 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1749: 00a26730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ 1750: 004079f5 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1751: 00b0e1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1752: 00691b39 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1752: 00691b89 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1753: 004ab421 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1754: 00b0e328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1755: 00b0d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1756: 006a3759 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1756: 006a37a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1757: 00b0d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1758: 00b0d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1759: 00a3687c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1760: 006de4b5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1760: 006de505 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1761: 00448399 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1762: 00ad7454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1763: 00a36984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1764: 00b0d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1765: 006e2a19 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1765: 006e2a69 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1766: 00b0e984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1767: 00ae71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1768: 00ad8bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1769: 002f0509 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1770: 00729de9 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1771: 006f69fd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1770: 00729e39 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1771: 006f6a4d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1772: 00b0daec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1773: 00a2e164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1774: 0071deb1 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1775: 006af7f9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1776: 006db805 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1777: 0060eab1 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1774: 0071df01 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1775: 006af849 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1776: 006db855 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1777: 0060eb19 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1778: 003ef6d9 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1779: 00ae5630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1780: 002f35e1 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1781: 00b0d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1782: 00b0d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1783: 00ae2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1784: 0038543d 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1785: 002951fd 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1786: 00344f1d 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1787: 00a36900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1788: 002ed719 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1789: 005e32ad 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1789: 005e3315 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1790: 00b0db26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1791: 00adb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1792: 00b0f018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1793: 0028ff5d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1794: 006e84b1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1795: 006e2c89 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1794: 006e8501 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1795: 006e2cd9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1796: 00ad2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1797: 002cfcc1 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1798: 00ad0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1799: 00ad7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1800: 006a371d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1801: 005eae65 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1800: 006a376d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1801: 005eaecd 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1802: 00b0ef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1803: 00742f0d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1803: 00742f5d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1804: 003c7a25 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1805: 00b0d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1806: 00b0da88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1807: 00add71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1808: 0067c879 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1808: 0067c8c9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1809: 002a3395 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1810: 0090df44 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1811: 00b0ed4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1812: 00b0d9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1813: 00ae83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1814: 00ad6168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1815: 0073aa25 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1816: 0065436d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1815: 0073aa75 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1816: 006543d5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1817: 00adf0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1818: 006f3eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1818: 006f3f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1819: 00417ca9 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1820: 00b0f09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1821: 00b0eb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1822: 009bd520 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1823: 006246d9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1823: 00624741 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1824: 004962d5 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1825: 005db42d 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1826: 00704b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1827: 006c81b1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1825: 005db495 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1826: 00704b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1827: 006c8201 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1828: 00ae7ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1829: 00ad82c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1830: 00adb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1831: 00ae4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1832: 0074c951 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1832: 0074c9a1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1833: 0043761d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1834: 00ad59cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1835: 0073af5d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1836: 006a55d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1835: 0073afad 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1836: 006a5621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1837: 00266f01 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1838: 00adf458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1839: 00b0eafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1840: 00413789 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1841: 006cfd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1841: 006cfd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1842: 0028dad5 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1843: 00b0d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1844: 006be8c9 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1845: 00618259 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1844: 006be919 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1845: 006182c1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1846: 00364475 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1847: 004de5ed 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1848: 00a25734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1849: 00b0f48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1850: 00ad8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1851: 006ec0e9 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1851: 006ec139 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1852: 004ce995 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1853: 00ae47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1854: 004c0f95 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1855: 00ad36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1856: 00b0e19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1857: 00484555 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1858: 002f9629 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1859: 00ae1c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1860: 002d5e99 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1861: 00adabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1862: 006d2bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1862: 006d2c21 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1863: 00aea8d4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1864: 003ca0d9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1865: 003959f1 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1866: 00b0cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1867: 00b0f518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1868: 0029e749 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1869: 00ae84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1870: 003eeeb1 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1871: 00adc800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1872: 00b0ea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1873: 0052f65d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1874: 00ae0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1875: 002d61f9 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1876: 006b7b51 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1876: 006b7ba1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1877: 00ad87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1878: 00adf930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1879: 00b0e4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1880: 009c7640 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1881: 00390285 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1882: 0052f6a5 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1883: 0028d5d1 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1884: 00b0e45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1885: 00ad069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1886: 00705c3d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1886: 00705c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1887: 00ae3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1888: 00ad5e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1889: 003261e9 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1890: 006c355d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1891: 005d6a25 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1890: 006c35ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1891: 005d6a8d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1892: 00484bed 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1893: 00ad0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1894: 004d5a35 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1895: 00ad3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1896: 0052f6ed 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1897: 003c7585 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1898: 00634581 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1898: 006345e9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1899: 00ad15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1900: 00b0ef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1901: 004e1c71 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1902: 00adf378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1903: 006f29b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1904: 006ee735 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1905: 006188fd 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1906: 00614f05 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1903: 006f2a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1904: 006ee785 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1905: 00618965 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1906: 00614f6d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1907: 00b0efd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1908: 002a9485 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1909: 00ae27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1910: 009fb038 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1911: 00a24ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1912: 00ad7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1913: 00748f8d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1913: 00748fdd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1914: 00b0dbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1915: 00266f11 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1916: 00b0ef28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1917: 00698f7d 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1917: 00698fcd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1918: 00b0f3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1919: 004477a9 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1920: 00ada83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1921: 00b0f148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1922: 00adb9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1923: 009ba0b4 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1924: 008c50a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1925: 0062d74d 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1924: 008c50e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1925: 0062d7b5 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1926: 00ad7104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1927: 00b0f3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1928: 00ae64f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1929: 00a3fe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1930: 00714d75 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1930: 00714dc5 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1931: 0051d4c1 584 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1932: 00ade600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1933: 004ee901 28 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1934: 00b0d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1935: 00ae6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1936: 0029b1c5 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1937: 0051d06d 636 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1938: 00a3fc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ 1939: 004bb505 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1940: 005cf5f9 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1940: 005cf661 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1941: 00b0ee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1942: 00b0deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1943: 004cea11 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1944: 00290015 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1945: 00a3fd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1946: 00b0d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1947: 00b0dd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1948: 006e2965 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1949: 00723ad1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1948: 006e29b5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1949: 00723b21 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1950: 00b0da40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1951: 00ae783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1952: 006adff9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1952: 006ae049 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1953: 00ad2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1954: 0060b7c5 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1954: 0060b82d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1955: 00b0e9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1956: 00b0e4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1957: 006a4b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1958: 006b52d9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1957: 006a4b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1958: 006b5329 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1959: 00ad60f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1960: 004ae819 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1961: 006da6f5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1961: 006da745 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1962: 00b0f112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1963: 00ade7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1964: 00a3fcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1965: 00b0dd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1966: 006a890d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1966: 006a895d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1967: 00adf720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1968: 0074bb6d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1968: 0074bbbd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1969: 00add3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1970: 00b0cef3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1971: 00b0ec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1972: 00b0ee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1973: 009c0b2c 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1974: 00ad70c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1975: 0073a811 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1975: 0073a861 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1976: 00b0e5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1977: 0049a471 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1978: 00b0f1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1979: 0048b785 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1980: 00466a6d 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1981: 00ad5e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1982: 00b0e57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1990,104 +1990,104 @@ │ │ │ │ 1986: 00ae60ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1987: 00ae1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1988: 00b0f402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1989: 00b0ef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1990: 00b0db5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1991: 00ae20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1992: 004c1ead 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1993: 006a1d25 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1993: 006a1d75 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1994: 00543cad 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1995: 00ad77c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1996: 009fafb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1997: 00ae8960 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1998: 004dce99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1999: 00ae3a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2000: 00b0d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2001: 00b0f08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2002: 005d35cd 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 2003: 0060e4cd 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2002: 005d3635 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2003: 0060e535 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2004: 00543dcd 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 2005: 00b0cecb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2006: 00b0cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2007: 00b0d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2008: 00adc328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2009: 00b0e664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2010: 005d8b95 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2010: 005d8bfd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 2011: 004c21a1 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2012: 00b0cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2013: 00add5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 2014: 004da229 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2015: 003a51b1 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2016: 005dcd49 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2017: 006b627d 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2016: 005dcdb1 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2017: 006b62cd 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2018: 00ae784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2019: 00b0d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2020: 0074ab5d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2020: 0074abad 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2021: 00b0e210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2022: 00ad28a0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2023: 006e71c9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2024: 00703749 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2023: 006e7219 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2024: 00703799 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2025: 00ae20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2026: 00543ee1 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 2027: 0050b11d 124 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 2028: 00411c91 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2029: 00b0e74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2030: 00334001 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2031: 0028d6c1 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2032: 00b0f182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 2033: 0051fa35 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2034: 006632e9 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2034: 00663339 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 2035: 004c2729 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2036: 00526ad9 484 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2037: 00ae1b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2038: 005270ad 508 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2039: 00b0ceda 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2040: 0051fa7d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2041: 00ad8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2042: 006d91bd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2042: 006d920d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2043: 00b0eb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2044: 00ae8f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2045: 00526cbd 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2046: 006333a5 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2047: 005a1bf1 608 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2048: 00734a11 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2046: 0063340d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2047: 005a1c59 608 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2048: 00734a61 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2049: 00adf228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2050: 00b0e87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2051: 00ae767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2052: 009c0c00 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2053: 00ae1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2054: 003f61b5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2055: 00ae0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2056: 0051fac5 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2057: 0065b80d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2058: 00668411 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2057: 0065b85d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2058: 00668461 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2059: 00b0e7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2060: 004d10e1 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2061: 004e1ae5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2062: 00526eb5 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2063: 006ae04d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2064: 0062b3f9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2063: 006ae09d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2064: 0062b461 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2065: 00495699 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2066: 0072e4bd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2067: 006a66b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2066: 0072e50d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2067: 006a6705 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2068: 005086e9 24 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2069: 0072e3ad 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2069: 0072e3fd 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2070: 00ad7814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2071: 00508e09 142 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2072: 00b0f1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2073: 00330a0d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2074: 0062a4fd 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2074: 0062a565 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2075: 00b0f3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2076: 00b0d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2077: 00b0d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2078: 004cea91 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2079: 004dcd19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2080: 0043571d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2081: 0046d4a5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2082: 005dd861 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2082: 005dd8c9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2083: 00a2a618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2084: 00b0e786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2085: 004c2cb9 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2086: 002d6491 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2087: 00b0df56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2088: 00ad117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2089: 0038e4b5 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ @@ -2101,259 +2101,259 @@ │ │ │ │ 2097: 00ada61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2098: 00b0f3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2099: 00ae2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2100: 00ad57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2101: 00440079 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2102: 0032b1ed 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2103: 0050810d 94 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2104: 005dc931 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2104: 005dc999 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2105: 00ae64e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2106: 00a2a594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2107: 00b0ebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2108: 00b0ebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2109: 00ad6248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2110: 0051515d 1508 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2111: 0029f839 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2112: 004b1b45 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2113: 006ff305 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2114: 0062c9bd 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2115: 0073eb3d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2116: 0062c075 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2113: 006ff355 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2114: 0062ca25 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2115: 0073eb8d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2116: 0062c0dd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2117: 00ae1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2118: 006fdf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2119: 00723d79 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2118: 006fdf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2119: 00723dc9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2120: 00ae4890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2121: 00b0f1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2122: 006dcfcd 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2122: 006dd01d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2123: 00ad3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2124: 00a2a510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2125: 0038d791 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2126: 00732e7d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2127: 00637c2d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2126: 00732ecd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2127: 00637c95 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2128: 00b0f0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2129: 006fb431 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2129: 006fb481 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2130: 0029e11d 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2131: 00a2649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2132: 00b0f2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2133: 00ae4a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2134: 005ea705 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2134: 005ea76d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2135: 002b0289 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2136: 00ae96fc 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2137: 00ad3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2138: 00ad46dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2139: 00b0e20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2140: 00b0d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2141: 00b0dc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2142: 00635b71 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2142: 00635bd9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2143: 00adad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2144: 00b0fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2145: 00b0d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2146: 00735d6d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2146: 00735dbd 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2147: 00a48fb4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2148: 00ad7764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2149: 00add2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2150: 009faf30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2151: 0029e5f1 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2152: 006cef7d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2153: 00737401 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2152: 006cefcd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2153: 00737451 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2154: 004a8905 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2155: 00617b8d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2155: 00617bf5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2156: 004ca5d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2157: 004dd545 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2158: 00b0f400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2159: 009c76e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2160: 00b0dff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2161: 00ae0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2162: 002fc691 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2163: 00b0e83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2164: 00adf2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2165: 00b0ced6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2166: 0038a47d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2167: 002d29c5 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2168: 006cb7bd 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2169: 006b102d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2168: 006cb80d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2169: 006b107d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2170: 00b0ec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2171: 00adad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2172: 00a40014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2173: 006c38cd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2173: 006c391d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2174: 002ccd69 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2175: 00a3fe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2176: 00adf3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2177: 00b0d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2178: 00b0df84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2179: 00ae8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2180: 00457475 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2181: 00a3ff90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2182: 002d132d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2183: 00b0d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2184: 0045ea75 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2185: 009c0444 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2186: 00b0d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2187: 00b0cc39 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2188: 006db5c9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2188: 006db619 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2189: 00ae0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2190: 00aeca14 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2191: 002cd1cd 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2192: 00b0d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2193: 00b0d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2194: 002f32a5 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2195: 00ad1c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2196: 00b0fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2197: 00b0f236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2198: 006ae2b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2198: 006ae301 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2199: 00b0de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2200: 009bfd44 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2201: 00a21be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2202: 00b0faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2203: 005da0a1 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2203: 005da109 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2204: 00545b8d 248 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2205: 00b0d006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2206: 00b0f49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2207: 006a4acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2207: 006a4b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2208: 00b0dd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2209: 007212c1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2209: 00721311 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2210: 00545e9d 292 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2211: 0084ec6c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2211: 0084ecb4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2212: 00a3ff0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2213: 00b0faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2214: 00545c85 270 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2215: 00a38454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2216: 00a382c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2217: 00b0e6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2218: 00b0d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2219: 00ae6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2220: 00a42090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2221: 006a03b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2222: 00708c69 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2223: 0071d18d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2221: 006a0401 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2222: 00708cb9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2223: 0071d1dd 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2224: 00a383d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2225: 00adaefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2226: 0060e4dd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2227: 0073a29d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2226: 0060e545 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2227: 0073a2ed 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2228: 00296741 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2229: 00ae48f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2230: 00ad6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2231: 00467471 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2232: 004feb49 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2233: 009fb6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2234: 00ae1188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2235: 007027d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2235: 00702829 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2236: 00ae2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2237: 00b0d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2238: 00723fb5 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2238: 00724005 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2239: 00545d95 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2240: 00b0df3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2241: 0052d605 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2242: 00ad7854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2243: 00adbaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2244: 00b0ecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2245: 004e19dd 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2246: 0052d6dd 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2247: 006d5169 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2248: 0062c291 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2247: 006d51b9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2248: 0062c2f9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2249: 00ad998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2250: 0028652d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2251: 00b0dd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2252: 00a3834c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2253: 00b0dd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2254: 00ad3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2255: 00ae4990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2256: 007119ad 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2256: 007119fd 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2257: 0052d64d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2258: 00adcfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2259: 00633999 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2259: 00633a01 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2260: 00b0e846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2261: 004ca651 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2262: 002d6435 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2263: 00606c21 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2263: 00606c89 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2264: 002cf259 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2265: 0062d3ed 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2265: 0062d455 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2266: 0045553d 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2267: 00ae4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2268: 00b0f3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2269: 00725585 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2269: 007255d5 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2270: 00447815 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2271: 002c2bd5 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2272: 00ad8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2273: 002d1951 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2274: 00ae5bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2275: 00b0d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2276: 0049b1a5 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2277: 0047dc41 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2278: 0052d695 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ 2279: 004db8c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2280: 00ae27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2281: 00add9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2282: 0074bb71 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2282: 0074bbc1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2283: 004db63d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2284: 00ae8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2285: 00291f99 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2286: 006e4d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2286: 006e4dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2287: 004e3a9d 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2288: 00b0e2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2289: 00b0d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2290: 00709105 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2290: 00709155 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2291: 00b0ed74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2292: 00ae0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2293: 00726849 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2294: 006dd449 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2295: 006d3b35 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2293: 00726899 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2294: 006dd499 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2295: 006d3b85 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2296: 00adc218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2297: 00b0d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2298: 00a38a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2299: 00b0d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2300: 00ae4610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2301: 00714e11 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2301: 00714e61 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2302: 00a388f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2303: 00ade2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2304: 0060d8b9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2305: 0062cd5d 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2306: 0060d229 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2304: 0060d921 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2305: 0062cdc5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2306: 0060d291 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2307: 00b0dc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2308: 006e2265 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2308: 006e22b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2309: 00a38a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2310: 00ad3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2311: 00a3e964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2312: 005caeb1 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2312: 005caf19 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2313: 00ad89d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2314: 00a3e7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2315: 00b0f012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2316: 00a3e544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2317: 00ae5940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2318: 00b0dbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2319: 00a3e8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2320: 00498b99 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2321: 00b0dce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2322: 00396af9 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2323: 00b0e4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2324: 0062bbb5 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2324: 0062bc1d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2325: 003e19fd 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2326: 00705e3d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2326: 00705e8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2327: 00b0f0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2328: 006c8369 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2328: 006c83b9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2329: 00ade8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2330: 0071d679 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2331: 006f499d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2330: 0071d6c9 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2331: 006f49ed 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2332: 00a2da2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2333: 00a3897c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2334: 006a542d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2335: 007441b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2334: 006a547d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2335: 00744205 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2336: 00a2d8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2337: 00adb1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2338: 00a3e4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2339: 006f02e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2339: 006f0331 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2340: 0032e4a1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2341: 00b0f00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2342: 002f8dcd 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2343: 00b0da52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2344: 00a2d9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ 2345: 004c40ad 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2346: 00b0f220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2347: 00a3e85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2348: 006d47e5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2348: 006d4835 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2349: 00b0cc78 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2350: 00b0f126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2351: 004da2fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2352: 00ae8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2353: 003f6d99 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2354: 00ad84b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2355: 00293481 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2363,362 +2363,362 @@ │ │ │ │ 2359: 00448d61 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2360: 00b0e474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2361: 00a2d924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ 2362: 004af82d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2363: 00b0dab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2364: 00ad9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2365: 003f6e79 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2366: 005ea93d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2366: 005ea9a5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2367: 00aea9d0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2368: 00a43848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2369: 00ad71a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2370: 00ad458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2371: 009f09f4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2372: 00b0e36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2373: 006ffa55 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2373: 006ffaa5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2374: 004ba621 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2375: 006e6219 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2375: 006e6269 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2376: 0052d725 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2377: 008d8a30 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2377: 008d8a78 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2378: 004d93fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2379: 002d2319 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2380: 0052d7fd 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2381: 00ae78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2382: 004e1eb1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2383: 00b0e07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2384: 00429205 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2385: 003f15f9 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2386: 00b0ea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2387: 00b0e5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2388: 00b0d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2389: 00622349 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2389: 006223b1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2390: 003f6e09 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2391: 0052d76d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2392: 00b0d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2393: 00b0e3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2394: 005de365 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2394: 005de3cd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2395: 00b0dcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2396: 0073ad3d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2397: 006c2bd5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2396: 0073ad8d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2397: 006c2c25 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2398: 00adb7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2399: 00ae3da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2400: 006f3e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2400: 006f3e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2401: 00adac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2402: 00b0ee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2403: 0038d8dd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2404: 00ad455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2405: 00420205 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2406: 00ad457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2407: 00ae66a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2408: 00702fc9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2408: 00703019 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2409: 0053b4a5 506 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2410: 00b0d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2411: 005efd29 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2411: 005efd91 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2412: 0052d7b5 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2413: 0053b12d 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2414: 00ae8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2415: 00b0e794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2416: 004ca6c9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2417: 00ae3af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2418: 0026f9dd 88 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2419: 0063a9d9 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2419: 0063aa41 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2420: 00b0e27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2421: 0072351d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2421: 0072356d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2422: 00ae02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2423: 00b0da62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2424: 00b0e9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2425: 00b0e2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2426: 006dd459 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2426: 006dd4a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2427: 00b0d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2428: 00722979 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2429: 006d298d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2430: 006dca75 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2428: 007229c9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2429: 006d29dd 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2430: 006dcac5 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2431: 00b0f394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2432: 0053b2e9 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2433: 00ae4200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2434: 00ae4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2435: 00b0d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2436: 00ae6df0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2437: 00b0dd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2438: 00b0e1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2439: 00b0f120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2440: 00ae82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2441: 00b0deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2442: 006f5f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2443: 006ec651 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2444: 006ab4dd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2445: 0071b829 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2446: 006c72f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2442: 006f5fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2443: 006ec6a1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2444: 006ab52d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2445: 0071b879 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2446: 006c7349 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2447: 00b0e302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2448: 003b108d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2449: 00b0e08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2450: 00b0f4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2451: 002d3969 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2452: 004a87fd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2453: 00404f49 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2454: 00467571 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2455: 002c0629 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2456: 00629dcd 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2456: 00629e35 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2457: 0090d5e4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2458: 00ad9080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2459: 00ae5880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2460: 0071ac91 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2460: 0071ace1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2461: 00b0fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2462: 003cad01 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2463: 00ad6d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2464: 002f73b1 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2465: 00b0ddde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2466: 00b0d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2467: 00b0e36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2468: 00622b79 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2468: 00622be1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2469: 00ad53bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2470: 00b0f3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2471: 00ad476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2472: 0029abad 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2473: 006a08fd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2473: 006a094d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2474: 004cc4cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2475: 0070a885 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2475: 0070a8d5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2476: 00535ee1 330 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2477: 00a280f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2478: 00b0fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2479: 00b0f494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2480: 0042b819 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2481: 00a27f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2482: 00535c95 290 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2483: 00b0d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2484: 00624db9 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2484: 00624e21 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2485: 00387201 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2486: 00b0fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2487: 004c1269 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2488: 00ae0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2489: 00a28074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2490: 0045e0ad 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2491: 00b0f578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2492: 00ae9000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2493: 00b0e660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2494: 00b0eec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2495: 00ae0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2496: 004dc1f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2497: 00b0ee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2498: 002bfd05 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2499: 005d4ecd 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2500: 0062a8dd 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2499: 005d4f35 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2500: 0062a945 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2501: 00b0d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2502: 00ae7bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2503: 0046c9e1 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2504: 00472899 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2505: 00535db9 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2506: 007439e5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2506: 00743a35 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2507: 004b3d39 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2508: 005d1915 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2508: 005d197d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2509: 00b0e22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2510: 00a27ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2511: 00adb868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2512: 00ad543c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2513: 00b0eb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2514: 006d2319 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2514: 006d2369 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2515: 0042c9f1 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2516: 0032fc51 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2517: 00ae7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2518: 00b0e7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2519: 00ade6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2520: 00436ee5 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2521: 00404329 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2522: 0050a5f5 136 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2523: 00add8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2524: 00ae3cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2525: 007270d1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2525: 00727121 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2526: 00ad8f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2527: 00adbd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2528: 00b0e12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2529: 00b0e206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2530: 00b0d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2531: 0068f109 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2532: 006c25ad 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2531: 0068f159 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2532: 006c25fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2533: 004e2739 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2534: 005f2d8d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2534: 005f2df5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2535: 00ad6494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2536: 002d6c79 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2537: 00b0e1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2538: 00ad13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2539: 00b0fa40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2540: 006d3b45 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2540: 006d3b95 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2541: 00ae5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2542: 006d5355 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2543: 006e131d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2542: 006d53a5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2543: 006e136d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2544: 00b0e81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2545: 00606cbd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2545: 00606d25 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2546: 002f35e9 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2547: 00b0f0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2548: 00b0db80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2549: 006b2ee1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2550: 006d4e15 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2549: 006b2f31 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2550: 006d4e65 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2551: 004c5d2d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2552: 003adbf5 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2553: 0029989d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2554: 00523195 284 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2555: 00a3e64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2556: 004e8a59 124 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2557: 00369c49 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2558: 005234d1 350 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2559: 00b0cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2560: 00b0cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2561: 004d57bd 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2562: 009f0944 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2563: 0072f2a1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2563: 0072f2f1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2564: 005232b1 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2565: 00b0ef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2566: 009f0964 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2567: 002bf1c5 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2568: 00706dcd 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2568: 00706e1d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2569: 009f09a4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2570: 0046374d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2571: 00ae0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2572: 007374c9 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2572: 00737519 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2573: 00add19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2574: 00429195 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2575: 00adb828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2576: 006ae61d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2576: 006ae66d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2577: 00ae47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2578: 004e2f81 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2579: 00ae84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2580: 00740145 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2580: 00740195 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2581: 004dbfc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2582: 0044876d 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2583: 00ada23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2584: 006f4059 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2584: 006f40a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2585: 00a3e5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2586: 00b0d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2587: 00a41ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2588: 00ae31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2589: 00b0ed2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2590: 00330341 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2591: 00618e81 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2592: 007376a9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2591: 00618ee9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2592: 007376f9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2593: 005233c1 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2594: 00ada7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2595: 00652281 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2595: 006522e9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2596: 00333081 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2597: 004aff85 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2598: 0044003d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2599: 005c1e7d 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2600: 006b1829 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2599: 005c1ee5 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2600: 006b1879 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2601: 00325ded 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2602: 006d3c11 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2602: 006d3c61 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2603: 00b0ceef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2604: 008c35a8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2604: 008c35f0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2605: 00b0d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2606: 00ad99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2607: 00b0ef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2608: 006aa2a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2609: 005dc645 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2608: 006aa2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2609: 005dc6ad 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2610: 00ae08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2611: 004d8561 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2612: 00b0e5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2613: 00b0ebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2614: 00433c39 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2615: 00ae1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2616: 00b0d9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2617: 009fbf2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2618: 00ad3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2619: 00a2c0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2620: 0052aa95 526 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2621: 00b0f0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2622: 00ae5d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2623: 006e9cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2623: 006e9d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2624: 004471fd 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2625: 0052b0b9 488 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2626: 00ae7ed4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2627: 00a2c1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2628: 003cab35 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2629: 0046cbdd 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2630: 00b0d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2631: 00707ead 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2632: 006fc8a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2631: 00707efd 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2632: 006fc8f5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2633: 0029a4d5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2634: 004148a1 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2635: 0052aca5 522 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2636: 00724935 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2636: 00724985 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2637: 00ad2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2638: 00adc198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2639: 006fd091 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2639: 006fd0e1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2640: 00ade3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2641: 00b0efd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2642: 00adbd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2643: 00a275a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2644: 00ad3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2645: 00b0e066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2646: 00ae5660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2647: 00b0d9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2648: 00ae5950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2649: 004c12e9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2650: 00b0e59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2651: 00b0d980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2652: 006eeabd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2652: 006eeb0d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2653: 00b0e97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2654: 00428765 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2655: 007016bd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2656: 006f3199 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2655: 0070170d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2656: 006f31e9 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2657: 00a00024 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2658: 00a2c16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2659: 00b0d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2660: 0051ff45 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2661: 0070787d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2661: 007078cd 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2662: 00b0de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2663: 0052aeb1 518 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2664: 006b54b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2664: 006b5509 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2665: 00b0ea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2666: 00624a79 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2667: 005a1af9 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2668: 005f904d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2666: 00624ae1 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2667: 005a1b61 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2668: 005f90b5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2669: 0051ff8d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2670: 00b0ec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2671: 00b0efe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2672: 0062287d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2673: 005d5285 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2672: 006228e5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2673: 005d52ed 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2674: 009bfd04 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2675: 002a18dd 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2676: 00ae9140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2677: 004b9bb9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2678: 0060ec65 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2678: 0060eccd 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2679: 002b06a1 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2680: 009c0574 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2681: 00387e49 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2682: 006e94a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2683: 005ea4fd 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2682: 006e94f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2683: 005ea565 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2684: 00adde2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2685: 00ae57f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2686: 00637c41 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2686: 00637ca9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2687: 0038e50d 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2688: 00b0f164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2689: 009c75c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2690: 0051ffd5 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2691: 005089e9 16 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2692: 00ade21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2693: 00ad46cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2694: 007005a5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2695: 00724e8d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2694: 007005f5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2695: 00724edd 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2696: 00ad6048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2697: 00b0da0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2698: 00aeb7f8 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2699: 009c092c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2700: 0038dff9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2701: 00ae1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2702: 009fcc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2703: 00b0ee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2704: 005091f5 110 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2705: 00b0f0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2706: 006f79cd 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2706: 006f7a1d 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2707: 00a249cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2708: 006230c9 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2708: 00623131 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2709: 00b0e024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2710: 00264d8d 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2711: 00a24840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2712: 00b0dd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2713: 006ddee5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2713: 006ddf35 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2714: 00a42324 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2715: 00ae4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2716: 00a24948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2717: 00ad4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2718: 00b0d9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2719: 00b0ebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2720: 00508599 72 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ @@ -2726,15 +2726,15 @@ │ │ │ │ 2722: 009c77a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2723: 00448759 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2724: 009c0d48 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2725: 00a25314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2726: 00a21b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2727: 00ad09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2728: 00b0f4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2729: 0062c725 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2729: 0062c78d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2730: 00b0ec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2731: 00b0ed5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2732: 0029dc95 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2733: 002d2f55 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2734: 00b0dc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2735: 00292e81 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2736: 00a43c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2742,539 +2742,539 @@ │ │ │ │ 2738: 00a248c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2739: 002d1a91 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2740: 00ae710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2741: 0053dbd9 298 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2742: 00ae766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2743: 00b0e0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2744: 002967a9 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2745: 008c5070 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2745: 008c50b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2746: 004db55d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2747: 00ae2f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2748: 0053d9b1 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2749: 005b6c0d 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2750: 006e9951 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2749: 005b6c75 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2750: 006e99a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2751: 00b0e072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2752: 004b5199 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2753: 00ade10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2754: 00ad10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2755: 00b0e47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2756: 00b0e7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2757: 00b0f06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2758: 00405081 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2759: 004c35c9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2760: 00ad7414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2761: 00664fa9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2761: 00664ff9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2762: 00ad56a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2763: 00ae6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2764: 00b0ddec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2765: 00b0ebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2766: 00b0ea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2767: 0053dac9 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2768: 003b7799 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2769: 00b0d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2770: 00ad9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2771: 006c3d19 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2771: 006c3d69 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2772: 0032674d 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2773: 00b0d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2774: 002fb929 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2775: 00b0ea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2776: 004dabc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2777: 0065cb35 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2778: 007118cd 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2777: 0065cb85 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2778: 0071191d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2779: 00a21c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2780: 00b0f4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2781: 00a46734 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2782: 0051c539 588 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2783: 00b0ec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2784: 00ad438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2785: 00743a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2785: 00743a9d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2786: 009ff658 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2787: 0068cc09 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2787: 0068cc59 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2788: 00ae610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2789: 00b0d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2790: 005cba1d 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2790: 005cba85 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2791: 00b0d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2792: 00b0e460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2793: 002d6fcd 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2794: 008d89ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2794: 008d8a34 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2795: 00b0dab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2796: 00ad464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2797: 00530525 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ 2798: 00436125 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2799: 003f5cb9 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2800: 006d7f85 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2800: 006d7fd5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2801: 005305fd 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2802: 002966c1 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2803: 005db769 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2803: 005db7d1 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2804: 00ae41d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2805: 00ad8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2806: 006ab291 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2806: 006ab2e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2807: 00b0ebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2808: 00414c7d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2809: 0038d869 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2810: 00ae9190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2811: 0053056d 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2812: 00723be5 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2813: 00704f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2812: 00723c35 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2813: 00704f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2814: 00ad2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2815: 0068bc01 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2816: 00643f81 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2815: 0068bc51 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2816: 00643fe9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2817: 003c9d25 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2818: 00ad2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2819: 00adbb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2820: 006c0de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2820: 006c0e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2821: 009bfd5c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2822: 00745c01 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2822: 00745c51 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2823: 00ae3a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2824: 00740c15 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2824: 00740c65 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2825: 002bdd2d 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2826: 00b0ee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2827: 00b0ee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2828: 004d8265 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2829: 00ae09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2830: 00ada39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2831: 005305b5 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ - 2832: 0074560d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2832: 0074565d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2833: 00ada51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2834: 005ab351 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2834: 005ab3b9 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2835: 0041efbd 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2836: 00441ff9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2837: 00616fbd 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2837: 00617025 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2838: 009fd4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2839: 00361859 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2840: 009fe8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2841: 006f4fed 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2841: 006f503d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2842: 009c014c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2843: 00adc098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2844: 00b0ec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2845: 0074765d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2846: 0068e3c5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2845: 007476ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2846: 0068e415 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2847: 002bf265 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2848: 00b0eaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2849: 00a21f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2850: 009c0b8c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2851: 00531de5 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2852: 00ad74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2853: 00b0d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2854: 00b0d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2855: 00ae3f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2856: 00a43d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2857: 006e2e51 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2857: 006e2ea1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2858: 00b0dfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2859: 00a2208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2860: 00ae6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2861: 00508611 24 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2862: 00b0c908 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2863: 005086a1 70 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2864: 0031cfa9 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2865: 00adf3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2866: 006e6609 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2866: 006e6659 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2867: 00531e2d 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2868: 00508b19 142 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2869: 00ae5760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2870: 00508d69 160 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2871: 00b0e35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2872: 00b0e4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2873: 00ae3c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2874: 00ae8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2875: 00709cb9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2876: 006ecc2d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2875: 00709d09 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2876: 006ecc7d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2877: 00b0e750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2878: 00528251 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2879: 00addfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2880: 00a22008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2881: 00507f0d 94 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2882: 0050809d 110 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2883: 0074335d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2883: 007433ad 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2884: 0052882d 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2885: 006c6529 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2885: 006c6579 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2886: 00424809 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2887: 00531e75 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2888: 006339b1 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2889: 00633e19 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2890: 006fb2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2888: 00633a19 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2889: 00633e81 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2890: 006fb319 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2891: 00b0edee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2892: 003d0641 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2893: 00b0ef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2894: 00528439 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2895: 006fb521 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2895: 006fb571 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2896: 003c8739 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2897: 00405f95 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2898: 00ad24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2899: 00ad7804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2900: 00ad4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2901: 00b0de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2902: 00724ca9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2902: 00724cf9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2903: 00ae3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2904: 0074acf9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2905: 006fdc51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2906: 0073c109 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2907: 005cad65 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2904: 0074ad49 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2905: 006fdca1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2906: 0073c159 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2907: 005cadcd 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2908: 00b0e938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2909: 00ad9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2910: 00adf6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2911: 006a0195 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2911: 006a01e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2912: 004bc8dd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2913: 004d8391 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2914: 00b0d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2915: 00ad1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2916: 009c0084 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2917: 0029550d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2918: 00ad0894 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2919: 00b0de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2920: 00ade5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2921: 00528635 504 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2922: 00b0e584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2923: 00ae9180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2924: 00adc7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2925: 006d0415 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2925: 006d0465 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2926: 00ae821c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2927: 0044acc1 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2928: 00adf600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2929: 0070be39 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2929: 0070be89 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2930: 002e60f5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2931: 00b0f068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2932: 006da2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2932: 006da305 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2933: 00447411 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2934: 0069bee9 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2934: 0069bf39 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2935: 00ae4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2936: 002f6e05 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2937: 00633c5d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2938: 0072924d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2937: 00633cc5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2938: 0072929d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2939: 00ae3b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2940: 009c114c 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2941: 00369ca5 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2942: 004880f9 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2943: 00ad73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2944: 00429fcd 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2945: 00ad6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2946: 005ae6d1 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2946: 005ae739 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2947: 00ad412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2948: 00ae3d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2949: 004c9779 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2950: 00b0dc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2951: 002cff45 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2952: 00ad06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2953: 00ad0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2954: 00a24f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2955: 00715029 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2955: 00715079 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2956: 00adec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2957: 005d201d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2957: 005d2085 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2958: 00b0e998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2959: 00ae7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2960: 00b0e536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2961: 00ad6594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2962: 00ada46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2963: 00b0de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2964: 00ad2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2965: 006a059d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2965: 006a05ed 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2966: 00b0cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2967: 00b0eb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2968: 00b0e828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2969: 0042971d 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2970: 00ae67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2971: 00ad9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2972: 0070ef5d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2972: 0070efad 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2973: 00ae22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2974: 00ad2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2975: 00ae1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2976: 00b0d986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2977: 0063329d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2978: 006a3cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2977: 00633305 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2978: 006a3d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2979: 00b0d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2980: 00b0d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2981: 0046d96d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2982: 00b0e2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2983: 00a2b2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2984: 006ec3c5 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2985: 006f2add 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2984: 006ec415 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2985: 006f2b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2986: 00a2b404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2987: 00b0db84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2988: 00b0e646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2989: 00296899 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2990: 00635ec5 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2990: 00635f2d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2991: 00ae31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2992: 006cdac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2992: 006cdb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2993: 00ae0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2994: 00719b99 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2994: 00719be9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2995: 00ad77e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2996: 0029e5cd 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2997: 002fc0d9 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2998: 00ae00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2999: 004d8751 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3000: 00ad537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3001: 006ebc75 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3001: 006ebcc5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3002: 00ae3d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3003: 0060e305 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3003: 0060e36d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3004: 00ad6f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 3005: 00a2b380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 3006: 00b0d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 3007: 004feb71 124 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 3008: 006f1305 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3009: 00733db9 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3008: 006f1355 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3009: 00733e09 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3010: 0049a079 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3011: 00b0f3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3012: 00ae0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 3013: 00431e85 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3014: 00ad2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3015: 008d8a44 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3015: 008d8a8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3016: 009f856c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3017: 00b0d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3018: 009fea7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3019: 0068e47d 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3019: 0068e4cd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3020: 002ac229 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3021: 002d1539 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 3022: 0059f545 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3022: 0059f5ad 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3023: 002a2365 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3024: 0062a421 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3024: 0062a489 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 3025: 004c3139 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3026: 004d97bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3027: 0047b171 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3028: 005cabcd 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3029: 00615dfd 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3028: 005cac35 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3029: 00615e65 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3030: 00b0f0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3031: 00ae60ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 3032: 009f7d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3033: 00ada6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3034: 004c7159 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3035: 0071f079 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3035: 0071f0c9 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3036: 003ca261 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3037: 00b0e9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 3038: 0053d1c9 306 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 3039: 006dc549 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3039: 006dc599 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 3040: 00280145 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3041: 006d4fe5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3041: 006d5035 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3042: 00386b79 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3043: 0053cfa1 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 3044: 00b0d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3045: 0028eb11 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3046: 00b0de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3047: 00b0e1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3048: 0060b5a5 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3048: 0060b60d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3049: 00ae5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3050: 00b0f08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3051: 00b0d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 3052: 0060e5e9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3052: 0060e651 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 3053: 00ad5e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3054: 00ae794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3055: 006d1641 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3055: 006d1691 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3056: 003c89f9 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3057: 00366db9 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3058: 00700921 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3058: 00700971 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3059: 003bde99 3084 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3060: 00b0e38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3061: 00ad83f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3062: 0053d0b1 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3063: 004e8f61 140 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3064: 00b0f4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3065: 00b0e9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3066: 00add99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3067: 00727269 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3067: 007272b9 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3068: 00b0f44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3069: 00b0db86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3070: 00ae6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3071: 0048f2e9 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3072: 00b0eaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3073: 00b0eeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3074: 00ad74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3075: 006247ed 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3075: 00624855 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3076: 00b0d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3077: 00b0ea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3078: 00ae743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3079: 002b50ad 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3080: 006f80f9 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3080: 006f8149 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3081: 00b0d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3082: 005919b5 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3082: 00591a19 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3083: 00add0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3084: 00ae91b0 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3085: 005919fd 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3085: 00591a61 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3086: 00b0e76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3087: 005eb0c9 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3087: 005eb131 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3088: 00ad9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3089: 009c7578 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3090: 002a35b9 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3091: 00b0d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3092: 00b0d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3093: 00ae0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3094: 00b0db54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3095: 00b0de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3096: 009f5b0c 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3097: 00ae3e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3098: 00b0dc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3099: 00726b91 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3099: 00726be1 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3100: 004b59ad 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3101: 006de3bd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3101: 006de40d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3102: 00b0ed0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3103: 00ae1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3104: 003849cd 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3105: 00ad150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3106: 006f8ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3106: 006f8b39 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3107: 00ad2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3108: 009f06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3109: 00adf0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3110: 00b0cf0a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3111: 00ae05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3112: 005395e5 324 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ 3113: 009fbfb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3114: 00746791 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3115: 00742f09 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3116: 005b74a9 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3114: 007467e1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3115: 00742f59 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3116: 005b7511 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3117: 00ae2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3118: 00adbef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3119: 00ad9050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3120: 006d7b6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3120: 006d7bbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3121: 00b0e356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3122: 009b42d8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3123: 009ba1a4 1296 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3124: 00aded10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3125: 005ccf39 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3125: 005ccfa1 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3126: 00adad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3127: 00703399 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3128: 006aa6fd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3129: 0068a4f1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3127: 007033e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3128: 006aa74d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3129: 0068a541 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3130: 00ad1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3131: 00420861 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3132: 007018f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3132: 00701945 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3133: 00539729 354 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3134: 0038524d 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3135: 006fc0bd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3135: 006fc10d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3136: 00adc078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3137: 006a18b1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3138: 005d5415 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3139: 0069d931 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3137: 006a1901 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3138: 005d547d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3139: 0069d981 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3140: 00adb898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3141: 00508629 24 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3142: 00ae7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3143: 006e560d 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3143: 006e565d 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3144: 004ded95 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3145: 00508ba9 142 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3146: 00ad161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3147: 00adde4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3148: 00b0e1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3149: 00adc890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3150: 006c0e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3150: 006c0ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3151: 00522e35 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3152: 00b0d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3153: 00b0f178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3154: 00ae78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3155: 00ae0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3156: 006f3a39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3156: 006f3a89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3157: 00522f0d 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3158: 005e346d 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3158: 005e34d5 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3159: 00ad2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3160: 007196d1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3160: 00719721 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3161: 00ade6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3162: 00b0df1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3163: 00b0eae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3164: 00ae8d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3165: 00ae23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3166: 0046afc5 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3167: 00522e7d 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3168: 0071c7b5 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3169: 0073095d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3168: 0071c805 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3169: 007309ad 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3170: 00507f6d 94 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3171: 00add55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3172: 00ad3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3173: 00b0cef0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3174: 00ad2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3175: 007447a1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3175: 007447f1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3176: 00b0dd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3177: 006fb611 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3178: 005ddeb9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3177: 006fb661 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3178: 005ddf21 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3179: 004fd8b5 400 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3180: 00b0ed22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3181: 00ae799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3182: 002ee979 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3183: 00b0d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3184: 004e8cfd 136 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ 3185: 004d9869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3186: 00708ed1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3187: 00724e35 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3186: 00708f21 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3187: 00724e85 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3188: 00b0d9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3189: 00ae4690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3190: 00522ec5 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3191: 00385999 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3192: 00617c2d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3192: 00617c95 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3193: 009fcc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3194: 005be4f1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3194: 005be559 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3195: 00a3435c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3196: 00ada26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3197: 00b0e13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3198: 0051b2a5 474 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3199: 00a341d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3200: 00ad0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3201: 00ae1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3202: 0026fe31 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3203: 00b0f154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3204: 006aa5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3205: 0071de2d 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3204: 006aa5f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3205: 0071de7d 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3206: 00a342d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3207: 00615511 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3207: 00615579 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3208: 00b0d988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3209: 00b0d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3210: 007264cd 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3210: 0072651d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3211: 004d1fc1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3212: 00b0ecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3213: 0074569d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3213: 007456ed 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3214: 00ae4020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3215: 0069cf85 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3216: 005f2f29 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3215: 0069cfd5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3216: 005f2f91 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3217: 00b0fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3218: 00b0e486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3219: 005ea1f5 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3219: 005ea25d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3220: 00adae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3221: 0073a629 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3221: 0073a679 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3222: 0049936d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3223: 00b0cc28 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3224: 00b0d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3225: 0060f38d 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3225: 0060f3f5 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3226: 00a34254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3227: 00b0e73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3228: 004cc44d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3229: 00add32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3230: 002bb2c9 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3231: 0050886d 64 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ 3232: 004b2c7d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3233: 00ae4a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3234: 002a02f9 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3235: 00b0d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3236: 006e9e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3236: 006e9e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3237: 00ad76b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3238: 00b0e4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3239: 005090d1 114 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3240: 0070d6f1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3241: 006b3ea1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3240: 0070d741 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3241: 006b3ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3242: 004ba735 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3243: 00adaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3244: 00b0d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3245: 006e2bf9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3246: 0062c381 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3247: 00709629 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3245: 006e2c49 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3246: 0062c3e9 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3247: 00709679 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3248: 00a42df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3249: 00508315 88 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3250: 006cd285 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3250: 006cd2d5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3251: 0029e33d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3252: 00470d51 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3253: 00adc168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3254: 00ad5748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3255: 004e3729 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3256: 00b0d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3257: 006b1b31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3258: 0070103d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3259: 006cf625 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3257: 006b1b81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3258: 0070108d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3259: 006cf675 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3260: 00911884 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3261: 00b0eb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3262: 0032d95d 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3263: 00ad3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3264: 0068a925 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3264: 0068a975 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3265: 00b0d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3266: 006f96d5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3267: 006a425d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3268: 005deb29 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3269: 0062d1b9 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3266: 006f9725 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3267: 006a42ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3268: 005deb91 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3269: 0062d221 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3270: 009bd964 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3271: 00addc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3272: 00b0f22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3273: 00267981 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3274: 0047aebd 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3275: 00ad53fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3276: 00ae0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3284,121 +3284,121 @@ │ │ │ │ 3280: 002b15ad 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3281: 00ad5e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3282: 00ad4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3283: 00b0fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3284: 009ff5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3285: 00b0d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3286: 00b0d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3287: 006a39ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3287: 006a3a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3288: 0040cf05 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3289: 00ae0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3290: 00b0f1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3291: 00ad1c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3292: 0059455d 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3292: 005945c1 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3293: 00b0ec38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3294: 00ad2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3295: 00b0f29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3296: 00633cb1 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3297: 0059440d 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3296: 00633d19 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3297: 00594471 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ 3298: 0043d055 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3299: 006ab355 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3299: 006ab3a5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3300: 00b0f1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3301: 00644ca1 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3301: 00644d09 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3302: 00ad24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3303: 00b0e2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3304: 00ada00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3305: 00ae8820 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3306: 006f7811 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3306: 006f7861 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3307: 0044dbdd 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3308: 00b0e97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3309: 00b0dcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3310: 00b0df96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3311: 00b0f54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3312: 00a473bc 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3313: 006ef72d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3313: 006ef77d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3314: 00ae6528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3315: 005ea495 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3316: 006e4ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3315: 005ea4fd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3316: 006e4f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3317: 00ae2fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3318: 00ad9adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3319: 0062a3a1 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3319: 0062a409 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3320: 00b0effc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3321: 009bfe18 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3322: 00ad6f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3323: 00b0e424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3324: 0028af49 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3325: 006e529d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3325: 006e52ed 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3326: 00ad6444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3327: 00720be1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3327: 00720c31 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3328: 0029f141 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3329: 00703695 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3329: 007036e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3330: 009fd558 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3331: 006fb1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3331: 006fb229 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3332: 009fe974 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3333: 00a29dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3334: 00485c79 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3335: 0045f65d 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3336: 00b0e33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3337: 00b0ec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3338: 006a1a4d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3339: 005f325d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3338: 006a1a9d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3339: 005f32c5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3340: 00b0ed4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3341: 00a29c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3342: 00ae729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3343: 00b0f144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3344: 00add08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3345: 003faa59 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3346: 00910aec 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3347: 00a29d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3348: 00723079 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3348: 007230c9 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3349: 00b0d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3350: 00ada82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3351: 006f9d85 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3351: 006f9dd5 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3352: 00aeb808 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3353: 0045b11d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3354: 003880ed 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3355: 00b0dbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3356: 00693505 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3356: 00693555 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3357: 0046744d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3358: 00ad6e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3359: 00a29cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3360: 00b0f2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3361: 00434e49 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3362: 009abc4c 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3363: 00415d9d 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3364: 006eade5 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3365: 006f2a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3364: 006eae35 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3365: 006f2a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3366: 002ccc79 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3367: 0072a6ed 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3367: 0072a73d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3368: 0038226d 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3369: 00b0f4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3370: 004b2bf5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3371: 00ad6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3372: 006d3a59 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3372: 006d3aa9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3373: 0051f009 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3374: 006aa19d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3374: 006aa1ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3375: 0051f0e1 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3376: 0068ffc1 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3376: 00690011 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3377: 0051f051 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ 3378: 004dc88d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3379: 004410a1 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3380: 00a2f3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ 3381: 004af295 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3382: 00a2f268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3383: 00b0d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3384: 00698569 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3384: 006985b9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3385: 00a2f370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3386: 00ae9060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3387: 006b4a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3388: 006cf391 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3389: 007317b5 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3390: 005eb995 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3387: 006b4aad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3388: 006cf3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3389: 00731805 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3390: 005eb9fd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3391: 004b56b5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3392: 00496f1d 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3393: 00716131 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3393: 00716181 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3394: 00294a71 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3395: 00ae1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3396: 00b0faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3397: 00b0d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3398: 009bf9e8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3399: 00b0f1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3400: 0051f099 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ @@ -3409,281 +3409,281 @@ │ │ │ │ 3405: 004adb45 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3406: 00b0f426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3407: 00a2f2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3408: 00b0cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3409: 0052e925 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3410: 00ad8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3411: 00ae4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3412: 00607635 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3412: 0060769d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3413: 009f0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3414: 0046d155 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3415: 007198d9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3415: 00719929 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3416: 003ca7f5 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3417: 002eb94d 192 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3418: 00a278b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3419: 0052e96d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3420: 0028f3b9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3421: 007355c5 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3421: 00735615 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3422: 00b0d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3423: 00743839 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3423: 00743889 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3424: 00ae73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3425: 00b0dbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3426: 002d65a5 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3427: 00b0eeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3428: 0038d935 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3429: 00b0d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3430: 00635599 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3430: 00635601 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3431: 00b0f228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3432: 004e15c9 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3433: 00b0df48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3434: 0051f6d5 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3435: 00b0da0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3436: 0052e9b5 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3437: 00b0e26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3438: 00ae7b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3439: 00ad0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3440: 0051f71d 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3441: 00b0e4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3442: 00706659 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3443: 00698ffd 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3444: 00657f75 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3442: 007066a9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3443: 0069904d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3444: 00657fc5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3445: 003f60a5 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3446: 00448e9d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3447: 00b0ceb1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3448: 0062a0dd 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3449: 006e4fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3450: 007233cd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3451: 006e8885 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3448: 0062a145 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3449: 006e5031 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3450: 0072341d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3451: 006e88d5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3452: 00a40e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3453: 00b0e45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3454: 006da56d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3454: 006da5bd 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3455: 00ad47ac 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3456: 002e9a8d 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3457: 00b0d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3458: 00a40d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3459: 00723029 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3459: 00723079 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3460: 0051f765 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3461: 0061e6cd 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3462: 006f7979 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3461: 0061e735 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3462: 006f79c9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3463: 00b0ec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3464: 00ae00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3465: 00adaf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3466: 005cf96d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3466: 005cf9d5 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3467: 00b0e1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3468: 00b0f2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3469: 006f9445 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3469: 006f9495 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3470: 004d0f35 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3471: 006f613d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3472: 006d2cad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3471: 006f618d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3472: 006d2cfd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3473: 0049348d 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3474: 00b0daca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3475: 00ad529c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3476: 006a3b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3476: 006a3ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3477: 002f9a11 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3478: 00ad6c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3479: 00ad2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3480: 00b0e626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3481: 0072418d 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3481: 007241dd 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3482: 00a40cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3483: 00adc388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3484: 00b0e198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3485: 00b0e208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3486: 00726e01 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3486: 00726e51 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3487: 0043e6d5 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3488: 009feb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3489: 0038c985 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3490: 00ad44bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3491: 005abb11 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3491: 005abb79 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3492: 00b0e488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3493: 00ae742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3494: 0043ddd5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3495: 004d8a71 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3496: 00ae8cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3497: 0069cbd1 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3497: 0069cc21 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3498: 00adc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3499: 00b0d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3500: 009b65a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3501: 00adb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3502: 009f04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3503: 004c67b1 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3504: 00b0dd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3505: 00699425 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3505: 00699475 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3506: 003c7621 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3507: 00ad3690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3508: 00ad42fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3509: 00b0fab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3510: 00b0dda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3511: 00b0ea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3512: 00714b65 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3512: 00714bb5 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3513: 0043a335 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3514: 00b0dbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3515: 00adf570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3516: 00b0d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3517: 006cc615 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3517: 006cc665 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3518: 004b2b65 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3519: 00ae5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3520: 00ae5700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3521: 00b0e2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3522: 003895f5 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3523: 00a01104 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3524: 0048493d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3525: 00b0e70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3526: 005e3831 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3526: 005e3899 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3527: 00b0dd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3528: 006065dd 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3528: 00606645 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3529: 00b0dc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3530: 0032610d 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3531: 0045eda1 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3532: 00b0d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3533: 0072f909 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3533: 0072f959 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3534: 00ad9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3535: 007345bd 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3536: 006fbb89 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3535: 0073460d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3536: 006fbbd9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3537: 00b0e870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3538: 00485d01 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3539: 006a0375 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3539: 006a03c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3540: 00b0d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3541: 0068ac31 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3541: 0068ac81 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3542: 00ad446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3543: 00a258c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3544: 00b0e670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3545: 00ada10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3546: 00ae880c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3547: 00b0f036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3548: 004e6805 368 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3549: 00b0d9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3550: 006d305d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3551: 005bd7a9 384 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3550: 006d30ad 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3551: 005bd811 384 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3552: 00387d9d 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3553: 00706b25 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3553: 00706b75 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3554: 00270775 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3555: 00ae03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3556: 004b1451 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3557: 00ad16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3558: 00b0d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3559: 00b0fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3560: 00b0e7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3561: 006fbdf9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3561: 006fbe49 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3562: 00ad148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3563: 00b0d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3564: 003647e5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3565: 00b0e614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3566: 00ae0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3567: 00b0e71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3568: 006e728d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3568: 006e72dd 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3569: 00270829 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3570: 0041ade5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3571: 002fbecd 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3572: 00ad32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3573: 00a21534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3574: 00457d41 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3575: 006c4ad5 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3576: 005ebee1 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3577: 006aea55 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3575: 006c4b25 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3576: 005ebf49 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3577: 006aeaa5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3578: 00b0eaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3579: 009fa45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3580: 00ade2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3581: 00521d51 430 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3582: 00ad423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3583: 00b0d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3584: 009c1400 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3585: 00522259 468 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3586: 0071aafd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3586: 0071ab4d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3587: 0049057d 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3588: 00267091 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3589: 003ea091 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3590: 0071a205 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3591: 006bc67d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3590: 0071a255 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3591: 006bc6cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3592: 009fa03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3593: 0037d1ad 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3594: 00521f01 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ 3595: 004d2165 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3596: 006a3669 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3596: 006a36b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3597: 0046b201 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3598: 00b0eed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3599: 007373d1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3599: 00737421 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3600: 00b0ef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3601: 00466a11 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3602: 00ae19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3603: 0026787d 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3604: 005f4df5 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3604: 005f4e5d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3605: 003870e9 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3606: 006a4479 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3606: 006a44c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3607: 005087b1 66 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3608: 00ad22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3609: 004db15d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3610: 00508f7d 116 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3611: 005b7749 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3611: 005b77b1 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3612: 005220ad 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3613: 005ec869 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3614: 0086fa60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3613: 005ec8d1 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3614: 0086faa8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3615: 00b0e756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3616: 006a21dd 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3616: 006a222d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3617: 00b0ed02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3618: 00b0fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3619: 00b0d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3620: 005dd3a9 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3621: 005d8641 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3622: 0086fa58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3620: 005dd411 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3621: 005d86a9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3622: 0086faa0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3623: 00adf138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3624: 005b6351 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3624: 005b63b9 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3625: 00b0ed72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3626: 00531ba5 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3627: 00ae27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3628: 00ad45ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3629: 00531c7d 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3630: 005ebced 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3630: 005ebd55 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3631: 00ad9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3632: 00294941 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3633: 00508211 90 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3634: 006d66ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3634: 006d673d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3635: 00a2f814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3636: 00447ad5 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3637: 004cdac9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3638: 003efc3d 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3639: 00531bed 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3640: 00addafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3641: 00a2f688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3642: 00b0dab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3643: 007170c9 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3643: 00717119 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3644: 00405fd5 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3645: 00a2f790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3646: 002c5b61 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3647: 00b0edc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3648: 00ae4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3649: 006afc25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3649: 006afc75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3650: 003c7039 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3651: 0044b6cd 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3652: 006ec301 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3652: 006ec351 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3653: 00467fb9 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3654: 005dca1d 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3654: 005dca85 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3655: 002e5fd5 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3656: 00b0cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3657: 00afd544 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3658: 00b0d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3659: 007004d9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3659: 00700529 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3660: 00a33570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3661: 005ff7c5 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3661: 005ff82d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3662: 00add8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3663: 00531c35 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3664: 00a33678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ 3665: 004d8471 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3666: 00a2f70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3667: 006f3ce1 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3667: 006f3d31 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3668: 00a4e4bc 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3669: 0072a20d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3669: 0072a25d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3670: 00b0d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3671: 00b0e9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3672: 0072485d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3672: 007248ad 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3673: 00b0f076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3674: 00ae55c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3675: 002d36a9 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3676: 00b0e25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3677: 0029ab49 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3678: 0072b3c5 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3678: 0072b415 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3679: 00b0da20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3680: 00ad3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3681: 00b0d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3682: 00b0e452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3683: 004a5ded 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3684: 00a335f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3685: 00b0e7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ @@ -3692,128 +3692,128 @@ │ │ │ │ 3688: 00adb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3689: 00b0d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3690: 00b0e4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3691: 00b0f1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3692: 00ae56c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3693: 004370d5 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3694: 004d9569 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3695: 006522b5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3696: 007157f1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3695: 0065231d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3696: 00715841 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3697: 00a49658 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3698: 00b0ea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3699: 009c0974 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3700: 00ae2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3701: 00b0d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3702: 00ae4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3703: 00ae5cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3704: 00b0d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3705: 007194e9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3705: 00719539 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3706: 004c04b1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3707: 00b0e768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3708: 00b0ddca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3709: 00ae5770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3710: 00ae06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3711: 00b0eb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3712: 002fcdb9 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3713: 004e49d1 66 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3714: 00ad184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3715: 003649dd 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3716: 00730bbd 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3716: 00730c0d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3717: 00ade03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3718: 0042e761 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3719: 0060c575 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3719: 0060c5dd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3720: 00b0d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3721: 0067a975 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3721: 0067a9c5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3722: 002c094d 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3723: 00ae22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3724: 00ad3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3725: 00ad4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3726: 00adc1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3727: 004cdb4d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3728: 0071b5f9 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3729: 006d3c21 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3728: 0071b649 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3729: 006d3c71 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3730: 00b0d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3731: 0045c335 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3732: 005f31d9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3732: 005f3241 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3733: 00ad421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3734: 00b0f41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3735: 005d7e29 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3735: 005d7e91 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3736: 004d85c5 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3737: 00b0e9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3738: 004c6e05 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3739: 00a259c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3740: 00b0e622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3741: 0073b405 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3741: 0073b455 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3742: 0029e1a9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3743: 004fe33d 152 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3744: 00ae2f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3745: 0043bce9 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3746: 00b0e9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3747: 006bc099 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3747: 006bc0e9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3748: 00b0d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3749: 002f7d61 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3750: 00411465 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3751: 00b0ddae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3752: 006ba4f1 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3752: 006ba541 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3753: 00393211 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3754: 0072cfd1 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3754: 0072d021 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3755: 00ad7044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3756: 006da2f1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3756: 006da341 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3757: 00a3a86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3758: 0045c461 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3759: 00ae778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3760: 00745059 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3760: 007450a9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3761: 00b0daae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3762: 004647c1 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3763: 002708c5 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3764: 00b0f03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3765: 00715831 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3765: 00715881 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3766: 004e3a09 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3767: 007060ed 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3767: 0070613d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3768: 0046e369 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3769: 00b0e70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3770: 00b0fa3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3771: 00b0fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3772: 00a3a7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3773: 006fe271 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3773: 006fe2c1 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3774: 009bd988 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3775: 00ae6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3776: 009bfa20 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3777: 009bf8d0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3778: 00b0e760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3779: 00280b45 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3780: 00525b19 488 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3781: 006cc819 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3781: 006cc869 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3782: 00ad439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3783: 00ad58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3784: 005339f9 314 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3785: 005260f9 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3786: 00b0da14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3787: 0068c8c5 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3788: 006baf21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3787: 0068c915 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3788: 006baf71 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3789: 00ae8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3790: 00525d01 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3791: 00ae13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3792: 00b0e8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3793: 006e9645 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3793: 006e9695 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3794: 00b0d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3795: 00a32154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3796: 00325995 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3797: 0073386d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3797: 007338bd 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3798: 004c45dd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3799: 00b0e830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3800: 00a3a764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3801: 00a3225c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3802: 00ae7aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3803: 00533b35 336 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3804: 00ae2ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3805: 006a5a55 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3805: 006a5aa5 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3806: 00420385 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3807: 00ad19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3808: 006f3ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3808: 006f3f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3809: 004c79d1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3810: 00b0dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3811: 004c4581 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3812: 00525efd 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3813: 009bfa4c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3814: 00b0dd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3815: 00adba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ @@ -3821,69 +3821,69 @@ │ │ │ │ 3817: 002d2dbd 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3818: 00ad470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3819: 00ae05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3820: 00b0d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3821: 00a321d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3822: 00adf980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3823: 00b0f360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3824: 00609311 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3824: 00609379 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3825: 004d2901 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3826: 00adaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3827: 00a2e0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3828: 00452cf9 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3829: 00a3df98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3830: 009bfab4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3831: 00a37e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3832: 00b0fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3833: 00b0f172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3834: 00ae1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3835: 0073a601 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3835: 0073a651 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3836: 00ad179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3837: 0047a325 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3838: 00b0e352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3839: 005b73f1 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3840: 006ea2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3839: 005b7459 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3840: 006ea345 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3841: 00b0ee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3842: 00b0eb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3843: 004d9955 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3844: 003bdd8d 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3845: 00b0f43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3846: 00689ef9 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3846: 00689f49 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3847: 00a3df14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3848: 00adf9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3849: 00743205 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3849: 00743255 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3850: 00ad4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3851: 00a37da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3852: 00412f31 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3853: 00b0e87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3854: 00b0e6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3855: 00b0e8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3856: 00b0ee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3857: 00ae4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3858: 00b0f4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3859: 00b0d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3860: 00b0d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3861: 006b11e5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3861: 006b1235 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3862: 004e3ed5 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3863: 00381429 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3864: 00b0ecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3865: 00b0d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3866: 00ae6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3867: 00ae4900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3868: 009fc034 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3869: 00ae6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3870: 00b0e6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3871: 00705875 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3872: 005c942d 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3873: 006cf3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3871: 007058c5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3872: 005c9495 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3873: 006cf41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3874: 00b0da72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3875: 00ad7754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3876: 006a8e5d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3876: 006a8ead 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3877: 00ad6c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3878: 006a0d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3878: 006a0da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3879: 00b0dda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3880: 00a25d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3881: 00b0d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3882: 004cdbd5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3883: 00a25bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ 3884: 0043633d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3885: 00ad9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ @@ -3892,15 +3892,15 @@ │ │ │ │ 3888: 00a25ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3889: 00ad7014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3890: 009fac18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3891: 00b0edb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3892: 00b0f31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3893: 00ad8a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3894: 00ae6808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3895: 006d9e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3895: 006d9e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3896: 00b0e61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3897: 00adecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3898: 0029b8fd 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3899: 00b0dd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3900: 00ad51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3901: 00369199 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3902: 004c8e29 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ @@ -3909,147 +3909,147 @@ │ │ │ │ 3905: 00ad8500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3906: 00ad1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3907: 00b0dabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3908: 002a30b9 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3909: 00a25c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3910: 00b0f244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3911: 00389ed5 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3912: 0062d0cd 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3912: 0062d135 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3913: 00b0e98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3914: 00ae13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3915: 005d3579 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3915: 005d35e1 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3916: 00ad3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3917: 00ada53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3918: 00adb948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3919: 00a364e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3920: 00b0d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3921: 00a473b4 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3922: 006910a5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3922: 006910f5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3923: 00add07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3924: 00ad85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3925: 004bb25d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3926: 00a3645c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3927: 00ae91bc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3928: 00b0e88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3929: 00add73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3930: 005dbc19 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3931: 006342b9 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3932: 00733d9d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3930: 005dbc81 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3931: 00634321 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3932: 00733ded 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3933: 00497315 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3934: 004d8401 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3935: 006a0285 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3935: 006a02d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3936: 00ad54bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3937: 00ae4160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3938: 004da86d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3939: 002c15f5 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3940: 0032e86d 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3941: 006e8301 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3941: 006e8351 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3942: 00a363d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3943: 00344f61 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3944: 00ae4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3945: 00ad7964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3946: 00ae4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3947: 00294a85 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3948: 00add15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3949: 00ada79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3950: 009c0a88 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3951: 00b0ee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3952: 004df5ad 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3953: 0048f15d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3954: 006de65d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3954: 006de6ad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3955: 0029d371 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3956: 00b0e826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3957: 00b0eb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3958: 00b0ecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3959: 0049a05d 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3960: 00b0ddd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3961: 00add6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3962: 00ae2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3963: 00ad7604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3964: 00ad3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3965: 00b0e4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3966: 006d8149 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3966: 006d8199 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3967: 00b0ec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3968: 00734a31 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3968: 00734a81 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3969: 00b0f046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3970: 00add25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3971: 00ae2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3972: 009fab94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3973: 00ad3610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3974: 00ae0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3975: 00ae1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3976: 009f0ac4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3977: 00b0dc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3978: 009f0b44 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3979: 00ad6f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3980: 009f0b54 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3981: 00ad5a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3982: 00650a99 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3982: 00650b01 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3983: 003e13e9 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3984: 006b0d45 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3984: 006b0d95 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3985: 00ae716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3986: 006caf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3987: 005f3341 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3988: 006cbbd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3989: 005ae7ad 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3986: 006cafb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3987: 005f33a9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3988: 006cbc29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3989: 005ae815 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3990: 00b0e048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3991: 005cacc1 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3991: 005cad29 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3992: 00b0e1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3993: 00b0d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3994: 00ad55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3995: 0045c3b9 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3996: 009f9a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3997: 00624d5d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3997: 00624dc5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3998: 00497ffd 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3999: 00b0eada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 4000: 003c7e39 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4001: 003f03a9 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4002: 00ad8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4003: 0029ebc1 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4004: 004886fd 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 4005: 00ae0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4006: 0068f7a1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4006: 0068f7f1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4007: 00b0d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4008: 00ad990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4009: 00622bc1 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4009: 00622c29 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4010: 00ae5930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4011: 00ad0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4012: 00ad993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4013: 0074ab0d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4013: 0074ab5d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4014: 00a297a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 4015: 00ad2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4016: 006b3a29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4016: 006b3a79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 4017: 00465209 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4018: 00381f3d 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4019: 00a2961c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 4020: 0071564d 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4020: 0071569d 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4021: 004668a9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4022: 00ade06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4023: 00b0d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4024: 00ad58f8 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4025: 009ff760 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4026: 00497145 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4027: 006f8f59 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4027: 006f8fa9 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4028: 004c5fc1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4029: 00adf630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 4030: 00a29724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 4031: 005907d9 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 4032: 0071c221 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4031: 0059083d 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 4032: 0071c271 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 4033: 00ae4680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4034: 0045cecd 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 4035: 005909b1 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 4035: 00590a15 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 4036: 00b0d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4037: 00b0cee3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4038: 00a2e584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 4039: 00b0f32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4040: 00364ab9 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4041: 009c0af0 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4042: 00a2e3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 4043: 00b0e736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4044: 005d09d1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4044: 005d0a39 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 4045: 00ad79c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4046: 00a2e500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 4047: 005250a5 284 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 4048: 0054adf1 400 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 4049: 00b0ee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4050: 00a296a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 4051: 00b0dab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -4065,22 +4065,22 @@ │ │ │ │ 4061: 00407805 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4062: 0054af81 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 4063: 00a41f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 4064: 003faad1 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4065: 00b0ea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4066: 00b0ede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4067: 009bf970 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4068: 00723ac5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4068: 00723b15 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4069: 00ae2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 4070: 00aec130 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4071: 00266d0d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 4072: 00a2e47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 4073: 00a37f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 4074: 00b0d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4075: 007342c5 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4075: 00734315 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4076: 00adf008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4077: 009fd5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4078: 004d5655 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4079: 003437ed 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4080: 00ae1b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4081: 00b0ea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4082: 004cc74d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ @@ -4090,472 +4090,472 @@ │ │ │ │ 4086: 0054b0b5 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_w │ │ │ │ 4087: 00ad36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4088: 00b0e9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4089: 0029b841 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4090: 004e02ed 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4091: 00b0cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4092: 00b0f2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4093: 00703809 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4094: 0073aea5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4093: 00703859 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4094: 0073aef5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4095: 00a37ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4096: 002853f9 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4097: 00b0e3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4098: 006b8431 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4098: 006b8481 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4099: 00ae2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4100: 00add95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4101: 002e1649 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4102: 00b0dfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4103: 006ae751 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4103: 006ae7a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4104: 002966f1 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4105: 003eeb6d 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4106: 007315c1 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4106: 00731611 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4107: 00adb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4108: 00b0d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4109: 00b0e43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4110: 00ad8080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4111: 00265dd9 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4112: 00b0f3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4113: 00ad7a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4114: 006c42b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4114: 006c4305 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4115: 0041bb85 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4116: 003611ed 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4117: 0043cab9 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4118: 00345521 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4119: 009fab10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4120: 00ae2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4121: 0046b1b5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4122: 00742f21 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4123: 006039ed 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4122: 00742f71 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4123: 00603a55 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4124: 00b0e48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4125: 00b0eb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4126: 00290f9d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4127: 006c130d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4127: 006c135d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4128: 00b0d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4129: 00add54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4130: 00ae04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4131: 00b0d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4132: 00ad9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4133: 00b0eb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4134: 00b0d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4135: 006298c1 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4136: 00738c5d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4137: 00632a75 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4135: 00629929 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4136: 00738cad 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4137: 00632add 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4138: 00b0f41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4139: 0044dc1d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4140: 00ad2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4141: 00adbbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4142: 00add92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4143: 00342f81 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4144: 004db209 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4145: 00ae50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4146: 00b0dba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4147: 009f6ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4148: 00b0deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4149: 00700291 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4149: 007002e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4150: 00b0d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4151: 00a3e334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4152: 00267815 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4153: 00addc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4154: 006d397d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4154: 006d39cd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4155: 00ae6d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4156: 006f7505 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4156: 006f7555 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4157: 00ae1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4158: 00ae6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4159: 002a3f95 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4160: 00ada57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4161: 00ae8d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4162: 004cca51 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4163: 006be635 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4163: 006be685 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4164: 00ae60fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4165: 006e9f2d 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4165: 006e9f7d 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4166: 00ae0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4167: 00ad3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4168: 00a37c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4169: 00b0dbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4170: 00ada2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4171: 006ae195 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4171: 006ae1e5 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4172: 00b0e58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4173: 00728b91 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4173: 00728be1 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4174: 00b0d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4175: 00ae4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4176: 006ddd01 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4176: 006ddd51 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4177: 00ae2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4178: 004cc7cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4179: 004848bd 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4180: 005be2e1 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4180: 005be349 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4181: 00ade1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4182: 004cf805 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4183: 006bef99 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4183: 006befe9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4184: 00ae629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4185: 002d5dd5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4186: 00713aa9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4187: 006cd6dd 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4188: 005f9bfd 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4186: 00713af9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4187: 006cd72d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4188: 005f9c65 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4189: 00b0e05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4190: 00ae04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4191: 004297b1 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4192: 005d7e9d 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4192: 005d7f05 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4193: 00290dbd 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4194: 00ae8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4195: 00b0ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4196: 004400b5 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4197: 00b0ceff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4198: 00b0d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4199: 004570d9 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4200: 00b0cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4201: 00ad6068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4202: 00b0f366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4203: 00ae5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4204: 0046541d 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4205: 00440001 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4206: 00b0eba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4207: 007268e1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4208: 006e2b39 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4209: 0072e87d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4207: 00726931 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4208: 006e2b89 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4209: 0072e8cd 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4210: 00440369 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4211: 006f031d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4211: 006f036d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4212: 0048b5f5 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4213: 00ad1e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4214: 006ea265 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4215: 006c5b11 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4214: 006ea2b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4215: 006c5b61 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4216: 00b0d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4217: 00b0e9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4218: 00595719 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4218: 0059577d 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4219: 00b0d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4220: 009bfec0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4221: 00b0cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4222: 00b0e7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4223: 00b0d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4224: 00b0e8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4225: 004db081 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4226: 0053d881 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ 4227: 004402a9 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4228: 00b0e440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4229: 00432f59 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4230: 00ad4b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4231: 009f6b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4232: 0063780d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4232: 00637875 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4233: 0053d661 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4234: 00745145 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4234: 00745195 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4235: 00ae73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4236: 00b0d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4237: 005ae3a9 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4237: 005ae411 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4238: 00ae6508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4239: 00ae01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4240: 006e4f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4240: 006e4fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4241: 009feb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4242: 00440329 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4243: 00b0d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4244: 0032e4dd 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4245: 00a21ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4246: 009bfb80 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4247: 00add38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4248: 006b07bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4248: 006b080d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4249: 00457b75 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4250: 00ae5510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4251: 002a0131 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4252: 006cb671 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4252: 006cb6c1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4253: 0053d771 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4254: 006dea31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4254: 006dea81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4255: 00ad29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4256: 00b0d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4257: 006a4d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4257: 006a4db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4258: 00ae67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4259: 00ae68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4260: 00616021 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4260: 00616089 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4261: 00b0ea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4262: 00b0f4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4263: 00b0d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4264: 00ade8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4265: 00ae5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4266: 00b0ea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4267: 004ccad5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4268: 00704b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4268: 00704bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4269: 00ae59d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4270: 00b0e1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4271: 006a6479 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4272: 006b4819 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4271: 006a64c9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4272: 006b4869 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4273: 00ae0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4274: 006a0dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4274: 006a0e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4275: 00ae6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4276: 00b0df98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4277: 00ae3ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4278: 00b0df66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4279: 00ad8e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4280: 006a5fb9 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4280: 006a6009 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4281: 009c01b4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4282: 003ca719 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4283: 00ae1818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4284: 00b0f066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4285: 003beaa5 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4286: 006994b5 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4286: 00699505 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4287: 00b0e92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4288: 00a25188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4289: 006d830d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4289: 006d835d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4290: 00ae2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4291: 006c758d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4292: 006df1f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4293: 0084e9dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4291: 006c75dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4292: 006df241 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4293: 0084ea24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4294: 00383461 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4295: 003f6661 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4296: 00ae4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4297: 006c0cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4297: 006c0d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4298: 00ae82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4299: 00545fc1 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4300: 00727331 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4300: 00727381 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4301: 00a34044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4302: 00429349 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4303: 005462c5 278 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4304: 006d9c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4304: 006d9ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4305: 00ad8fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4306: 00a33eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4307: 009f7468 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4308: 00ad7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4309: 00459da5 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4310: 005460c9 256 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4311: 00706c85 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4311: 00706cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4312: 00ad3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4313: 00a33fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4314: 004ccd7d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4315: 0045e161 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4316: 005be035 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4317: 007247c1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4316: 005be09d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4317: 00724811 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4318: 00ade29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4319: 006c0529 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4319: 006c0579 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4320: 00b0e0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4321: 00ad8c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4322: 0042d97d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4323: 00b0e52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4324: 006f3fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4324: 006f3ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4325: 00b0e480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4326: 00aebad0 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4327: 00b0f202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4328: 00b0d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4329: 0041fc81 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4330: 0073c939 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4330: 0073c989 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4331: 00add30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4332: 00b0d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4333: 00adae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4334: 00b0d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4335: 005461c9 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4336: 002d2bd5 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4337: 00a33f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4338: 00ae6da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4339: 002f4811 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4340: 005935b9 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4340: 0059361d 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4341: 00ae8ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4342: 009fc0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4343: 006e9591 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4344: 0071eb99 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4343: 006e95e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4344: 0071ebe9 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4345: 00b0dc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4346: 0059397d 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4346: 005939e1 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4347: 004ddf7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4348: 00add14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4349: 00b0fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4350: 006a06bd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4350: 006a070d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4351: 0044451d 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4352: 00447e85 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4353: 00593735 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4353: 00593799 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4354: 00ad9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4355: 00b0e6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4356: 00ad85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4357: 00b0ea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4358: 006f2701 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4358: 006f2751 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4359: 00ad453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4360: 00ad6108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4361: 0070a2c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4362: 0086fa38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4361: 0070a319 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4362: 0086fa80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4363: 00ad1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4364: 00ade18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4365: 0029e7a5 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4366: 00732021 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4366: 00732071 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4367: 002c1061 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4368: 00ad3780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4369: 007306a1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4370: 0068d52d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4371: 005dd0e5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4369: 007306f1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4370: 0068d57d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4371: 005dd14d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4372: 00387205 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4373: 006b77c9 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4374: 00638a2d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4375: 00593849 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4376: 006169d5 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4373: 006b7819 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4374: 00638a95 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4375: 005938ad 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4376: 00616a3d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4377: 00b0ee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4378: 00737395 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4379: 00629f1d 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4380: 006eecb1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4381: 00708471 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4378: 007373e5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4379: 00629f85 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4380: 006eed01 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4381: 007084c1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4382: 002d03b9 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4383: 00723b19 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4383: 00723b69 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4384: 00ae7c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4385: 004808d9 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4386: 006f0849 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4386: 006f0899 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4387: 00ae2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4388: 006e89d1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4388: 006e8a21 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4389: 00b0cf09 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4390: 00aea864 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4391: 0038cab9 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4392: 00b0f532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4393: 00ada19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4394: 004a5de9 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4395: 00b0cc2c 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4396: 005c94c9 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4397: 00714355 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4396: 005c9531 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4397: 007143a5 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4398: 009f6a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4399: 00b0eb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4400: 00b0e088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4401: 00b0d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4402: 00b0d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4403: 00ae8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4404: 002972f9 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4405: 006d571d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4406: 007401d9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4405: 006d576d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4406: 00740229 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4407: 00ae73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4408: 0074acd1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4408: 0074ad21 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4409: 00adc148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4410: 006be7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4410: 006be829 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4411: 00ada86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4412: 00ad7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4413: 00b0eb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4414: 0062a185 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4414: 0062a1ed 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4415: 004129cd 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4416: 0041ef21 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4417: 0073e49d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4417: 0073e4ed 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4418: 004c5f71 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4419: 00b0e420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4420: 00447c6d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4421: 00b0e02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4422: 00b0d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4423: 00b0e526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4424: 004e1f0d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4425: 009c02b8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4426: 003c2dad 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4427: 00ae626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4428: 00b0f0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4429: 00b0f556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4430: 00632ce9 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4430: 00632d51 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4431: 00ad9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4432: 006fb3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4432: 006fb409 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4433: 00ae1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4434: 00ad0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4435: 003ec4ad 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4436: 004cce01 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4437: 005da0bd 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4437: 005da125 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4438: 00ae1bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4439: 00ad57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4440: 0062c1bd 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4440: 0062c225 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4441: 00b0df38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4442: 00b0e8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4443: 0063af9d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4444: 006f401d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4443: 0063b005 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4444: 006f406d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4445: 00ae76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4446: 006e5cb9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4446: 006e5d09 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4447: 00a418d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4448: 00ae6558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4449: 006be6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4450: 006c7e09 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4451: 0072466d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4449: 006be739 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4450: 006c7e59 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4451: 007246bd 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4452: 004e1731 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4453: 00ae1bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4454: 00ad61f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4455: 00b0dbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4456: 006d07f9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4457: 00632dd1 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4456: 006d0849 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4457: 00632e39 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4458: 004672cd 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4459: 004c6ad9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4460: 0038d4e9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4461: 00745551 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4461: 007455a1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4462: 003faab1 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4463: 008d89d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4463: 008d8a18 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4464: 00b0d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4465: 002ce0ed 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4466: 00b0ee38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4467: 00435d19 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4468: 00436641 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4469: 00ad9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4470: 00ad143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4471: 0068d1fd 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4471: 0068d24d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4472: 00ad6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4473: 0068d385 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4473: 0068d3d5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4474: 00ad9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4475: 00b0de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4476: 00ad528c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4477: 00b0e3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4478: 00ad181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4479: 007311d5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4479: 00731225 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4480: 00ae31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4481: 00b0f4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4482: 00420305 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4483: 00b0da4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4484: 00b0d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4485: 00733ca9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4486: 00629b65 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4487: 006f2a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4485: 00733cf9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4486: 00629bcd 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4487: 006f2ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4488: 00ad1e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4489: 005c9391 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4489: 005c93f9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4490: 00b0da38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4491: 00b0e83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4492: 00ad8aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4493: 006992c5 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4493: 00699315 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4494: 00b0eba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4495: 00548ee5 52 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4496: 00507215 348 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4497: 00b0d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4498: 00ae7b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4499: 0044e589 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4500: 00aebc20 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4501: 0070f571 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4502: 006d32b5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4501: 0070f5c1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4502: 006d3305 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4503: 004c6a19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4504: 004a5e35 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4505: 00ad61c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4506: 00ad7a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4507: 00b0f542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4508: 00b0df50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4509: 0068c281 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4509: 0068c2d1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4510: 00ad4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4511: 00659845 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4511: 00659895 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4512: 009ff6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4513: 00afd4c4 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4514: 00ae780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4515: 00b0dfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4516: 00ad7824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4517: 00b0e288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4518: 00b0e7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4519: 00ae8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4520: 00b0dc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4521: 006a48ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4521: 006a493d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4522: 00ad0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4523: 00ad6158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4524: 0072d589 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4524: 0072d5d9 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4525: 00add48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4526: 00ad1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4527: 006c356d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4527: 006c35bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4528: 00adafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4529: 00ad81c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4530: 008d8a10 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4531: 006a4dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4530: 008d8a58 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4531: 006a4e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4532: 00ae6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4533: 00aea998 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4534: 006098f1 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4534: 00609959 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4535: 00ae6ec4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4536: 005be8c1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4536: 005be929 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4537: 00b0d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4538: 00a361c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4539: 006fe00d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4539: 006fe05d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4540: 0038bfad 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4541: 00ae9090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4542: 006d492d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4542: 006d497d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4543: 00ae5b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4544: 0049a4c1 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4545: 007169e5 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4545: 00716a35 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4546: 003f4f45 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4547: 002f4a89 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4548: 006b0f61 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4549: 005e7c81 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4550: 00701291 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4548: 006b0fb1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4549: 005e7ce9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4550: 007012e1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4551: 004d88b5 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4552: 0052df05 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4553: 00a36144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4554: 00b0e8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4555: 0052dfdd 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ 4556: 009fd660 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4557: 00add53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ @@ -4573,49 +4573,49 @@ │ │ │ │ 4569: 009aad20 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4570: 00b0ee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4571: 00adc108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4572: 00b0e18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4573: 00b0e124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4574: 00a360c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4575: 00ae3a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4576: 00703fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4576: 00704035 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4577: 00ae1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4578: 009fff1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4579: 0045e20d 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4580: 006d0961 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4580: 006d09b1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4581: 00b0e330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4582: 00b0ced2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4583: 00ae27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4584: 0052df95 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4585: 00ae6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4586: 003427f5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4587: 00b0ee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4588: 00adb8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4589: 003330e1 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4590: 0071e5c1 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4590: 0071e611 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4591: 00b0ee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4592: 006c9a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4592: 006c9a9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4593: 00b0d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4594: 00b0d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4595: 00b0ebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4596: 006b8f3d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4597: 005ebcb9 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4596: 006b8f8d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4597: 005ebd21 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4598: 00435545 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4599: 00b0daba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4600: 004c942d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4601: 00ae2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4602: 004baa65 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4603: 004445b9 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4604: 00aeb80c 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4605: 00b0ec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4606: 00b0f332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4607: 00b0e270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4608: 00ae5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4609: 0071d565 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4610: 006933cd 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4609: 0071d5b5 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4610: 0069341d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4611: 00ae8298 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4612: 00b0ee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4613: 00b0f0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4614: 009f6010 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4615: 00b0d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4616: 00b0e01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4617: 00ae01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4627,343 +4627,343 @@ │ │ │ │ 4623: 004da529 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4624: 002cd6d5 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4625: 00adb938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4626: 00ae0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4627: 00adebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4628: 0029c7d9 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4629: 0029df25 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4630: 006ea5c5 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4630: 006ea615 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4631: 00538405 296 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4632: 0070a4a1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4632: 0070a4f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4633: 00ad4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4634: 00ae55b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4635: 006fc1e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4635: 006fc231 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4636: 00a2f1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4637: 00a27204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4638: 006d02f1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4638: 006d0341 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4639: 004b06b9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4640: 00a2f058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4641: 00b0dac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4642: 00744ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4642: 00744d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4643: 00add47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4644: 00507c01 42 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4645: 00b0ec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4646: 0062edf5 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4646: 0062ee5d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4647: 002ce1f1 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4648: 004d9629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4649: 00a2f160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4650: 00622ce5 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4650: 00622d4d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4651: 00280761 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4652: 00b0f434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4653: 002cd3d1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4654: 00addf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4655: 006a5595 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4655: 006a55e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4656: 00b0eff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4657: 00b0d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4658: 00507c2d 186 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ 4659: 00435001 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4660: 00ae8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4661: 00618d0d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4661: 00618d75 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4662: 0053852d 294 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4663: 002a21d9 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4664: 004dcf6d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4665: 00a2310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4666: 006c73e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4666: 006c7439 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4667: 00adf5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4668: 0048b739 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4669: 00ae0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4670: 00471299 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4671: 002a2fa9 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4672: 004799e1 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4673: 006f38f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4674: 0073ac75 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4673: 006f3941 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4674: 0073acc5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4675: 00507b85 122 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4676: 00ae4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4677: 004ca759 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4678: 00343bad 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4679: 00a2f0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4680: 0063b8e1 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4681: 0060c11d 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4682: 0070e835 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4683: 006ebf5d 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4680: 0063b949 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4681: 0060c185 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4682: 0070e885 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4683: 006ebfad 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4684: 00287709 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4685: 00ad8c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4686: 00447955 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4687: 00b0e298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4688: 002aadd5 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4689: 00b0f134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4690: 005d3575 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4690: 005d35dd 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4691: 009bda78 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4692: 00ae3930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4693: 004982e5 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4694: 00ad8a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4695: 006336d1 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4695: 00633739 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4696: 00ae5a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4697: 006f2b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4698: 006cfe1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4697: 006f2ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4698: 006cfe6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4699: 00ae0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4700: 00330ef5 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4701: 0041816d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4702: 005dc009 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4702: 005dc071 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4703: 00b0f470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4704: 006fe5a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4704: 006fe5f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4705: 00ad173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4706: 005da95d 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4706: 005da9c5 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4707: 0054457d 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4708: 004982bd 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4709: 004a10cd 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4710: 00ad89e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4711: 002d4fe5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4712: 006a4d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4712: 006a4ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4713: 00b0ec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4714: 00ae4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4715: 0029f329 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4716: 00ada7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4717: 006a38c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4717: 006a3911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4718: 0051d709 588 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4719: 006facad 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4719: 006facfd 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4720: 00b0f258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4721: 00b0e0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4722: 00ae725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4723: 009fbb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4724: 00280551 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4725: 005085e1 24 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4726: 00a28518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4727: 003f524d 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4728: 00a2838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ 4729: 004da2e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4730: 00544691 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4731: 005089f9 142 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4732: 00ad544c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4733: 006be815 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4733: 006be865 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4734: 00a46bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4735: 00a28494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4736: 009ffe14 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4737: 00adda6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4738: 002ed749 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4739: 00ad2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4740: 009fec08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4741: 004402e9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4742: 003c769d 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4743: 006d27f1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4743: 006d2841 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4744: 00ad7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4745: 00b0db94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4746: 004e8e51 272 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4747: 0068ad05 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4748: 007258f9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4747: 0068ad55 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4748: 00725949 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4749: 00507e4d 94 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4750: 004de3fd 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4751: 00b0d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4752: 00ae2688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4753: 0028dd81 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4754: 00ad071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4755: 00470161 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4756: 0090f054 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4757: 00b0d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4758: 00b0daf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4759: 006be88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4759: 006be8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4760: 00adba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4761: 00a28410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4762: 006e282d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4763: 006d381d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4762: 006e287d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4763: 006d386d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4764: 00ad5f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4765: 00b0eb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4766: 00523075 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4767: 00417cfd 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4768: 00467405 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4769: 00ad073c 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4770: 004c9529 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4771: 0052314d 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4772: 009c034c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4773: 00b0db56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4774: 00b0edb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4775: 005230bd 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4776: 00ad0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4777: 006cfffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4777: 006d004d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4778: 0051427d 88 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4779: 00b0eef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4780: 00ae2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4781: 003f5e95 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4782: 00ad430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4783: 006d2b31 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4783: 006d2b81 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4784: 00342ee5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4785: 00ada4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4786: 00b0d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4787: 004addc9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4788: 00b0cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4789: 0071f275 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4789: 0071f2c5 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4790: 00ad1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4791: 006a5ef9 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4792: 006b1445 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4791: 006a5f49 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4792: 006b1495 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4793: 00523105 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4794: 00ae1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4795: 00607de5 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4795: 00607e4d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4796: 004b28f9 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4797: 006f4241 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4798: 0060f051 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4799: 00633185 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4800: 0073a20d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4801: 006a91e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4797: 006f4291 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4798: 0060f0b9 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4799: 006331ed 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4800: 0073a25d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4801: 006a9231 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4802: 00b0e632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4803: 00adea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4804: 009b8974 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4805: 00265ee1 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4806: 00709fb9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4806: 0070a009 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4807: 00add70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4808: 005df311 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4809: 006b9479 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4810: 005bdfd5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4808: 005df379 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4809: 006b94c9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4810: 005be03d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4811: 0038698d 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4812: 00b0d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4813: 002fc7fd 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4814: 00ae8df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4815: 00638a85 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4815: 00638aed 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4816: 00b0d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4817: 0082d770 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4818: 006dfc89 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4819: 006f3d71 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4820: 005b62d1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4817: 0082d7b8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4818: 006dfcd9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4819: 006f3dc1 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4820: 005b6339 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4821: 004fe645 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4822: 00ad6e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4823: 006f7c79 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4823: 006f7cc9 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4824: 00ad428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4825: 00b0d9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4826: 0042a499 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4827: 00710135 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4827: 00710185 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4828: 00394609 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4829: 0070a03d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4830: 0072b33d 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4831: 005e2015 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4829: 0070a08d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4830: 0072b38d 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4831: 005e207d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4832: 002d8c49 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4833: 00429cd5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4834: 00b0cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4835: 00b0db66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4836: 0046956d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4837: 0044dc09 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4838: 005955b9 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4839: 006dcbb1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4838: 0059561d 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4839: 006dcc01 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4840: 00b0f1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4841: 00b0ea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4842: 003b791d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4843: 00aebadc 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4844: 00ae46b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4845: 00ae0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4846: 00adf358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4847: 0042c155 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4848: 00ad3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4849: 003efa31 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4850: 006ff01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4850: 006ff06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4851: 00457011 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4852: 00ad1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4853: 00b0ea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4854: 00b0d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4855: 00b0d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4856: 00ad8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4857: 00ae5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4858: 006184cd 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4859: 006e9555 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4860: 006eb529 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4858: 00618535 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4859: 006e95a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4860: 006eb579 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4861: 00265cb9 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4862: 00ad532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4863: 00b0d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4864: 0072f8a5 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4865: 006a0a1d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4864: 0072f8f5 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4865: 006a0a6d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4866: 00ad3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4867: 00b0d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4868: 0064918d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4868: 006491f5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4869: 003cbb81 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4870: 00b0ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4871: 006b8b21 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4871: 006b8b71 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4872: 00b0dcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4873: 0073c619 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4873: 0073c669 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4874: 00ad3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4875: 00636fe9 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4875: 00637051 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4876: 002d1611 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4877: 00b0e0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4878: 00389df9 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4879: 007193a1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4880: 00609301 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4879: 007193f1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4880: 00609369 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4881: 00ad9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4882: 00adec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4883: 00ad86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4884: 004492a1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4885: 00b0e9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4886: 00ae1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4887: 00adab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4888: 0072de71 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4888: 0072dec1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4889: 00b0e1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4890: 00b0e80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4891: 007159b1 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4891: 00715a01 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4892: 002d4d7d 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4893: 00b0e144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4894: 00280009 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4895: 00b0d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4896: 00afd318 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4897: 004e20ad 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4898: 00aeb2e8 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4899: 00b0d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4900: 00a41cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4901: 00633781 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4902: 0068ae35 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4903: 006a047d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4901: 006337e9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4902: 0068ae85 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4903: 006a04cd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4904: 0042d9b9 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4905: 004d8215 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4906: 00ade6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4907: 00b0ed90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4908: 00444b45 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4909: 00b0dd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4910: 00b0eca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4911: 003efc65 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4912: 004b1605 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4913: 006c7335 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4914: 00715af1 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4913: 006c7385 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4914: 00715b41 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4915: 00adc028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4916: 00ad42ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4917: 00b0ecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4918: 0062b46d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4918: 0062b4d5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4919: 00ad8260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4920: 00b0e3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4921: 006cf7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4921: 006cf819 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4922: 00a49450 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4923: 0038ea6d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4924: 00632f05 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4925: 0060e401 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4924: 00632f6d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4925: 0060e469 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4926: 00b0d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4927: 003828cd 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4928: 00b0d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4929: 002fc4f5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4930: 00519f9d 472 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4931: 002b12a9 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4932: 005ed43d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4932: 005ed4a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4933: 002a06d1 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4934: 003bdc39 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4935: 006c95cd 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4935: 006c961d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4936: 00b0deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4937: 00b0d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4938: 0060dc91 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4938: 0060dcf9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4939: 003958cd 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4940: 003ade8d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4941: 00b0d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4942: 004671a1 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4943: 00ada27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4944: 006cfad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4944: 006cfb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4945: 00ad7284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4946: 00b0df4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4947: 00ad10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4948: 005f8fc5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4948: 005f902d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4949: 00adf1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4950: 00add74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4951: 006cf96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4951: 006cf9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4952: 00442ca1 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4953: 00b0e3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4954: 00658ff9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4954: 00659049 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4955: 004c5669 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4956: 005b8189 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4956: 005b81f1 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4957: 00b0ea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4958: 006f1655 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4958: 006f16a5 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4959: 00adbc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4960: 004355bd 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4961: 00b0dc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4962: 00ae0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4963: 00b0cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4964: 00b0dd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4965: 00ad177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ @@ -4972,952 +4972,952 @@ │ │ │ │ 4968: 00b0f026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4969: 00b0d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4970: 0047aabd 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4971: 00383651 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4972: 00addbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4973: 00b0dda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4974: 0047a8c5 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4975: 005d79cd 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4975: 005d7a35 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4976: 00ae3cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4977: 007329b5 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4977: 00732a05 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4978: 004c401d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4979: 006e9a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4979: 006e9acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4980: 00add84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4981: 00b0d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4982: 00ad6634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4983: 00ad32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4984: 003b7619 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4985: 00534c09 308 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4986: 00b0df6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4987: 00383561 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4988: 009ff9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4989: 005349cd 286 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4990: 0050a785 188 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4991: 006f4095 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4991: 006f40e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4992: 00a3456c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4993: 00738b99 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4994: 0059f469 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4993: 00738be9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4994: 0059f4d1 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4995: 00ad20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4996: 00a343e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4997: 00b0ef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4998: 00ad7a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4999: 00689e45 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5000: 005dda21 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4999: 00689e95 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5000: 005dda89 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 5001: 00a344e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 5002: 006a5121 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5002: 006a5171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5003: 00450211 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5004: 00737de1 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5004: 00737e31 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5005: 009c08c4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5006: 00b0f4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5007: 00b0dd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5008: 00b0d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 5009: 00652181 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5009: 006521e9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5010: 00498f71 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5011: 00b0f028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5012: 00b0e976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5013: 002973a9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 5014: 0090dfbc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5015: 006b05a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5015: 006b05f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5016: 00534aed 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 5017: 00ae2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5018: 00b0f498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5019: 00ad60b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5020: 009f7678 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5021: 00add24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 5022: 00b0ef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5023: 00b0ec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5024: 00611211 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5025: 006edad5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5024: 00611279 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5025: 006edb25 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5026: 004d94bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5027: 006a80a1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5027: 006a80f1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 5028: 00b0fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5029: 00a34464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 5030: 0034190d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5031: 00341f19 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5032: 00ae6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5033: 00407975 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5034: 00b0ce5c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5035: 005e6601 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5036: 008d89e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5035: 005e6669 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5036: 008d8a2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5037: 004483ad 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5038: 00b0f0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5039: 00ad9150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 5040: 002b2241 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5041: 006c0899 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5041: 006c08e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5042: 00b0f170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5043: 005e3715 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5043: 005e377d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5044: 00adfa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5045: 004dd38d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5046: 0071cead 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5046: 0071cefd 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5047: 00b0d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5048: 00ae59e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5049: 007049dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 5050: 006f29ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5049: 00704a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5050: 006f2a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5051: 009ff130 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5052: 005e9fd9 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5052: 005ea041 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 5053: 00ad9040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5054: 00ae1538 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5055: 00ae2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5056: 008c51d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5056: 008c5220 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5057: 00add01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5058: 00ae3a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5059: 002e60cd 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5060: 00adb8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5061: 00b0ec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5062: 00ae30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5063: 006ed91d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5063: 006ed96d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5064: 00326185 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5065: 0029d8c1 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5066: 00b0e1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5067: 00734331 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5067: 00734381 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5068: 00b0ea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5069: 00b0cef6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5070: 009c0b78 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5071: 00b0dbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5072: 00ae5ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5073: 00b0d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5074: 00ad1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5075: 00b0daf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5076: 00b0ef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5077: 009c0914 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 5078: 006b3639 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5078: 006b3689 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 5079: 00adc970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 5080: 005db18d 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5080: 005db1f5 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5081: 00b0d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5082: 00add06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5083: 00b0da0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5084: 006d11d1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5084: 006d1221 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5085: 00ade08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5086: 00ad7084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5087: 002d64a5 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5088: 00adefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5089: 0082df50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5090: 005bff99 1684 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5091: 006d7199 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5089: 0082df98 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5090: 005c0001 1684 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5091: 006d71e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5092: 00436301 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5093: 006a470d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5093: 006a475d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5094: 00b0d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5095: 005bdc69 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5095: 005bdcd1 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5096: 004fed25 208 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 5097: 00b0d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5098: 00266161 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5099: 00ad52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5100: 005f7bf5 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5100: 005f7c5d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5101: 00ae2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5102: 003642dd 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5103: 006eab75 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5103: 006eabc5 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5104: 00adfa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5105: 00ad9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5106: 00b0e74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5107: 00b0cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5108: 00a32a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5109: 005c9591 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5109: 005c95f9 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5110: 00b0d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5111: 005be4b5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5111: 005be51d 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5112: 00a32ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5113: 00428ead 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5114: 00b0e1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5115: 006339d1 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5115: 00633a39 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5116: 00ad41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5117: 00b0cf05 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5118: 005be595 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5119: 006c5ca9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5118: 005be5fd 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5119: 006c5cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5120: 00ad31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5121: 006faef1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5121: 006faf41 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5122: 003d141d 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5123: 00b0d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5124: 00b0e1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5125: 002d1c1d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5126: 00ad6ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5127: 00ad441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5128: 00ad33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5129: 006a4965 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5130: 00638831 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5129: 006a49b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5130: 00638899 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5131: 00b0df6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5132: 009faeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5133: 004f7d95 180 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5134: 00b0d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5135: 00a32b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5136: 006a3dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5137: 008d8a4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5138: 006c8671 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5136: 006a3dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5137: 008d8a94 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5138: 006c86c1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5139: 00b0db50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5140: 00b0dc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5141: 00ad460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5142: 00442039 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5143: 004b9bbd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5144: 004de6ed 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 5145: 00721335 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5146: 006a9039 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5145: 00721385 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5146: 006a9089 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5147: 00b0d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5148: 00b0f21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5149: 00b0f1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5150: 00b0f41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5151: 009c0320 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5152: 00b0d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5153: 00ae3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5154: 006a3795 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5154: 006a37e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5155: 0029f065 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5156: 0026f4b9 36 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5157: 00704a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5157: 00704ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5158: 0026f4dd 434 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5159: 0029c43d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5160: 00545761 244 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5161: 00287899 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5162: 002fb9dd 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5163: 00545a69 292 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5164: 006a16f9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5164: 006a1749 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5165: 00a46080 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5166: 007444fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5166: 0074454d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5167: 003ca989 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5168: 00638a09 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5168: 00638a71 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5169: 00545855 268 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5170: 002afc25 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5171: 00b0f4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5172: 002a4ccd 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5173: 00ae8394 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5174: 0043caa1 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5175: 00ad30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5176: 003f4935 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ - 5177: 006ec025 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5177: 006ec075 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5178: 0029ee79 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5179: 006a5ba1 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5179: 006a5bf1 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5180: 00ada70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5181: 00ae0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5182: 004449ed 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5183: 00ae00c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5184: 00ad8d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5185: 0026f691 40 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5186: 00b0d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5187: 00b0ea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5188: 00ad2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5189: 00b0df76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5190: 00b0ec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5191: 00b0edb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5192: 00add5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5193: 00ad3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5194: 006d2d11 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5194: 006d2d61 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5195: 00b0e7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5196: 00b0dc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5197: 006d31f1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5197: 006d3241 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5198: 00545961 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5199: 00ad5b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5200: 008e5494 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5201: 0071fed9 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5200: 008e54dc 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5201: 0071ff29 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5202: 002967d9 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5203: 00ae4640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5204: 006a8ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5204: 006a8f35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5205: 00b0cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5206: 002ed629 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5207: 006abd09 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5207: 006abd59 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5208: 00ae2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5209: 006ed70d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5209: 006ed75d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5210: 004ae705 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5211: 00ad1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5212: 0072def9 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5212: 0072df49 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5213: 00ade20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5214: 00329d25 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5215: 0072df71 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5215: 0072dfc1 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5216: 00ad41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5217: 00405659 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5218: 006dce85 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5218: 006dced5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5219: 0040d2b9 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5220: 00b0eb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5221: 006cfc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5221: 006cfc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5222: 00ad9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5223: 00b0fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5224: 002853c5 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5225: 00adbf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5226: 002a27c5 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5227: 00716139 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5227: 00716189 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5228: 00adf078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5229: 00adb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5230: 0062ac3d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5230: 0062aca5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5231: 00b0f9f8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5232: 006e16e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5232: 006e1731 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5233: 00ae0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5234: 0029bc65 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5235: 006b2705 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5235: 006b2755 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5236: 003ecc21 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5237: 007232b5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5238: 0069c07d 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5237: 00723305 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5238: 0069c0cd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5239: 00533775 316 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5240: 00a425b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5241: 00adc7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5242: 00616141 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5242: 006161a9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5243: 00aeb294 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5244: 00adc53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5245: 00b0d99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5246: 00ad25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5247: 00ad524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5248: 00ae1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5249: 004326e1 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5250: 00b0dada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5251: 007062c1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5251: 00706311 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5252: 00a2afe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5253: 00b0d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5254: 009bda18 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5255: 0072690d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5255: 0072695d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5256: 00b0e4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5257: 00add10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5258: 00adf7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5259: 00529a7d 526 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ 5260: 004b0769 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5261: 00ae2638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5262: 00a2b0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5263: 0052a0a1 486 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5264: 005338b1 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5265: 00529c8d 522 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5266: 007065b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5266: 00706601 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5267: 00ad6f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5268: 00ae4a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5269: 00383371 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5270: 009f0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5271: 00ad6008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5272: 006c2c99 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5272: 006c2ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5273: 00b0f462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5274: 00b0d060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5275: 00ae5be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5276: 00386bf5 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5277: 00447a11 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5278: 00b0d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5279: 00ad9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5280: 00637109 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5281: 0071d5f9 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5280: 00637171 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5281: 0071d649 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5282: 00a2b068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5283: 00addffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5284: 00b0eab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5285: 002f24e9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5286: 00529e99 518 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5287: 00ae4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5288: 00b0e1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5289: 00add67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5290: 00ade2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5291: 00a37770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5292: 00b0f206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5293: 004cfb89 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5294: 006cfb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5294: 006cfbd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5295: 00ae1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5296: 00b0e010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5297: 00adb8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5298: 004c3bb1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5299: 002ab259 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5300: 002cdf89 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5301: 002939d1 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5302: 00b0d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5303: 00366ba5 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5304: 00ae86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5305: 004b06c1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5306: 00b0e6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5307: 006dc965 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5308: 006d0d39 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5309: 006a49a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5307: 006dc9b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5308: 006d0d89 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5309: 006a49f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5310: 002d28d5 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5311: 00a31d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5312: 0068e605 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5312: 0068e655 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5313: 00b0d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5314: 00b0eb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5315: 00ad16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5316: 00b0e914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5317: 006361d1 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5317: 00636239 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5318: 00a31ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5319: 00ae65a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5320: 00a376ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5321: 00ad86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5322: 00b0d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5323: 00739cf9 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5324: 005d6421 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5323: 00739d49 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5324: 005d6489 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5325: 00a31cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5326: 00b0ee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5327: 006a87d9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5327: 006a8829 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5328: 00b0de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5329: 00ad30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5330: 00ada08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5331: 00b0db90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5332: 00b0f338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5333: 007310bd 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5333: 0073110d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5334: 00ad89f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5335: 00b0d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5336: 00297e09 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5337: 00b0edcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5338: 00ad9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5339: 00a31c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5340: 006cc969 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5340: 006cc9b9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5341: 00ad89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5342: 0034bacd 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5343: 00431521 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5344: 00b0f404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5345: 006f48dd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5345: 006f492d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5346: 009bda0c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5347: 009fdf24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5348: 0060da29 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5349: 0062a4d9 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5348: 0060da91 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5349: 0062a541 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5350: 004b1961 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5351: 00433c55 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5352: 0029437d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5353: 00ad8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5354: 00ae4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5355: 00ad4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5356: 00b0e136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5357: 003450c9 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5358: 006af76d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5358: 006af7bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5359: 00a351cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ - 5360: 00747621 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5360: 00747671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5361: 00b0f422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5362: 00adc438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5363: 00b0d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5364: 00a35040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5365: 00b0e3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5366: 00b0f4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5367: 006a3ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5367: 006a3f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5368: 00ade27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5369: 00b0d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5370: 00ae40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5371: 00a35148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5372: 007138bd 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5372: 0071390d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5373: 00a3daf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5374: 005bd1dd 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5375: 006c7119 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5374: 005bd245 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5375: 006c7169 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5376: 004ff209 264 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5377: 002d5c49 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5378: 0029977d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5379: 00a3dbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5380: 00b0ddba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5381: 00b0e16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5382: 006a4ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5382: 006a4f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5383: 00adb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5384: 00738661 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5384: 007386b1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5385: 00293f05 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5386: 0054c1e1 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5387: 00a350c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5388: 00ae5b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5389: 00b0de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5390: 006d6a1d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5390: 006d6a6d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5391: 004bb14d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5392: 0072845d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5393: 006a2c9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5394: 0071cbd5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5395: 006a639d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5396: 006cff49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5397: 00656c81 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5392: 007284ad 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5393: 006a2ced 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5394: 0071cc25 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5395: 006a63ed 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5396: 006cff99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5397: 00656ce9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5398: 00b0e956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5399: 00404749 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5400: 00a3db78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5401: 00418eb9 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5402: 00b0d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5403: 004b554d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5404: 00b0f2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5405: 00ae44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5406: 00ad533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5407: 009bd970 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5408: 00461c55 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5409: 00ad5b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5410: 006a65d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5410: 006a6629 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5411: 00b0e2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5412: 00adb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5413: 00360d85 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5414: 007377a9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5415: 00721261 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5414: 007377f9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5415: 007212b1 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5416: 002f9855 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5417: 009c10b0 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5418: 00b0ec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5419: 00ae29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5420: 0051f289 68 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5421: 00b0d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5422: 006180ed 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5422: 00618155 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5423: 00a2e26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5424: 00ad6fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5425: 00b0d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5426: 00a3eb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5427: 006e18ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5427: 006e193d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5428: 00ae2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5429: 00ae749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5430: 00a3e9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5431: 00ae3cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5432: 00ade40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5433: 002c6d39 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5434: 0062a405 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5434: 0062a46d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5435: 00a3eaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5436: 00b0e290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5437: 00adafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5438: 00ae5620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5439: 00ae38e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5440: 002804e9 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5441: 00ad5768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5442: 00342145 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5443: 006bfdb5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5443: 006bfe05 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5444: 0046b211 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5445: 00ad5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5446: 004b54dd 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5447: 006dcf49 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5447: 006dcf99 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5448: 0052da85 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5449: 00b0d202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5450: 00435885 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5451: 0052db5d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5452: 004cb659 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5453: 006f370d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5453: 006f375d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5454: 00a3ea6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5455: 0049756d 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5456: 003ea315 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5457: 00ada11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5458: 0052dacd 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5459: 00742f8d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5459: 00742fdd 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5460: 004aec85 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5461: 00ae4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5462: 00266cf1 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5463: 006e66c9 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5463: 006e6719 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5464: 0042fd31 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5465: 00ae0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5466: 00b0cec2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5467: 00a26100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5468: 006cd275 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5468: 006cd2c5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5469: 004cbf01 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5470: 00611309 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5470: 00611371 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5471: 004e1fa5 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5472: 002a34e5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5473: 00adf348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5474: 006232a9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5474: 00623311 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5475: 00ae2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5476: 00267359 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5477: 00b0dd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5478: 006a3a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5478: 006a3ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5479: 00b0e358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5480: 0052db15 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5481: 00ae2648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5482: 006ed185 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5482: 006ed1d5 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5483: 00b0ec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5484: 00b0d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5485: 00b0d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5486: 00ad4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5487: 004fe8b1 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5488: 00343781 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5489: 0043ca25 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5490: 00ade46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5491: 009bd9f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5492: 00b0ecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5493: 004de7dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5494: 00710029 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5494: 00710079 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5495: 00ae8080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5496: 00b0f13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5497: 00b0d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5498: 00b0dd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5499: 003ec909 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5500: 00606539 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5500: 006065a1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5501: 00a3f1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5502: 005422f9 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5503: 00a3f018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5504: 00ae2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5505: 006ac975 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5505: 006ac9c5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5506: 004840bd 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5507: 00ad194c 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5508: 00ae7b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5509: 006fc5cd 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5509: 006fc61d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5510: 004104d9 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5511: 002f0575 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5512: 00adbaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5513: 006abe5d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5513: 006abead 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5514: 005420d1 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5515: 00a3f120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5516: 007195e9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5516: 00719639 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5517: 00b0db18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5518: 004611d1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5519: 0051f2cd 76 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ 5520: 004d9f39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5521: 0086fa8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5522: 006ffb15 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5523: 006af8dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5521: 0086fad4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5522: 006ffb65 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5523: 006af92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5524: 00ada7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5525: 0072f4d9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5525: 0072f529 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5526: 002e1b8d 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5527: 0086fa84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5527: 0086facc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5528: 00507371 552 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5529: 0071eab1 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5529: 0071eb01 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5530: 00ae76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5531: 00adc6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5532: 00a3f09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5533: 005421e5 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5534: 00a33e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5535: 00ae03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5536: 006a89f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5536: 006a8a45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5537: 00a33ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5538: 0086fa7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5538: 0086fac4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5539: 00b0ee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5540: 002d6fd9 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5541: 005f2a6d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5541: 005f2ad5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5542: 00b0e130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5543: 002945fd 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5544: 00a33db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5545: 00b0f034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5546: 00668351 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5546: 006683a1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5547: 00479b7d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5548: 00497521 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5549: 00ad8d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5550: 00ad3680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5551: 00b0d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5552: 006cc239 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5553: 007061ad 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5554: 00704239 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5552: 006cc289 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5553: 007061fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5554: 00704289 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5555: 00b0ec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5556: 002bdb1d 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5557: 005ea5e9 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5557: 005ea651 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5558: 00ae2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5559: 00ad1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5560: 00adec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5561: 002f73a9 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5562: 00ad0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5563: 00b0ef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5564: 0038eb95 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5565: 00297439 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5566: 006d2f2d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5566: 006d2f7d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5567: 00b0f0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5568: 004e8c09 118 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5569: 0065e5ed 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5569: 0065e63d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5570: 004d5615 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5571: 00a33d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5572: 00a2607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5573: 009f0c14 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5574: 006eb3e9 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5574: 006eb439 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5575: 009f0c84 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5576: 00b0ceab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5577: 009f0d14 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5578: 00addb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5579: 00adaa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5580: 0052dba5 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5581: 006049f5 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5581: 00604a5d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5582: 0052dc7d 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5583: 00b0e348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5584: 00b0ee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5585: 00ad5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5586: 00b0ef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5587: 006a42d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5588: 006d9635 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5587: 006a4325 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5588: 006d9685 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5589: 00ad3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5590: 0052dbed 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5591: 00ae4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5592: 0043cab1 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5593: 00b0e866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5594: 002d5e25 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5595: 00b0cea3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5596: 00ae41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5597: 0042016d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5598: 0060b5b5 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5598: 0060b61d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5599: 00b0ddb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5600: 007465bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5600: 0074660d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5601: 00436bb9 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5602: 00add4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5603: 00ae8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5604: 00ad6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5605: 004d9b05 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5606: 0052dc35 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5607: 0066240d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5607: 0066245d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5608: 00adbe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5609: 00ae69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5610: 004b2145 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5611: 0073c965 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5611: 0073c9b5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5612: 00ad5f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5613: 00738fd5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5613: 00739025 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5614: 005088fd 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5615: 00b0eeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5616: 004ce389 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5617: 00ae3014 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5618: 0054cd91 88 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5619: 00ad9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5620: 00adf6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5621: 00a4945c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5622: 005092c5 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5623: 006ec5a1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5624: 00690e09 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5625: 005debd5 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5623: 006ec5f1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5624: 00690e59 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5625: 005dec3d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5626: 00ae8e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5627: 00360d6d 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5628: 00267a29 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5629: 006a5031 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5630: 00664c85 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5629: 006a5081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5630: 00664cd5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5631: 00ae6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5632: 00ada40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5633: 005083ad 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5634: 006d49dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5635: 00637501 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5634: 006d4a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5635: 00637569 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5636: 00b0eef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5637: 00b0edf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5638: 00a4e4a8 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5639: 005ae62d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5639: 005ae695 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5640: 00aeb828 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5641: 00b0ec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5642: 00b0d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5643: 00ad425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5644: 00aded40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5645: 00ad4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5646: 00ad0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5647: 00adb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5648: 00ae2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5649: 006b5375 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5649: 006b53c5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5650: 00adb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5651: 0043db09 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5652: 00b0d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5653: 00b0d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5654: 00b0db72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5655: 007239f5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5655: 00723a45 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5656: 00b0e300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5657: 005d53d9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5658: 006fe511 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5659: 005d0f6d 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5657: 005d5441 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5658: 006fe561 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5659: 005d0fd5 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5660: 00adc5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5661: 00707089 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5661: 007070d9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5662: 0051f319 92 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5663: 00b0f2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5664: 00732685 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5664: 007326d5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5665: 009f9fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5666: 004c7a11 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5667: 00adddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5668: 006aff2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5668: 006aff7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5669: 00adc138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5670: 00ae66d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5671: 00617d95 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5672: 00733e2d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5671: 00617dfd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5672: 00733e7d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5673: 00adad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5674: 004cc3cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5675: 00b0dcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5676: 00adac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5677: 00a30ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5678: 00b0d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5679: 00b0e2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5680: 00addb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5681: 004507f5 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5682: 00a30d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5683: 0029e091 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5684: 004a0a95 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5685: 00ae81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5686: 004671c5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5687: 006f2aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5688: 006cf5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5687: 006f2af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5688: 006cf639 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5689: 00b0dba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5690: 00b0dff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5691: 0073c48d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5691: 0073c4dd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5692: 00ad3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5693: 00b0e252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5694: 002cd471 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5695: 0071d1c1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5695: 0071d211 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5696: 00a30e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5697: 006eace1 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5697: 006ead31 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5698: 009c0898 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5699: 00b0dcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5700: 005f3b0d 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5701: 0060f929 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5700: 005f3b75 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5701: 0060f991 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5702: 00b0d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5703: 00b0e7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5704: 00aded70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5705: 00ad15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5706: 00ae6b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5707: 0045e0bd 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5708: 00b0f04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5709: 0053f2b9 484 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5710: 004e0295 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5711: 00b0e6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5712: 006a52c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5712: 006a5315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5713: 0038eb01 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5714: 004ce405 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5715: 0053eea5 520 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5716: 0045dcd9 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5717: 00a25ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5718: 00a30dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5719: 00b0f5bc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5720: 00b0d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5721: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5722: 005ed451 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5722: 005ed4b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5723: 00b0f39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5724: 00ad3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5725: 006cd10d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5725: 006cd15d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5726: 00ad0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5727: 009fb458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5728: 00742f39 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5728: 00742f89 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5729: 004de13d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5730: 00b0ec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5731: 0062f005 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5731: 0062f06d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5732: 0053f0ad 524 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5733: 00b0e814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5734: 00749035 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5734: 00749085 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5735: 00b0d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5736: 00691a7d 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5737: 007150d1 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5736: 00691acd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5737: 00715121 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5738: 00b0e674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5739: 003ebb5d 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5740: 00ad5b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5741: 00633b1d 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5741: 00633b85 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5742: 00483e39 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5743: 00ae8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5744: 009f29f4 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5745: 00ae2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5746: 00ad3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5747: 00735cc1 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5748: 0073e43d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5747: 00735d11 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5748: 0073e48d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5749: 00b0e322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5750: 00b0e62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5751: 00b0f4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5752: 006b8759 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5752: 006b87a9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5753: 00ad1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5754: 00ad162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5755: 00600025 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5755: 0060008d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5756: 009aad50 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5757: 002a2f4d 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5758: 0069b965 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5758: 0069b9b5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5759: 00b0d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5760: 00b0dd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5761: 00adf6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5762: 009f9f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5763: 00b0d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5764: 00b0fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5765: 0031fd0d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5766: 006fdf89 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5766: 006fdfd9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5767: 0028d4fd 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5768: 00ad0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5769: 007414d5 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5769: 00741525 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5770: 00b0e5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5771: 00523f55 314 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ 5772: 004d10dd 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5773: 00b0d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5774: 005242b5 328 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5775: 00add7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5776: 00adbee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5777: 00ae3980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5778: 00ae0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5779: 006bf431 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5779: 006bf481 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5780: 00524091 270 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5781: 003f5a75 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5782: 00497811 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5783: 00b0f26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5784: 00ae2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5785: 0037d2c9 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5786: 006e2711 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5786: 006e2761 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5787: 0048890d 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5788: 00706d49 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5789: 005963e5 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5788: 00706d99 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5789: 00596449 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5790: 009f8eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5791: 00ae2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5792: 00b0e78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5793: 00ada65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5794: 002ed4c5 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5795: 006b0905 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5795: 006b0955 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5796: 00ada60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5797: 0051e23d 636 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5798: 00b0faa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5799: 005241a1 274 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5800: 00ad9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5801: 00b0dc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5802: 005473e5 252 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5803: 002bcc41 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5804: 00b0d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5805: 0073b1e5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5805: 0073b235 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5806: 00b0ecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5807: 00b0efba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5808: 00b0ed60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5809: 00547225 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5810: 00b0f280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5811: 006d2cbd 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5812: 006ed649 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5811: 006d2d0d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5812: 006ed699 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5813: 004152b9 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5814: 00457c0d 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5815: 00ad2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5816: 006c2471 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5816: 006c24c1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5817: 00344e79 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5818: 00703e65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5818: 00703eb5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5819: 00adebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5820: 00ada28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5821: 00b0ebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5822: 0051aed9 494 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5823: 00ad8a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5824: 00b0e3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5825: 006ea9dd 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5825: 006eaa2d 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5826: 00add34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5827: 00b0e948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5828: 009fb3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5829: 0071df45 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5829: 0071df95 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5830: 00b0e4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5831: 008d8a08 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5831: 008d8a50 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5832: 00b0dfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5833: 00547305 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5834: 00ad521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5835: 00ad2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5836: 00614c95 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5836: 00614cfd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5837: 00ae2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5838: 005e28ed 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5838: 005e2955 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5839: 00b0ef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5840: 0028e8f9 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5841: 006c1475 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5841: 006c14c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5842: 003877a9 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5843: 00ad7244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5844: 00aded20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5845: 00b0ec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5846: 00b0d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5847: 00ae07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5848: 00b0e634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5849: 006f669d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5849: 006f66ed 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5850: 00a3cd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5851: 00ae5750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5852: 00b0e5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5853: 00b0ef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5854: 00ad3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5855: 00333ee5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5856: 006e2651 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5857: 005dc429 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5856: 006e26a1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5857: 005dc491 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5858: 00a3ce10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5859: 0049a02d 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5860: 00b0dad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5861: 00adf308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5862: 003d0a41 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5863: 004ddeb5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5864: 00ae748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5865: 00adec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5866: 004ce485 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5867: 003f6449 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5868: 006f8e11 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5868: 006f8e61 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5869: 004c66c5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5870: 00ae50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5871: 005de02d 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5872: 006d4105 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5871: 005de095 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5872: 006d4155 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5873: 00b0db96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5874: 006f0699 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5875: 006f2c8d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5876: 00742e49 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5874: 006f06e9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5875: 006f2cdd 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5876: 00742e99 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5877: 00ad7594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5878: 00456f41 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5879: 00b0e60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5880: 00ad502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5881: 00a3cd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5882: 0062c5d5 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5882: 0062c63d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5883: 00498a41 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5884: 006da8d1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5884: 006da921 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5885: 004e2209 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5886: 005f7b8d 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5886: 005f7bf5 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5887: 00b0ea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5888: 005467f9 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5889: 00b0e49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5890: 00b0d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5891: 00415215 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5892: 00546afd 278 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5893: 00a46104 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5894: 00546901 256 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5895: 00a2d81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5896: 00adf088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5897: 00a2d690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5898: 00717125 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5899: 006b66e1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5898: 00717175 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5899: 006b6731 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5900: 0049af71 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5901: 009f9eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5902: 00a2d798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5903: 0071f075 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5904: 00745721 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5903: 0071f0c5 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5904: 00745771 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5905: 00b0e9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5906: 0060c1ad 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5907: 006ebbc1 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5906: 0060c215 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5907: 006ebc11 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5908: 004860fd 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5909: 00adbc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5910: 00b0ea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5911: 006cdc8d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5912: 005bdf25 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5911: 006cdcdd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5912: 005bdf8d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5913: 004c4999 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5914: 00b0ebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5915: 00ae1c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5916: 0052ebf5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5917: 00ad4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5918: 00546a01 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5919: 00b0f2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ @@ -5934,450 +5934,450 @@ │ │ │ │ 5930: 00ad548c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5931: 004a8865 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5932: 00b0f2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5933: 009f6020 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5934: 00a2d714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5935: 00b0f2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5936: 0052ec3d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5937: 005d0d79 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5938: 005caed5 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5937: 005d0de1 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5938: 005caf3d 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5939: 0046cda9 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5940: 004c4b45 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5941: 00ad80c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5942: 0051b481 472 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5943: 00b0f22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5944: 00b0e3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5945: 005da745 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5945: 005da7ad 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5946: 004c4d19 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5947: 0029745d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5948: 00ad7ba4 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5949: 003873b9 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5950: 00701fad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5950: 00701ffd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5951: 004861a5 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5952: 006361d5 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5952: 0063623d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5953: 00b0e546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5954: 00ae30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 5955: 0043ccd5 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5956: 00b0e63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5957: 00701501 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5957: 00701551 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5958: 0052ec85 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5959: 00adf258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5960: 002a2845 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5961: 002fcd3d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5962: 002a72e1 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5963: 00b0e5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5964: 00664e9d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5964: 00664eed 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5965: 00471ac9 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5966: 00b0e1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5967: 00b0dfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5968: 0053ce75 300 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5969: 006f0e91 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5969: 006f0ee1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5970: 009fc13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5971: 006f71f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5971: 006f7241 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5972: 00adab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5973: 009fb350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5974: 006c28b5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5975: 00607855 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5974: 006c2905 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5975: 006078bd 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5976: 0053cc4d 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5977: 00b0e924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5978: 00b0e188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5979: 00ae5c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5980: 00ae6de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5981: 00488789 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5982: 006360d5 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5983: 00719865 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5982: 0063613d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5983: 007198b5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5984: 00b0e8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5985: 002a4b2d 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5986: 00afd370 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5987: 00ae1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5988: 00ae2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5989: 00ad1c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5990: 005db2a5 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5990: 005db30d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5991: 00b0cf01 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5992: 00a299b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5993: 007025cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5994: 007246d1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5993: 0070261d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5994: 00724721 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5995: 002d1271 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5996: 00a2982c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5997: 00603f41 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5997: 00603fa9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5998: 0029d575 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5999: 006e281d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5999: 006e286d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6000: 00530645 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 6001: 00a29934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 6002: 00ae72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6003: 0053071d 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 6004: 00b0dbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6005: 0053cd61 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 6006: 00b0e12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6007: 00b0efee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6008: 00b0cec0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6009: 0041a6b9 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 6010: 0053068d 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 6011: 005b3531 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6011: 005b3599 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6012: 004cae9d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6013: 002eee0d 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6014: 00ae58b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6015: 00b0d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6016: 00ae58c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6017: 00ad449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6018: 00b0e408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6019: 0073d02d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6020: 0071e545 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6021: 00724331 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6019: 0073d07d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6020: 0071e595 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6021: 00724381 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6022: 00b0cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6023: 00ad4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6024: 006b78e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6024: 006b7931 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6025: 0049a725 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6026: 00b0edde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6027: 00ae1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 6028: 00a298b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 6029: 00745f91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6030: 00629b5d 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6029: 00745fe1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6030: 00629bc5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 6031: 005306d5 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 6032: 00704acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6032: 00704b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6033: 00b0de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6034: 00ae4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6035: 00ad8e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6036: 00b0eace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6037: 004c9395 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6038: 0071568d 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6038: 007156dd 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6039: 00a417cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 6040: 00b0cdd0 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6041: 00b0e04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6042: 009bdcb4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6043: 00668251 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6044: 005bdff5 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6045: 0066b499 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6043: 006682a1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6044: 005be05d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6045: 0066b4e9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6046: 00498edd 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6047: 00b0e03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6048: 004935c9 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6049: 00b0d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6050: 00405999 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6051: 00b0dfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6052: 002a30c9 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6053: 006cd11d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6053: 006cd16d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6054: 00531ebd 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ 6055: 004dd105 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6056: 003cb9a1 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6057: 00b0ec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6058: 00a25398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 6059: 0036197d 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6060: 00adbfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6061: 0069b525 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6061: 0069b575 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6062: 009bfbc4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6063: 00b0fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6064: 00b0e588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6065: 00531f05 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 6066: 003233c1 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6067: 00342c55 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6068: 00ad8300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6069: 00b0cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6070: 003ec42d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6071: 004c975d 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6072: 00b0cc24 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6073: 0046664d 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6074: 00ad3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6075: 00713a45 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6075: 00713a95 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6076: 00adbe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6077: 005c06b5 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6077: 005c071d 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6078: 00282ee9 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6079: 00b0edf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6080: 00492b81 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6081: 00b0f4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6082: 00b0f2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6083: 00b0d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6084: 004e27e1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6085: 006c94a5 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6085: 006c94f5 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6086: 002c59ed 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6087: 00b0f1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 6088: 0052b2a1 526 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 6089: 006245f5 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6089: 0062465d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6090: 00b0f25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6091: 0052b8c5 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 6092: 00387c29 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6093: 002d3295 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6094: 00531f4d 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 6095: 00ae5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6096: 003c9b61 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6097: 004d7b81 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6098: 0063303d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6099: 00691559 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6098: 006330a5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6099: 006915a9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6100: 0052b4b1 522 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 6101: 002d8d95 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6102: 006a40f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6103: 0062c7ad 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6104: 00622c3d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6102: 006a4145 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6103: 0062c815 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6104: 00622ca5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6105: 00b0e39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6106: 00aea8d0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6107: 00ad7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6108: 00714df5 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6108: 00714e45 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6109: 00ae3ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6110: 00b0f2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6111: 00ade7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6112: 00addcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6113: 0052b6bd 518 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 6114: 00b0ed64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6115: 004486bd 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6116: 00b0e464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6117: 008c5088 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6117: 008c50d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6118: 005382b9 330 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 6119: 00b0d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6120: 003417d9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6121: 00ae2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6122: 00b0d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6123: 004c6195 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6124: 00b0e66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6125: 003bdc4d 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6126: 00538071 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6127: 005ded65 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6127: 005dedcd 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6128: 00b0d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6129: 00ae11c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6130: 004d827d 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6131: 00b0ef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6132: 00ad53ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6133: 00265ce1 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6134: 00ae718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6135: 006374bd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6135: 00637525 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6136: 004120cd 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6137: 00ae5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6138: 009ff868 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6139: 00466915 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6140: 006c230d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6140: 006c235d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6141: 00ae2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6142: 00412fb1 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6143: 0072f01d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6143: 0072f06d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6144: 00538195 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6145: 00b0e9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6146: 00ad8de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6147: 009fcd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 6148: 00a35eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6149: 002938bd 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6150: 00b0ed38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6151: 00ad56e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6152: 006f5a21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6152: 006f5a71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6153: 004c58ed 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6154: 00b0f278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6155: 00b0dd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6156: 00ad6238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6157: 00ae1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6158: 00ae2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6159: 00490e45 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6160: 00adda0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6161: 00705fa1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6161: 00705ff1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6162: 00aec118 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6163: 00ae7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6164: 005d5265 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6164: 005d52cd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6165: 00a35e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6166: 00460ead 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6167: 006cb019 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6167: 006cb069 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6168: 003ade71 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6169: 00b0e350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6170: 006e5239 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6170: 006e5289 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6171: 00b0efb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6172: 0038be95 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6173: 00b0d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6174: 006a3f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6174: 006a3f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6175: 0047e321 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6176: 0073179d 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6176: 007317ed 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6177: 004aa351 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6178: 00b0f32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6179: 00b0f4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6180: 004dcead 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6181: 00a35da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6182: 0046ddf5 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6183: 006c3649 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6183: 006c3699 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6184: 00ad8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6185: 004a5f95 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6186: 009bc36c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6187: 00737151 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6187: 007371a1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6188: 00b0d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6189: 00ae6cac 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6190: 004e1f05 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6191: 00ae2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6192: 009fd6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6193: 00ada31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6194: 00732045 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6194: 00732095 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6195: 00ade840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6196: 005de315 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6197: 006a650d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6196: 005de37d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6197: 006a655d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6198: 00ad55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6199: 009bce94 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6200: 00b0dbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6201: 005d3fcd 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6201: 005d4035 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6202: 00ad7a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6203: 00b0d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6204: 005d7971 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6204: 005d79d9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6205: 00b0e296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6206: 005e1775 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6206: 005e17dd 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6207: 00b0ecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6208: 00b0d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6209: 006f43cd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6209: 006f441d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6210: 00b0dd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6211: 002971fd 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6212: 00733c4d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6213: 006a1039 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6212: 00733c9d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6213: 006a1089 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6214: 00294d95 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6215: 0026ff71 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6216: 00b0f428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6217: 00b0ef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6218: 004c49f9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6219: 00ae2f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6220: 00ad3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6221: 00b0e6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6222: 00428f49 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6223: 00ae2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6224: 00b0eb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6225: 00b0ebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6226: 0074bcc1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6226: 0074bd11 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6227: 00ad136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6228: 00aeb720 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6229: 00411e81 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6230: 00b0d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6231: 00595fd1 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6231: 00596035 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6232: 00adb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6233: 00653a59 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6233: 00653ac1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6234: 00b0d0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6235: 006bdc5d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6235: 006bdcad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6236: 00ae8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6237: 004c4b89 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6238: 00b0e0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6239: 00649835 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6239: 0064989d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6240: 0032e359 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6241: 004c4d7d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6242: 00b0e688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6243: 00b0da28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6244: 004af5a1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6245: 00ad157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6246: 00a394d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6247: 00b0e950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6248: 00ad52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6249: 00a39348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ 6250: 004dc6dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6251: 0051b0c9 474 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6252: 00ade22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6253: 00a39450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6254: 006d9cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6255: 006a47c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6254: 006d9d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6255: 006a4811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6256: 00ae6d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6257: 00b0ec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6258: 0069c8a9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6258: 0069c8f9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6259: 00b0e67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6260: 006d55ed 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6261: 006be761 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6260: 006d563d 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6261: 006be7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6262: 00b0daa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6263: 00b0f180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6264: 00703bdd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6264: 00703c2d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6265: 00b0faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6266: 004cac7d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6267: 004ca8dd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6268: 00b0fb16 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6269: 00ade650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6270: 00ae5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6271: 00adc6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6272: 00b0de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6273: 00703569 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6274: 006c7821 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6275: 0065cf59 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6273: 007035b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6274: 006c7871 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6275: 0065cfa9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6276: 00a393cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6277: 005476a1 252 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6278: 00adba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6279: 00b0f424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6280: 00adb0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6281: 00adf108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6282: 00ae8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6283: 006b1bf5 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6283: 006b1c45 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6284: 00b0ceb9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6285: 00b0f242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6286: 009fe2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6287: 006da4b1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6287: 006da501 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6288: 005474e1 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6289: 00486175 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6290: 00b0d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6291: 006a5cb9 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6291: 006a5d09 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6292: 00ade35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6293: 00b0cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6294: 00b0e154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6295: 002bfe01 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6296: 00b0d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6297: 00497ee1 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6298: 00ad4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6299: 00a2dd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6300: 00a27498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6301: 003b7719 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6302: 00ad88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6303: 008d8a24 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6304: 00742f41 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6303: 008d8a6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6304: 00742f91 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6305: 00a3414c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6306: 00ae6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6307: 00ae2698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6308: 005475c1 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6309: 004956bd 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6310: 009bfbd4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6311: 0049a139 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6312: 0038503d 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6313: 00440ee9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6314: 006c27d5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6314: 006c2825 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6315: 00b0de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6316: 007003bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6316: 0070040d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6317: 00b0e29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6318: 00b0e764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6319: 00ad2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6320: 00ae67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6321: 002fcc05 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6322: 0062cd0d 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6322: 0062cd75 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6323: 00ade8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6324: 0041534d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6325: 0047a791 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6326: 00ad3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6327: 00b0dc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6328: 004e1af5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6329: 005ec745 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6329: 005ec7ad 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6330: 00b0e726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6331: 00466b7d 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6332: 00ae46e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6333: 00b0db52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6334: 0050adf5 84 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6335: 00b0f2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6336: 0073a6dd 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6337: 00617ea5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6336: 0073a72d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6337: 00617f0d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6338: 00429115 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6339: 006b52c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6340: 0060f249 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6339: 006b5319 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6340: 0060f2b1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6341: 00adbf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6342: 00b0da3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6343: 006dfa95 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6343: 006dfae5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6344: 00ad3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6345: 00b0e6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6346: 0038ce1d 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6347: 00adf2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6348: 005eb1e9 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6349: 005ff8bd 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6348: 005eb251 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6349: 005ff925 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6350: 004db8d5 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6351: 00497d41 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6352: 0074d850 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6352: 0074d898 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6353: 00b0ce30 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6354: 006a00a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6354: 006a00f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6355: 00b0d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6356: 00b0d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6357: 00722a91 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6357: 00722ae1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6358: 00b0d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6359: 00b0e7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6360: 009fec8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6361: 00b0f754 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6362: 00485f7d 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6363: 00b0d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6364: 003f5f91 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6365: 00ad9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6366: 00ae2ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6367: 002929a1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6368: 00b0e5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6369: 00add5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6370: 0090fffc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6371: 00ae4860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6372: 0060589d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6372: 00605905 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6373: 00b0d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6374: 00ad522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6375: 002705b5 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6376: 009f7b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6377: 00ad70b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6378: 00b0ebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6379: 00b0d98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6389,15 +6389,15 @@ │ │ │ │ 6385: 00ad4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6386: 0051cbd9 584 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6387: 00ade690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6388: 004b3b95 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6389: 003c9dad 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6390: 00499d15 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6391: 002f9c91 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6392: 006b818d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6392: 006b81dd 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6393: 00add97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6394: 002d0761 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6395: 00ae2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6396: 00ad2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6397: 002d07b9 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6398: 00ad187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6399: 002d0819 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6406,21 +6406,21 @@ │ │ │ │ 6402: 0042f265 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6403: 00b0cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6404: 00b0db06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6405: 002d097d 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6406: 002d0a05 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6407: 00b0d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6408: 00b0e1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6409: 0071b2c9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6410: 00616d45 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6409: 0071b319 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6410: 00616dad 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6411: 0038f7bd 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6412: 004587fd 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6413: 00ae7c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6414: 00ae5720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6415: 006a7975 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6415: 006a79c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6416: 00b0e558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6417: 00b0d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6418: 00ad91f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6419: 00523631 284 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6420: 00ad6148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6421: 00a49110 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6422: 0047b109 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6428,44 +6428,44 @@ │ │ │ │ 6424: 00b0cc38 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6425: 00ae6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6426: 0052396d 350 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6427: 00ad38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6428: 002dd5c5 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6429: 00ad4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6430: 002963c1 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6431: 00744d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6431: 00744d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6432: 00ad99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6433: 00ae6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6434: 00724b79 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6435: 006ebafd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6434: 00724bc9 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6435: 006ebb4d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6436: 0052374d 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6437: 00ad6058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6438: 006cf085 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6438: 006cf0d5 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6439: 00ae3ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6440: 00ae1248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6441: 00709be9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6442: 005f98e5 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6443: 006a7d61 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6441: 00709c39 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6442: 005f994d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6443: 006a7db1 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6444: 00add18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6445: 00b0fb19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6446: 004a5eb9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6447: 00add1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6448: 0069a15d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6448: 0069a1ad 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6449: 00b0edfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6450: 00a229d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6451: 006b4041 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6451: 006b4091 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6452: 00ad7254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6453: 00b0e306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6454: 00329c55 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6455: 006b1109 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6455: 006b1159 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6456: 0052385d 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6457: 00adb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6458: 00ada1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6459: 00ae0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6460: 006cf28d 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6460: 006cf2dd 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6461: 00a43638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6462: 00b0de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6463: 00adb7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6464: 009fc1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6465: 00a22950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6466: 00ae3dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6467: 00a43428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6482,95 +6482,95 @@ │ │ │ │ 6478: 00b0d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6479: 00ada4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6480: 002d2be1 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6481: 00b0f452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6482: 00b0d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6483: 00b0d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6484: 00ad5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6485: 006c46e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6485: 006c4739 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6486: 00b0ddce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6487: 00a4431c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6488: 009fb770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6489: 00ad3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6490: 00b0d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6491: 00b0d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6492: 009f95ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6493: 00ae4010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6494: 0053489d 304 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6495: 00ad6584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6496: 00ad2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6497: 00b0f476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6498: 00ae630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6499: 005cfcf1 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6499: 005cfd59 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6500: 00436089 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6501: 00ae4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6502: 00499c81 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6503: 00ae8368 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6504: 006913c9 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6505: 006cfb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6504: 00691419 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6505: 006cfb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6506: 00534665 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6507: 006cdf7d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6508: 007328b5 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6507: 006cdfcd 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6508: 00732905 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6509: 00ade5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6510: 00adbea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6511: 0041fda9 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6512: 00713a05 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6512: 00713a55 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6513: 00458039 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6514: 004e39cd 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6515: 00b0d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6516: 006e9d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6516: 006e9d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6517: 00b0dd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6518: 00b0ecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6519: 00add1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6520: 00ae5c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6521: 0062c221 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6521: 0062c289 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6522: 00441f39 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6523: 00ae6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6524: 00615b05 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6524: 00615b6d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6525: 00ad2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6526: 003859a5 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6527: 00479889 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6528: 006ac965 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6528: 006ac9b5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6529: 00534781 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6530: 005e34f9 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6530: 005e3561 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6531: 00ae5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6532: 00614439 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6532: 006144a1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6533: 00b0fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6534: 00ad8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6535: 005bbf11 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6535: 005bbf79 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6536: 00a31b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6537: 003847d5 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6538: 004fe8ed 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6539: 002ac181 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6540: 00b0e46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6541: 00a31998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6542: 00ade960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6543: 00b0e874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6544: 00adc408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6545: 005e37a1 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6545: 005e3809 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6546: 00ae0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6547: 00465e49 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6548: 00498c0d 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6549: 004c48c9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6550: 00a31aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6551: 00ae5b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6552: 00b0ef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6553: 004c5f7d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6554: 00ad7a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6555: 00b0d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6556: 00739d4d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6556: 00739d9d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6557: 00b0d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6558: 006e97ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6558: 006e97fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6559: 00addd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6560: 00608d31 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6560: 00608d99 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6561: 00ae44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6562: 00b0d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6563: 00ad4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6564: 00ae2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6565: 005a90c5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6565: 005a912d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6566: 002c7221 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6567: 00b0ddc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6568: 00a49158 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6569: 004849fd 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6570: 002d6085 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6571: 00ad0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6572: 00a31a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6579,595 +6579,595 @@ │ │ │ │ 6575: 00b0e0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6576: 004e7139 100 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6577: 00b0ebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6578: 002a4955 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6579: 00ad0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6580: 00ad59dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6581: 00b0e4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6582: 006c3b71 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6582: 006c3bc1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6583: 00b0e470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6584: 00297251 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6585: 00b0eaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6586: 006ff1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6586: 006ff24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6587: 003c7a89 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6588: 00a265a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6589: 00b0dfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6590: 006db6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6590: 006db70d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6591: 002d0551 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6592: 00adad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6593: 00ae712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6594: 00467501 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6595: 006f94c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6596: 0071eff1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6595: 006f9519 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6596: 0071f041 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6597: 00ad8f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6598: 00b0e2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6599: 00b0d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6600: 002a32c1 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6601: 0071d909 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6601: 0071d959 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6602: 00b0cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6603: 0041f091 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6604: 00b0df2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6605: 005f7be9 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6605: 005f7c51 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6606: 00ae28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6607: 00ae1218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6608: 00ad15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6609: 00ae0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6610: 00b0d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6611: 00a3d650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6612: 00ad525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6613: 00b0d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6614: 00b0e7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6615: 006e8ec1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6615: 006e8f11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6616: 009be168 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6617: 00b0e2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6618: 006e94dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6618: 006e952d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6619: 002ce3a5 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6620: 00b0dca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6621: 005e35a1 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6621: 005e3609 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6622: 00b0e5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6623: 00a3d758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6624: 004e2f99 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6625: 00712145 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6625: 00712195 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6626: 00ae0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6627: 00548b79 388 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6628: 00623915 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6628: 0062397d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6629: 00ae0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6630: 002ab041 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6631: 004ab399 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6632: 005f02cd 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6632: 005f0335 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6633: 009ff7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6634: 00b0f1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6635: 009c0138 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6636: 00413095 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6637: 009fce20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6638: 00738185 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6638: 007381d5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6639: 00466741 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6640: 00a3d6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6641: 00b0e520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6642: 00b0de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6643: 00643ebd 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6643: 00643f25 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6644: 009ea97c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6645: 0052ce25 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6646: 0052cefd 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6647: 00add28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6648: 0051fd95 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6649: 00703cc5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6649: 00703d15 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6650: 00b0e5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6651: 0052ce6d 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ 6652: 002cd88d 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6653: 005dbf31 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6653: 005dbf99 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6654: 0051fddd 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6655: 004e8df5 50 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6656: 006a6989 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6657: 00617ef5 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6658: 006aa555 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6659: 005ae9f5 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6660: 005d04f5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6656: 006a69d9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6657: 00617f5d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6658: 006aa5a5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6659: 005aea5d 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6660: 005d055d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6661: 00498829 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6662: 008d8a34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6662: 008d8a7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6663: 00b0d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6664: 0043b79d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6665: 0048f239 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6666: 0040d025 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6667: 006bc4a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6668: 0062aa8d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6667: 006bc4f5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6668: 0062aaf5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6669: 0052ceb5 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6670: 0051fe25 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6671: 00ad8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6672: 009fd768 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6673: 00adad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6674: 00ae881c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6675: 00b0de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6676: 00ae0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6677: 006fa51d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6677: 006fa56d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6678: 0029d2dd 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6679: 005089a1 72 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ 6680: 004c033d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6681: 0068ec9d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6681: 0068eced 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6682: 00b0cc34 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6683: 00adfa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6684: 004cdc75 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6685: 004df591 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6686: 006b42f9 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6686: 006b4349 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6687: 0050916d 134 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6688: 005e2861 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6688: 005e28c9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6689: 00ad6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6690: 00b0eb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6691: 0049a3f1 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6692: 006c98c1 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6693: 00745ac5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6692: 006c9911 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6693: 00745b15 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6694: 0043c7dd 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6695: 00b0e0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6696: 006e510d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6696: 006e515d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6697: 00ad192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6698: 00429b59 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6699: 009c0764 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6700: 004dd89d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6701: 00b0d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6702: 005d164d 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6702: 005d16b5 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6703: 00ae6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6704: 00addd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6705: 00b0f044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6706: 00ad71f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6707: 00508535 98 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6708: 00ada1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6709: 0060599d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6709: 00605a05 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6710: 0029e891 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6711: 003f6021 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6712: 00b0d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6713: 004999c1 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6714: 0044701d 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6715: 00435559 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6716: 00698259 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6716: 006982a9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6717: 00ae4570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6718: 004c4939 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6719: 00ae9070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6720: 00b0e2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6721: 00ad5858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6722: 00448a69 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6723: 00ad7724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6724: 00b0f464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6725: 0028f6b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6726: 00b0d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6727: 006cb599 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6727: 006cb5e9 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6728: 00b0d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6729: 00299d35 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6730: 00ae3f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6731: 009bfa68 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6732: 00adc1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6733: 00ae2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6734: 0064fdcd 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6734: 0064fe35 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6735: 00468aa9 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6736: 00ad170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6737: 002fc075 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6738: 00ad2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6739: 004c4b01 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6740: 00b0e502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6741: 009fa66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6742: 004c4cb5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6743: 00ae2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6744: 006b8279 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6744: 006b82c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6745: 00b0f19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6746: 00ad418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6747: 006c2d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6747: 006c2d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6748: 00386c89 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6749: 00b0ecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6750: 00638749 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6750: 006387b1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6751: 00ad30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6752: 0060e4b1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6752: 0060e519 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6753: 004e83a9 524 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ 6754: 004a06d1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6755: 002fd421 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6756: 00704d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6756: 00704d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6757: 00b0d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6758: 00ad26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6759: 003bb115 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6760: 00b0d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6761: 00b0db5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6762: 005e3605 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6762: 005e366d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6763: 00b0e98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6764: 0043dbf5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6765: 00b0d9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6766: 00b0e5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6767: 00ae2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6768: 00ae4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6769: 002d04d5 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6770: 006b3071 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6770: 006b30c1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6771: 00b0f10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6772: 006ac3ad 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6772: 006ac3fd 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6773: 00b0e3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6774: 00ae19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6775: 00b0eba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6776: 00ad56f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6777: 0071f811 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6777: 0071f861 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6778: 00ad0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6779: 00b0fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6780: 00ad2734 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6781: 006e2fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6781: 006e3035 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6782: 00ad2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6783: 00b0dde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6784: 006c32c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6785: 0071ace5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6784: 006c3319 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6785: 0071ad35 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6786: 00ad185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6787: 0045a951 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6788: 009c0a70 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6789: 00b0ee76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6790: 006fcd19 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6790: 006fcd69 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6791: 00adc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6792: 002a1e51 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6793: 00ad0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6794: 00b0e5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6795: 003c9151 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6796: 002fce29 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6797: 0050aaf1 406 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6798: 00ade3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6799: 00b0ef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6800: 006e85f5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6800: 006e8645 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6801: 00ae73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6802: 0048b219 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6803: 004985ad 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6804: 002f2ff5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6805: 00b0f294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6806: 00ae3c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6807: 006f28fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6807: 006f294d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6808: 00b0ee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6809: 00353789 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6810: 00b0e4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6811: 00ad7294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6812: 00ade6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6813: 005312a5 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6814: 00691161 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6814: 006911b1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6815: 00b0e096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6816: 002d54e1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6817: 0045bb89 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6818: 004adf4d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6819: 0053137d 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6820: 006be851 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6820: 006be8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6821: 0053b99d 426 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6822: 00ade920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6823: 00689659 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6823: 006896a9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6824: 004df399 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6825: 005312ed 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6826: 0042861d 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6827: 00617f51 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6827: 00617fb9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6828: 00531cc5 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6829: 00299bf5 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6830: 006a39b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6830: 006a3a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6831: 0053b6a1 386 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6832: 0073012d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6832: 0073017d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6833: 00ad26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6834: 00a30684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6835: 00280401 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6836: 002c579d 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6837: 00531d9d 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6838: 0069077d 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6838: 006907cd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6839: 00a304f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6840: 00b0e66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6841: 00b0d9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6842: 004b096d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6843: 00ad89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6844: 00ae3e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6845: 00531d0d 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6846: 00a30600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6847: 00b0f37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6848: 00b0d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6849: 00b0ee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6850: 005ea43d 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6850: 005ea4a5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6851: 00a46ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6852: 0042b5e1 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6853: 00531335 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6854: 00b0f44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6855: 0073559d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6855: 007355ed 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6856: 009fed10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6857: 0053b825 374 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6858: 00506f95 192 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6859: 00ae6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6860: 00ae5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6861: 00b0e016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6862: 00415171 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6863: 00ae7c20 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6864: 0072ebf1 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6864: 0072ec41 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6865: 00add45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6866: 0053fe71 480 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6867: 00531d55 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6868: 002a4ab5 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6869: 0034c1dd 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6870: 00a3057c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ - 6871: 006e9e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6871: 006e9ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6872: 00b0d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6873: 0053fa65 516 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6874: 00484971 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6875: 0086fa40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6875: 0086fa88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6876: 00ae0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6877: 00ad500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6878: 00b0d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6879: 0050afd9 66 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6880: 00703d8d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6880: 00703ddd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6881: 00ae772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6882: 00b0df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6883: 00a371c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6884: 00adaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6885: 006e3645 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6885: 006e3695 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6886: 00b0d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6887: 0044a4f9 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6888: 002f918d 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6889: 00419151 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6890: 00a372cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ 6891: 00441f79 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6892: 003647bd 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6893: 0053fc69 520 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6894: 00ae6dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6895: 00b0eaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6896: 00729b01 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6896: 00729b51 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6897: 0047af61 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6898: 002f9821 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6899: 00b0e280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6900: 00adb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6901: 00ae4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6902: 006cb271 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6902: 006cb2c1 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6903: 00b0d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6904: 00a268bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6905: 00b0e2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6906: 00707f95 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6907: 0063289d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6908: 0069be69 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6909: 00721bc5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6910: 0071ac49 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6906: 00707fe5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6907: 00632905 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6908: 0069beb9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6909: 00721c15 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6910: 0071ac99 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6911: 002d8be1 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6912: 00ad8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6913: 00ad0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6914: 0054795d 252 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6915: 00b0da54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6916: 00b0ed6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6917: 00ad15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6918: 00b0d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6919: 006d283d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6919: 006d288d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6920: 00b0d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6921: 00b0e668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6922: 0054779d 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6923: 00a37248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6924: 0073c5f1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6925: 0062a83d 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6924: 0073c641 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6925: 0062a8a5 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6926: 004e39a1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6927: 00b0d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6928: 00adaf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6929: 00ae7cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6930: 00280319 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6931: 00b0d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6932: 00b0e2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6933: 00704e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6933: 00704e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6934: 009c0bc0 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6935: 002a43d1 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6936: 00ad186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6937: 00591f55 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6938: 0070729d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6937: 00591fb9 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6938: 007072ed 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6939: 0041ba6d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6940: 00592319 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6940: 0059237d 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6941: 00ae2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6942: 00ae69a8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6943: 00ae6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6944: 0054787d 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6945: 00b0f5a8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6946: 00b0dc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6947: 005920b5 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6947: 00592119 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6948: 0047d505 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6949: 00ad4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6950: 00b0d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6951: 00ae8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6952: 005f3a59 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6953: 007277e9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6952: 005f3ac1 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6953: 00727839 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6954: 00ae1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6955: 004aeb89 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6956: 00738b8d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6956: 00738bdd 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6957: 002eccd9 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6958: 00ae38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6959: 00b0d9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6960: 00ae4920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6961: 00a001b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6962: 00aeb814 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6963: 005e4fd9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6964: 005f771d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6963: 005e5041 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6964: 005f7785 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6965: 00adec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6966: 00a40f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6967: 005921e9 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6967: 0059224d 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6968: 00b0f14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6969: 00ae8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6970: 00adc018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6971: 00a42e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6972: 00b0e608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6973: 00a40f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6974: 00b0e2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6975: 00b0e23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6976: 00ae631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6977: 0051510d 80 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6978: 00b0e8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6979: 00adef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6980: 006f9285 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6980: 006f92d5 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6981: 00528a29 530 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6982: 00b0e050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6983: 00b0d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6984: 00529059 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ 6985: 004b1269 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6986: 00adece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6987: 00adaf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6988: 0073e0fd 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6988: 0073e14d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6989: 00528c3d 526 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6990: 00b0db9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6991: 00ad88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6992: 0029d319 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6993: 00287ad1 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6994: 00b0e3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6995: 00b0fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6996: 004ca8c1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6997: 0029dd1d 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6998: 007426d9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6998: 00742729 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6999: 00b0eea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7000: 00a40e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 7001: 00b0d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7002: 004b0db1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7003: 00b0ee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7004: 00733d1d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7004: 00733d6d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7005: 00b0dc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7006: 00715279 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7007: 006c6601 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7006: 007152c9 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7007: 006c6651 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7008: 00471e89 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7009: 00528e4d 522 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 7010: 00ad1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7011: 00ad80e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7012: 00461aa1 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7013: 00b0da50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7014: 0028e195 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7015: 004a824d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7016: 00b0e118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7017: 00b0f418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7018: 006a65e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7018: 006a6639 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7019: 009bd480 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7020: 00b0d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7021: 00b0dbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7022: 0041ba81 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7023: 0071f061 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7023: 0071f0b1 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7024: 00b0d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7025: 006db215 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7026: 006bb2f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7025: 006db265 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7026: 006bb341 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7027: 00adf2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7028: 004dca3d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7029: 00a44214 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 7030: 002d2c39 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7031: 00b0ee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7032: 00a44298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 7033: 00699b99 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7033: 00699be9 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7034: 00b0d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7035: 006cad5d 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7035: 006cadad 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7036: 00b0f3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7037: 00496f91 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7038: 00ad113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7039: 0090f3d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7040: 00add40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7041: 00a44190 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 7042: 00b0cf0c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7043: 003ebfb1 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7044: 00b0f1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7045: 00b0ebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7046: 006b4405 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7046: 006b4455 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7047: 00ae5cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7048: 00ae0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7049: 0045b13d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7050: 00ad997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7051: 00b0edd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7052: 00267521 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7053: 006a3e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7054: 00629c85 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7053: 006a3eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7054: 00629ced 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7055: 002b5129 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7056: 00732f95 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7056: 00732fe5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7057: 004e36c9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7058: 006a4cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7058: 006a4cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7059: 00ad166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7060: 00ad3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 7061: 006e54a5 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7061: 006e54f5 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7062: 004ca3d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7063: 00a25290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 7064: 004ca855 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7065: 006e9c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7065: 006e9ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7066: 00ae782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7067: 00a26394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 7068: 00ad3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7069: 009f8d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7070: 006d0355 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7070: 006d03a5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7071: 00a26208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 7072: 0045ed45 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7073: 006c8bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7073: 006c8c2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7074: 004524a5 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 7075: 006e2a89 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7075: 006e2ad9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 7076: 00a26310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 7077: 0073ec81 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7078: 0060e859 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7079: 00636805 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7077: 0073ecd1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7078: 0060e8c1 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7079: 0063686d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7080: 00b0e822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7081: 00ad3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 7082: 00b0db48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7083: 004b137d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7084: 009faa8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7085: 00b0e3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7086: 00addf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7087: 00adb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7088: 00448025 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 7089: 009f84e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7090: 00609325 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7090: 0060938d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7091: 00435819 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7092: 00ad0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7093: 00448291 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7094: 00610345 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7094: 006103ad 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 7095: 00adbad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7096: 00607d5d 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7096: 00607dc5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7097: 00a2628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 7098: 003ca4b9 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 7099: 00368315 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7100: 009b5454 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7101: 00b0e35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7102: 00483085 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7103: 006b45c5 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7103: 006b4615 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 7104: 00507135 224 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 7105: 00b0e438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7106: 00a3c4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 7107: 00b0f406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7108: 004fe7d9 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 7109: 00b0ee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7110: 00ad21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7111: 00ada62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7112: 00a005d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 7113: 00a3c444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 7114: 00b0e962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7115: 006180b9 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7115: 00618121 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7116: 00ae4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7117: 00b0f058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7118: 00b0dcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7119: 002b5271 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7120: 00ae1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7121: 00360ffd 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7122: 00ad2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7123: 00b0e190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7124: 0042133d 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7125: 00ae0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7126: 00aeb3e8 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 7127: 00b0eb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7128: 005f039d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7128: 005f0405 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7129: 00adf278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7130: 006d3591 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7130: 006d35e1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7131: 00b0ea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 7132: 00742f45 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 7132: 00742f95 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7133: 004571d5 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7134: 003c93b9 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7135: 00724035 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7136: 006ae305 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7135: 00724085 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7136: 006ae355 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7137: 00a3c3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7138: 00b0d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7139: 00b0cefd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7140: 004281b5 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7141: 007433e1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7141: 00743431 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7142: 004a8311 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7143: 0062b3ed 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7143: 0062b455 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7144: 00b0fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7145: 00b0f056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7146: 006f33a9 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7147: 005da0f5 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7146: 006f33f9 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7147: 005da15d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7148: 00b0d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7149: 00adacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7150: 00b0cbb0 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7151: 00b0d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7152: 0038e5c5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7153: 004ca451 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7154: 00b0d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7155: 00b0e276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7156: 00b0e2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7157: 0041ba91 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7158: 004b2e8d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7159: 00adc790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7160: 00b0ecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7161: 00ae7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7162: 006a8a85 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7162: 006a8ad5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7163: 009bfa38 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7164: 003cae09 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7165: 00b0d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7166: 00b0f140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7167: 00ae1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7168: 004de6d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7169: 0029eafd 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ @@ -7175,431 +7175,431 @@ │ │ │ │ 7171: 00b0d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7172: 009f0dc4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7173: 00ae6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7174: 0045cbc1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7175: 00b0e28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7176: 009f0de4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7177: 00b0dd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7178: 005e9fc5 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7178: 005ea02d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7179: 003eee6d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7180: 00b0e540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7181: 00ae4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7182: 0066497d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7182: 006649cd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7183: 00ad3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 7184: 0043ca9d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7185: 006b6d9d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7185: 006b6ded 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7186: 00ad7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7187: 00661d91 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7187: 00661de1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7188: 00b0f2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7189: 0044c965 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7190: 00ada68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7191: 00b0eab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7192: 00ae6b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7193: 00ae12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7194: 00ad9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7195: 0053c0ed 308 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7196: 0042b999 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7197: 005d6979 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7197: 005d69e1 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7198: 00ae0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7199: 00ad189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7200: 00ae8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7201: 0053ecb1 500 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7202: 00b0ea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7203: 00b0cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7204: 00b0eb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7205: 0053beb1 286 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7206: 0053e8d1 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7207: 006a3065 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7207: 006a30b5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7208: 00ad2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7209: 002d5c6d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7210: 0033a6b9 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7211: 00adc810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7212: 003611e1 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7213: 004ca7d1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7214: 00728c2d 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7214: 00728c7d 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7215: 00aff068 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7216: 00b0eb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7217: 00508689 24 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7218: 007426c1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7218: 00742711 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7219: 00b0eb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7220: 00b0edf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7221: 00394f95 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7222: 00508cd9 142 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7223: 00742f3d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7223: 00742f8d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7224: 0053bfd1 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7225: 00ae1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7226: 00b0d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7227: 008e8374 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7227: 008e83bc 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7228: 0053eac1 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7229: 00addfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7230: 00ad8380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7231: 0071b1c1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7231: 0071b211 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7232: 0050803d 94 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7233: 00adf018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7234: 00b0cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7235: 00525791 318 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7236: 00ae2f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7237: 00b0daf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7238: 004baf2d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7239: 006a1ec9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7239: 006a1f19 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7240: 004dc455 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7241: 0041afd5 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7242: 00b0d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7243: 00b0ed1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7244: 00b0e9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7245: 005258d1 274 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7246: 00629ecd 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7246: 00629f35 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7247: 004e0a29 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7248: 009ff550 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7249: 00b0f21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7250: 002d8af5 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7251: 00714351 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7252: 006b7c75 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7251: 007143a1 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7252: 006b7cc5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7253: 0031f50d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7254: 004669ed 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7255: 00b0da32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7256: 00ae0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7257: 00b0f3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7258: 00addeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7259: 0070318d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7259: 007031dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7260: 00381b49 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7261: 006c0ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7261: 006c0f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7262: 00b0d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7263: 00623571 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7263: 006235d9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7264: 00ad7844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7265: 00b0e08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7266: 00a003c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7267: 0029dd75 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7268: 004de951 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7269: 005259e5 306 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7270: 00b0e432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7271: 00adb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7272: 00b0e58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7273: 004cd00d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7274: 00b0da4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7275: 00386ec9 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7276: 006cf841 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7276: 006cf891 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7277: 00ad59bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7278: 0062c4e1 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7278: 0062c549 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7279: 00ad2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7280: 00ad8b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7281: 004d824d 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7282: 006c8271 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7282: 006c82c1 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7283: 0029c4d1 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7284: 006bfa75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7284: 006bfac5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7285: 00b0d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7286: 00ad5758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7287: 00b0cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7288: 00adbb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7289: 00ae0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7290: 00b0d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7291: 005dc295 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7291: 005dc2fd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7292: 00b0d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7293: 009bf8b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7294: 00b0d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7295: 00ae18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7296: 006ae991 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7296: 006ae9e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7297: 002cc041 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7298: 004ca4c5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7299: 00607d81 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7299: 00607de9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7300: 00ae6648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7301: 0044c7c1 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7302: 004b3035 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7303: 00ad61e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7304: 00b0e62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7305: 005dcc81 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7305: 005dcce9 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7306: 00b0d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7307: 004ff505 172 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7308: 00b0e568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7309: 0073891d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7309: 0073896d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7310: 002f4809 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7311: 004a07c5 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7312: 006e33dd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7312: 006e342d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7313: 002bd8b1 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7314: 009ff8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7315: 00632915 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7316: 00727725 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7315: 0063297d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7316: 00727775 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7317: 00499f31 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7318: 00b0ecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7319: 00ad77b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7320: 006cfd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7320: 006cfdb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7321: 00b0ee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7322: 00492c95 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7323: 00ae47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7324: 006aa9dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7324: 006aaa2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7325: 00ae0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7326: 00b0e1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7327: 002981ed 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7328: 00723975 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7328: 007239c5 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7329: 00541c79 294 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7330: 00b0d9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7331: 002f43e5 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7332: 0029fd5d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ 7333: 00541a69 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7334: 006c3e81 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7334: 006c3ed1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7335: 00ad4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7336: 009f71d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7337: 0034b5d9 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7338: 0071b0b5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7338: 0071b105 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7339: 00ad6378 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7340: 0074675d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7340: 007467ad 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7341: 00ad4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7342: 00ad0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7343: 00adf6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7344: 00b0d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7345: 0043a319 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7346: 00690925 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7346: 00690975 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7347: 004af561 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7348: 0026fa9d 68 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7349: 00719395 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7349: 007193e5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7350: 00aec958 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7351: 00ad3600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7352: 0038fb0d 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7353: 00296761 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7354: 00ae4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7355: 00520861 216 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7356: 006c54b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7356: 006c5509 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7357: 0029a849 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7358: 00541b71 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7359: 00691515 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7359: 00691565 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7360: 00520af9 250 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7361: 00b0d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7362: 002b50ed 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7363: 00ae7ff8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7364: 00606a91 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7365: 0071e581 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7364: 00606af9 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7365: 0071e5d1 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7366: 004cc54d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7367: 005d3c21 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7367: 005d3c89 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7368: 004dc20d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7369: 009fcea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7370: 00520939 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7371: 00a426c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7372: 006c3491 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7373: 005f2dfd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7372: 006c34e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7373: 005f2e65 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7374: 00ad3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7375: 004e6321 4 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7376: 009c0510 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7377: 00518eb1 484 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ 7378: 004a0b79 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7379: 006ab969 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7379: 006ab9b9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7380: 00353669 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7381: 00b0ee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7382: 004cd08d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7383: 0069281d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7383: 0069286d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7384: 00b0f0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7385: 003edcdd 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7386: 00a27180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7387: 00544f01 244 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7388: 00b0f246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7389: 002d02d9 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7390: 0038fcb1 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7391: 00545209 292 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7392: 006a4695 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7392: 006a46e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7393: 00ad4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7394: 00520a19 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7395: 00add8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7396: 00544ff5 268 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7397: 003ea145 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7398: 00ae06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7399: 006a0e49 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7400: 006a6791 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7399: 006a0e99 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7400: 006a67e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7401: 00b0ddb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7402: 004c2f31 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7403: 00b0db04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7404: 0047d0e5 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7405: 006e51fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7405: 006e524d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7406: 00ade7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7407: 00299cc9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7408: 0072fea1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7409: 008c3248 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7410: 006a5685 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7408: 0072fef1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7409: 008c3290 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7410: 006a56d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7411: 00b0e116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7412: 00545101 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7413: 00b0d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7414: 00b0f298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7415: 00ad2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7416: 00ae744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7417: 005dce05 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7417: 005dce6d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7418: 00b0d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7419: 00ad472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7420: 002d4615 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7421: 009f0740 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7422: 00b0dd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7423: 005daa29 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7423: 005daa91 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7424: 00296311 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7425: 006f1cfd 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7425: 006f1d4d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7426: 00325df1 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7427: 00ad2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7428: 00b0f2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7429: 009f7150 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7430: 004423f1 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7431: 00b0e37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7432: 00ae14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7433: 007247ad 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7434: 006f0cad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7433: 007247fd 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7434: 006f0cfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7435: 00b0d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7436: 00ad431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7437: 00b0e2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7438: 00b0ee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7439: 0028ec25 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7440: 004e4df5 172 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7441: 00b0d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7442: 002d8d15 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7443: 00b0eb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7444: 00ae820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7445: 00b0ea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7446: 0053cb1d 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7447: 005da605 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7447: 005da66d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7448: 003d13bd 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7449: 00325761 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7450: 006b36e9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7450: 006b3739 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7451: 00ad45ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7452: 006f5b45 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7453: 0070649d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7452: 006f5b95 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7453: 007064ed 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7454: 00b0d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7455: 006cdd6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7455: 006cddbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7456: 0053c8f9 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7457: 003f4a79 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7458: 00ae0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7459: 005f917d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7460: 006f6011 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7459: 005f91e5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7460: 006f6061 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7461: 002acb49 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7462: 006346b9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7462: 00634721 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7463: 00ad4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7464: 00b0eef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7465: 0070b87d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7465: 0070b8cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7466: 00b0efc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7467: 00ae38c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7468: 00adf128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7469: 004cc5cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7470: 00b0ef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7471: 003fe4a1 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7472: 004d9bdd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7473: 0053ca0d 270 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7474: 0062a60d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7474: 0062a675 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7475: 00ae3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7476: 00ad2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7477: 006ac83d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7478: 006b5941 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7477: 006ac88d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7478: 006b5991 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7479: 00b0cede 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7480: 0066b505 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7480: 0066b555 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7481: 00b0e548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7482: 00ae7d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7483: 004b3b85 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7484: 00ae1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7485: 00ad81d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7486: 00ae5d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7487: 00ad434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7488: 00ad4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7489: 00ae4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7490: 0029d2e5 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7491: 002968f9 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7492: 00ad2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7493: 009f7888 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7494: 00625515 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7494: 0062557d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7495: 00ad5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7496: 0090e05c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7497: 005142d5 88 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7498: 0068e54d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7498: 0068e59d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7499: 00514ad9 80 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7500: 0062ab7d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7500: 0062abe5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7501: 00ae00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7502: 00b0f4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7503: 00b0d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7504: 007194ad 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7504: 007194fd 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7505: 00b0f328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7506: 006a4401 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7506: 006a4451 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7507: 00461125 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7508: 00ad2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7509: 00ae6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7510: 006c242d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7511: 00668391 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7510: 006c247d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7511: 006683e1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7512: 00adeb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7513: 006f52bd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7513: 006f530d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7514: 00ad76a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7515: 00ae23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7516: 0046e579 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7517: 004e8251 276 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7518: 00b0d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7519: 00b0d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7520: 005f7809 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7520: 005f7871 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7521: 00b0eacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7522: 0062f075 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7523: 00643ec5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7522: 0062f0dd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7523: 00643f2d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7524: 002d20c5 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7525: 004717f9 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7526: 00436d71 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7527: 00b0d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7528: 00adc870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7529: 00471ef5 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7530: 00b0d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7531: 002ee789 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7532: 005ea00d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7532: 005ea075 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7533: 00432725 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7534: 004dabd5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7535: 004154c1 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7536: 006ce899 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7536: 006ce8e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7537: 00497475 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7538: 0071ae95 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7538: 0071aee5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7539: 0041b1a5 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7540: 00b0e326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7541: 0031ddfd 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7542: 0070f6d9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7542: 0070f729 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7543: 00b0ebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7544: 00ad8320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7545: 00ad0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7546: 00342c95 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7547: 00adc980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7548: 00b0d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7549: 006e8355 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7550: 00610089 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7549: 006e83a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7550: 006100f1 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7551: 00b0dfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7552: 00497f35 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7553: 00b0e14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7554: 003f63ad 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7555: 00ad104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7556: 00704bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7557: 005db9f9 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7556: 00704c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7557: 005dba61 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7558: 00adc158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7559: 00b0d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7560: 00b0dc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7561: 00ad2ae8 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7562: 003b7699 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7563: 0038e8fd 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7564: 002975a1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7565: 00b0f138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7566: 002eefc5 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7567: 006cf805 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7567: 006cf855 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7568: 00ae8f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7569: 00b0ef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7570: 006983d5 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7571: 005ff805 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7572: 006e9b6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7570: 00698425 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7571: 005ff86d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7572: 006e9bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7573: 00ae5ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7574: 0069daad 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7574: 0069dafd 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7575: 00ae64c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7576: 0059904d 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7577: 006b391d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7578: 006895b9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7576: 005990b1 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7577: 006b396d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7578: 00689609 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7579: 0042b7b9 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7580: 009f70cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7581: 0062c585 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7582: 006f112d 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7581: 0062c5ed 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7582: 006f117d 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7583: 00b0d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7584: 0070b065 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7584: 0070b0b5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7585: 00ae13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7586: 00b0dd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7587: 00ad8dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7588: 00b0d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7589: 00b0cc2d 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7590: 00ad99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7591: 00448731 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7592: 002c5ad9 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7593: 00624771 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7594: 0074c66d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7593: 006247d9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7594: 0074c6bd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7595: 00b0f368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7596: 00b0d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7597: 0029f9e5 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7598: 0038fb61 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7599: 002c0799 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7600: 00ae45f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7601: 00467285 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7609,143 +7609,143 @@ │ │ │ │ 7605: 00460cb5 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7606: 004e09ad 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7607: 00429e19 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7608: 00b0d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7609: 00ada8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7610: 00a22d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7611: 00ae29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7612: 006d48a9 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7613: 00635895 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7612: 006d48f9 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7613: 006358fd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7614: 00ad81e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7615: 00adc940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7616: 002a330d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7617: 00b0edfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7618: 00b0dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7619: 00b0ee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7620: 006c8ddd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7620: 006c8e2d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7621: 00a22cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7622: 002ed53d 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7623: 006dc8e1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7624: 0073b831 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7623: 006dc931 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7624: 0073b881 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7625: 00ae0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7626: 0090dfe4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7627: 00b0e0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7628: 004c9be1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7629: 006c33b5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7629: 006c3405 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7630: 00364505 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7631: 00615249 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7631: 006152b1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7632: 009bf858 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7633: 00b0f55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7634: 005d6a89 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7634: 005d6af1 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7635: 0042050d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7636: 0062bb3d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7636: 0062bba5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7637: 00ad8390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7638: 00b0e5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7639: 00ad8770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7640: 00ad12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7641: 00b0cc0c 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7642: 00a22c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7643: 00ae0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7644: 006f486d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7644: 006f48bd 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7645: 002d81d9 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7646: 006c7209 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7646: 006c7259 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7647: 003e9de9 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7648: 003ca019 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7649: 00b0ebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7650: 00ad8bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7651: 005db8c5 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7651: 005db92d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7652: 00b0fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7653: 006e9d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7653: 006e9d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7654: 00ae2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7655: 00b0da18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7656: 00ad6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7657: 004d1bc5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7658: 0068d6ad 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7658: 0068d6fd 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7659: 002f4281 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7660: 00436a3d 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7661: 00ad9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7662: 00b0d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7663: 004158f1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7664: 007270c9 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7664: 00727119 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7665: 00ad7074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7666: 00adbed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7667: 00b0d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7668: 00ad8150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7669: 00ad85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7670: 002675bd 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7671: 005dde49 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7671: 005ddeb1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7672: 00ae0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7673: 004bae1d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7674: 004dc37d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7675: 00698e7d 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7676: 0071a391 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7675: 00698ecd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7676: 0071a3e1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7677: 003532d9 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7678: 006f6935 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7678: 006f6985 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7679: 00adf468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7680: 006c1169 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7680: 006c11b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7681: 00b0dd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7682: 0045b101 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7683: 0060d6f1 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7684: 006be725 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7685: 005be45d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7683: 0060d759 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7684: 006be775 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7685: 005be4c5 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7686: 0041a59d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7687: 00ad3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7688: 003876d1 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7689: 00b0ea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7690: 00ae5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7691: 00b0e892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7692: 00b0e72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7693: 00ad4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7694: 00b0ecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7695: 0042ae61 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7696: 00633aa5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7697: 0071e8bd 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7698: 006a4749 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7696: 00633b0d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7697: 0071e90d 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7698: 006a4799 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7699: 004295fd 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7700: 00ad3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7701: 00adabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7702: 00ada47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7703: 00b0d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7704: 00b0e9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7705: 00ae0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7706: 00ae77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7707: 00add8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7708: 006af6e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7709: 005ddb89 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7708: 006af739 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7709: 005ddbf1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7710: 00a22e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7711: 00b0f4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7712: 004c9c59 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7713: 00484b19 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7714: 004af7b5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7715: 003fab5d 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7716: 00ae1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7717: 006a560d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7717: 006a565d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7718: 00add23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7719: 005bd1b9 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7719: 005bd221 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7720: 004979e1 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7721: 00b0d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7722: 00394a05 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7723: 002f7ea9 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7724: 00654c85 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7724: 00654ced 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7725: 00b0e35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7726: 00b0dfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7727: 00b0d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7728: 002eec21 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7729: 004c42a5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7730: 005caca1 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7730: 005cad09 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7731: 00ad8170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7732: 0052e385 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7733: 0038d87d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7734: 00444355 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7735: 0041ae39 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7736: 00413acd 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7737: 00ae7560 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7738: 0052e45d 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7739: 00b0e598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7740: 0071521d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7740: 0071526d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7741: 0042ac55 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7742: 00a22df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7743: 00ae1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7744: 004dd9e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7745: 004e4605 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7746: 0052e3cd 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7747: 00ae0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7767,105 +7767,105 @@ │ │ │ │ 7763: 00b0e4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7764: 002f4935 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7765: 00267795 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7766: 00ad90e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7767: 00ae1198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7768: 0052e415 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7769: 00296701 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7770: 006d1481 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7771: 006d5039 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7770: 006d14d1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7771: 006d5089 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7772: 00ad2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7773: 00ae2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7774: 00492c0d 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7775: 00b0ceb5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7776: 00ad463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7777: 00ae82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7778: 00b0f0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 7779: 0028d155 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7780: 00ae60cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7781: 00ad5f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7782: 00ade1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7783: 00457085 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7784: 00adc3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7785: 002c57f1 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7786: 005c95a1 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7787: 006f58c5 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7786: 005c9609 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7787: 006f5915 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7788: 00ae2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7789: 006f3e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7790: 006d3655 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7789: 006f3ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7790: 006d36a5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7791: 00b0d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7792: 002efccd 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7793: 00b0d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7794: 00b0f3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7795: 00b0d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7796: 00659669 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7796: 006596b9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7797: 00a2163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7798: 00a2394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7799: 00add80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7800: 0044925d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7801: 006b1619 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7801: 006b1669 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7802: 00a23a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7803: 005d6335 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7803: 005d639d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7804: 002d5f01 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7805: 009f6994 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7806: 006b06bd 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7807: 00743ad1 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7808: 006f8381 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7806: 006b070d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7807: 00743b21 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7808: 006f83d1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7809: 00ad5bcc 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7810: 00499021 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7811: 00ada7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7812: 00548f19 52 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7813: 00418c09 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7814: 00b0dace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7815: 00b0de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7816: 005b91b9 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7816: 005b9221 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7817: 002d0229 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7818: 002a1ecd 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7819: 006f6269 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7819: 006f62b9 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7820: 00b0d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7821: 006c7461 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7821: 006c74b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7822: 00b0d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7823: 00630f5d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7823: 00630fc5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7824: 00b0ed1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7825: 0047db4d 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7826: 00a239d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7827: 00add43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7828: 007085d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7828: 00708621 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7829: 00b0cec7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7830: 0041bba1 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7831: 00b0e77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7832: 00adba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7833: 005ddfd9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7833: 005de041 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7834: 0046df8d 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7835: 00733b25 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7835: 00733b75 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7836: 00ae2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7837: 009fcf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7838: 0042cced 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7839: 00add12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7840: 00296869 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7841: 00ad466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7842: 00436cc5 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7843: 005d35ad 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7844: 005d3bf9 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7843: 005d3615 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7844: 005d3c61 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7845: 003c775d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7846: 00ad3650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7847: 00b0da82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7848: 00b0df46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7849: 00b0ef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7850: 006d0dbd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7850: 006d0e0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7851: 00ad2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7852: 004fd75d 68 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7853: 00611391 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7854: 006a15fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7853: 006113f9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7854: 006a164d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7855: 0041808d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7856: 00b0d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7857: 002e60e1 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7858: 00ad3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7859: 00ae3fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7860: 00717085 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7860: 007170d5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7861: 00add0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7862: 00ad3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7863: 00ad80f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7864: 004ba61d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7865: 004e8085 108 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7866: 00296d49 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7867: 00b0f4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -7875,451 +7875,451 @@ │ │ │ │ 7871: 00b0f496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7872: 004c9cd5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7873: 004042e9 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7874: 004b403d 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7875: 0050b219 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7876: 002ef125 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7877: 0050b3bd 156 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7878: 006fdbc1 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7878: 006fdc11 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7879: 00adc308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7880: 0050b2a5 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ 7881: 003ecf51 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7882: 006ff1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7882: 006ff211 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7883: 00ae719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7884: 00ad18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7885: 00ad158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7886: 004dfa01 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7887: 00b0ddb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7888: 00a25f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7889: 00b0ee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7890: 00730b79 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7890: 00730bc9 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7891: 00a25de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7892: 00b0db60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7893: 00b0e9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7894: 00b0e538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7895: 00b0ead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7896: 00428a71 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7897: 00a45948 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7898: 00a25ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7899: 005d0e11 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7900: 0071ab61 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7901: 007454e9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7902: 0071c6b5 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7899: 005d0e79 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7900: 0071abb1 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7901: 00745539 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7902: 0071c705 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7903: 00a312e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7904: 00ae2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7905: 00a45a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7906: 0029fc35 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7907: 005da1a9 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7907: 005da211 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7908: 00b0dbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7909: 00386e81 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7910: 00ae2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7911: 004dd611 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7912: 0050b331 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7913: 00a23190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7914: 00a31158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7915: 00ae0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7916: 00ade940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7917: 002966e1 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7918: 00417ef1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7919: 00ad8ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7920: 005e2b51 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7920: 005e2bb9 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7921: 00a23298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7922: 009f6910 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7923: 00a31260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7924: 0059b219 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7924: 0059b281 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7925: 009bd4d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7926: 005eae95 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7926: 005eaefd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7927: 00435f95 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7928: 00b0dad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7929: 00ae6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7930: 002f9af9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7931: 00618b05 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7931: 00618b6d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7932: 00a45840 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7933: 00a25e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7934: 0045dd01 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7935: 00adecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7936: 00ad6298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7937: 002c1989 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7938: 00ae8f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7939: 00b0fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7940: 00607d4d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7940: 00607db5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7941: 00b0fb1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7942: 0062c345 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7942: 0062c3ad 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7943: 00a23214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7944: 00ae19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7945: 00b0f082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7946: 00a311dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7947: 00637acd 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7948: 0072484d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7947: 00637b35 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7948: 0072489d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7949: 00ae6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7950: 006c32d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7950: 006c3329 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7951: 00a2142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7952: 00743ea1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7952: 00743ef1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7953: 002cf105 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7954: 0070efcd 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7954: 0070f01d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7955: 00b0d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7956: 005d836d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7957: 0063b015 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7956: 005d83d5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7957: 0063b07d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7958: 00479abd 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7959: 00b0f02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7960: 00ad26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7961: 00b0fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7962: 00ada29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7963: 00292869 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7964: 003fad41 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7965: 00ae3fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7966: 006fb28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7967: 006e5059 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7966: 006fb2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7967: 006e50a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7968: 0029d14d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7969: 004b02f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7970: 00b0cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7971: 00a254a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7972: 00b0cf0f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7973: 00ad0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7974: 009c0c34 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7975: 00633285 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7975: 006332ed 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7976: 004cab6d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7977: 007029e5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7977: 00702a35 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7978: 00ae8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7979: 00b0ed3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7980: 00ad3630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7981: 005ea841 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7981: 005ea8a9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7982: 00ad5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7983: 0073e229 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7984: 006982b5 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7983: 0073e279 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7984: 00698305 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7985: 002928f1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7986: 00ad067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7987: 00ae6b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7988: 00b0d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7989: 00ae5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7990: 00ae788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7991: 00b0e942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7992: 00299b1d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7993: 00b0e934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7994: 00654a71 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7994: 00654ad9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7995: 00ad454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7996: 00b0dc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7997: 0044c67d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7998: 0043bdc1 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7999: 004caf21 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8000: 0040578d 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8001: 00522bf5 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 8002: 00522ccd 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 8003: 00ae1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8004: 00b0e516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8005: 004163c5 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8006: 00ad2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8007: 007194b5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8007: 00719505 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8008: 004de4fd 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8009: 00add91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8010: 00668291 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8010: 006682e1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8011: 00522c3d 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 8012: 002d2d75 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8013: 0074bb95 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8013: 0074bbe5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8014: 00a42b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 8015: 00ad06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8016: 00b0da98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8017: 00ad2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8018: 00adadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8019: 00adddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8020: 009be2b4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8021: 00719455 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8021: 007194a5 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8022: 00b0e6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8023: 0049833d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8024: 00b0e26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 8025: 00a46c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 8026: 006c0cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8026: 006c0d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8027: 00ade2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8028: 00ad7614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8029: 006b84b5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8029: 006b8505 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8030: 004581ad 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8031: 003c34a1 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8032: 00b0e246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8033: 00b0ef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 8034: 00522c85 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 8035: 00a424b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 8036: 006f626d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8037: 006ed859 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8036: 006f62bd 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8037: 006ed8a9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8038: 00b0dc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8039: 0069b7f1 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8039: 0069b841 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8040: 00b0f04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8041: 00a42534 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 8042: 00b0f1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8043: 005ec6ed 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8043: 005ec755 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8044: 00b0eeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8045: 005435fd 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 8046: 00b0f3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8047: 005abac1 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8047: 005abb29 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8048: 00b0e59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8049: 00b0e4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8050: 00ad468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8051: 0054370d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 8052: 006b1cfd 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8052: 006b1d4d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 8053: 0029c011 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8054: 006cf8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8054: 006cf909 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8055: 0048274d 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8056: 002976c1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8057: 009f688c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8058: 00b0e6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8059: 00ae41c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8060: 00b0d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8061: 00ae57e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8062: 0038c875 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8063: 00b0e64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8064: 00b0e9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8065: 00b0e3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8066: 006c5fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8066: 006c6035 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8067: 00b0e606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8068: 006a745d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 8069: 00618a55 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8068: 006a74ad 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8069: 00618abd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8070: 009f9040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8071: 00b0cef2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 8072: 00592b85 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 8072: 00592be9 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 8073: 00543821 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 8074: 00b0ceca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8075: 003c7bc1 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8076: 00707439 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8076: 00707489 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8077: 009f93dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8078: 00592f45 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 8079: 0067f4b1 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8078: 00592fa9 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 8079: 0067f501 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 8080: 00ad6cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8081: 00ad6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8082: 00592cc1 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 8083: 00719cb9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8084: 007163ed 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8082: 00592d25 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 8083: 00719d09 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8084: 0071643d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8085: 00a36d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 8086: 00479f05 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8087: 00b0f4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8088: 00adb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8089: 00b0eda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8090: 00b0d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8091: 00b0e9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8092: 00a36e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 8093: 00adbf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8094: 006c6715 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8095: 00606f35 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8094: 006c6765 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8095: 00606f9d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8096: 00ade05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8097: 006cab71 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8097: 006cabc1 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8098: 00b0d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8099: 00b0e6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8100: 0047090d 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8101: 006f8d79 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8101: 006f8dc9 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8102: 002802ad 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8103: 00ae7550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 8104: 00592e15 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 8104: 00592e79 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ 8105: 0043c29d 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8106: 005f90d9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8106: 005f9141 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8107: 00b0d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 8108: 007170d1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8108: 00717121 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8109: 00ae3aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8110: 00ad08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8111: 00a36da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 8112: 00adf9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8113: 009bfca4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 8114: 005f33c9 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8115: 007258e1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8114: 005f3431 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8115: 00725931 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8116: 00296175 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8117: 004b4025 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8118: 00adbcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8119: 00297481 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8120: 006aacad 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8120: 006aacfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8121: 00adf1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8122: 00394a0d 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8123: 00ae2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8124: 00ae633c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8125: 005d664d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8125: 005d66b5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8126: 0038f789 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8127: 00b0d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8128: 00b0d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8129: 008c5280 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8129: 008c52c8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8130: 0028e659 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8131: 006eac35 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8132: 00714771 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8133: 00743cd5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8131: 006eac85 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8132: 007147c1 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8133: 00743d25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8134: 00b0eae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8135: 004d9e75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8136: 00ae0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 8137: 006c6249 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8137: 006c6299 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8138: 00b0f528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8139: 00730859 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8139: 007308a9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8140: 0042c9c5 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8141: 00b0d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8142: 00b0d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8143: 00add36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8144: 0028e285 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8145: 00ae71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8146: 00b0e7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8147: 004dffd5 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8148: 006db299 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8148: 006db2e9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8149: 00ae6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8150: 006baad5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8151: 00725955 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8152: 007458d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8150: 006bab25 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8151: 007259a5 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8152: 00745929 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8153: 00b0d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8154: 00449201 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8155: 006ef909 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8155: 006ef959 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8156: 009c029c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8157: 0050631d 52 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8158: 00b0ec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8159: 00ae7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8160: 003c9cd1 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8161: 00b0dd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8162: 00609185 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8162: 006091ed 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8163: 00b0e906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8164: 00adec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8165: 007337bd 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8166: 0060eef1 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8165: 0073380d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8166: 0060ef59 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8167: 00ae2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8168: 007074b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8168: 00707509 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8169: 00ad7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8170: 00b0f25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8171: 002ccfed 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8172: 006a4e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8173: 006626a9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8174: 006bb691 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8172: 006a4e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8173: 006626f9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8174: 006bb6e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8175: 0052cac5 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8176: 00ad1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8177: 0052cb9d 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8178: 00a38874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8179: 006fbc49 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8180: 007372c9 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8179: 006fbc99 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8180: 00737319 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8181: 00ae5b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8182: 00a386e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8183: 00b0e7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8184: 0052cb0d 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8185: 00b0db62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8186: 00b0cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8187: 0065f421 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8187: 0065f471 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8188: 0046683d 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8189: 00b0e1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8190: 00a387f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8191: 00ae0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8192: 00b0ef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8193: 00aec8f4 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8194: 002a0065 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8195: 00b0de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8196: 00ad31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8197: 004728d9 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8198: 003828a1 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8199: 00b0d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8200: 006f3f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8200: 006f3f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8201: 004c92c9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8202: 00296b21 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8203: 00719ac1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8203: 00719b11 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8204: 00ad3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8205: 004c0f99 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8206: 008d8a3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8206: 008d8a84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8207: 00ad50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8208: 002cd919 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8209: 0052cb55 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8210: 00b0dc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8211: 00ae0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8212: 00ae7b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8213: 003536a1 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8214: 00ae39c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8215: 00a3876c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8216: 00296739 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8217: 00692831 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8217: 00692881 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8218: 004706f5 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8219: 00b0dd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8220: 004a0965 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 8221: 0047a60d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8222: 00b0e34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8223: 00adc6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8224: 006f73c1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8224: 006f7411 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8225: 00b0f0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8226: 00aeb804 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8227: 006a98f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8227: 006a9949 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8228: 0046157d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8229: 0038a929 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8230: 00b0d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8231: 00b0cee9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8232: 00b0e4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8233: 004ba4cd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8234: 00b0e6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8235: 00ad51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8236: 004e4a15 576 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8237: 0068e6b1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8238: 006aa005 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8237: 0068e701 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8238: 006aa055 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8239: 004e2f89 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8240: 00ae7ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8241: 004291b1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8242: 004e1b71 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8243: 003eccbd 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8244: 00ad3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8245: 004965cd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8246: 00ad2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8247: 00b0e92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8248: 004dea45 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8249: 00b0eac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8250: 005088bd 48 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8251: 00b0edba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8252: 0072414d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8252: 0072419d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8253: 00ad2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8254: 00ad7834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8255: 00b0e9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8256: 00719399 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8256: 007193e9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8257: 00b0fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8258: 00ad37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8259: 00ae711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8260: 003359d9 144 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8261: 005f342d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8261: 005f3495 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8262: 00adaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8263: 005d3fb1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8263: 005d4019 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8264: 009fd450 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8265: 0032604d 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8266: 0046d565 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8267: 003f53cd 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8268: 0042820d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8269: 00aeb298 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8270: 00adbe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8271: 00509649 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8272: 002b503d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8273: 0028e3e9 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8274: 006e501d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8275: 006fb6c5 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8276: 006c3d29 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8274: 006e506d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8275: 006fb715 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8276: 006c3d79 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8277: 00ad2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8278: 00714491 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8278: 007144e1 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8279: 00a25a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8280: 00b0de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8281: 004702a5 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8282: 006f0359 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8282: 006f03a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8283: 00299c95 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8284: 00aea9c8 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8285: 00ad83d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8286: 00b0f2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8287: 00b0f416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8288: 009af450 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8289: 00a41e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8290: 00b0f4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8291: 00ade760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8292: 006c7371 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8292: 006c73c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8293: 00ad7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8294: 00adb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8295: 00a41b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8296: 00639d9d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8296: 00639e05 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8297: 00a415bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8298: 00b0e310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8299: 005c0ba5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8299: 005c0c0d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8300: 004e1c89 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8301: 0046d7ed 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8302: 00622355 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8302: 006223bd 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8303: 00ad3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8304: 005343ed 304 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8305: 006fd3d1 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8305: 006fd421 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8306: 00b0da7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8307: 0029e25d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8308: 00ae0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8309: 006db31d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8309: 006db36d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8310: 0053f875 496 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8311: 00a41538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8312: 0053f49d 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8313: 00b0f326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8314: 005e62dd 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8314: 005e6345 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8315: 00a42be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8316: 00496169 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8317: 00b0e226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8318: 00ae8da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8319: 00ade02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8320: 00addcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8321: 003ece7d 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ @@ -8328,254 +8328,254 @@ │ │ │ │ 8324: 0053451d 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8325: 00b0f14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8326: 00b0e75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8327: 00b0d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8328: 00a414b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8329: 003ebab1 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8330: 00b0daa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8331: 00738c21 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8331: 00738c71 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8332: 00b0dad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8333: 00ad11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8334: 0053f689 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8335: 006190a5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8335: 0061910d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8336: 0029fea1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8337: 00b0cea2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8338: 0029fee1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8339: 00632c99 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8339: 00632d01 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8340: 00ae6e98 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8341: 00b0d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8342: 00739a51 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8342: 00739aa1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8343: 00b0d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8344: 0062a9fd 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8344: 0062aa65 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8345: 00429e41 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8346: 004712e1 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8347: 00ae4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8348: 00ad3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8349: 006fb46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8349: 006fb4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8350: 00a3e1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8351: 005d5479 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8352: 00707a25 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8351: 005d54e1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8352: 00707a75 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8353: 004298fd 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8354: 00b0d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8355: 00651481 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8356: 006be1e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8357: 0061e739 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8355: 006514e9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8356: 006be239 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8357: 0061e7a1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8358: 003fe8b9 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8359: 006a4221 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8359: 006a4271 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8360: 00b0e640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8361: 0086d6e0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8361: 0086d728 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8362: 004dc951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8363: 00729b81 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8363: 00729bd1 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8364: 00b0ed20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8365: 00b0d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8366: 005ae9c5 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8366: 005aea2d 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8367: 00ad85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8368: 00b0f060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8369: 00ad7714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8370: 0062ec2d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8371: 006505dd 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8370: 0062ec95 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8371: 00650645 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8372: 002c06b9 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8373: 00b0cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8374: 00b0f2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8375: 00ae0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8376: 00706f35 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8376: 00706f85 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8377: 009fae28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8378: 00ade25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8379: 00a3e124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8380: 0071c889 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8381: 00732335 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8380: 0071c8d9 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8381: 00732385 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8382: 002fd42d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8383: 00699655 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8383: 006996a5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8384: 00b0e478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8385: 00406055 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8386: 00ae6b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8387: 009c09e8 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8388: 002966d1 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8389: 008e82f4 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8389: 008e833c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8390: 002d0dc1 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8391: 00b0d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8392: 00b0fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8393: 005d35c1 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8393: 005d3629 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8394: 00ad8cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8395: 00b0f34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8396: 0062ec25 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8396: 0062ec8d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8397: 00437361 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8398: 00addb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8399: 00ad75f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8400: 00b0d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8401: 00b0e23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8402: 006fe1b5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8402: 006fe205 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8403: 00b0d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8404: 00b0cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8405: 002d287d 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8406: 00509c8d 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8407: 00b0e3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8408: 00adbc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8409: 00ada73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8410: 00ae4670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8411: 00530189 224 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8412: 00b0e80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8413: 00ae07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8414: 005d3d9d 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8414: 005d3e05 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8415: 00ae8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8416: 00507d65 42 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8417: 00530435 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8418: 00b0edc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8419: 00b0d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8420: 007086ad 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8421: 005d7c31 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8420: 007086fd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8421: 005d7c99 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8422: 004c9e51 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8423: 00507d91 186 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8424: 00530269 230 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8425: 00b0d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8426: 0060f37d 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8426: 0060f3e5 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8427: 004b0529 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8428: 00adc820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8429: 00282135 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8430: 00b0d9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8431: 00b0e96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8432: 0040cb21 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8433: 006fabf1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8433: 006fac41 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8434: 00b0e39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8435: 006de111 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8435: 006de161 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8436: 00b0e064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8437: 00704ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8437: 00704f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8438: 00ada43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8439: 00b0f2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8440: 004d927d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8441: 002eee85 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8442: 00b0f158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8443: 005b3e41 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8443: 005b3ea9 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8444: 00507ce9 122 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8445: 0069c92d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8445: 0069c97d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8446: 004e1ef5 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8447: 00ae768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8448: 004cb6e1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8449: 00530351 228 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8450: 00b0db02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8451: 00b0d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8452: 00ae7e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8453: 00adf438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8454: 00605911 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8454: 00605979 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8455: 009bffc0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8456: 00a39f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8457: 00ae1838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8458: 0038e5e1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8459: 00b0df34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8460: 00b0df70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8461: 00ae2f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8462: 00ad9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8463: 00b0da8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8464: 004cbf89 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8465: 00b0dac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8466: 00a39ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8467: 0084eefc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8468: 006eca2d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8469: 0065a0b9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8470: 006c70a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8467: 0084ef44 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8468: 006eca7d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8469: 0065a109 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8470: 006c70f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8471: 00ad70a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8472: 0029b725 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8473: 004dcb99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8474: 009fada4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8475: 0071a12d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8475: 0071a17d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8476: 004629f9 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8477: 0068e761 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8477: 0068e7b1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8478: 00ae5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8479: 00a44df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8480: 0032a901 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8481: 00a42f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8482: 00b0ec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8483: 00b0e82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8484: 006dd65d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8484: 006dd6ad 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8485: 00ae67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8486: 006e96f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8486: 006e9749 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8487: 00a39e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8488: 00b0e334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8489: 00658d7d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8489: 00658dcd 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8490: 00ad3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8491: 00ad5e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8492: 00b0dfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8493: 00a0012c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8494: 00b0e8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8495: 00b0f46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8496: 004d7cd5 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8497: 00a43008 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8498: 00b0dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8499: 004e88c5 404 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8500: 006bee51 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8500: 006beea1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8501: 00b0dafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8502: 007198c5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8502: 00719915 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8503: 00ad8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8504: 00ae5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8505: 006c2de1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8505: 006c2e31 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8506: 00ae9050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8507: 00ae4030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8508: 00b0ddc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8509: 0073d0f1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8509: 0073d141 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8510: 00ae0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8511: 00b0d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8512: 0034bac1 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8513: 006cb4ad 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8513: 006cb4fd 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8514: 00440d4d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8515: 00b0d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8516: 00730a31 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8516: 00730a81 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8517: 00b0e7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8518: 0090e00c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8519: 00ae3f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8520: 007095a5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8521: 0072fa89 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8520: 007095f5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8521: 0072fad9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8522: 00ae01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8523: 00ad7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8524: 00ad8240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8525: 00469c3d 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8526: 006cc729 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8526: 006cc779 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8527: 004dff01 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8528: 00ae3990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8529: 006188ed 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8529: 00618955 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8530: 00a46524 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ 8531: 00435631 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8532: 00ae59a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8533: 00ae3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8534: 002cf481 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8535: 00a3caf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8536: 00364a39 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8537: 004d91c1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8538: 0046949d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8539: 00ad42dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8540: 006b5ea5 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8540: 006b5ef5 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8541: 00383649 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8542: 00a3c96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8543: 0029c859 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8544: 00b0eec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8545: 00a31fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8546: 002a365d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8547: 00a3ca74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8548: 006ccf7d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8548: 006ccfcd 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8549: 00b0d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8550: 00ad2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8551: 004fc241 18 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8552: 00b0ea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8553: 00a320d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8554: 00ad9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8555: 00ad1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8556: 00b0ddf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8557: 0084eb24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8557: 0084eb6c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8558: 0047e1dd 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8559: 00ad88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8560: 00ae76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8561: 00b0f348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8562: 00ae4efc 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8563: 006fc725 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8563: 006fc775 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8564: 004c9ed9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8565: 0065218d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8565: 006521f5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8566: 00ad8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8567: 004b27e1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8568: 0046aaed 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8569: 0054c9a5 384 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8570: 00590945 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8570: 005909a9 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8571: 00a3c9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8572: 0054cb25 384 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8573: 00ae62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8574: 00a3204c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8575: 002f7d19 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8576: 00b0d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8577: 00296759 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -8585,404 +8585,404 @@ │ │ │ │ 8581: 00a3de90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ 8582: 00265f99 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8583: 00addb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8584: 00452559 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8585: 00b0d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8586: 00296749 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8587: 004a0869 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8588: 005dc715 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8588: 005dc77d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8589: 00ad82b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8590: 00b0e494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8591: 00b0de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8592: 00ada59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8593: 0062eff5 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8593: 0062f05d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8594: 00b0e530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8595: 0047a55d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8596: 0029ffa1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8597: 00b0ebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8598: 00b0e028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8599: 00ae04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8600: 00ad0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8601: 00ad79a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8602: 005df669 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8603: 005d0fa1 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8602: 005df6d1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8603: 005d1009 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8604: 00a3de0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8605: 00b0e490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8606: 006f85dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8607: 006c3111 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8606: 006f862d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8607: 006c3161 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8608: 00ae3c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8609: 00b0ef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8610: 004babfd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8611: 00adca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8612: 00b0d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8613: 0045aa09 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8614: 00ad1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8615: 009fad20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8616: 0039548d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8617: 00adda3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8618: 00b0e15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8619: 00b0cf02 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8620: 0041a67d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8621: 00b0d9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8622: 0086fa48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8623: 005ec5cd 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8622: 0086fa90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8623: 005ec635 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8624: 00b0f2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8625: 00ae4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8626: 002800fd 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8627: 005f30e9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8627: 005f3151 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8628: 00b0d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8629: 00ad6d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8630: 00b0e564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8631: 00b0d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8632: 0042b489 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8633: 00b0d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8634: 0045a76d 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8635: 00b0e590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8636: 004c6b39 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8637: 00b0d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8638: 0069bf21 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8638: 0069bf71 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8639: 00b0ebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8640: 007035a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8640: 007035f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8641: 00b0efec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8642: 009fcd18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8643: 00a27078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8644: 0068ca61 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8644: 0068cab1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8645: 00b0ceb6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8646: 0038cdad 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8647: 00a38c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8648: 0070fb05 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8648: 0070fb55 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8649: 004191c5 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8650: 002c534d 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8651: 00441c75 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8652: 00adc624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8653: 00a38b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8654: 00b0d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8655: 0053bd81 304 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8656: 006fbee1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8657: 0065a625 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8658: 00624d1d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8656: 006fbf31 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8657: 0065a675 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8658: 00624d85 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8659: 00a38c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8660: 0040c575 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8661: 0053bb49 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8662: 00ad3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8663: 00b0d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8664: 002f7d5d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8665: 00341ea1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8666: 00b0d9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8667: 0042ac09 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8668: 00437075 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8669: 00ad2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8670: 00698fe5 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8671: 0060d411 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8672: 007137e5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8670: 00699035 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8671: 0060d479 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8672: 00713835 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8673: 00b0f23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8674: 00ae0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8675: 00b0d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8676: 00b0e968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8677: 009be1c8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8678: 007053fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8678: 0070544d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8679: 00270769 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8680: 00a38b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8681: 00b0e05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8682: 00b0efa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8683: 0053bc65 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ 8684: 004c6a79 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8685: 00ad2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8686: 006a10f5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8686: 006a1145 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8687: 002ce479 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8688: 00295d01 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8689: 00ad37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8690: 00449389 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8691: 00b0d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8692: 005f8a89 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8692: 005f8af1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8693: 00ae51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8694: 00ad7164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8695: 006c13fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8695: 006c144d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8696: 00ad6c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8697: 005d0729 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8698: 006bf695 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8697: 005d0791 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8698: 006bf6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8699: 00ae2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8700: 00ae42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8701: 00add2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8702: 006cc2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8703: 0061d78d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8702: 006cc33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8703: 0061d7f5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8704: 00487529 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8705: 00b048e0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8706: 00b0e744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8707: 006b8621 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8708: 006339a1 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8707: 006b8671 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8708: 00633a09 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8709: 00b0f36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8710: 00ad22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8711: 00b0d9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8712: 00b0db2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8713: 002bfdd1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8714: 00b0edd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8715: 00ad23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8716: 002924e1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8717: 006f15d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8718: 0063a931 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8717: 006f1621 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8718: 0063a999 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8719: 00b0ee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8720: 009f8908 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8721: 00ae9170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8722: 00b0ec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8723: 002ecc5d 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8724: 0059f319 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8724: 0059f381 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8725: 00b0ef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8726: 006ac029 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8726: 006ac079 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8727: 00b0e5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8728: 00452091 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8729: 006ab18d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8729: 006ab1dd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8730: 00b0d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8731: 00ae00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8732: 005ebde5 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8732: 005ebe4d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8733: 00b0d9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8734: 00b0f0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8735: 002a3121 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8736: 00adc0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8737: 002fc9b5 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8738: 00add20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8739: 007476d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8740: 00742785 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8739: 00747725 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8740: 007427d5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8741: 002ee461 404 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8742: 00b0e06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8743: 005ce515 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8743: 005ce57d 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8744: 00ad8d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8745: 00b0d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8746: 00ad7424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8747: 00b0f3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8748: 00b0d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8749: 00ad54fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8750: 009f80c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8751: 00b0db30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8752: 00ae2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8753: 00b0ea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8754: 00ad4b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8755: 009bda3c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8756: 0070fbfd 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8756: 0070fc4d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8757: 009f0df4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8758: 006cb5a9 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8758: 006cb5f9 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8759: 00b0d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8760: 009f0e14 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8761: 0031f4f5 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8762: 009f0e54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8763: 0038d6dd 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8764: 0068eb25 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8764: 0068eb75 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8765: 00ae7c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8766: 00720011 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8767: 006c40e5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8766: 00720061 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8767: 006c4135 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8768: 00ad07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8769: 00b0cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8770: 0032dd31 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8771: 00adf0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8772: 00714a75 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8772: 00714ac5 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8773: 004b5919 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8774: 00ae4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8775: 00ae1b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8776: 002ed3fd 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8777: 00290ba9 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8778: 006c56bd 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8778: 006c570d 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8779: 00b0d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8780: 00ae7e30 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8781: 00616731 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8781: 00616799 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8782: 004aef25 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8783: 00b0fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8784: 0038e9a5 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8785: 00617ead 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8785: 00617f15 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8786: 00a255a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8787: 007426ed 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8787: 0074273d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8788: 00adc3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8789: 006a3489 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8789: 006a34d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8790: 00b0d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8791: 00466789 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8792: 005ec6e5 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8792: 005ec74d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8793: 00adf3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8794: 00add82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8795: 0038db5d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8796: 006a41a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8796: 006a41f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8797: 003309c5 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8798: 00ae1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8799: 00b0ef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8800: 00b0f480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8801: 00742641 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8802: 0073b071 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8801: 00742691 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8802: 0073b0c1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8803: 00ad75c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8804: 007099b5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8804: 00709a05 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8805: 00b0e180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8806: 00b0f150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8807: 00ad8530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8808: 00ae6e6c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8809: 00addd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8810: 00b0d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8811: 004cc171 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8812: 00b0e286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8813: 00292591 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8814: 006cf8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8815: 006c14ed 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8814: 006cf945 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8815: 006c153d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8816: 0049992d 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8817: 00713af5 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8817: 00713b45 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8818: 0029efa5 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8819: 0071499d 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8820: 00616775 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8819: 007149ed 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8820: 006167dd 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8821: 00b0f56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8822: 00b0d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8823: 00b0dba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8824: 00b0d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8825: 00ad6e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8826: 00294e71 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8827: 002fd755 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8828: 00b0e912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8829: 002a2931 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8830: 00b0ebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8831: 006ea8a5 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8831: 006ea8f5 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8832: 002d00c9 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8833: 00ad139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8834: 00aebc78 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8835: 00ae0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8836: 006fce15 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8836: 006fce65 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8837: 0032ab0d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8838: 00b0dbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8839: 00adeae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8840: 00ae65f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8841: 006c7695 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8842: 0068fc8d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8841: 006c76e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8842: 0068fcdd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8843: 0042cc05 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8844: 00a29bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8845: 00b0e354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8846: 004c2fc5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8847: 005b1345 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8847: 005b13ad 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8848: 00a29a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8849: 0032a321 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8850: 0073210d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8850: 0073215d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8851: 0042921d 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8852: 002be7e9 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8853: 0033a719 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8854: 007268a5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8854: 007268f5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8855: 00a29b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8856: 006e5149 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8857: 006a0ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8856: 006e5199 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8857: 006a0f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8858: 00ae2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8859: 006b1381 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8859: 006b13d1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8860: 00ae787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8861: 009c0d5c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8862: 004ba8cd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8863: 00ad5fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8864: 00ae6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8865: 00ae4960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8866: 004ada59 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8867: 004057e5 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8868: 00adb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8869: 00a29ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8870: 0067a5cd 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8870: 0067a61d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8871: 00ad60c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8872: 0069c7e1 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8872: 0069c831 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8873: 00b0cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8874: 00ad8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8875: 003649d9 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8876: 009fd0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8877: 006fb3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8877: 006fb445 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8878: 00325f99 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8879: 00b0f168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8880: 004a0f69 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8881: 00b0dd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8882: 00ad1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8883: 002f3c99 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8884: 00b0d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8885: 0051f249 64 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8886: 00b0e8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8887: 005bd631 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8887: 005bd699 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8888: 00b0eeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8889: 00adae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8890: 00429981 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8891: 0070fced 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8892: 006dd951 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8891: 0070fd3d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8892: 006dd9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8893: 002a2b01 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8894: 0070a1f1 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8894: 0070a241 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8895: 00ae6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8896: 00ada0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8897: 0060c869 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8897: 0060c8d1 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8898: 00b0e106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8899: 003691e5 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8900: 00ae7f50 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8901: 006a6b71 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8901: 006a6bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8902: 009c1464 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8903: 00b0e00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8904: 00ae8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8905: 00a419dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8906: 00ae1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8907: 009fb2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8908: 002d60d9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8909: 004df7ad 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8910: 00638141 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8910: 006381a9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8911: 009fc97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8912: 00b0ed1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8913: 006e54b5 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8913: 006e5505 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8914: 004e0639 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8915: 00b0d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8916: 006f3491 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8916: 006f34e1 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8917: 004e48e9 46 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8918: 00b0e33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8919: 00ad8040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8920: 002f6cf1 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8921: 008703d0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8921: 00870418 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8922: 004b2409 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8923: 00ad5e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8924: 002d186d 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8925: 00b0ee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8926: 007462b9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8927: 006ef539 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8926: 00746309 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8927: 006ef589 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8928: 00460131 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8929: 00b0d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8930: 00adc2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8931: 009fb4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8932: 008d8a0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8932: 008d8a54 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8933: 00adbc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8934: 00595669 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8934: 005956cd 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8935: 00b0fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8936: 00ad9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8937: 00b0f336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8938: 00b0ceac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8939: 00b0d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8940: 00ae8060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8941: 006e1af9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8942: 005bdef1 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8941: 006e1b49 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8942: 005bdf59 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8943: 00ad2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8944: 00ad6d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8945: 003fe7d5 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8946: 006c587d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8946: 006c58cd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8947: 00ae41f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8948: 00617bd5 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8948: 00617c3d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8949: 00ae3960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8950: 00b0d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8951: 00724729 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8951: 00724779 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8952: 00ad5708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8953: 006ddf81 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8954: 006bad15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8955: 006d58d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8953: 006ddfd1 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8954: 006bad65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8955: 006d5929 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8956: 00adab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8957: 00ad433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8958: 00ae42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8959: 00b0d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8960: 00add1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8961: 00747699 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8961: 007476e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8962: 0029263d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8963: 00b0ecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 8964: 004dbd91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8965: 0074a9c5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8965: 0074aa15 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8966: 00b0dbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8967: 00ade09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8968: 006210f5 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8968: 0062115d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8969: 004b5bb1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8970: 00b0ec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8971: 00b0e492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8972: 005ce7b5 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8973: 0060c849 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8972: 005ce81d 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8973: 0060c8b1 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8974: 00b0d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8975: 00b0d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8976: 004c5c31 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8977: 006d0039 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8977: 006d0089 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8978: 00adf218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8979: 00ae0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8980: 00b0da6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8981: 00ad133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8982: 00b0f15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8983: 00b0e1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8984: 00b0de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8992,116 +8992,116 @@ │ │ │ │ 8988: 00ae03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8989: 00b0d984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8990: 0046736d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8991: 00ae0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8992: 00b0f25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8993: 002a5305 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8994: 00ae5560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8995: 00617241 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8995: 006172a9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8996: 00b0d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8997: 00adefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8998: 005ff731 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8998: 005ff799 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8999: 00ad8b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9000: 004c62d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9001: 00ad149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9002: 00b0f102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9003: 00b0d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9004: 00b0ef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9005: 00ae2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9006: 003c2e0d 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9007: 006518a1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9008: 0060edb1 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9009: 006ccc65 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9007: 00651909 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9008: 0060ee19 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9009: 006cccb5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9010: 004b0ad5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9011: 00b0f74c 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9012: 006c5d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9012: 006c5d7d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9013: 00b0d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9014: 00700381 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9015: 0073cbb9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9014: 007003d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9015: 0073cc09 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9016: 004849b5 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 9017: 006d1e61 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9018: 006fb869 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9017: 006d1eb1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9018: 006fb8b9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9019: 00ae3910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9020: 0072f89d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9020: 0072f8ed 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9021: 00ae7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9022: 00b0fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9023: 00b0dcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9024: 00b0de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9025: 006fa1a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9025: 006fa1f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9026: 00b0d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9027: 005c062d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9027: 005c0695 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 9028: 00b0ec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9029: 008d0d28 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 9029: 008d0d70 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ 9030: 004c5f59 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9031: 00ae2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9032: 00b0df78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9033: 0032c58d 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 9034: 00ae81d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9035: 00484689 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9036: 0029fcd9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9037: 00484039 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9038: 00ad58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9039: 00ad120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9040: 008d8a14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9040: 008d8a5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9041: 00adc674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9042: 00ad82a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9043: 00ae5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9044: 00b0f346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9045: 00ae3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9046: 00b0ecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9047: 00b0df4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9048: 00b0da8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9049: 00ad7574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9050: 00465131 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9051: 00adf8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9052: 0043da71 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9053: 005f770d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9053: 005f7775 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9054: 00ad3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 9055: 00b0d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9056: 00ad3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9057: 002984d5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9058: 002c5969 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9059: 00b0eaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9060: 004c5961 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9061: 009bfdc8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9062: 00b0f3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9063: 00615fdd 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9063: 00616045 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9064: 00ad8a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9065: 00b0d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9066: 006d9eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9067: 006f6c8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9066: 006d9f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9067: 006f6cdd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9068: 002a422d 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9069: 006b1251 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9069: 006b12a1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9070: 0029eeed 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9071: 006cc365 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9072: 006efebd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9073: 00704ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9071: 006cc3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9072: 006eff0d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9073: 00704d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9074: 00a33c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 9075: 00a33a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 9076: 00ae6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9077: 00ad5ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9078: 002ed721 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9079: 00ae4140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9080: 00743d29 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9080: 00743d79 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9081: 002ba7bd 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9082: 00a33ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 9083: 00adfad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9084: 00384f61 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9085: 002b213d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9086: 006ff059 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9086: 006ff0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9087: 002a056d 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9088: 004b0341 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 9089: 00b0e6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9090: 0072dc69 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9090: 0072dcb9 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9091: 004ce58d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9092: 00742b99 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9092: 00742be9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9093: 0052f075 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ 9094: 00432489 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 9095: 0052f14d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 9096: 0062490d 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9096: 00624975 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9097: 00b0f238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9098: 0051a175 486 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 9099: 00ade850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9100: 0028d349 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9101: 00a33b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 9102: 0052f0bd 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 9103: 0051ce21 588 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ @@ -9110,630 +9110,630 @@ │ │ │ │ 9106: 004c3a65 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9107: 00b0f240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9108: 00499bcd 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9109: 004dfa31 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9110: 00b0e53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 9111: 009fa1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9112: 00ae3f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9113: 00629939 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9113: 006299a1 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9114: 00ad4acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9115: 00624db5 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9115: 00624e1d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9116: 00b0f1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9117: 00b0f222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9118: 00ad13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9119: 00b0db38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9120: 0052f105 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 9121: 00ad2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9122: 00ae5b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 9123: 006ff635 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9123: 006ff685 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9124: 00b0ece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9125: 006d3fc9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9126: 006be671 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9125: 006d4019 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9126: 006be6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9127: 00ae4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9128: 00b0cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9129: 0038c01d 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 9130: 006248c9 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9130: 00624931 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9131: 00ae18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9132: 00ad6228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9133: 009f9da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9134: 006bf9f1 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9134: 006bfa41 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9135: 00ad7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 9136: 00ad6f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 9137: 00ad65e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9138: 00b0d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9139: 002ed151 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9140: 00b0e658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9141: 005f3739 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9141: 005f37a1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9142: 004b4035 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9143: 0070fd81 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9144: 00715341 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9143: 0070fdd1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9144: 00715391 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9145: 00b0e2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9146: 00386c11 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9147: 004b5b65 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9148: 006eb0b5 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9148: 006eb105 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9149: 0038efdd 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9150: 00595451 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 9151: 008d89d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9152: 007339f1 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9150: 005954b5 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 9151: 008d8a20 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9152: 00733a41 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 9153: 00ad26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9154: 0028162d 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 9155: 00b0d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9156: 00b0da2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9157: 00ad18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9158: 00290a21 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9159: 00291331 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9160: 009c03e0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9161: 0059f399 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9161: 0059f401 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9162: 00b0e570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9163: 006d6f8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9164: 006f65c5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9163: 006d6fdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9164: 006f6615 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9165: 00b0edea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9166: 00ae76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9167: 00add69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9168: 009f48c0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9169: 00ad5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9170: 00418fdd 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9171: 00428eb9 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9172: 006d2489 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9172: 006d24d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9173: 00b0d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9174: 005ffe9d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9174: 005fff05 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9175: 00b0d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9176: 004dae49 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9177: 00708b11 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9177: 00708b61 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9178: 004ce609 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9179: 006fb925 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9179: 006fb975 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9180: 0090dc48 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9181: 002cf3a1 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9182: 004db71d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9183: 00714ae9 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9183: 00714b39 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9184: 0046cc95 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9185: 00add90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9186: 00725961 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9186: 007259b1 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9187: 00b0dd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9188: 00ae18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9189: 0037fc65 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9190: 00b0e092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9191: 00b0dd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9192: 00b0ea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9193: 0045ceb5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9194: 002d0355 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9195: 003e9ed9 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9196: 004c6755 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9197: 00ad3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9198: 006fe3ed 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9198: 006fe43d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9199: 00295985 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9200: 0048b369 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9201: 005d35a5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9201: 005d360d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9202: 00b0dbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9203: 00b0d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9204: 00adf560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9205: 00b0efac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9206: 0062ab2d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9206: 0062ab95 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9207: 009fa144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9208: 00ad37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9209: 00ae8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9210: 005c95e1 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9210: 005c9649 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9211: 00ad9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9212: 005f2f85 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9212: 005f2fed 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9213: 0041aa3d 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9214: 002d3545 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9215: 00addf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9216: 00b0d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9217: 00a41a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9218: 00ad5f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9219: 00b0cf08 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9220: 00ae0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9221: 0041899d 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9222: 00a47dfc 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9223: 00b0d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9224: 006f2325 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9224: 006f2375 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9225: 002f98f5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9226: 00add11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9227: 00ae5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9228: 00ae8818 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9229: 005d3e21 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9230: 006e78fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9229: 005d3e89 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9230: 006e794d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9231: 002cd615 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9232: 009f9d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9233: 00ad538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9234: 00b0eaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9235: 004b402d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9236: 005314e5 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ 9237: 00442225 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9238: 00389c0d 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9239: 005315bd 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9240: 007088f1 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9240: 00708941 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9241: 00ae1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9242: 009bd9e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9243: 00435ae5 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9244: 00b0e1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9245: 0053152d 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9246: 00ae4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9247: 00b0e1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9248: 002ce669 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9249: 006df72d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9250: 005c93e5 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9251: 005dd799 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9249: 006df77d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9250: 005c944d 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9251: 005dd801 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9252: 009bfea8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9253: 007091c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9254: 006e2229 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9255: 00719625 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9253: 00709219 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9254: 006e2279 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9255: 00719675 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9256: 00b0f0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9257: 004c7a41 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9258: 00b0f070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9259: 00b0eaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9260: 006ed209 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9260: 006ed259 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9261: 0029fc99 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9262: 00662d8d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9263: 0062a54d 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9262: 00662ddd 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9263: 0062a5b5 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9264: 002801e9 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9265: 002a27b1 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9266: 0038e591 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9267: 00b0e5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9268: 00b0f052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9269: 00385519 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9270: 00aded00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9271: 006e75d5 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9271: 006e7625 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9272: 00b0d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9273: 004c5e25 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9274: 006b02ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9275: 006919bd 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9274: 006b02fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9275: 00691a0d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9276: 00531575 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9277: 00ae80a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9278: 006d9f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9278: 006d9fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9279: 0043e5ad 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9280: 002eff41 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9281: 00b0e1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9282: 00adf048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9283: 00748ee5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9283: 00748f35 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9284: 004ce30d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9285: 00b0eeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9286: 00ad55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9287: 00ade31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9288: 00ad2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9289: 00b0dae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9290: 00ae37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9291: 00b0e222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9292: 00adac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9293: 005d8419 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9293: 005d8481 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9294: 004128cd 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9295: 0031fe85 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9296: 0029e2a9 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9297: 00b0dd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9298: 00b0e0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9299: 0037fda1 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9300: 00b0eb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9301: 00ad9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9302: 00b0d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9303: 00b0d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9304: 007323e5 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9304: 00732435 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9305: 00b0ce78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9306: 00330c11 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9307: 00ad8870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9308: 005bdfe5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9308: 005be04d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9309: 00a26520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9310: 004e8e29 40 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9311: 0031f1d1 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9312: 005b1259 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9312: 005b12c1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9313: 00b0e78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9314: 00b0e8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9315: 00adeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9316: 004163fd 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9317: 006dcac9 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9318: 006f6469 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9317: 006dcb19 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9318: 006f64b9 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9319: 009af5f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9320: 006cfde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9321: 006c7515 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9320: 006cfe31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9321: 006c7565 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9322: 004c68d9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9323: 00b0d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9324: 005bbf25 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9325: 0068cef9 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9324: 005bbf8d 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9325: 0068cf49 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9326: 00b0d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9327: 00b0d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9328: 00a3c1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9329: 00a46ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9330: 00b0d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9331: 00ae5810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9332: 0046d095 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9333: 00ae0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9334: 005f001d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9335: 007247e9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9334: 005f0085 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9335: 00724839 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9336: 00a46ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9337: 00ae2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9338: 0072fcd1 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9338: 0072fd21 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9339: 00a3c12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9340: 006e9be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9340: 006e9c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9341: 00ad6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9342: 00736b01 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9343: 005990d1 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9342: 00736b51 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9343: 00599135 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9344: 00ada99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9345: 00ae8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9346: 004ce689 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9347: 00b0e4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9348: 005da15d 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9348: 005da1c5 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9349: 00541049 488 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9350: 00470d25 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9351: 006c52e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9352: 00651ab5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9351: 006c5339 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9352: 00651b1d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9353: 00519bd5 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9354: 00540c2d 524 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9355: 00b0ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9356: 0029e7b1 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9357: 00a47100 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ - 9358: 00745fa1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9358: 00745ff1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9359: 00b0e04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9360: 00b0eeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9361: 00aebac8 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9362: 00ae4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9363: 00ad167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9364: 006c8f5d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9364: 006c8fad 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9365: 00ad8c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9366: 00adc318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9367: 004c96f1 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9368: 006bcf8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9368: 006bcfdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9369: 00b0e554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9370: 0067a3f5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9370: 0067a445 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9371: 00ad51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9372: 00a3c0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9373: 00ad531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9374: 006b796d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9375: 005d1b21 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9374: 006b79bd 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9375: 005d1b89 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9376: 002a27c1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9377: 0086fa2c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9377: 0086fa74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9378: 00295ee5 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9379: 00743b89 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9379: 00743bd9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9380: 0037be7d 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9381: 0070506d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9382: 00743f85 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9381: 007050bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9382: 00743fd5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9383: 0033400d 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9384: 005db5d5 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9384: 005db63d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9385: 0038cac1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9386: 006ae109 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9386: 006ae159 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9387: 00b0d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9388: 002ba211 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9389: 00633c91 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9389: 00633cf9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9390: 00540e39 528 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9391: 006cfa21 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9391: 006cfa71 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9392: 009fa0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9393: 00329719 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9394: 00333eed 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9395: 006a020d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9395: 006a025d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9396: 00431e55 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9397: 00b0d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9398: 00ad473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9399: 009c0be8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9400: 005df291 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9400: 005df2f9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9401: 00b0e862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9402: 002d81cd 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9403: 00addfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9404: 00700e59 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9404: 00700ea9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9405: 003637a9 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9406: 00ad29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9407: 00b0ebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9408: 009f9ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9409: 003c9469 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9410: 00ad1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9411: 00634799 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9412: 00618049 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9411: 00634801 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9412: 006180b1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9413: 00ad156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9414: 00b0d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9415: 004d57c5 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9416: 004075e5 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9417: 00ada42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9418: 00ae49b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9419: 005e4e9d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9419: 005e4f05 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9420: 00485ba5 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9421: 00b0e1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9422: 00498ef5 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9423: 00ae8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9424: 00b0f414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9425: 006ecd69 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9426: 006afb61 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9427: 0070ee3d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9428: 006cc3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9425: 006ecdb9 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9426: 006afbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9427: 0070ee8d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9428: 006cc42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9429: 00ad9090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9430: 00ad6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9431: 0062b281 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9432: 0068bf3d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9433: 00698d8d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9431: 0062b2e9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9432: 0068bf8d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9433: 00698ddd 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9434: 00b0e374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9435: 00ae2628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9436: 00ae797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9437: 00a3fbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9438: 006e6915 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9438: 006e6965 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9439: 00b0fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9440: 00a3fa68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9441: 0073c569 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9441: 0073c5b9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9442: 00b0e0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9443: 00a3fb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9444: 00b0d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9445: 00498951 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9446: 00b0d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9447: 00724751 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9448: 0074bb8d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9447: 007247a1 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9448: 0074bbdd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9449: 0051890d 482 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9450: 00716b19 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9450: 00716b69 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9451: 00492f65 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9452: 007372f1 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9452: 00737341 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9453: 004e246d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9454: 00705481 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9454: 007054d1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9455: 00ad2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9456: 00b0eafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9457: 00ad57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9458: 002f9519 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9459: 00b0e746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9460: 00b0d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9461: 00739e4d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9461: 00739e9d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9462: 0049a04d 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9463: 00b0dd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9464: 00b0de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9465: 00b0ee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9466: 00ae74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9467: 004ddb95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ 9468: 004e80f1 46 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9469: 006c91e9 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9470: 0060db11 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9469: 006c9239 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9470: 0060db79 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9471: 0037fedd 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9472: 00a3faec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9473: 00482f3d 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9474: 006cf001 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9475: 00704929 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9474: 006cf051 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9475: 00704979 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9476: 00ae7cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9477: 009c0c88 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9478: 00ad2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9479: 00ae8f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9480: 00ad8bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9481: 00b0f568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9482: 004fe3d5 34 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9483: 00b0f124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9484: 00ad8d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9485: 006da021 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9485: 006da071 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9486: 00b0eb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9487: 005ded01 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9487: 005ded69 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9488: 004b07bd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9489: 00532dc1 308 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9490: 00b0fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9491: 00b0f090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9492: 006a92a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9492: 006a92f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9493: 00b0eff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9494: 004b0a45 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9495: 00532b85 286 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9496: 00b0e5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9497: 009fcfac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9498: 00aeb2c8 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9499: 007317b1 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9499: 00731801 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9500: 003c2e11 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9501: 00b0e498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9502: 00444645 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9503: 004ca95d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9504: 00a26cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9505: 006cc329 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9506: 006ccd25 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9505: 006cc379 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9506: 006ccd75 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9507: 00b0db10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9508: 008d89cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9508: 008d8a14 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9509: 00b0dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9510: 00b0e8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9511: 0029fb55 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9512: 009c75a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9513: 00532ca5 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9514: 00414801 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9515: 00ade4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9516: 00b0e848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9517: 0036990d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9518: 00745391 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9518: 007453e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9519: 00adacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9520: 00b0d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9521: 00486251 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9522: 009c0960 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9523: 004e750d 36 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9524: 00ad9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9525: 004c96fd 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9526: 00b0f46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9527: 005c95e9 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 9527: 005c9651 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9528: 00b0f576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9529: 0049b01d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9530: 006a9fb9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9530: 006aa009 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9531: 004b0715 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9532: 00b0f4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9533: 0084e88c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9533: 0084e8d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9534: 00adc50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9535: 009ffc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9536: 00738679 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9536: 007386c9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9537: 00ad12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9538: 0044a125 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9539: 00ad6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9540: 005de2b5 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9541: 006188f5 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9540: 005de31d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9541: 0061895d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9542: 00ae4980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9543: 00ad59ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9544: 00b0e7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9545: 005dc861 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9545: 005dc8c9 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9546: 00b0fb20 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9547: 0048b415 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9548: 006b7501 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9548: 006b7551 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9549: 00290d3d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9550: 00b0ef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9551: 006aeee9 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9551: 006aef39 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9552: 00ae5a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9553: 006b9b75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9553: 006b9bc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9554: 00b0d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9555: 00ad76f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9556: 006b3d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9557: 006246a9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9556: 006b3d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9557: 00624711 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9558: 004e1e45 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9559: 00ae55e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9560: 00ad2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9561: 00b0e740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9562: 007425d9 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9562: 00742629 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9563: 00ae4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9564: 00b0e020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9565: 00b0f506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9566: 0069d2c1 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9566: 0069d311 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9567: 005489f5 386 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9568: 00b0d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9569: 006b697d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9569: 006b69cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9570: 004ddacd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9571: 00b0faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9572: 00b0dfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9573: 006d4271 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9573: 006d42c1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9574: 00b0d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9575: 005d6a35 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9575: 005d6a9d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9576: 004c9fcd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9577: 00ada55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9578: 00b0e8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9579: 004c5ea1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9580: 002a00ed 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9581: 00ad7464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9582: 00745cd9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9582: 00745d29 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9583: 00387a65 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9584: 00b0e266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9585: 00ad6644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9586: 00ad2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9587: 0071eead 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9587: 0071eefd 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9588: 00b0fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9589: 005be2d5 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9590: 006a2acd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9589: 005be33d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9590: 006a2b1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9591: 00b0dfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9592: 00ae3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9593: 005243fd 314 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9594: 004956f5 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9595: 00b0e8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9596: 00ade45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9597: 00ae1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9598: 0052475d 328 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9599: 0049677d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9600: 00ae0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9601: 00b0ed86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9602: 00ad190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9603: 007443b5 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9603: 00744405 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9604: 00b0d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9605: 00593f75 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9605: 00593fd9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9606: 00b0cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9607: 00524539 270 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9608: 00b0db1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9609: 00b0de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9610: 005e7d15 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9610: 005e7d7d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9611: 00b0e6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9612: 00ad2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9613: 00b0cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9614: 00b0db44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9615: 00593fbd 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9615: 00594021 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9616: 00b0de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9617: 00707dd5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9617: 00707e25 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9618: 004b5581 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9619: 00389b91 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9620: 00a29388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9621: 00a291fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9622: 00448369 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9623: 00a26838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9624: 00b0cebb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9625: 00b0db6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9626: 004b0fa9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9627: 00ad7124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9628: 0069be01 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9628: 0069be51 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9629: 00a29304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9630: 005942c1 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9630: 00594325 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9631: 00ae6548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9632: 00524649 274 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9633: 005cc7c5 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9633: 005cc82d 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9634: 002d0545 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9635: 005d5005 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9636: 005df351 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9637: 00594171 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9635: 005d506d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9636: 005df3b9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9637: 005941d5 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9638: 00345081 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9639: 00ad38d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9640: 00594005 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9640: 00594069 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9641: 00b0d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9642: 00ad5f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9643: 0048012d 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9644: 00b0d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9645: 006b6fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9645: 006b7029 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9646: 00a2b7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9647: 008703c8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9647: 00870410 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9648: 0029c5a9 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9649: 00a29280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9650: 00ad4b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9651: 00a2b8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9652: 00b0d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9653: 00442e25 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9654: 006a99bd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9654: 006a9a0d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9655: 00ae3950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9656: 00b0e4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9657: 004b5515 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9658: 00add3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9659: 009ffc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9660: 004ca045 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9661: 007284b9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9661: 00728509 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9662: 00ad5738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9663: 00ad9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9664: 00adfa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9665: 00ae8824 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9666: 00ad77f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9667: 00b0df24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9668: 00a2b824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9669: 00b0fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9670: 00ad3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9671: 00ae1b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9672: 00ae5ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9673: 006a5b15 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9673: 006a5b65 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9674: 0038a561 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9675: 00ad2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9676: 00b0d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9677: 00ad5bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9678: 00ade630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9679: 00495669 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9680: 00ad535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9681: 00b0d9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9682: 005d3585 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9682: 005d35ed 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9683: 004dee49 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9684: 00709871 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9684: 007098c1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9685: 004ce919 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9686: 0028fc81 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9687: 0052e5c5 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9688: 00a26c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9689: 00715881 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9689: 007158d1 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9690: 00ad8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9691: 0028ae01 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9692: 00ad3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9693: 00ae5dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9694: 006b1e79 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9694: 006b1ec9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9695: 00ad413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9696: 005486ed 386 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9697: 0073b4dd 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9697: 0073b52d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9698: 00b0f352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9699: 0052e60d 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9700: 00333fd5 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9701: 00ae4910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9702: 003437b1 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9703: 005377fd 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9704: 005204a1 238 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9705: 00b0eab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9706: 00ae0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9707: 00b0d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9708: 00520761 256 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9709: 002973a1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9710: 005375ad 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9711: 0062d51d 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9711: 0062d585 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9712: 00ae0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9713: 00742b5d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9713: 00742bad 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9714: 00520591 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9715: 00b0e394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9716: 00b0ea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9717: 00b0f344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9718: 004526d9 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9719: 002b1195 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9720: 00b0dd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9721: 0052e655 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_w │ │ │ │ 9722: 00363841 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9723: 00b0f1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9724: 00adb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9725: 00b0e6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9726: 002f846d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9727: 00486299 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9728: 006dc7b1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9728: 006dc801 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9729: 005376d5 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9730: 00520679 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9731: 00a45dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9732: 00ad6ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9733: 00b0da44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9734: 00b0e576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9735: 00adc228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -9750,19 +9750,19 @@ │ │ │ │ 9746: 00ad64b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9747: 00b0de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9748: 00b0faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9749: 00b0d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9750: 00ae0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9751: 003caa25 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9752: 00ae4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9753: 006579b9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9754: 006114f5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9755: 007371bd 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9753: 00657a09 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9754: 0061155d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9755: 0073720d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9756: 004a8141 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9757: 006b5715 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9757: 006b5765 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9758: 00b0df94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9759: 0028ac11 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9760: 00ae10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9761: 002bda41 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9762: 00429319 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9763: 004df99d 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9764: 00b0eb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9771,40 +9771,40 @@ │ │ │ │ 9767: 00b0eae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9768: 00ae6518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9769: 009c0ab8 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9770: 00ad8140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9771: 00b0d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9772: 00ae8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9773: 0043caf5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9774: 005ec399 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9775: 005d35b9 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9774: 005ec401 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9775: 005d3621 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9776: 00ae5580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9777: 0042a861 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9778: 0028fd39 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9779: 006ec981 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9780: 005f2e6d 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9779: 006ec9d1 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9780: 005f2ed5 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9781: 00b0f03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9782: 009f9148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9783: 006fb215 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9783: 006fb265 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9784: 00b0dbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9785: 00b0f4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9786: 0065df1d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9787: 006acd55 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9786: 0065df6d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9787: 006acda5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9788: 004ade71 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9789: 004fe53d 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9790: 002e3c09 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9791: 00ae7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9792: 00b0d9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9793: 006fb599 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9793: 006fb5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9794: 00b0f436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9795: 006f7889 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9795: 006f78d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9796: 00adc448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9797: 00714709 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9797: 00714759 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9798: 00b0d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9799: 0070655d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9799: 007065ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9800: 00ad9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9801: 002afbe5 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9802: 00b0d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9803: 00b0d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9804: 00b0d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9805: 009f8dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9806: 00b0e2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9815,113 +9815,113 @@ │ │ │ │ 9811: 00429455 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9812: 00b0d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9813: 00ae3f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9814: 00a289bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9815: 004ca0c1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9816: 00b0ed2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9817: 00b0ea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9818: 005c9599 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9819: 007435b1 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9818: 005c9601 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9819: 00743601 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9820: 00b0ed7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9821: 00a28ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9822: 0052d2a5 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ 9823: 004d5b39 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9824: 00ada63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9825: 00706e51 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9826: 007457f9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9825: 00706ea1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9826: 00745849 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9827: 0052d37d 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9828: 00b0d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9829: 00b0eb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9830: 004975d1 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9831: 0062c2ad 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9831: 0062c315 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9832: 00ae3d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9833: 004debd9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9834: 0063b9d5 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9834: 0063ba3d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9835: 00b0eade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9836: 0052d2ed 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9837: 0042cb8d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9838: 002d12c9 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9839: 00b0ebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9840: 005342a5 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9841: 00ad31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9842: 00b0e61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9843: 005b2969 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9843: 005b29d1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9844: 00ad142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9845: 00ad87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9846: 004cd291 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9847: 009bd9ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9848: 003f6585 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9849: 00a28a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9850: 006ecdf5 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9851: 006d5f31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9850: 006ece45 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9851: 006d5f81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9852: 00ad44ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9853: 005dab09 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9853: 005dab71 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9854: 00ad2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9855: 00ad9020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9856: 0052d4e5 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9857: 0052d335 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9858: 00ae4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9859: 0052d5bd 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9860: 005dbbb1 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9861: 005c0b45 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9860: 005dbc19 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9861: 005c0bad 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9862: 00ad424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9863: 00a2a408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ 9864: 004adf99 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9865: 005dbb15 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9865: 005dbb7d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9866: 0052d52d 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9867: 00b0dbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9868: 00a37a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9869: 00a2a27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9870: 00b0d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9871: 00b0da06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9872: 0045a421 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9873: 00a2a384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9874: 002b52d5 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9875: 00ad8a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9876: 00adefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9877: 006ff10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9877: 006ff15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9878: 00904a5c 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9879: 006e7c6d 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9879: 006e7cbd 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9880: 00b0e656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9881: 00b0e714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9882: 007428b5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9882: 00742905 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9883: 004dcbad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9884: 00608ba9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9884: 00608c11 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9885: 00ae4000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9886: 0072f3c1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9886: 0072f411 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9887: 0052d575 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9888: 00a37a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9889: 00ae0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9890: 00704179 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9891: 006a49dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9892: 0070acc1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9890: 007041c9 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9891: 006a4a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9892: 0070ad11 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9893: 00ae5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9894: 00a2a300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9895: 00ae793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9896: 004443a9 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9897: 0073779d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9897: 007377ed 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9898: 00b0db8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9899: 00b0e65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9900: 00b0d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9901: 006f86f1 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9901: 006f8741 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9902: 003cbda5 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9903: 00b0f088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9904: 00297085 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9905: 003964f9 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9906: 006a76f5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9907: 006e711d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9908: 0073b379 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9906: 006a7745 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9907: 006e716d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9908: 0073b3c9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9909: 00b0defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9910: 00b0d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9911: 0071aa75 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9911: 0071aac5 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9912: 00ad0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9913: 00b0f0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9914: 00ae5a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9915: 0042efa9 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9916: 0062fa25 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9916: 0062fa8d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9917: 00b0d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9918: 00ae0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9919: 00ad8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9920: 00ad2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9921: 00b0dd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9922: 004c395d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9923: 00b0d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9930,91 +9930,91 @@ │ │ │ │ 9926: 004cd521 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9927: 0028fded 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9928: 00b0d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9929: 00ad8b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9930: 009bd6b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9931: 00ad6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9932: 00b0fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9933: 006e433d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9934: 005ce1b1 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9935: 0082db90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9933: 006e438d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9934: 005ce219 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9935: 0082dbd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9936: 00ad447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9937: 006d5ae5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9937: 006d5b35 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9938: 004b11f9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9939: 00469b21 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9940: 00b0d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9941: 0029f2a1 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9942: 004c3ecd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9943: 00b0de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9944: 0038bea9 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9945: 0073c185 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9945: 0073c1d5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9946: 00ad1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9947: 004cabf1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9948: 00b0e694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9949: 00b0d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9950: 006db031 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9951: 006cc185 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9950: 006db081 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9951: 006cc1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9952: 00b0d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9953: 0086fa64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9953: 0086faac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9954: 00b0db0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9955: 00367dc9 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9956: 00ae1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9957: 009fd030 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9958: 00adec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9959: 00b0d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9960: 00ae0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9961: 00449941 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9962: 00b0da1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9963: 00b0d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9964: 004078a5 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9965: 0073c8e9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9966: 006a380d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9965: 0073c939 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9966: 006a385d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9967: 00b0f038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9968: 00b0eb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9969: 00b0da5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9970: 0029b69d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9971: 00416091 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9972: 00b0e29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9973: 00498989 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9974: 00b0f252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9975: 005bd1a9 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9975: 005bd211 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9976: 00b0f3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9977: 00ad9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9978: 00704f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9979: 006fb4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9978: 00704fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9979: 006fb4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9980: 00395c75 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9981: 002f9a71 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9982: 005313c5 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9983: 00b0d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9984: 004e2305 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9985: 005ff971 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9985: 005ff9d9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9986: 0041616d 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9987: 0053149d 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9988: 00b0de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9989: 00b0f1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9990: 004e35cd 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9991: 005bcb75 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9991: 005bcbdd 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9992: 00ae1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9993: 00ad147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9994: 006f75b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9994: 006f7609 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9995: 00ae0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9996: 0053140d 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ 9997: 004b16bd 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9998: 00adf178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9999: 006fea45 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9999: 006fea95 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10000: 00b0e4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10001: 00732b5d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10001: 00732bad 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10002: 00ae91a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10003: 00b0e662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10004: 006c5b21 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10004: 006c5b71 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10005: 00b0e062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10006: 00b0e54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10007: 00662cc1 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10008: 0074aa79 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10009: 007083ad 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10007: 00662d11 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10008: 0074aac9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10009: 007083fd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10010: 002933d1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10011: 002c5721 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10012: 00b0d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10013: 00a49560 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10014: 00b0edbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 10015: 004db99d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10016: 00b0cece 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ @@ -10022,52 +10022,52 @@ │ │ │ │ 10018: 00ae49e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10019: 00b0d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10020: 0043dbc1 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 10021: 00a4683c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 10022: 00531455 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 10023: 00b0e1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 10024: 0054cd39 88 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 10025: 005bd581 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10025: 005bd5e9 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 10026: 00b0e108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10027: 00b0d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10028: 00ade3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10029: 00b0e44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10030: 004c90fd 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10031: 002cbf91 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10032: 00b0e228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10033: 003f697d 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10034: 0069c89d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10034: 0069c8ed 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10035: 0047ac39 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10036: 00725919 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10036: 00725969 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10037: 0029de19 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10038: 00ae7d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10039: 00651715 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10039: 0065177d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10040: 00b0ceb0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10041: 00ae11a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10042: 00ad552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10043: 00731ad9 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10043: 00731b29 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10044: 00b0d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10045: 009116ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10046: 00a2accc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 10047: 00b0eaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10048: 00745ec9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 10049: 0067ab05 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10048: 00745f19 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10049: 0067ab55 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10050: 003f6a61 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 10051: 00a2add4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 10052: 006f4451 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10052: 006f44a1 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10053: 0044a089 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10054: 00b0da2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10055: 00ad30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 10056: 003f0169 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10057: 00ae1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10058: 006e4945 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10059: 00606edd 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10058: 006e4995 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10059: 00606f45 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10060: 00387639 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10061: 00adc288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10062: 006fced9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10062: 006fcf29 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10063: 005177ed 1448 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ 10064: 003f69e9 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 10065: 00ad3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10066: 009f75f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10067: 00496ce1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10068: 004cd7c1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10069: 004d1079 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ @@ -10078,223 +10078,223 @@ │ │ │ │ 10074: 004667f5 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10075: 003ade5d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10076: 004367bd 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 10077: 00a37560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 10078: 00457a15 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10079: 004af221 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10080: 00b0f072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10081: 0062edfd 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10081: 0062ee65 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10082: 00b0d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10083: 00b0e95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10084: 00ae0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10085: 00b0ebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10086: 0071aa31 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10086: 0071aa81 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10087: 002d2e39 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10088: 00b0e3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10089: 00b0e642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10090: 003eba71 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10091: 00b0d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10092: 00b0cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10093: 0074263d 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10093: 0074268d 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10094: 002678f1 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10095: 004367cd 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 10096: 00a374dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 10097: 002afc09 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10098: 005be891 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10099: 00703cb5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10098: 005be8f9 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10099: 00703d05 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10100: 00364c35 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10101: 00b0d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10102: 004c39c5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10103: 00ae3e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10104: 00499ae1 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10105: 00ae7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10106: 005b4971 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10106: 005b49d9 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10107: 00ad172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10108: 00adc860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10109: 00b0f350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10110: 004159ed 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10111: 00720369 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10112: 00629f75 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10111: 007203b9 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10112: 00629fdd 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10113: 00ae8dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10114: 00280d45 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10115: 0071467d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10115: 007146cd 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10116: 0050a70d 120 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 10117: 00ae87d8 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10118: 00adc468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10119: 0050a929 456 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 10120: 00b0fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10121: 00380e59 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10122: 007006ad 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10122: 007006fd 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10123: 002808e1 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10124: 009c75f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10125: 00ae1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10126: 00b0f4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10127: 0071d1c5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10127: 0071d215 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10128: 0051c071 84 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 10129: 0029bd71 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10130: 00a2d1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ 10131: 004b0811 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10132: 00381ab5 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10133: 004c3e09 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10134: 00a2d060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 10135: 00723485 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10136: 006ad531 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10135: 007234d5 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10136: 006ad581 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10137: 00b0fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 10138: 004fe4f5 70 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 10139: 00a466b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 10140: 00629949 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10140: 006299b1 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10141: 00a2d168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 10142: 00410771 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 10143: 00afd320 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10144: 00ae51e4 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10145: 00730bb5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10145: 00730c05 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10146: 00adaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10147: 00b0f2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10148: 00a48f04 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10149: 00b0f3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10150: 00ad9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10151: 00ae1208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10152: 003904bd 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10153: 0040d2f1 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10154: 009f7570 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10155: 006ae515 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10155: 006ae565 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10156: 00a2d0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 10157: 0044823d 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10158: 00ae90a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10159: 004de029 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10160: 00415531 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10161: 00b0cebf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10162: 00606569 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10163: 006b5995 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10162: 006065d1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10163: 006b59e5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10164: 00b0de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10165: 00b0f1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10166: 00b0ee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10167: 004c0bd9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10168: 0060d79d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10168: 0060d805 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10169: 002dd4bd 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10170: 00b0d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10171: 00718cb1 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10172: 00704fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10171: 00718d01 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10172: 00705009 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10173: 00b0f970 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10174: 009bffa8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10175: 0072b525 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10175: 0072b575 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10176: 00287c09 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10177: 00ad1a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10178: 006fcb1d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10178: 006fcb6d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10179: 009f73e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10180: 007068fd 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10180: 0070694d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10181: 00b0cefe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10182: 00530765 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ 10183: 004d5c5d 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10184: 00729261 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10184: 007292b1 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10185: 0053083d 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10186: 005eda9d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10186: 005edb05 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10187: 009f0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10188: 00b0d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10189: 00adf8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10190: 00b0f1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10191: 005307ad 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10192: 005b34b9 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10193: 006a6189 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10192: 005b3521 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10193: 006a61d9 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10194: 00280559 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10195: 006e22dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10195: 006e232d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10196: 00ad1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10197: 004db47d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10198: 00730071 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10198: 007300c1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10199: 002a348d 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10200: 0051dda9 584 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10201: 00add6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10202: 006dda59 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10202: 006ddaa9 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10203: 00b0e15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10204: 005d60d5 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10204: 005d613d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10205: 00ae715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10206: 00adcfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10207: 00ae2e58 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10208: 00b0f4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10209: 00ad60a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10210: 002a262d 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10211: 0038cdc9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10212: 009c0a50 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10213: 005d6951 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10213: 005d69b9 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10214: 00b0da5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10215: 005d21e9 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10215: 005d2251 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10216: 005307f5 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10217: 00b0db2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10218: 00b0d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10219: 00a3246c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10220: 005cae19 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10221: 006f5841 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10220: 005cae81 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10221: 006f5891 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10222: 00b0e678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10223: 0038699d 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10224: 00a24dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10225: 0051ab05 484 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10226: 00a32574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10227: 00b0e234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10228: 00a26628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10229: 00632c89 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10230: 00708505 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10229: 00632cf1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10230: 00708555 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10231: 00ad2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10232: 00b0f270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10233: 00addf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10234: 006c5985 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10234: 006c59d5 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10235: 00ad536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10236: 00a32c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ 10237: 00b0eabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10238: 004b2b35 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10239: 006ae0f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10240: 005b7f25 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10239: 006ae149 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10240: 005b7f8d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ 10241: 00a4452c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10242: 00a32d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10243: 00607781 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10243: 006077e9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10244: 00b0ebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10245: 006a7631 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10245: 006a7681 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10246: 00b0e69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10247: 0044c6b9 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10248: 00b0de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10249: 00ada5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10250: 00a445b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10251: 00366ce5 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10252: 00a324f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10253: 006f09d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10253: 006f0a25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10254: 00b0eb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10255: 00ae7e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10256: 00b0eb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10257: 003e1891 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10258: 0069dc8d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10258: 0069dcdd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10259: 004cff25 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10260: 004c9331 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10261: 00b0dad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10262: 00a444a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10263: 00364529 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10264: 00a32cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10265: 006d7961 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10265: 006d79b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10266: 00ae2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10267: 00b0cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10268: 003966cd 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10269: 00690485 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10269: 006904d5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10270: 00380031 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10271: 006e6c65 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10271: 006e6cb5 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10272: 009f7360 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10273: 00b0d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10274: 00b0d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10275: 0063350d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10276: 0071e8b9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10275: 00633575 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10276: 0071e909 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10277: 00b0dbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10278: 004d9941 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10279: 004cc0e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10280: 004b55b5 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10281: 0071b879 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10282: 006cdb01 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10281: 0071b8c9 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10282: 006cdb51 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10283: 00b0e7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10284: 00633899 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10284: 00633901 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10285: 004e1bd1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10286: 008e6994 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10286: 008e69dc 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10287: 00b0e79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10288: 002e196d 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10289: 00717ffd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10289: 0071804d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10290: 00ae6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10291: 00b0db3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10292: 003d46ed 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10293: 00b0e362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10294: 00ade700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10295: 00ad8b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10296: 00364849 30 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10303,420 +10303,420 @@ │ │ │ │ 10299: 002d0539 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10300: 00b0e618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10301: 00b0e966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10302: 009f74ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10303: 00ad5e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10304: 00478299 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10305: 0029f6f1 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10306: 006c48f5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10307: 006d0775 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10308: 005f2f7d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10309: 006a67a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10306: 006c4945 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10307: 006d07c5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10308: 005f2fe5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10309: 006a67f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10310: 00add85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10311: 005d0c95 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10311: 005d0cfd 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10312: 00387fcd 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10313: 00ae8de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10314: 006d1ec9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10314: 006d1f19 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10315: 00ad8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10316: 00b0faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10317: 00614625 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10317: 0061468d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10318: 00360d69 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10319: 00b0f07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10320: 0070760d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10320: 0070765d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10321: 00b0dce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10322: 0038103d 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10323: 00b0dc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10324: 00ad2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10325: 00b0ed34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10326: 0047e23d 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10327: 0069bf0d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10327: 0069bf5d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10328: 004db21d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10329: 0043cca5 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10330: 00b0e3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10331: 00ad8050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10332: 00ad163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10333: 009f7ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10334: 00b0d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10335: 004292b1 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10336: 00ad9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10337: 00adbcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10338: 00ad29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10339: 006d1831 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10339: 006d1881 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10340: 003c8849 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10341: 00ad8cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10342: 00b0cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10343: 00ae0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10344: 00ae30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10345: 00ade3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10346: 00ae2658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10347: 0070aa29 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10347: 0070aa79 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10348: 00add39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10349: 00ad183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10350: 00b0cd28 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10351: 0060c5e1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10351: 0060c649 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10352: 00ae721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10353: 00ad75e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10354: 00adae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10355: 009f0e94 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10356: 009f0eb4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10357: 009f0f24 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10358: 00b0d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10359: 00a42114 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10360: 00b0d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10361: 004859dd 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10362: 00658de9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10363: 006a3975 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10364: 006c9759 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10362: 00658e39 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10363: 006a39c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10364: 006c97a9 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10365: 00b0eea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10366: 00707725 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10367: 0060def1 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10366: 00707775 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10367: 0060df59 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10368: 00b0d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10369: 00adeb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10370: 00b0f522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10371: 0044c835 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10372: 00b0e3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10373: 006e79c1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10373: 006e7a11 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10374: 00b0d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10375: 00b0d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10376: 00b0e18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10377: 00ad7a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10378: 0070db99 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10379: 006ddfe9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10378: 0070dbe9 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10379: 006de039 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10380: 00b0e1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10381: 00ae5800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10382: 00265d81 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10383: 006c1d45 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10383: 006c1d95 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10384: 004da001 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10385: 00669ec9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10385: 00669f19 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10386: 004adefd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10387: 002a0275 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10388: 003875f5 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10389: 00b0e250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10390: 0062a785 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10390: 0062a7ed 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10391: 0029dd2d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10392: 002d8cad 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10393: 00ad105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10394: 004daa1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10395: 00743069 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10395: 007430b9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10396: 00b0e93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10397: 00b0cec5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10398: 002e6025 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10399: 0029ec05 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10400: 0062e875 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10400: 0062e8dd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10401: 00b0e742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10402: 009bfdb0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10403: 0052cd05 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10404: 00b0e196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10405: 0052cddd 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10406: 0050a841 134 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10407: 00b0d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10408: 00adac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10409: 006115e1 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10409: 00611649 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10410: 0050899d 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10411: 00b0df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10412: 00b0d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10413: 00adb7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10414: 00ad26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ 10415: 0052cd4d 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10416: 006a5739 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10416: 006a5789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10417: 00ad6f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10418: 00ae4970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10419: 00509145 40 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10420: 0073d9dd 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10420: 0073da2d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10421: 00add52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10422: 00b0efc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10423: 00b0dc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10424: 00aebae0 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10425: 00b0cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10426: 00aebabc 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10427: 009f72dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10428: 006f49e5 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10428: 006f4a35 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10429: 00b0d9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10430: 009fdc0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10431: 004b5835 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10432: 00b0f45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10433: 007085e1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10433: 00708631 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10434: 00508515 32 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10435: 00b0d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10436: 00ad132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10437: 0052cd95 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10438: 009c7758 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10439: 006cec39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10439: 006cec89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10440: 0038e4f5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10441: 00ae45a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10442: 004864a5 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10443: 00b0de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10444: 004c4341 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10445: 007258d5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10445: 00725925 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10446: 004c3571 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10447: 00651701 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10447: 00651769 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10448: 004afd29 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10449: 0074738d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10449: 007473dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10450: 00342079 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10451: 004da945 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10452: 00b0e08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10453: 006b6b75 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10453: 006b6bc5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10454: 002ac2b5 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10455: 0070feb5 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10455: 0070ff05 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10456: 00ad435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10457: 002be771 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10458: 0042dacd 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10459: 004c9689 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10460: 00b0e400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10461: 0071429d 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10461: 007142ed 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10462: 004a7edd 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10463: 00b0efb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10464: 0042db15 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10465: 00ae86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10466: 00594d15 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10467: 006cf355 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10468: 008c6b68 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10466: 00594d79 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10467: 006cf3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10468: 008c6bb0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10469: 00ae8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10470: 00605ac9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10470: 00605b31 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10471: 00b0ef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10472: 00605f8d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10472: 00605ff5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10473: 003f2aa1 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10474: 00a46b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10475: 009fe344 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10476: 00ae5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10477: 00b0ea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10478: 005be989 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10478: 005be9f1 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10479: 00b0e9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10480: 00b0cedd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10481: 00b0d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10482: 00b0e5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10483: 00b0e54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10484: 006a35b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10484: 006a3605 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10485: 00b0fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10486: 004cdead 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10487: 00ade790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10488: 006cda89 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10489: 006b7679 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10490: 008d8a04 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10488: 006cdad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10489: 006b76c9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10490: 008d8a4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10491: 00b0ed98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10492: 00ad2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10493: 006a4311 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10493: 006a4361 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10494: 00b0d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10495: 006f8039 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10495: 006f8089 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10496: 004ae781 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10497: 009a9f28 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10498: 004daca1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10499: 00adab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10500: 006cf661 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10500: 006cf6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10501: 002f8ab1 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10502: 00618e89 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10502: 00618ef1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10503: 0034bc35 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10504: 00a46de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10505: 005bc3b1 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10506: 0071f371 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10505: 005bc419 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10506: 0071f3c1 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10507: 00ae44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10508: 0051448d 88 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10509: 00ada13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10510: 004c3d41 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10511: 00adbb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10512: 00ad71c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10513: 006f203d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10514: 006ecc81 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10515: 00704e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10516: 0071c2a9 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10513: 006f208d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10514: 006eccd1 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10515: 00704ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10516: 0071c2f9 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10517: 00ade750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10518: 00ad6e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10519: 006c3c4d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10520: 006d1321 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10521: 00632e89 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10519: 006c3c9d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10520: 006d1371 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10521: 00632ef1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10522: 00b0dcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10523: 0070f129 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10524: 006a9d4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10523: 0070f179 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10524: 006a9d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10525: 00addcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10526: 009f6808 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10527: 00ad2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10528: 00b0ef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10529: 00b0f3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10530: 004c1bc9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10531: 00ad11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10532: 003c5bdd 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10533: 00ad90f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10534: 004b2ad9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10535: 009bfce8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10536: 00ae6628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10537: 006bcbed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10538: 006b7fe9 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10537: 006bcc3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10538: 006b8039 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10539: 00ae2f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10540: 0051bdd9 494 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10541: 00b0e1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10542: 00b0f4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10543: 003c9c21 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10544: 00b0f3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10545: 00743171 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10545: 007431c1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10546: 004c944d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10547: 00adaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10548: 00ad1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10549: 0071974d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10550: 0068c715 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10549: 0071979d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10550: 0068c765 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10551: 002d2119 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10552: 00b0d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10553: 006143ad 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10553: 00614415 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10554: 00b0e098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10555: 007158ed 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10555: 0071593d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10556: 004a8c3d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10557: 0086fa68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10557: 0086fab0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10558: 00ae0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10559: 00ad9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10560: 002a0779 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10561: 00b0ed70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10562: 006ab399 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10562: 006ab3e9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10563: 00ae10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10564: 0040789d 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10565: 003860d5 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10566: 00460ae9 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10567: 00ad7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10568: 00ae29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10569: 004f8c29 292 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10570: 00b0e698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10571: 0062c38d 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10571: 0062c3f5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10572: 004150b1 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10573: 0039482d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10574: 00364c5d 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10575: 002a1fe1 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10576: 00ae4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10577: 00b0ef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10578: 005eaef5 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10578: 005eaf5d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10579: 00b0ea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10580: 006d1bd1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10580: 006d1c21 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10581: 0039685d 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10582: 00ad8350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10583: 006ff095 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10583: 006ff0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10584: 004b4f19 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10585: 006b88d5 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10585: 006b8925 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10586: 00ada3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10587: 004daef1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10588: 00635b39 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10588: 00635ba1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10589: 004bb36d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10590: 0038520d 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10591: 004d7c15 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10592: 00b0d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10593: 004c96c1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10594: 005ba981 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10595: 00716325 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10596: 00668df1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10594: 005ba9e9 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10595: 00716375 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10596: 00668e41 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10597: 00ad5e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10598: 006a4ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10598: 006a4d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10599: 0028de65 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10600: 009c005c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10601: 00b0d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10602: 00290659 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10603: 00ae4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10604: 00b0ed3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10605: 006a71d5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10605: 006a7225 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10606: 00b0e082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10607: 00618c39 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10607: 00618ca1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10608: 00b0ec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10609: 00b0e972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10610: 00b0e704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10611: 006ce159 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10612: 006a17d1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10611: 006ce1a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10612: 006a1821 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10613: 00b0d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10614: 00b0e046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10615: 00b0dd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10616: 00add41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10617: 00b0d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10618: 00b0eeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10619: 00adc3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10620: 00ad8cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10621: 00705efd 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10622: 0062f069 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10621: 00705f4d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10622: 0062f0d1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10623: 00343991 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10624: 00ae3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10625: 00b0e21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10626: 00ad138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10627: 004b1a99 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10628: 004db39d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10629: 006094f9 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10629: 00609561 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10630: 00b0db70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10631: 0072dc05 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10631: 0072dc55 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10632: 0052ed15 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10633: 00b0cec9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10634: 002a39d1 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10635: 0052eded 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10636: 00b0d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10637: 006e7059 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10637: 006e70a9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10638: 00ad6218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10639: 00b0ee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10640: 00b0ce70 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10641: 00b0dae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10642: 004d87b5 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10643: 00adb888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10644: 0052ed5d 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10645: 006c5fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10645: 006c5ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10646: 009c0c5c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10647: 00441eb9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10648: 00b0e014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10649: 0065f46d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10649: 0065f4bd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10650: 00b0e10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10651: 00adeb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10652: 00ae2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10653: 00b0e7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10654: 009c0d08 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10655: 0070bc59 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10655: 0070bca9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10656: 00b0f1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10657: 002e1dc1 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10658: 00ad41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10659: 00adbe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10660: 006ae599 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10661: 006c4f21 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10660: 006ae5e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10661: 006c4f71 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10662: 00add4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10663: 00b0d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10664: 00ad0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10665: 00b0e824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10666: 00b0eb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10667: 00adb928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10668: 00b0e8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10669: 00ae73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10670: 006a1f2d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10670: 006a1f7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10671: 00412541 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10672: 00299b75 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10673: 00b0eef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10674: 0047a9bd 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10675: 004d9bc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10676: 00ae6b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10677: 0052eda5 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10678: 0062ef99 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10678: 0062f001 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10679: 00ae1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10680: 00ad9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10681: 00b0d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10682: 00442c1d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10683: 00470109 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10684: 00addb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10685: 00b0e398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10686: 004c9549 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10687: 00ad1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10688: 006a28fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10689: 006b16a5 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10688: 006a294d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10689: 006b16f5 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10690: 00b0d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10691: 00716bf9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10692: 006a5955 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10691: 00716c49 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10692: 006a59a5 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10693: 002c4e95 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10694: 0071ec7d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10694: 0071eccd 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10695: 004a8ce9 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10696: 00a256b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10697: 00adab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10698: 004654f9 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10699: 004a8f99 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10700: 00b0d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10701: 006fe091 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10701: 006fe0e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10702: 00ad6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10703: 004c59e9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10704: 002a417d 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10705: 00b0eb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10706: 00704c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10706: 00704cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10707: 0042923d 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10708: 008e6a94 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10709: 006c3715 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10708: 008e6adc 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10709: 006c3765 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10710: 0046e18d 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10711: 0062a631 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10711: 0062a699 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10712: 009c0b40 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10713: 00ae8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10714: 00b0ec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10715: 00b0f738 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10716: 00ae1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10717: 002ef0c5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10718: 00adc6f4 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10724,539 +10724,539 @@ │ │ │ │ 10720: 00b0f4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10721: 0044a7a5 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10722: 00ad2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10723: 005447ad 280 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10724: 00484855 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10725: 004a88cd 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10726: 009ff1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ - 10727: 00595b61 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10727: 00595bc5 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10728: 002a21a5 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10729: 0047a0fd 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10730: 00b0d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10731: 0042aa35 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10732: 00b0d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10733: 006f6179 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10734: 0062a331 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10733: 006f61c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10734: 0062a399 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10735: 00ad2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10736: 00ae2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10737: 008c70cc 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10737: 008c7114 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10738: 00ad8210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10739: 00ae0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10740: 002930b1 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10741: 00b0f790 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10742: 007158f9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10742: 00715949 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10743: 003642e1 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10744: 006cf535 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10744: 006cf585 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10745: 00b0ee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10746: 006b4185 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10747: 005d12a1 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10746: 006b41d5 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10747: 005d1309 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10748: 00a01044 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10749: 0028df89 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10750: 00ae1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10751: 00b0d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10752: 00ad2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10753: 006d9841 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10753: 006d9891 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10754: 00ae55f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10755: 0070e7e9 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10755: 0070e839 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10756: 005448c5 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10757: 006dd301 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10757: 006dd351 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10758: 00b0e28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10759: 00690e95 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10760: 005eb179 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10761: 008e5594 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10759: 00690ee5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10760: 005eb1e1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10761: 008e55dc 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10762: 0048b6f5 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10763: 00b0d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10764: 00aebaf0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10765: 0041f089 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10766: 00b0d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10767: 002d5d0d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10768: 00ad8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10769: 006b23b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10769: 006b2409 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10770: 00ae0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10771: 00adc2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10772: 0041581d 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10773: 002d033d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10774: 00664af5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10774: 00664b45 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10775: 0049777d 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10776: 0031feb5 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10777: 009f0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10778: 00734771 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10778: 007347c1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10779: 00ae0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10780: 00a44088 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10781: 00b0d9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10782: 00b0d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10783: 006b8135 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10783: 006b8185 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10784: 00ae81e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10785: 00a4410c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10786: 00b0d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10787: 004cb029 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10788: 00ae3f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10789: 006a07dd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10789: 006a082d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10790: 00b0d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10791: 009c139c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10792: 006eb765 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10792: 006eb7b5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10793: 004e5969 150 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10794: 00b0d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10795: 0049669d 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10796: 00b0d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10797: 00ae18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10798: 00a44004 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10799: 009bd9b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10800: 00b0d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10801: 00b0eadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10802: 004c9d55 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10803: 004cb8b9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10804: 00ae3b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10805: 00470c65 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10806: 0069845d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10806: 006984ad 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10807: 0054cca5 48 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10808: 006c6335 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10808: 006c6385 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10809: 00b0f3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10810: 003efb49 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10811: 006e5d79 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10811: 006e5dc9 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10812: 009f4904 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10813: 00adc7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10814: 00452799 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10815: 004c95f5 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10816: 0053ab25 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10817: 00ae49c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10818: 0040d0e1 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10819: 005b7b3d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10819: 005b7ba5 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10820: 00b0d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10821: 006dd815 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10821: 006dd865 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10822: 00ae23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10823: 002f22dd 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10824: 005d87a1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10825: 00709b25 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10824: 005d8809 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10825: 00709b75 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10826: 0054a5c1 318 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10827: 00b0e4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10828: 00b0e692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10829: 00a28308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10830: 009f8ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10831: 00ae1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10832: 00a2817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10833: 0054a709 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10834: 00ad0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10835: 006ab8e5 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10835: 006ab935 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10836: 00adefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10837: 003ebaf9 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10838: 00adc478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10839: 00ad119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10840: 00b0f216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10841: 00590c01 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10841: 00590c65 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10842: 003f5765 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10843: 00a28284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10844: 0054a701 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ 10845: 00ad07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10846: 0068947d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10847: 0071ca79 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10846: 006894cd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10847: 0071cac9 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10848: 0053ac69 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10849: 004e1c81 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10850: 006bfbf5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10851: 006d2bc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10852: 006e51c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10853: 00618ded 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10850: 006bfc45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10851: 006d2c11 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10852: 006e5211 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10853: 00618e55 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10854: 00ad2560 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10855: 004164ed 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10856: 009f8464 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10857: 00adf5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10858: 0045bc05 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10859: 00ad2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10860: 00b0e42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10861: 00a28200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10862: 0054a705 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10863: 00ae4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10864: 00b0f0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10865: 00ad91c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10866: 00643f09 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10866: 00643f71 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10867: 00ad475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10868: 00325b7d 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10869: 00ad2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10870: 00464c95 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10871: 00b0f12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10872: 006f2b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10872: 006f2b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10873: 00b0e7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10874: 0069144d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10875: 005dcd11 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10876: 00604135 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10874: 0069149d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10875: 005dcd79 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10876: 0060419d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10877: 00adf730 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10878: 00b0eebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10879: 0042cb51 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10880: 008d8a18 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10880: 008d8a60 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10881: 009fdc90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10882: 004dd019 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10883: 00addf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10884: 00ae22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10885: 00ad7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10886: 002f73bd 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10887: 0049871d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10888: 006e829d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10889: 007066d5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10888: 006e82ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10889: 00706725 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10890: 002a49c5 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10891: 006c6021 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10892: 006a56c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10893: 0060eead 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10891: 006c6071 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10892: 006a5711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10893: 0060ef15 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10894: 00ae8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10895: 00382b39 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10896: 007328d9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10896: 00732929 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10897: 00b0e84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10898: 006a66c5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10898: 006a6715 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10899: 009be2f4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10900: 00ad0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10901: 00714c79 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10901: 00714cc9 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10902: 00ae4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10903: 00718451 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10903: 007184a1 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10904: 00ae0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10905: 00add88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10906: 00b0e832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10907: 006b6765 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10907: 006b67b5 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10908: 00add26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10909: 00b0e8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10910: 00a4e7a8 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10911: 00ada74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10912: 004c3af9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10913: 005bcda9 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10913: 005bce11 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10914: 004867dd 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10915: 004362ed 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10916: 0060e58d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10916: 0060e5f5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10917: 00532a55 304 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ 10918: 009fe3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10919: 002bf3e9 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10920: 00b0dbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10921: 002cf175 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10922: 004471e1 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10923: 006c41fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10924: 006a3e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10923: 006c424d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10924: 006a3eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10925: 00ada50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10926: 004c3ac9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10927: 0053281d 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10928: 0070a739 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10928: 0070a789 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10929: 0054532d 248 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10930: 00ad88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10931: 006891a1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10931: 006891f1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10932: 0047cea5 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10933: 00b0e2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10934: 00466939 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10935: 0054563d 292 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10936: 00ae3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10937: 00ae71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10938: 0069c03d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10938: 0069c08d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10939: 00406369 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10940: 00b0ec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10941: 00ae4560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10942: 00545425 270 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10943: 005a06b9 412 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10943: 005a0721 412 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10944: 00b0d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10945: 002c4fa5 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10946: 00743c45 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10947: 005ae899 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10946: 00743c95 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10947: 005ae901 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10948: 00532939 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10949: 0071c245 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10950: 005be2e9 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10949: 0071c295 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10950: 005be351 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10951: 0029c811 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10952: 00b0ceed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10953: 006b5229 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10953: 006b5279 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10954: 0032cba9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10955: 004a9491 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10956: 00ae2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10957: 002cffad 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10958: 009bf910 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10959: 0040cfe5 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10960: 007081cd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10960: 0070821d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10961: 00a49134 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10962: 00545535 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10963: 005bf939 1504 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10963: 005bf9a1 1504 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10964: 00b0dad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10965: 004df969 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10966: 00a2a828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10967: 00b0f35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10968: 006c7929 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10968: 006c7979 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10969: 00a2a69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10970: 00adc6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10971: 00a23844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10972: 00b0e69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10973: 00624785 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10973: 006247ed 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10974: 00b0de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10975: 00adc840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10976: 006cf9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10976: 006cf9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10977: 00b0ed9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10978: 006e0049 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10979: 005dd12d 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10978: 006e0099 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10979: 005dd195 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10980: 00a2a7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10981: 00b0f1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10982: 0043579d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10983: 00ad8280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10984: 00b0e5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10985: 00b0ef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10986: 003611e9 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10987: 009f6fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10988: 00296261 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10989: 00405fed 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10990: 00adac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10991: 00b0d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10992: 0063895d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10993: 005bd509 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10994: 0071b5c1 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10992: 006389c5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10993: 005bd571 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10994: 0071b611 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10995: 002f45d1 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10996: 00b0d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10997: 0044c969 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10998: 0059589d 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10998: 00595901 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10999: 00ae4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11000: 00b0f0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11001: 00ae5a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11002: 00ad9190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11003: 00724db5 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11003: 00724e05 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11004: 00a238c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 11005: 00a2a720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 11006: 00ae5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11007: 006d0bdd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11007: 006d0c2d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11008: 00b0dcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11009: 00ad3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 11010: 00606a29 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11011: 0071e7e5 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11010: 00606a91 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11011: 0071e835 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11012: 004c9275 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11013: 0042eafd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11014: 00ad0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11015: 0046ca19 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11016: 005f0279 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11016: 005f02e1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11017: 00a45bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 11018: 00a45420 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 11019: 00343ba5 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11020: 00b0d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11021: 00b0d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11022: 00ae3b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 11023: 005bdf15 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11023: 005bdf7d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11024: 00b0d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11025: 002fc9f9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11026: 00a456b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 11027: 00ad32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11028: 00382959 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11029: 00b0e2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11030: 005ef79d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11030: 005ef805 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11031: 00ad6318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11032: 00715ac1 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 11033: 006c39b9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11032: 00715b11 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11033: 006c3a09 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11034: 004dcdd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11035: 00747405 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11035: 00747455 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11036: 00b0de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11037: 004666f9 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11038: 0040d005 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11039: 00ae7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11040: 00b0de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11041: 004668cd 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11042: 00ae1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11043: 00b0dfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11044: 00a4518c 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 11045: 00b0e84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11046: 00b0cee6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11047: 00415b9d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11048: 006f89c5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11048: 006f8a15 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11049: 002f35f1 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11050: 006bb0f9 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11050: 006bb149 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11051: 004dbe5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11052: 00b0d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11053: 005c168d 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11053: 005c16f5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11054: 0039f1f9 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11055: 00b0e0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11056: 00ad100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11057: 00428ae5 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11058: 00b0e052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11059: 006cffc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11060: 005bd235 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11059: 006d0011 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11060: 005bd29d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11061: 00ae4150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11062: 00ae2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11063: 002ccacd 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11064: 005f2d55 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11065: 00708291 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11064: 005f2dbd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11065: 007082e1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11066: 00adb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11067: 004da0a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11068: 00b0e8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11069: 00b0efe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11070: 00ae3a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11071: 00b0eb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11072: 00b0d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11073: 00745205 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11073: 00745255 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11074: 00b0d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11075: 006bcdbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11075: 006bce0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11076: 00b0f250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11077: 00ae4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11078: 0072e5f5 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11078: 0072e645 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11079: 002cd305 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11080: 0072e439 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11081: 006a6d99 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11082: 006cfbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11080: 0072e489 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11081: 006a6de9 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11082: 006cfc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11083: 009f6f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11084: 00ad1a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11085: 002f24b9 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11086: 004ff491 116 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 11087: 00b0deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11088: 00b0da6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 11089: 0074301d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11089: 0074306d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11090: 00b0d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11091: 004b0895 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11092: 006b8211 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11092: 006b8261 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11093: 00b0ed92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11094: 00ae0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11095: 00ade7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11096: 008d89dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11097: 007310b5 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11096: 008d8a24 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11097: 00731105 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11098: 00b0cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11099: 00a2121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 11100: 002ab15d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11101: 00b0e282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 11102: 00b0da30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11103: 00ad58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11104: 0060c779 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11104: 0060c7e1 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11105: 00ae4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11106: 00ad0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 11107: 006d18b5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11107: 006d1905 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11108: 0033f645 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11109: 00ad86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11110: 006c8429 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11110: 006c8479 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11111: 00435fe1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11112: 00b0ed7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11113: 007303d5 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11113: 00730425 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11114: 00b0e444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11115: 006eb88d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11115: 006eb8dd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11116: 00b0e2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 11117: 005efef9 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11117: 005eff61 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11118: 00b0d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11119: 005ea449 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11120: 006fe7ad 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11119: 005ea4b1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11120: 006fe7fd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11121: 00b0dac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11122: 00381365 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11123: 00ad78b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11124: 009bda6c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11125: 004367ad 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11126: 00b0eb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11127: 009bd638 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11128: 0038666d 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11129: 00ae54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11130: 007077f1 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11130: 00707841 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11131: 00b0d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11132: 005e621d 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11132: 005e6285 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11133: 00b0ebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11134: 00adb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11135: 00adc3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11136: 00ae7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11137: 002d65a9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11138: 006110ad 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11138: 00611115 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11139: 002ed5ad 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11140: 005d1c41 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11140: 005d1ca9 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11141: 00267005 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11142: 006c57f9 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11142: 006c5849 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11143: 00b0cdd4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11144: 00ad98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11145: 006b7a91 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11145: 006b7ae1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11146: 0044a1c9 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11147: 00ae2668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11148: 00ae83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11149: 00353b29 272 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11150: 006f7ef9 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11151: 0069d961 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11150: 006f7f49 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11151: 0069d9b1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11152: 00b0e5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11153: 00b0ecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11154: 005b133d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11155: 0074a945 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11154: 005b13a5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11155: 0074a995 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11156: 00ad165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11157: 00b0d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11158: 004291cd 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11159: 006c801d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11159: 006c806d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11160: 00522f55 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 11161: 00537461 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 11162: 00b0ce60 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11163: 00739e91 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 11164: 00594a95 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 11163: 00739ee1 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11164: 00594af9 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 11165: 00b0d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11166: 00b0d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11167: 0052302d 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 11168: 002fdea1 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11169: 00594945 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 11170: 0062ba11 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11169: 005949a9 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 11170: 0062ba79 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11171: 003b6fbd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11172: 00ae4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11173: 00537215 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 11174: 004e09f5 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11175: 00b0de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11176: 00b0f3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11177: 00522f9d 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 11178: 00ad2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11179: 006dc9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11179: 006dca41 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11180: 00add21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11181: 00ad8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11182: 00b0d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11183: 00b0d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11184: 00739251 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11184: 007392a1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11185: 00472869 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11186: 002cdb7d 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11187: 004856ed 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11188: 00ae29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11189: 0037e285 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11190: 00b0e784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11191: 0090def4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11192: 00ada6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11193: 009f63b4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11194: 00ad8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11195: 006f4349 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11195: 006f4399 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11196: 002a47a5 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11197: 002bf9e9 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11198: 005ec741 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11198: 005ec7a9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11199: 00537339 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11200: 00522fe5 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11201: 005dd939 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11201: 005dd9a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11202: 00ad55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11203: 0070804d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11203: 0070809d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11204: 004df6ad 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11205: 00483215 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11206: 006b773d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11206: 006b778d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11207: 004fd225 468 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11208: 002c5c05 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11209: 00ae28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11210: 00b0def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11211: 00b0e392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11212: 00ae6db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11213: 009ff238 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11214: 00664b81 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11215: 005bd4b5 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11214: 00664bd1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11215: 005bd51d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11216: 00ae8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11217: 004aebd5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11218: 0060d851 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11218: 0060d8b9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11219: 004454b5 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11220: 0062a8f9 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11221: 005d35d1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11220: 0062a961 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11221: 005d3639 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11222: 00ae3c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11223: 00265df9 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11224: 007231bd 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11225: 00733979 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11224: 0072320d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11225: 007339c9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11226: 009f6ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11227: 00ada95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11228: 00b0fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11229: 00b0d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11230: 00ae0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11231: 00b0e712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11232: 002bf369 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11233: 0032cf21 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11234: 005c1d59 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11234: 005c1dc1 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11235: 00ad4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11236: 00656a91 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11236: 00656af9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11237: 00ad6da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11238: 00b0efaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11239: 00b0dc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11240: 00ae1b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11241: 00600019 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11241: 00600081 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11242: 004b0c65 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11243: 00b0d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11244: 006a1185 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11244: 006a11d5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11245: 00adde6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11246: 002f443d 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11247: 00ae0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11248: 003eeb15 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11249: 005d8399 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11249: 005d8401 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11250: 00b0d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11251: 00699cd5 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11251: 00699d25 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11252: 004bb69d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11253: 00adb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11254: 00b0eee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11255: 00b0e0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11256: 00ad56b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11257: 0042b889 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11258: 009a9bec 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ @@ -11270,77 +11270,77 @@ │ │ │ │ 11266: 00a269c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11267: 005449e1 274 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11268: 00b0e2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11269: 00297a19 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11270: 009f9358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11271: 009bd5e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11272: 00b0d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11273: 00661e51 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11273: 00661ea1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11274: 00aea8bc 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11275: 009bd5c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11276: 00b0f22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11277: 00add09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11278: 00ad8020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11279: 00b0ecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11280: 006361ad 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11280: 00636215 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11281: 00b0ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11282: 00b0e6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11283: 00ae4830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11284: 00381ca9 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11285: 00ade7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11286: 00705301 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11286: 00705351 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11287: 00ad178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11288: 00b0d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11289: 00b0ed56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11290: 00662375 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11290: 006623c5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11291: 00ad2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11292: 0042477d 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11293: 00b0f49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11294: 004713f1 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11295: 005b1341 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11295: 005b13a9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11296: 00495231 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11297: 00b0e32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11298: 00b0f2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11299: 00adf650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11300: 00b0df4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11301: 00ae0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11302: 00b0e70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11303: 006c9ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11304: 006b50c9 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11303: 006c9b21 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11304: 006b5119 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11305: 00b0f2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11306: 006a4389 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11306: 006a43d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11307: 00b0eaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11308: 00ad91e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11309: 002c6c59 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11310: 0071430d 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11310: 0071435d 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11311: 00ae8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11312: 00adb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11313: 00b0cefc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11314: 00b0ecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11315: 005b70c9 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11316: 007474f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11315: 005b7131 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11316: 00747545 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11317: 00adeba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11318: 006d0141 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11318: 006d0191 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11319: 00b0e9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11320: 00ae4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11321: 004050f5 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11322: 00b0da4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11323: 00ae0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11324: 006ea561 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11325: 006ad1f1 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11324: 006ea5b1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11325: 006ad241 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11326: 002b1399 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11327: 00ad1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11328: 00381d89 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11329: 007096c5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11329: 00709715 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11330: 002a2b09 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11331: 002d6fd5 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11332: 00ad2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11333: 00b0d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11334: 0034398d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11335: 00617ecd 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11335: 00617f35 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11336: 00ad3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11337: 00b0e56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11338: 00a2e1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11339: 0051e4b9 508 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11340: 00ad1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11341: 00adaf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11342: 00ae3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ @@ -11357,82 +11357,82 @@ │ │ │ │ 11353: 0052d01d 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11354: 00a330cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11355: 00a3ee08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ 11356: 004b1f51 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11357: 00ad34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11358: 00b0e20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11359: 0052cf8d 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11360: 005db519 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11360: 005db581 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11361: 00b0ea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11362: 005d19d9 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11362: 005d1a41 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11363: 00a331d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11364: 0032e125 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11365: 004f8b8d 154 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11366: 00a3ef10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11367: 00619691 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11367: 006196f9 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11368: 004da795 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11369: 00ad7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11370: 004dc369 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11371: 004e4841 136 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11372: 00ad0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11373: 00adc59c 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11374: 004847d5 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11375: 006c1385 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11376: 006a50a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11375: 006c13d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11376: 006a50f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11377: 00b0ed28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11378: 006d13fd 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11378: 006d144d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11379: 00b0e3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11380: 004e7fd1 180 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11381: 006f1a49 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11381: 006f1a99 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11382: 00498139 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11383: 003ca7a5 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11384: 00ae11b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11385: 0070732d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11385: 0070737d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11386: 00b0ddbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11387: 0052cfd5 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11388: 00add35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11389: 00448159 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11390: 00b0f2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11391: 006bf719 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11391: 006bf769 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11392: 00b0d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11393: 00a33150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11394: 00a3ee8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11395: 0052ead5 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11396: 00b0f11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11397: 009c00f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11398: 00b0f078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11399: 00adab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11400: 0052ebad 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11401: 00363759 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11402: 0071ae9d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11402: 0071aeed 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11403: 004c97f1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11404: 00ad3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11405: 0052eb1d 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11406: 006f3799 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11406: 006f37e9 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11407: 00265e49 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11408: 00736c2d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11408: 00736c7d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11409: 00b0cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11410: 00b0d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11411: 00adb3ec 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11412: 00ad0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11413: 0062a481 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11414: 00716355 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11413: 0062a4e9 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11414: 007163a5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11415: 00b0f4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11416: 00a2c9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11417: 006c5a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11417: 006c5add 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11418: 00adb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11419: 006c73ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11419: 006c73fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11420: 0029f7d1 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11421: 006f31ed 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11421: 006f323d 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11422: 00ad9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11423: 00b0de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11424: 00b0e596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11425: 005da739 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11425: 005da7a1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11426: 00a2c820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11427: 00623a7d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11427: 00623ae5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11428: 00381745 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11429: 00ad8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11430: 00ae4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11431: 00a459cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11432: 00aeb2f8 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11433: 0052eb65 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11434: 00aeb30c 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11441,34 +11441,34 @@ │ │ │ │ 11437: 0090e15c 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11438: 00ad8c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11439: 00a45ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11440: 00adaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11441: 00b0f364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11442: 00ad62c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11443: 00a48f7c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11444: 006fb55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11444: 006fb5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11445: 00adbc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11446: 00ae13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11447: 00498d15 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11448: 0050a52d 128 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11449: 0046ab01 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11450: 00b0e388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11451: 00699c69 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11451: 00699cb9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11452: 00b0e6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11453: 00a458c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11454: 0050a5ad 72 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11455: 0038eeb1 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11456: 007432e9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11456: 00743339 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11457: 00b0d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11458: 00ad3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11459: 00a2c8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11460: 00ad74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11461: 00b0eda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11462: 00ad4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11463: 006b15cd 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11463: 006b161d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11464: 00ad7404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11465: 002ccedd 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11466: 00adaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11467: 00b0cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11468: 0046720d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11469: 004cae19 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11470: 00ae7b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11477,198 +11477,198 @@ │ │ │ │ 11473: 00aeb2bc 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11474: 00b0ef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11475: 0044dbb1 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11476: 002966e9 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11477: 00496a9d 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11478: 0090decc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ 11479: 00547d15 242 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11480: 0073b5b5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11480: 0073b605 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11481: 00b0ea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11482: 00ad2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11483: 0071576d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11483: 007157bd 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11484: 0043f335 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11485: 00416391 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11486: 00b0d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11487: 00b0e8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11488: 005ae9a1 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11488: 005aea09 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11489: 00b0e81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11490: 002d0f21 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11491: 0029d401 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11492: 00633ca9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11492: 00633d11 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11493: 00ae746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11494: 00b0d9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11495: 004848c5 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11496: 006c7611 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11496: 006c7661 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11497: 00b0cea9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11498: 00547e09 248 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11499: 00ad37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11500: 0071ed61 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11500: 0071edb1 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11501: 00ad57c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11502: 00b0d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11503: 006ab0c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11503: 006ab119 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11504: 00b0f28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11505: 0040b475 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11506: 004c9869 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11507: 00b0fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11508: 00ae2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11509: 00ad4a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11510: 00732a41 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11510: 00732a91 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11511: 00450335 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11512: 004da53d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11513: 0043e025 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11514: 00b0e272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11515: 00467159 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11516: 0031fd99 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11517: 005d63e9 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11517: 005d6451 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11518: 003cbc15 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11519: 005fd985 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11519: 005fd9ed 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11520: 00ad5a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11521: 00b0e110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11522: 00ad72b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11523: 00ae58f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11524: 009bfa0c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11525: 00ae64b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11526: 003c8d81 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11527: 005f35f9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11527: 005f3661 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11528: 00b0d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11529: 006a9335 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11529: 006a9385 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11530: 00ad52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11531: 00adbcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11532: 005d6535 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11532: 005d659d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11533: 00b0d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11534: 00ae3ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11535: 004dc089 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11536: 00b0d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11537: 0065da7d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11538: 0073e0ed 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11537: 0065dacd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11538: 0073e13d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11539: 00b0f40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11540: 006b22e5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11540: 006b2335 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11541: 00ad0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11542: 002f97e1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11543: 002cc869 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11544: 0054a8a5 400 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11545: 0054ac9d 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11546: 00ad3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11547: 00635835 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11547: 0063589d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11548: 00b0d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11549: 005f0321 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11549: 005f0389 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11550: 00b0d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11551: 00b0f3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11552: 0054aa35 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11553: 00add93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11554: 00ada8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11555: 00addf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11556: 00a21954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11557: 005d0c45 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11557: 005d0cad 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11558: 00b0d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11559: 00b0f0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11560: 00ad8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11561: 0046e411 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11562: 004cf959 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11563: 009f0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11564: 004cf9b5 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11565: 00b0cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11566: 002f4779 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11567: 00449a01 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11568: 00b0d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11569: 00367da1 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11570: 006cafa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11571: 006d0889 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11570: 006caff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11571: 006d08d9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11572: 00b0ea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11573: 0054ab69 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11574: 00460fa9 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11575: 00b0d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11576: 00ad507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11577: 00ae8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11578: 006b5e21 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11578: 006b5e71 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11579: 00ad9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11580: 00b0dd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11581: 002bb9c1 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11582: 00b0d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11583: 00b0e696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11584: 006a144d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11585: 008c51c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11584: 006a149d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11585: 008c5208 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11586: 00b0ebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11587: 00b0f562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11588: 005ea355 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11588: 005ea3bd 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11589: 0044123d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11590: 00619969 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11590: 006199d1 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11591: 00b0d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11592: 0065d08d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11592: 0065d0dd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11593: 00530e25 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11594: 00ad3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11595: 00530efd 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11596: 00adf058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11597: 006da23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11597: 006da28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11598: 00530e6d 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ - 11599: 006167fd 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11599: 00616865 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11600: 00b0ddb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11601: 006a4f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11602: 006ca9a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11601: 006a4f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11602: 006ca9f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11603: 00299df9 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11604: 00733b71 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11605: 006f2531 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11604: 00733bc1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11605: 006f2581 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11606: 004669c9 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11607: 006a8b1d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11607: 006a8b6d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11608: 0029545d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11609: 00325bd5 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11610: 008c35b0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11610: 008c35f8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11611: 00546c15 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11612: 005dc4ad 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11612: 005dc515 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11613: 00ad27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11614: 00471901 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11615: 00ade640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11616: 005e61fd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11617: 006e73e1 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11616: 005e6265 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11617: 006e7431 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11618: 00ae7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11619: 00b0cea1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11620: 006a4f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11620: 006a4f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11621: 00546d19 250 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11622: 006cdd4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11622: 006cdd9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11623: 00ad78e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11624: 00ae80e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11625: 0060e461 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11625: 0060e4c9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11626: 00ae8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11627: 00b0cec6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11628: 00ad33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11629: 0047ab8d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11630: 00530eb5 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11631: 004646ad 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11632: 006a138d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11633: 00727659 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11634: 005adb3d 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11635: 006abeed 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11632: 006a13dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11633: 007276a9 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11634: 005adba5 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11635: 006abf3d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11636: 00ae0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11637: 00ada2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11638: 00ae6568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11639: 002f4815 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11640: 00b0e41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11641: 00a22a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11642: 00adc644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11643: 00a25b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11644: 0073afc1 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11644: 0073b011 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11645: 009c7668 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11646: 002b5059 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11647: 002ba1d9 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11648: 00b0d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11649: 00546e15 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11650: 00adf550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11651: 00615011 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11651: 00615079 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11652: 0034bdb5 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11653: 00726761 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11653: 007267b1 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11654: 00b0e3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11655: 0029b115 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11656: 006cdc09 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11656: 006cdc59 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11657: 00ae790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11658: 00ad557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11659: 00457eb9 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11660: 00b0e86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11661: 007310c5 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11661: 00731115 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11662: 00ae0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11663: 00720359 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11663: 007203a9 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11664: 0047fc35 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11665: 009fdd14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11666: 00b0ea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11667: 00b0fb1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11668: 00ae56e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11669: 004e261d 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11670: 00a40644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ @@ -11682,523 +11682,523 @@ │ │ │ │ 11678: 00b0f064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11679: 00a405c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11680: 0028ea05 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11681: 00ad547c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11682: 00b0fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11683: 00b0dcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11684: 00b0e054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11685: 006e5095 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11685: 006e50e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11686: 003ecf9d 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11687: 0060dc25 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11688: 006c0f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11687: 0060dc8d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11688: 006c0f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11689: 009fb7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11690: 004c371d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11691: 00b0f28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11692: 009c03a0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11693: 007157b1 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11694: 00633b91 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11693: 00715801 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11694: 00633bf9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11695: 00a4053c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11696: 004d0cf5 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11697: 003ee621 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11698: 00b0d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11699: 009fe44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11700: 00295a45 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11701: 00b0f748 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11702: 00b0f32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11703: 00659f09 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11703: 00659f59 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11704: 00360d59 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11705: 004d85f9 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11706: 005a913d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11707: 00707391 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11706: 005a91a5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11707: 007073e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11708: 00a2b614 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ 11709: 0043c371 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11710: 006198f5 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11710: 0061995d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11711: 00b0d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11712: 00ad6d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11713: 00ad9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11714: 00a2b71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11715: 0051f44d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11716: 00b0eb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11717: 00adf640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11718: 005daa31 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11718: 005daa99 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11719: 003f6ad5 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11720: 00441fb9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11721: 0051f495 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11722: 0038b749 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11723: 009c0070 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11724: 00b0daee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11725: 004b37a9 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11726: 005dddf1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11726: 005dde59 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11727: 00ad118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11728: 00334011 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11729: 009b356c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11730: 00b0eb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11731: 00b0e40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11732: 00b0e612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11733: 00ad9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11734: 003f6bd1 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11735: 00441a4d 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11736: 00a2b698 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ - 11737: 00745ff5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11737: 00746045 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11738: 00ad512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11739: 009b94e4 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11740: 00ae7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11741: 00ae66b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11742: 0051f4dd 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ - 11743: 005b12c9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11743: 005b1331 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11744: 00b0ee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11745: 00b0f0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11746: 00b0d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11747: 00b0ee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11748: 00467261 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11749: 003f6b45 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11750: 00448045 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11751: 002a3d95 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11752: 004d56fd 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11753: 00ae7fa4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11754: 004da47d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11755: 00392025 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11756: 00733a95 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11756: 00733ae5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11757: 00ad540c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11758: 00b0e9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11759: 00b0faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11760: 00741c4d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11760: 00741c9d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11761: 00adbd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11762: 00434db1 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11763: 00a39d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11764: 00726939 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11765: 006912f5 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11764: 00726989 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11765: 00691345 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11766: 00b0ea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11767: 004e0bb9 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11768: 00ae71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11769: 006e3135 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11769: 006e3185 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11770: 00add2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11771: 00a39d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11772: 0073d7a9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11772: 0073d7f9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11773: 00b0d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11774: 00b0d248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11775: 00ad417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11776: 009bfe94 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11777: 00448a7d 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11778: 00ae0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11779: 0052dcc5 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11780: 00b0e95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11781: 006d26d5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11781: 006d2725 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11782: 00ae0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11783: 0052dd9d 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11784: 00b0ef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11785: 00ae7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11786: 006c3481 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11786: 006c34d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11787: 00b0e1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11788: 00adc008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11789: 0052dd0d 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11790: 00a39c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11791: 00ae6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11792: 00736f45 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11792: 00736f95 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11793: 00ad6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11794: 004f3f05 288 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11795: 006cafdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11796: 006bfb39 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11795: 006cb02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11796: 006bfb89 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11797: 009f1138 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11798: 0052dd55 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11799: 00b0cefa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11800: 00704d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11800: 00704ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11801: 00ad429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11802: 0029d6fd 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11803: 004cc1f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11804: 004851dd 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11805: 00539c81 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11806: 00ad6e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11807: 00ad3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11808: 00b0f0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11809: 00ad3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11810: 00429eb5 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11811: 004cffb9 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11812: 005db855 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11812: 005db8bd 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11813: 00b0f194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11814: 00ada1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11815: 00ad2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11816: 00b0fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11817: 0039ee4d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11818: 00b0dd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11819: 00ad33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11820: 00ad29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11821: 002926e9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11822: 00539b41 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11823: 00ae70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11824: 004da6bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11825: 00ad3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11826: 00743e4d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11826: 00743e9d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11827: 00ae0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11828: 00b0d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11829: 0084e694 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11829: 0084e6dc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11830: 00ad6cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11831: 00295fad 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11832: 004c4529 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11833: 00ad06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11834: 00ad2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11835: 00adca80 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11836: 005924a1 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11837: 005d898d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11836: 00592505 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11837: 005d89f5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11838: 004fc155 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11839: 00b0dfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11840: 0072e9f5 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11841: 00592825 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11840: 0072ea45 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11841: 00592889 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11842: 00adc2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11843: 00a3f3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11844: 00a3f228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11845: 00b0e804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11846: 002998f9 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11847: 009c0cd4 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11848: 00adafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11849: 005925dd 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11849: 00592641 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11850: 00b0efd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11851: 00ae1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11852: 0086fa90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11852: 0086fad8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11853: 00b0f1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11854: 00a3f330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11855: 0038e611 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11856: 004b5abd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11857: 006f3e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11857: 006f3e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11858: 00b0eb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11859: 0086fa88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11860: 006ecf61 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11859: 0086fad0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11860: 006ecfb1 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11861: 004b388d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11862: 00adb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11863: 0047fc85 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11864: 00449e95 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11865: 00592701 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11865: 00592765 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11866: 00410ddd 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11867: 00b0d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11868: 0062a619 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11868: 0062a681 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11869: 00b0ec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11870: 00ae02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11871: 00b0e454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11872: 00ad9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11873: 0048466d 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11874: 00515e15 1484 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11875: 00b0cc30 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11876: 00a3f2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11877: 006b0371 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11877: 006b03c1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11878: 004e7af9 128 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11879: 002f0a85 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11880: 00ae8f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11881: 00b0e9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11882: 00b0e872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11883: 005f2ed9 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11883: 005f2f41 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11884: 004363f1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11885: 0070f4e9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11886: 00741a21 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11885: 0070f539 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11886: 00741a71 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11887: 00ae2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11888: 00ad7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11889: 00615621 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11890: 006d1331 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11889: 00615689 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11890: 006d1381 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11891: 00b0e218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11892: 00b0dc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11893: 00ad4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11894: 00630e71 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11894: 00630ed9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11895: 00b0e10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11896: 00b0d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11897: 00ae1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11898: 00b0d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11899: 006ac78d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11899: 006ac7dd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11900: 0029dfdd 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11901: 00adeb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11902: 006333f9 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11902: 00633461 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11903: 00b0d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11904: 004cfc29 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11905: 00b0d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11906: 00ae0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11907: 00267941 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11908: 00b0e5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11909: 00644815 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11909: 0064487d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11910: 00ad4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11911: 00ae80d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11912: 006abb85 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11912: 006abbd5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11913: 0051eca9 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11914: 00ae3c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11915: 00ae30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11916: 00adaf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11917: 00ad3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11918: 00adc9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11919: 006cf571 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11919: 006cf5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11920: 0051ed81 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11921: 006b2b35 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11921: 006b2b85 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11922: 00b0c941 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11923: 00b0e5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11924: 00ae50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11925: 005c20b9 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11925: 005c2121 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11926: 00b0ed84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11927: 0051ecf1 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ - 11928: 007431bd 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11928: 0074320d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11929: 0050775d 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11930: 00ae39e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11931: 00adf318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11932: 00b0dc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11933: 009fee18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11934: 003677d9 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11935: 006bc2cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11935: 006bc31d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11936: 009e0058 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11937: 006aabdd 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11937: 006aac2d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11938: 00b0e2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11939: 009f0f64 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11940: 009f0fc4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11941: 0051ed39 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11942: 009f0fd4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11943: 004e0b51 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11944: 005ec1b9 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11944: 005ec221 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11945: 00547f01 242 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11946: 00ad8f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11947: 0026f6b9 444 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11948: 00b0d9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11949: 00b0e64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11950: 00ae40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11951: 00ae43e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11952: 00ada0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11953: 00458081 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11954: 00b0d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11955: 00adc428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11956: 009ff2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11957: 00742f1d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11958: 006a3e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11959: 005bd1cd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11960: 0070c021 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11961: 006ad5f5 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11957: 00742f6d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11958: 006a3e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11959: 005bd235 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11960: 0070c071 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11961: 006ad645 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11962: 00ad34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11963: 00b0e2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11964: 00547ff5 248 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11965: 00591a45 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11966: 0062a7a9 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11965: 00591aa9 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11966: 0062a811 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11967: 00adeb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11968: 00b0d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11969: 006aec1d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11970: 0067a539 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11971: 006cceed 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11969: 006aec6d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11970: 0067a589 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11971: 006ccf3d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11972: 00ad3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11973: 00591a8d 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11973: 00591af1 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11974: 00ad6d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11975: 007323d9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11975: 00732429 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11976: 002927a9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11977: 00ad2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11978: 00b0d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11979: 0029e4fd 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11980: 003823a5 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11981: 00b0f092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11982: 009b609c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11983: 002f73b5 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11984: 00b0d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11985: 00b0ed16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11986: 00b0cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11987: 00ad3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11988: 00718401 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11988: 00718451 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11989: 00ae5b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11990: 00b0ea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11991: 00b0f46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11992: 00ad21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11993: 00b0d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11994: 00b0e580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11995: 0074bb75 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11995: 0074bbc5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11996: 00ae26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11997: 009f8e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11998: 00ad4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11999: 00ae1168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12000: 009bfbf0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12001: 00a41d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 12002: 006e3189 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12003: 00690f15 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12002: 006e31d9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12003: 00690f65 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12004: 00ad5778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12005: 00b0d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12006: 0082d210 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 12007: 005f3021 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12006: 0082d258 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12007: 005f3089 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12008: 00b0eca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12009: 008d8a38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12010: 006c7719 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12009: 008d8a80 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12010: 006c7769 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12011: 00b0d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12012: 00ae9010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12013: 005e2915 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12013: 005e297d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12014: 00ae3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 12015: 00b0d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12016: 00adef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12017: 002fd719 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12018: 006e2dc1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12018: 006e2e11 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12019: 00385651 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12020: 00a2fa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ 12021: 004d1bfd 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12022: 00a2f898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 12023: 00ae7db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12024: 006cc095 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12024: 006cc0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12025: 004694b5 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12026: 00ad8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12027: 005d6ff5 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12027: 005d705d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12028: 00b0e012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12029: 00b0e970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12030: 006e9dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12030: 006e9e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12031: 00460ccd 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12032: 00b048d8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12033: 00a2f9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 12034: 00b0d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12035: 004c5f89 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12036: 00b0ec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12037: 00410571 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 12038: 00b0eb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12039: 00b0f0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12040: 00ae5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12041: 0061686d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12041: 006168d5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12042: 00b0de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 12043: 00ad6424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12044: 00b0e5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12045: 006c103d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12045: 006c108d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12046: 00ae01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12047: 00ae86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12048: 004c34e1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12049: 0062c65d 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12049: 0062c6c5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12050: 00ae6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12051: 00a2f91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 12052: 003641ad 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12053: 006bf171 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12053: 006bf1c1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12054: 0050b459 108 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ 12055: 004b5a15 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12056: 00b0ce59 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 12057: 007453a1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12057: 007453f1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12058: 00ad3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12059: 00ae8024 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12060: 00adb988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12061: 00b0df82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 12062: 00a2df54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 12063: 0070a5ed 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12063: 0070a63d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12064: 00a2ddc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 12065: 00b0dde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12066: 009bda24 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12067: 00ada7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12068: 00adbd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12069: 00484825 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 12070: 00a2ded0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 12071: 00723711 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12071: 00723761 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12072: 00519db9 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 12073: 0032e481 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12074: 006c7065 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12074: 006c70b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12075: 00b0d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12076: 00ae0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12077: 00b0f10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12078: 006e2401 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12078: 006e2451 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12079: 004a872d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12080: 00b0df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12081: 004ab2e9 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 12082: 00b0d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12083: 00ae47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12084: 00b0da48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12085: 0045cc2d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12086: 00b0e686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12087: 00341725 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12088: 006a44b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12088: 006a4505 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12089: 004524f5 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12090: 00addfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12091: 0068dcc9 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12091: 0068dd19 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12092: 00b0d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12093: 00a2de4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 12094: 004e24f5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12095: 00ad7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12096: 0044a8f9 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12097: 00b0eab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12098: 00adf328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12099: 002ec06d 376 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 12100: 00450025 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12101: 00b0ef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 12102: 00ad8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12103: 004443e5 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12104: 00b0cf04 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 12105: 00ae61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 12106: 0068bd9d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12106: 0068bded 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12107: 00b0e88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12108: 00b0de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12109: 0036446d 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12110: 00b0e8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12111: 00ae1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12112: 00ae5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12113: 00723d21 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12113: 00723d71 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12114: 00b0e81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12115: 009fdd98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12116: 007270a1 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12116: 007270f1 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12117: 002d4fa1 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12118: 002922e9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12119: 00ae8090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12120: 00b0e9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12121: 00b0eea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12122: 00b0ceeb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12123: 00b0d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12124: 002fc745 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12125: 0038510d 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12126: 00adbff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12127: 00a3d968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 12128: 00b0e99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12129: 006e7a45 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12130: 007237bd 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12129: 006e7a95 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12130: 0072380d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 12131: 00a3da70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 12132: 006ca5e9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12132: 006ca639 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12133: 00aded90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12134: 00b0d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12135: 003fe555 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12136: 00b0d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12137: 00b0db3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12138: 004b5681 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12139: 00703979 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12139: 007039c9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12140: 00adf800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12141: 004c41fd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12142: 00414be5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12143: 0029b7ad 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12144: 00ad415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12145: 005d35a9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12146: 006c9021 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12145: 005d3611 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12146: 006c9071 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12147: 00b0e602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12148: 00b0d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12149: 005bdce5 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12149: 005bdd4d 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12150: 00498459 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12151: 00ae2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12152: 00addbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12153: 009fb878 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12154: 00ade0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12155: 004c4681 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12156: 004651a9 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12157: 00624c01 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12158: 006c605d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12157: 00624c69 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12158: 006c60ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12159: 00a3d9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 12160: 00ad5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12161: 0029c091 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12162: 0062c955 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12162: 0062c9bd 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12163: 00b0f248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12164: 00ae49a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12165: 006f2b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12165: 006f2be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12166: 00b0ea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12167: 009fe4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12168: 002ab2dd 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12169: 006ff6f5 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12169: 006ff745 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12170: 00adf890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12171: 00ad9110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12172: 00ae6d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12173: 004c4625 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12174: 00461111 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12175: 006b6d19 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12175: 006b6d69 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12176: 00b0e628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12177: 00ad9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12178: 002ee911 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12179: 00460e9d 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12180: 00b0df5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12181: 00b0e638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12182: 00ada66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12183: 00ada80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12184: 00ad5a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12185: 00b0e382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12186: 00ad2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12187: 00b0ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12188: 00b0e946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12189: 004673e1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12190: 006ea025 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12191: 00726c65 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12190: 006ea075 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12191: 00726cb5 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12192: 00b0faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12193: 006c10f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12193: 006c1141 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12194: 00ae5aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12195: 002b5049 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12196: 004b589d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12197: 00ad8070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12198: 00546f19 254 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 12199: 00b0f040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12200: 00330f39 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ @@ -12207,333 +12207,333 @@ │ │ │ │ 12203: 00ad3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12204: 00497c51 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12205: 00b0e7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12206: 00547019 248 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 12207: 00b0fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12208: 00384951 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12209: 00b0d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12210: 005df8b1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12210: 005df919 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12211: 00ae5d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12212: 00ae05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12213: 00744239 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12213: 00744289 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12214: 0040d085 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12215: 0060b865 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12215: 0060b8cd 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12216: 00292391 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12217: 00464b01 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12218: 005df51d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12218: 005df585 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12219: 00b0cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12220: 0043cac5 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12221: 00547111 276 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12222: 002cce29 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12223: 007321d1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12224: 006a3c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12223: 00732221 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12224: 006a3c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12225: 00ad65b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12226: 00ad24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12227: 00ad84d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12228: 00299c25 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12229: 00ae1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12230: 006e76b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12230: 006e7705 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12231: 00ad79d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12232: 00adadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12233: 00adc2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12234: 004a8795 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12235: 00ae1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12236: 0071e73d 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12236: 0071e78d 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12237: 00b0e7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12238: 0027ffa1 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12239: 00b0cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12240: 00ad3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12241: 00b0e836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12242: 00ad7544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12243: 004a9735 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12244: 00a32f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12245: 003439d1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12246: 009bfd30 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12247: 00ae8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12248: 00b0edf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12249: 00a33048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12250: 00730bb9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12250: 00730c09 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12251: 00ae6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12252: 00ad8ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12253: 0034c611 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12254: 00b0cee2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12255: 002a4b85 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12256: 006ce329 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12256: 006ce379 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12257: 00b0dfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12258: 00b0d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12259: 00b0e38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12260: 005cfc9d 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12261: 006cbde5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12262: 00716d09 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12260: 005cfd05 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12261: 006cbe35 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12262: 00716d59 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12263: 003b73a9 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12264: 005370d1 322 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12265: 00b0e986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12266: 00ad3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12267: 00a32fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12268: 00536e81 296 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12269: 006cc1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12269: 006cc211 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12270: 00b0d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12271: 006a60c9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12272: 005dc81d 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12271: 006a6119 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12272: 005dc885 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12273: 00ad553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12274: 00416489 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12275: 00ad7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12276: 00725305 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12277: 0062a391 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12278: 005d212d 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12276: 00725355 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12277: 0062a3f9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12278: 005d2195 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12279: 00b0e620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ 12280: 004af739 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12281: 00523acd 284 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12282: 00b0df14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12283: 00b0d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12284: 00b0e7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12285: 00523e09 332 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12286: 00734ad5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12286: 00734b25 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12287: 0090e198 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12288: 00ade43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12289: 00536fa9 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ 12290: 004b2e61 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12291: 003ade81 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12292: 00ae4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12293: 00523be9 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12294: 004ffb39 4024 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ - 12295: 006d9a55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12295: 006d9aa5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 12296: 00b0d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12297: 00a26eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12298: 00add61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12299: 005b2c61 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12299: 005b2cc9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12300: 00b0e0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12301: 00ae8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12302: 00ad2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12303: 00a2c58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12304: 00ada94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12305: 006c33a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12305: 006c33f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12306: 0053a87d 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12307: 002966f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12308: 004a7969 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12309: 00a2c400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12310: 006f0055 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12311: 006b1765 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12312: 006c7191 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12310: 006f00a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12311: 006b17b5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12312: 006c71e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12313: 00a2c508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12314: 00b0df88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12315: 006f622d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12316: 005cb381 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12315: 006f627d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12316: 005cb3e9 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12317: 00ae0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12318: 00b0dc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12319: 00b0d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12320: 00523cf9 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12321: 002d65c5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12322: 009ba108 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12323: 006b0e21 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12323: 006b0e71 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12324: 00ad9b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12325: 00ae0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12326: 0053a9c1 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12327: 00b0f40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12328: 00ad7954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12329: 0038dfd9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12330: 005da1f9 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12330: 005da261 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12331: 00b0ec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12332: 00436379 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12333: 00a2c484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12334: 002ce2d5 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12335: 00ad32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12336: 0043f5a5 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12337: 002dd575 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12338: 00b0dd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12339: 00ad4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12340: 00b0d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12341: 00b0e86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12342: 005ce7b9 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12342: 005ce821 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12343: 00a004c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12344: 002eea79 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12345: 00b0ecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12346: 00ae2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12347: 00b0d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12348: 00292439 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12349: 00297b21 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12350: 006a00e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12351: 006eaec1 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12350: 006a0131 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12351: 006eaf11 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12352: 00ae77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12353: 00ada24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12354: 00b0db7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12355: 00742829 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12356: 0069134d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12355: 00742879 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12356: 0069139d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12357: 00b0f198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12358: 006b557d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12358: 006b55cd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12359: 00465a59 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12360: 00650931 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12360: 00650999 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12361: 0028f539 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12362: 00adb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12363: 00ae39f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12364: 007246b9 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12364: 00724709 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12365: 00b0e216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12366: 00714449 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12367: 006ec715 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12366: 00714499 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12367: 006ec765 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12368: 0048846d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12369: 00b0eb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12370: 00b0f136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12371: 00b0dc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12372: 00405a65 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12373: 005e9fad 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12374: 0070f2a1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12375: 006a4c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12376: 0060e435 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12373: 005ea015 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12374: 0070f2f1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12375: 006a4c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12376: 0060e49d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12377: 004dd625 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12378: 00ad3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12379: 004362c1 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12380: 004b5b89 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12381: 006ee7f9 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12381: 006ee849 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12382: 00a353dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12383: 004dda05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12384: 00b0e0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12385: 00b0cc2a 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12386: 00a35250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12387: 00ad3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12388: 009fee9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12389: 00b0ea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12390: 00a3ab84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12391: 00ae4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12392: 00b0e876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12393: 00a35358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12394: 00ae8528 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12395: 00b0e954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12396: 006eb5a5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12396: 006eb5f5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12397: 00b0dcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12398: 0047a3dd 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12399: 006a6f85 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12400: 005ed401 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12399: 006a6fd5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12400: 005ed469 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12401: 00a3ab00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12402: 0062b365 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12402: 0062b3cd 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12403: 00290599 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12404: 0032e3a9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12405: 00733bc9 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12405: 00733c19 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12406: 00b0f27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12407: 00b0eb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12408: 00b0de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12409: 00531605 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12410: 0038d799 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12411: 006fa3e9 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12412: 0060b56d 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12411: 006fa439 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12412: 0060b5d5 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12413: 00a352d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12414: 006b0075 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12414: 006b00c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12415: 005316dd 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12416: 00ae2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12417: 00ae6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12418: 00adf2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12419: 005db8f5 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12419: 005db95d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12420: 00ad88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12421: 002d06ad 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12422: 004c364d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12423: 0053164d 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12424: 00b0cee8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12425: 00a3aa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12426: 0042cce1 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12427: 005432a9 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12428: 00b0e21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12429: 00b0ee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12430: 009ff340 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12431: 004b46d1 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12432: 00b0cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12433: 0068e9ad 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12433: 0068e9fd 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12434: 00b0ec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12435: 00ae0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12436: 00b0facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12437: 0062efa9 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12437: 0062f011 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12438: 005433b9 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12439: 00ae4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12440: 004b2f69 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12441: 00b0cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12442: 004afe85 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12443: 00266cfd 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12444: 00333f15 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12445: 005c9dc5 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12445: 005c9e2d 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12446: 004c6eb5 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12447: 003ea8b1 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12448: 00ad87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12449: 006fb4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12450: 00618bdd 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12449: 006fb535 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12450: 00618c45 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12451: 00b0d00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12452: 00ae5b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12453: 0051ca01 472 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12454: 00531695 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12455: 00420ef9 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12456: 0039468d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12457: 00b0d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12458: 0073d615 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12459: 0062f06d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12458: 0073d665 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12459: 0062f0d5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12460: 00ae07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12461: 005434cd 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12462: 00ae4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12463: 00a2730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12464: 00b0ef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12465: 00ade13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12466: 00ada44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12467: 002cfd61 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12468: 003944e9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12469: 004c3c15 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12470: 00b0e17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12471: 003261ed 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12472: 007240b1 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12472: 00724101 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12473: 00b0f42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12474: 00b0f0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12475: 00741021 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12475: 00741071 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12476: 00290899 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12477: 00b0f580 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12478: 00b0e094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12479: 00ae7d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12480: 009bffd4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12481: 00280c35 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12482: 00633915 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12482: 0063397d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12483: 00ae5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12484: 00b0f302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12485: 00ae14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12486: 00b0ceb3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12487: 005f2ea1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12488: 006a3cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12487: 005f2f09 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12488: 006a3d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12489: 00b0f2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12490: 00add05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12491: 009c143c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12492: 00a002b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12493: 004bb1d5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12494: 006bf02d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12495: 00624cc9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12494: 006bf07d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12495: 00624d31 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12496: 00b0f17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12497: 00296729 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12498: 00b0eccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12499: 004e76d1 456 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12500: 002e3a5d 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12501: 00467429 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12502: 00ad9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12503: 005f2445 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12503: 005f24ad 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12504: 00ae59f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12505: 00ae3ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12506: 005140ed 312 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12507: 00b0e4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12508: 006c6cc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12508: 006c6d11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12509: 00293ef9 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12510: 00b0f53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12511: 003ec0b5 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12512: 003b0e15 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12513: 00386b9d 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12514: 006b5a7d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12514: 006b5acd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12515: 00471dd9 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12516: 00b0e6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12517: 006e528d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12517: 006e52dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12518: 00ad5fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12519: 006d7d79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12520: 006cc419 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12519: 006d7dc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12520: 006cc469 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12521: 00450311 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12522: 00ae77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12523: 0033f249 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12524: 0073428d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12524: 007342dd 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12525: 00b0d9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12526: 00b0ddf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12527: 00b0d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12528: 0073b8ad 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12528: 0073b8fd 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12529: 00516a51 80 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12530: 00ae5840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12531: 00ada75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12532: 00ad3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12533: 00b0ce68 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12534: 00ae6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12535: 00270485 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12541,167 +12541,167 @@ │ │ │ │ 12537: 00ae3ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12538: 00ae2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12539: 00b0dcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12540: 00ada15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12541: 00b0d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12542: 00ae5500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12543: 00b0e496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12544: 006a208d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12545: 0071e045 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12544: 006a20dd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12545: 0071e095 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12546: 00ae3d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12547: 005d35b1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12547: 005d3619 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12548: 00b0dbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12549: 00b0cecd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12550: 00ad7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12551: 00ad8360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12552: 00ad29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12553: 00b0de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12554: 00b0e754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12555: 0029c6c9 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12556: 003efd91 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12557: 00735c2d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12558: 006c70dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12557: 00735c7d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12558: 006c712d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12559: 00ada6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12560: 00adc4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12561: 00b0f282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12562: 00b0d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12563: 00adabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12564: 0034c605 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12565: 00b0f512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12566: 00b0e8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12567: 00b0f73c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12568: 00a3d4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ 12569: 004bc911 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12570: 00629fdd 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12570: 0062a045 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12571: 00b0e03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12572: 006a54e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12573: 006add59 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12572: 006a5531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12573: 006adda9 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12574: 00a3d5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12575: 00b0eb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12576: 00b0e0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12577: 0060e345 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12577: 0060e3ad 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12578: 00ad77d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12579: 0065224d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12579: 006522b5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12580: 00ae81c4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12581: 005f0239 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12581: 005f02a1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12582: 00ae2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12583: 004b507d 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12584: 00b0e2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12585: 00b0d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12586: 004b0e1d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12587: 003c5ca9 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12588: 00b0ebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12589: 00b0d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12590: 0037ebdd 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12591: 00b0f420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12592: 00ae724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12593: 00364a25 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12594: 00b0e324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12595: 00b0e4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12596: 006a97cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12596: 006a981d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12597: 00a3d548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12598: 00b0ee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12599: 00609221 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12600: 0072a2c1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12599: 00609289 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12600: 0072a311 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12601: 00b0f2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12602: 0040791d 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12603: 00b0d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12604: 002be675 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12605: 00ad6028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12606: 00b0e44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12607: 00732079 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12607: 007320c9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12608: 004d957d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12609: 00b0ead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12610: 006ffc11 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12611: 005d71fd 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12610: 006ffc61 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12611: 005d7265 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12612: 00ad8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12613: 00a467b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12614: 00b0d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12615: 0073d1fd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12615: 0073d24d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12616: 00b0e1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12617: 00b0dbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12618: 004472f9 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12619: 006911bd 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12619: 0069120d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12620: 00b0e6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12621: 007346fd 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12621: 0073474d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12622: 00adf860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12623: 006bb861 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12623: 006bb8b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12624: 00284291 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12625: 00ae10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12626: 00ad130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12627: 00b0f3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12628: 00b0f100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12629: 00ada56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12630: 006d5221 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12631: 00735fdd 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12630: 006d5271 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12631: 0073602d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12632: 00ad14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12633: 005ff935 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12633: 005ff99d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12634: 00ae2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12635: 00b0e684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12636: 002a1a31 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12637: 006b91d5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12638: 0072cff1 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12637: 006b9225 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12638: 0072d041 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12639: 004ada2d 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12640: 0043dfad 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12641: 0070ff91 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12641: 0070ffe1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12642: 00ae3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12643: 00b0f208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12644: 006a44f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12644: 006a4541 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12645: 00a43b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12646: 006a5379 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12646: 006a53c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12647: 0029c745 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12648: 00ad2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12649: 0038bd75 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12650: 00b0cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12651: 006fd76d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12651: 006fd7bd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12652: 00ad4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12653: 004e2b7d 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12654: 006ddadd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12654: 006ddb2d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12655: 00b0d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12656: 00b0e5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12657: 00ad6f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12658: 00ae1e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12659: 00720a49 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12660: 005ab729 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12659: 00720a99 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12660: 005ab791 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12661: 00b0faca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12662: 005e26b1 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12662: 005e2719 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12663: 00b0f0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12664: 00b0df30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12665: 00440429 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12666: 006fa935 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12666: 006fa985 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12667: 003c8281 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12668: 00731591 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12668: 007315e1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12669: 00ada5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12670: 006c218d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12670: 006c21dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12671: 00b0efd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12672: 00a43e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12673: 00a48f4c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12674: 00ae6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12675: 006cc3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12675: 006cc3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12676: 00296719 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12677: 00714619 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12677: 00714669 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12678: 00b0e7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12679: 00b0d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12680: 00b0d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12681: 0036444d 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12682: 00b0ddc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12683: 005be375 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12683: 005be3dd 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12684: 009c0cec 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12685: 00ae5c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12686: 004c0e19 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12687: 005cc63d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12688: 006f8909 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12687: 005cc6a5 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12688: 006f8959 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12689: 00b0ec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12690: 003c7c8d 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12691: 005483ed 378 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12692: 00733dc9 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12693: 006f93c1 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12692: 00733e19 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12693: 006f9411 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12694: 0048483d 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12695: 00ad5a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12696: 0069232d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12696: 0069237d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12697: 00ad84f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12698: 0039d24d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12699: 00ad127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12700: 00b0df6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12701: 00b0ceaa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12702: 004cfc19 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12703: 00ad44dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12716,673 +12716,673 @@ │ │ │ │ 12712: 00b0f36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12713: 00b0e13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12714: 00addb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12715: 0043c089 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12716: 00b0dade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12717: 00b0edd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12718: 00535651 308 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12719: 0084e894 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12719: 0084e8dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12720: 00aeb82c 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12721: 009c00b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12722: 00b0e730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12723: 00b0f4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12724: 004cafa5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12725: 00535415 286 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12726: 00ada35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12727: 00b0e66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12728: 00b0d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12729: 0070fe21 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12729: 0070fe71 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12730: 00ad6d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12731: 00497c79 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12732: 006f895d 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12732: 006f89ad 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12733: 00405845 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12734: 004ca151 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12735: 006b208d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12736: 007243e9 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12735: 006b20dd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12736: 00724439 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12737: 00ad8330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12738: 00b0dd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12739: 003431d5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12740: 004cb82d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12741: 00535535 284 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12742: 00b0d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12743: 00700219 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12743: 00700269 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12744: 00b0d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12745: 006bebb5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12745: 006bec05 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12746: 00ae77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12747: 00b0ea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12748: 00ae6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12749: 007342f5 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12750: 0059404d 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12749: 00734345 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12750: 005940b1 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12751: 009c0a9c 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12752: 00b0e044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12753: 00ada52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12754: 00442d6d 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12755: 004dc2c5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12756: 0050b4c5 106 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12757: 00ae777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12758: 00adb978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12759: 003ec6e5 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12760: 0073ac0d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12761: 00594095 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12760: 0073ac5d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12761: 005940f9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12762: 00b0fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12763: 00adb7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12764: 00b0db6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12765: 00705211 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12765: 00705261 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12766: 009f0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12767: 006371d1 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12767: 00637239 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12768: 00adecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12769: 00326459 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12770: 00ad6c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12771: 00728651 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12771: 007286a1 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12772: 004c9495 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12773: 003cc2ed 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12774: 00b0fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12775: 004fd4ed 36 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12776: 006d34a9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12777: 005940dd 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12778: 0084e498 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12779: 00726d35 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12776: 006d34f9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12777: 00594141 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12778: 0084e4e0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12779: 00726d85 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12780: 00a43adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12781: 00ae56d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12782: 009bf9c0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12783: 00b0ec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12784: 00b0dbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12785: 00ad154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12786: 009c13e4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12787: 0070e721 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12787: 0070e771 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12788: 00adbbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12789: 005dced5 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12789: 005dcf3d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12790: 00adb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12791: 006bea95 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12791: 006beae5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12792: 00b0e4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12793: 00b0ec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12794: 006d3ced 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12795: 005f3271 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12796: 00623851 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12794: 006d3d3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12795: 005f32d9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12796: 006238b9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12797: 00b0ed06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 12798: 004af6f1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12799: 0047d9c5 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12800: 00adca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12801: 007270dd 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12801: 0072712d 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12802: 00296721 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12803: 004c46f9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12804: 00a2bf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12805: 009fbea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12806: 00ae8db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12807: 00ae6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12808: 00b0dbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12809: 00b0f850 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12810: 00a2c064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12811: 006f08cd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12811: 006f091d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12812: 00ad6614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12813: 002bb50d 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12814: 00b0e89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12815: 00b0cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12816: 00adafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12817: 006a3de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12817: 006a3e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12818: 0052e84d 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12819: 00b0e89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12820: 00b0d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12821: 00adebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12822: 00704a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12822: 00704aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12823: 00428e79 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12824: 00ad7884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12825: 00ad2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12826: 00704bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12827: 007457a5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12826: 00704c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12827: 007457f5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12828: 00b0f2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12829: 00521681 430 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12830: 006f5805 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12830: 006f5855 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12831: 0052e895 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12832: 00b0e7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12833: 00b0df58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12834: 00617431 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12835: 006fa3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12836: 0071c8f1 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12834: 00617499 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12835: 006fa3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12836: 0071c941 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12837: 00521b89 456 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12838: 00b0f0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12839: 00507a9d 42 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12840: 00ae8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12841: 00b0ee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12842: 00a2bfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12843: 00521831 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12844: 0062ce0d 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12844: 0062ce75 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12845: 00ae4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12846: 00b0e2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12847: 00add0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12848: 00507ac9 186 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ 12849: 004d94a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12850: 0053a5c9 322 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ 12851: 004b57cd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12852: 00ae46d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12853: 00a48f1c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12854: 00b0f1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12855: 00416289 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12856: 00ae54f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12857: 006f766d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12857: 006f76bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12858: 00ae5a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12859: 009fb8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12860: 0052e8dd 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12861: 00b0e200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12862: 00b0e332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12863: 0071d781 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12863: 0071d7d1 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12864: 0047a851 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12865: 0043e4e5 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12866: 00ae628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12867: 00507a21 122 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12868: 007038f5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12868: 00703945 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12869: 00ae7d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12870: 006a344d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12870: 006a349d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12871: 005219dd 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12872: 00661f39 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12872: 00661f89 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12873: 00adc760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12874: 00a28938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12875: 005cad2d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12875: 005cad95 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12876: 008fee5c 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12877: 00ade0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12878: 0062b479 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12878: 0062b4e1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12879: 00adf428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12880: 00ad65d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12881: 00a287ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12882: 0053a70d 366 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12883: 009fa3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12884: 002955bd 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12885: 00b0f520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12886: 00ad33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12887: 00722b5d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12887: 00722bad 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12888: 00ad171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12889: 00a469c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12890: 00a288b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ 12891: 004d1c35 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12892: 00adc960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ 12893: 004cfaa9 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12894: 0028f479 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12895: 009054fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12896: 00706795 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12896: 007067e5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12897: 00b0e01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12898: 00b0f392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12899: 005f5199 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12899: 005f5201 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12900: 00adbe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12901: 00ad8cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12902: 00b0df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12903: 006c14b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12903: 006c1501 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12904: 00478bb1 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12905: 00ad9180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12906: 00a28830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12907: 0051dff1 588 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12908: 00adc488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12909: 00296f71 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12910: 00ae0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12911: 00b0df74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12912: 005d4ee9 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12912: 005d4f51 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12913: 00a23c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12914: 0046695d 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12915: 006fb37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12915: 006fb3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12916: 00a21cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12917: 00b0d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12918: 00a23d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12919: 00ae80b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12920: 00b0e68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12921: 00622545 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12921: 006225ad 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12922: 0051ace9 494 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12923: 00458889 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12924: 0045c511 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12925: 002671a1 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12926: 00b0f174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12927: 00708fe9 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12927: 00709039 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12928: 00ae7df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12929: 00ae611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12930: 006e3851 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12931: 005c0e1d 1812 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12930: 006e38a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12931: 005c0e85 1812 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12932: 00b0eafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12933: 00b0e8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12934: 004861fd 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12935: 00b0e524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12936: 0032cdd9 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12937: 00748709 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12937: 00748759 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12938: 00461119 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12939: 00a23ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12940: 00744b75 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12940: 00744bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12941: 004e4919 184 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12942: 00b0ea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12943: 00b0dfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12944: 006bf0ed 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12945: 0060da95 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12944: 006bf13d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12945: 0060dafd 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12946: 00b0d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12947: 005930d1 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12948: 006d8695 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12947: 00593135 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12948: 006d86e5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12949: 004c9409 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12950: 004e0089 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12951: 00593485 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12951: 005934e9 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12952: 00b0d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12953: 00a2ebb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12954: 00ae1158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12955: 0062ef45 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12955: 0062efad 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12956: 00b0d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12957: 00a2ea28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12958: 006f0269 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12959: 00593249 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12958: 006f02b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12959: 005932ad 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12960: 00ad5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12961: 007459b1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12961: 00745a01 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12962: 00b0eea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12963: 00a2eb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12964: 00b0df9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12965: 004b3d25 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12966: 00608861 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12966: 006088c9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12967: 004e3e9d 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12968: 0073d169 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12968: 0073d1b9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12969: 004c0459 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12970: 006cf69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12970: 006cf6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12971: 00a29fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12972: 006eb669 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12973: 006f049d 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12972: 006eb6b9 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12973: 006f04ed 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12974: 00a29e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12975: 009fa354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12976: 00b0f50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12977: 0071d511 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12977: 0071d561 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12978: 00add02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12979: 003beaa9 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12980: 00ad50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12981: 006e9c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12981: 006e9c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12982: 00a29f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ 12983: 004db389 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12984: 002d65b1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12985: 00b0e776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12986: 004cc84d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12987: 00738ce1 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12987: 00738d31 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12988: 0038350d 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12989: 00b0ebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12990: 00ae6d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12991: 0059335d 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12991: 005933c1 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12992: 00ad0bd4 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12993: 00b0f460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12994: 00a2eaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12995: 006af625 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12995: 006af675 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12996: 00b0f504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12997: 00a3a554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12998: 006c121d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12998: 006c126d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12999: 002f955d 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13000: 002d2aad 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13001: 006b1db5 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13001: 006b1e05 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13002: 00b0fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13003: 002944bd 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13004: 004cfb05 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 13005: 0052d965 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 13006: 006f21e1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13006: 006f2231 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13007: 00ae764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 13008: 00a3a4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 13009: 0052da3d 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 13010: 00b0efe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13011: 00ae81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13012: 00ad1b08 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 13013: 00a29ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 13014: 00a30054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 13015: 006a3849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13015: 006a3899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13016: 0052d9ad 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 13017: 00b0d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13018: 00ad07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13019: 00a2fec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 13020: 00b0f374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13021: 00b0f226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13022: 005170c5 80 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 13023: 00ad4b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13024: 006cf78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13024: 006cf7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13025: 00a2ffd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 13026: 00adda4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13027: 00b0da02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13028: 00b0de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13029: 0073a32d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13029: 0073a37d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 13030: 00a3a44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 13031: 00724375 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13031: 007243c5 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13032: 00adef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13033: 00ad8220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13034: 00addf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13035: 0052d9f5 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 13036: 00b0db14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13037: 002977e9 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13038: 00adf6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13039: 00b0f53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13040: 00467525 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13041: 00b0ee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13042: 004961f9 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13043: 00a2ff4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 13044: 00b0d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 13045: 005be4ed 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13046: 006c5a09 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13045: 005be555 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13046: 006c5a59 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13047: 002f47c5 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13048: 00ae6ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13049: 004c9f55 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13050: 00b0f26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13051: 002d4f5d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13052: 00708ba1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13052: 00708bf1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13053: 002d041d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13054: 00ad8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13055: 00b0d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13056: 00b0e1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13057: 007044d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13058: 00704b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13059: 007430b5 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13057: 00704525 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13058: 00704b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13059: 00743105 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13060: 00a247bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 13061: 00b0ecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13062: 00a24630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 13063: 00b0ef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13064: 005c939d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13064: 005c9405 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13065: 00ae3fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13066: 002ac239 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13067: 00a24738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 13068: 005163e1 80 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 13069: 00ad36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 13070: 00ae8f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13071: 00b0ec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13072: 004c3f2d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13073: 0071b7e1 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13073: 0071b831 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13074: 00381605 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13075: 004ccb59 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13076: 00292d11 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13077: 00698d3d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13078: 006dd731 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13079: 0070370d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13077: 00698d8d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13078: 006dd781 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13079: 0070375d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13080: 00ad5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13081: 005ffd55 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13081: 005ffdbd 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13082: 00b0edec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13083: 00a212a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 13084: 00adf0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13085: 005ea9fd 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13085: 005eaa65 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13086: 00add7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13087: 009bf8f0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13088: 00adaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13089: 004fedf5 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 13090: 002fc5a9 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13091: 00a246b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 13092: 00b0e896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13093: 003426ed 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13094: 006a3aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13094: 006a3af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13095: 00436dad 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13096: 00ad3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13097: 00b0db1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13098: 00afd548 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13099: 006682d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13099: 00668321 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13100: 00a27ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 13101: 00ad3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13102: 0052ee35 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 13103: 00b0e72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13104: 00a31704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 13105: 00b0e916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13106: 00733059 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13106: 007330a9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13107: 00a27d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 13108: 00420a41 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13109: 0052ef0d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 13110: 00a31578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 13111: 00b0ef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 13112: 006cee81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13112: 006ceed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13113: 00457d21 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13114: 00b0d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13115: 00700c0d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13116: 006bde35 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13115: 00700c5d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13116: 006bde85 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13117: 00b0d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13118: 009ff4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 13119: 00a31680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 13120: 006c1775 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13120: 006c17c5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13121: 002d21e9 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13122: 004c9505 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13123: 00a27e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 13124: 0052ee7d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 13125: 00483ff1 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13126: 00b0d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13127: 00b0d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13128: 006c9989 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13128: 006c99d9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13129: 003ca331 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13130: 004248c5 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13131: 00b0e194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13132: 00b0e17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13133: 00294a9d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13134: 006f0f15 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13134: 006f0f65 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13135: 003f4f91 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13136: 009fef20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13137: 004df889 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13138: 00a3e0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 13139: 00ae3ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 13140: 006cc8d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13140: 006cc929 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13141: 004db149 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13142: 00ad3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13143: 009fa2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13144: 00a315fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 13145: 00ad140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13146: 00a27de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 13147: 0052eec5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 13148: 00b0f300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13149: 00ae3ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13150: 00ad155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13151: 00b0e37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13152: 005d6529 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13152: 005d6591 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13153: 00adf368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13154: 004805e5 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 13155: 005d35a1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13155: 005d3609 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13156: 00b0e1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13157: 00ad477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13158: 00a3e01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 13159: 003969c9 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13160: 0070c5cd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13161: 00744bf9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13160: 0070c61d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13161: 00744c49 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13162: 00367459 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13163: 00497fb1 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13164: 00363799 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13165: 00b0ebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13166: 004c3759 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 13167: 004982f5 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13168: 00ad9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13169: 0073ae25 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13170: 005e25ad 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13171: 00723d71 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13172: 005f3785 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13169: 0073ae75 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13170: 005e2615 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13171: 00723dc1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13172: 005f37ed 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 13173: 00ad27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13174: 0029e1e5 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 13175: 0086fa44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13175: 0086fa8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 13176: 003c2f69 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13177: 00739fc9 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13177: 0073a019 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13178: 003bf675 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13179: 003f0bb1 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13180: 006beed9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13180: 006bef29 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13181: 00ad539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13182: 0042b56d 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13183: 009bff64 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 13184: 007277ed 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13184: 0072783d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13185: 0051f129 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 13186: 00467809 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13187: 00ad9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13188: 0051f201 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 13189: 00b0e344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13190: 00b0de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13191: 006d9d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13191: 006d9d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13192: 002a0175 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13193: 00715291 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13193: 007152e1 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13194: 004500c5 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13195: 0051f171 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 13196: 00333fad 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13197: 004161c1 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13198: 00636fb5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13198: 0063701d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13199: 009bda60 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13200: 00464911 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13201: 00b0eaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13202: 00b0f56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13203: 00b0dafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13204: 00ae29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13205: 004e38b9 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13206: 009c0c20 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13207: 00b0fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13208: 00633351 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13208: 006333b9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13209: 00463eb5 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13210: 002eef4d 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13211: 00b0dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13212: 00740ea1 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13213: 007084f5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13212: 00740ef1 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13213: 00708545 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13214: 004d79dd 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13215: 006cf27d 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13215: 006cf2cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13216: 009fffa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13217: 00280561 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13218: 0051f1b9 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 13219: 00739085 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13219: 007390d5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13220: 00b0de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13221: 00b0d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13222: 00ad6d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13223: 00adb918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13224: 00ae5ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13225: 00ad8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13226: 00b0f42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13227: 00b0ec00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13228: 006d4ac1 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13228: 006d4b11 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13229: 00b0e036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13230: 00b0fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13231: 00ae0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13232: 0069b2f1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13232: 0069b341 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13233: 00460df9 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13234: 0068c3f5 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13234: 0068c445 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13235: 00ae623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13236: 006d4551 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13236: 006d45a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13237: 009bf9fc 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13238: 006eb309 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13238: 006eb359 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13239: 00a39c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13240: 00ae8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13241: 00700629 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13242: 005dbe01 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13241: 00700679 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13242: 005dbe69 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13243: 00b0d982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13244: 00ad19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13245: 0038d2c5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13246: 006f2975 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13247: 0073b7e1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13246: 006f29c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13247: 0073b831 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13248: 00a39b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13249: 004cce85 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13250: 009f6c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13251: 0028d429 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13252: 00b0e142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13253: 00603fbd 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13253: 00604025 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13254: 002c1a21 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13255: 00b0da3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13256: 00281979 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13257: 006e32f9 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13258: 00595505 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13259: 0062aa91 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13260: 006911a1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13257: 006e3349 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13258: 00595569 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13259: 0062aaf9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13260: 006911f1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13261: 003ec311 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13262: 00ae45c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13263: 002d2175 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13264: 0034ba4d 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13265: 00b0f276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13266: 006ea805 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13266: 006ea855 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13267: 00adc910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13268: 004885d9 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13269: 00ae4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13270: 00adab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13271: 006f61f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13271: 006f6241 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13272: 00adbd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13273: 00a39b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13274: 0062a08d 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13274: 0062a0f5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13275: 0043b7ed 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13276: 00b0e022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13277: 00381fc5 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13278: 004c99d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13279: 00b0ef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13280: 004fee29 68 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13281: 00adbdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13282: 00ada58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13283: 00b0ee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13284: 004436b9 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13285: 007002cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13285: 0070031d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13286: 00ada5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13287: 004cc6cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13288: 00b0ed48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13289: 0045ce41 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13290: 009bda54 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13291: 00b0dcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13292: 002aca05 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13293: 002c1075 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13294: 00714a35 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13295: 00702bcd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13296: 006d41a5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13294: 00714a85 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13295: 00702c1d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13296: 006d41f5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13297: 00ad7554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13298: 006bd15d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13298: 006bd1ad 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13299: 0052dde5 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13300: 005f36c9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13300: 005f3731 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13301: 00ad70e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13302: 003ade6d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13303: 005be3dd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13303: 005be445 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13304: 0052debd 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13305: 00b0d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13306: 00b0df5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13307: 00720b11 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13307: 00720b61 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13308: 00ad3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13309: 006eb829 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13310: 005eb555 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13309: 006eb879 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13310: 005eb5bd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13311: 009c1038 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13312: 00722add 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13312: 00722b2d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13313: 0052de2d 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13314: 00b0ebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13315: 00617bb9 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13315: 00617c21 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13316: 00447aed 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13317: 005e7a39 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13318: 005eb431 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13317: 005e7aa1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13318: 005eb499 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13319: 002d6f8d 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13320: 00496d51 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13321: 006a634d 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13321: 006a639d 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13322: 004cb75d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13323: 0029d3b5 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13324: 006dc60d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13324: 006dc65d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13325: 00adbe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13326: 00ae04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13327: 00296769 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13328: 00328fa5 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13329: 00ad6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13330: 009fb248 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13331: 006fb5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13332: 006faf81 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13331: 006fb625 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13332: 006fafd1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13333: 0052de75 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13334: 00b0d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13335: 00b0dc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13336: 007298e1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13336: 00729931 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13337: 0029edb9 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13338: 004e70d1 102 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13339: 004cc005 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13340: 002fc6a1 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13341: 002ef8d1 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13342: 006a0c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13342: 006a0cad 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13343: 002f44d5 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13344: 0041baa5 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13345: 005a8815 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13345: 005a887d 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13346: 009f7258 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13347: 00ae723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13348: 00a0054c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13349: 00b0ced1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13350: 00b0f45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13351: 00add13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13352: 002f2be9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13353: 0069c321 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13353: 0069c371 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13354: 00b0ef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13355: 00435371 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13356: 005df18d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13356: 005df1f5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13357: 00ad0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13358: 0042c151 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13359: 00adef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13360: 002f02ed 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13361: 00299acd 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13362: 005d534d 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13362: 005d53b5 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13363: 00ad419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13364: 009f6a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13365: 00530885 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13366: 009ffe98 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13367: 00467495 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13368: 00b0d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13369: 0053095d 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13370: 00b0d076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13371: 009fbb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13372: 003ea249 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13373: 00add22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13374: 006c44dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13375: 00705199 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13374: 006c452d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13375: 007051e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13376: 005308cd 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13377: 0062ad05 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13377: 0062ad6d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13378: 00a4641c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13379: 004c9a61 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13380: 009fb980 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13381: 00b0d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13382: 00adef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13383: 00b0f1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13384: 00ad6fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13392,852 +13392,852 @@ │ │ │ │ 13388: 00ad191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13389: 00a22be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13390: 00ad19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13391: 003649e9 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13392: 00ad99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13393: 00a22b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13394: 00b0e170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13395: 0073eaf9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13395: 0073eb49 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13396: 00530915 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13397: 00ada8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13398: 00b0f324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13399: 00b0d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13400: 00b0d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 13401: 00436489 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13402: 006ddb6d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13402: 006ddbbd 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13403: 00adb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13404: 00adaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13405: 00479c15 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13406: 00b0ec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13407: 00368545 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13408: 00498e41 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13409: 008c50e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13409: 008c5130 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13410: 00295b05 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13411: 009c0000 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13412: 00416135 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13413: 002999d9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13414: 00b0d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13415: 00add66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13416: 004960b9 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13417: 00ad459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13418: 00b0e3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13419: 006c5eed 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13419: 006c5f3d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13420: 00ad159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13421: 00b0eed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13422: 00a22adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13423: 00ae1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13424: 00ad7274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13425: 00b0cf0b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13426: 00b0fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13427: 00adbbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13428: 006c3df5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13428: 006c3e45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13429: 00b0d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13430: 00ae5820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13431: 00ad103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13432: 009fb1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13433: 0070ecf5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13433: 0070ed45 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13434: 00b0e1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13435: 00b0eaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13436: 00b0f54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13437: 00ad53dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13438: 004486a1 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13439: 00ada5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13440: 0074a6c5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13440: 0074a715 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13441: 00adae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13442: 00b0e38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13443: 00704ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13443: 00705045 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13444: 00ada5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13445: 00adf870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13446: 00ae1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13447: 00b0d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13448: 00adc54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13449: 00ad7114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13450: 00b0f40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13451: 009bda30 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13452: 00b0f122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13453: 00ae776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13454: 0049dd35 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13455: 0026f4b1 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13456: 0028ef35 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13457: 0037c88d 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13458: 00738675 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13458: 007386c5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13459: 002660a1 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13460: 00ae4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13461: 00b0d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13462: 00b0df52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13463: 009f7048 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13464: 00ae7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13465: 006cf5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13465: 006cf5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13466: 00adb38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13467: 0069824d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13467: 0069829d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13468: 00ae08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13469: 00b0f550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13470: 0029502d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13471: 006a0bcd 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13471: 006a0c1d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13472: 004413dd 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13473: 00b0e3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13474: 00b0d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13475: 00714c45 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13475: 00714c95 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13476: 00ad6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13477: 00ada09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13478: 00b0da66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13479: 00adc0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13480: 00b0e7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13481: 00ae9120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13482: 00b0e404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13483: 00614369 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13483: 006143d1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13484: 00ae8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13485: 002f0ac1 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13486: 0029f7c5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13487: 00736ed5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13487: 00736f25 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13488: 0038a151 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13489: 00ad3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13490: 0041f365 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13491: 004106c9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13492: 004da6a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13493: 002eeafd 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13494: 00ad122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13495: 004cd315 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13496: 007342a5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13496: 007342f5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13497: 00b0da24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13498: 006c6821 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13499: 008d0fac 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13498: 006c6871 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13499: 008d0ff4 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13500: 00a0033c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13501: 006daf79 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13502: 006ea695 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13503: 006d5419 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13501: 006dafc9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13502: 006ea6e5 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13503: 006d5469 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13504: 00ad8b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13505: 006bf4f1 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13505: 006bf541 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13506: 0038db55 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13507: 002f28f9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13508: 006c1ae1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13509: 006a4569 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13508: 006c1b31 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13509: 006a45b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13510: 00adef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13511: 00724c19 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13511: 00724c69 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13512: 00ad9030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13513: 00b0f3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13514: 0038718d 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13515: 00b0d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13516: 006fded5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13516: 006fdf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13517: 004a91c9 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13518: 00542cf5 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13519: 00714f91 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13519: 00714fe1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13520: 0042f021 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13521: 004c9ae9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13522: 00ad2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13523: 00ae0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13524: 00ad0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13525: 00709c6d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13525: 00709cbd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13526: 00b0d068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13527: 00542acd 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13528: 00b0e92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13529: 004cccf1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13530: 00a2d60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13531: 006b247d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13531: 006b24cd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13532: 00a2d480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13533: 002fbe35 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13534: 009fa5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13535: 00add0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13536: 00a2d588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13537: 00ae0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13538: 00ae1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13539: 00b0de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13540: 006cfe59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13541: 006ed48d 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13540: 006cfea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13541: 006ed4dd 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13542: 003c3301 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 13543: 006166d5 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13543: 0061673d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13544: 00b0eeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13545: 00542be1 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13546: 00594fe9 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13546: 0059504d 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13547: 00395555 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13548: 009f5b30 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13549: 00ad25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13550: 00b0e294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13551: 006a4f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13551: 006a4fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13552: 00471c1d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13553: 00ae4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13554: 00b0d9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13555: 00ae44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13556: 006ae7d5 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13556: 006ae825 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13557: 00484c4d 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13558: 00a2d504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13559: 00732271 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13559: 007322c1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13560: 00ad7264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13561: 009fb140 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13562: 0042b619 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13563: 00ae3fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13564: 006c8b19 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13564: 006c8b69 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13565: 00ae8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13566: 00b0eabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13567: 00ae0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13568: 0039eff9 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13569: 00ad0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13570: 00b0e542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13571: 00b0d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13572: 0060e295 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13572: 0060e2fd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13573: 0029d4f1 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13574: 00b0e278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13575: 0052d185 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13576: 006afcb1 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13576: 006afd01 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13577: 00b0d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13578: 0052d25d 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13579: 0053b001 300 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13580: 00b0d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13581: 00b0d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13582: 004dc965 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13583: 0052d1cd 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13584: 0053add9 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13585: 004cd5a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13586: 003914c9 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13587: 00711935 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13587: 00711985 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13588: 00a3e754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13589: 002a073d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13590: 006f3f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13590: 006f3fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13591: 00b0f734 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13592: 006102ad 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13592: 00610315 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13593: 00ae6b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13594: 006d9dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13594: 006d9e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13595: 002d6fc5 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13596: 004e1cc9 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13597: 00ae5920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13598: 00adb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13599: 00b0f2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13600: 006e989d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13600: 006e98ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13601: 004d8075 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13602: 003c7955 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13603: 0053aeed 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13604: 0052d215 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13605: 0038a981 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13606: 00a3e6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13607: 00b0e720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13608: 00a37038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13609: 006a7b11 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13610: 006f3fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13609: 006a7b61 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13610: 006f4031 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13611: 00381361 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13612: 002a4a89 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13613: 00411c65 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13614: 00a37140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13615: 00ae4580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13616: 00383789 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13617: 00364a89 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13618: 002d3c99 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13619: 00b0d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13620: 0046a209 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13621: 0068fe29 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13621: 0068fe79 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13622: 00b0d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13623: 006e98d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13623: 006e9929 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13624: 004933f5 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13625: 00622ea1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13625: 00622f09 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13626: 00ad8e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13627: 009fefa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13628: 002bf451 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13629: 009fa564 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13630: 004dddd1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13631: 004da3a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13632: 0048b441 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13633: 006afaa9 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13634: 0068cd7d 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13635: 006f10a5 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13633: 006afaf9 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13634: 0068cdcd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13635: 006f10f5 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13636: 0038d7c5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13637: 00ae3b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13638: 00b0dc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13639: 00ae2228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13640: 00ade660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13641: 0045e5ed 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13642: 006c169d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13642: 006c16ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13643: 00a370bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13644: 00705b29 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13645: 006f0395 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13644: 00705b79 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13645: 006f03e5 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13646: 00ad7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13647: 00597a85 4040 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13647: 00597ae9 4040 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ 13648: 00ae5a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13649: 008d0fd0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13649: 008d1018 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ 13650: 00b0f52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13651: 006ab479 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13651: 006ab4c9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13652: 00b0dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13653: 00ad58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13654: 0063b29d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13654: 0063b305 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13655: 00266a05 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13656: 002971a9 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13657: 002ee6b9 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13658: 006a8d99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13658: 006a8de9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13659: 00adfa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13660: 00b0e9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13661: 00b0dd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13662: 004c3f8d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13663: 005de86d 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13663: 005de8d5 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13664: 00b0e258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13665: 00b0f07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13666: 0070f1c1 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13666: 0070f211 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13667: 00ad6e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13668: 00b0d9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13669: 00b0faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13670: 00b0dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13671: 007298fd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13671: 0072994d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13672: 00ae714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13673: 00b0f008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13674: 0050adbd 54 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13675: 006c9e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13676: 006dd7f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13677: 006168bd 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13675: 006c9edd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13676: 006dd845 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13677: 00616925 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13678: 00b0e550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13679: 0041ae6d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13680: 006a4005 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13680: 006a4055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13681: 009bd258 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13682: 00ae3d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13683: 006fec7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13684: 005d888d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13683: 006feccd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13684: 005d88f5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13685: 00ae77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13686: 00b0f510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13687: 002966c9 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13688: 00596751 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13688: 005967b5 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13689: 00ad83b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13690: 0060c0a1 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13690: 0060c109 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13691: 009bfa90 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13692: 00b0e060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13693: 009bf8a4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13694: 00aded50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13695: 005dabd5 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13696: 005965cd 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13695: 005dac3d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13696: 00596631 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13697: 00ad5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13698: 00ae8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13699: 00b0eca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13700: 00ad188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13701: 005f2aa9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13702: 005f6c4d 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13701: 005f2b11 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13702: 005f6cb5 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13703: 00ae2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13704: 00638a55 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13705: 007158e1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13704: 00638abd 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13705: 00715931 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13706: 00ae8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13707: 0052baad 526 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ 13708: 00b0f0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13709: 0070000d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13709: 0070005d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13710: 00b0d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13711: 0052c0d1 488 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13712: 00ad3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13713: 00ae6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13714: 00b0f572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13715: 002fc5f9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13716: 0052bcbd 522 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13717: 004f58dd 220 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13718: 0071f39d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13718: 0071f3ed 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13719: 0043de49 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13720: 00b0f1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13721: 00ae632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13722: 00b0e14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13723: 009bd9d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13724: 004b9bb5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13725: 00331965 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13726: 00ae8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13727: 00617fb5 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13727: 0061801d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13728: 00b0f268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13729: 00b0d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13730: 00a2bdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ 13731: 00442665 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13732: 00ae51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13733: 00b0f0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13734: 004cd861 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13735: 0074633d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13735: 0074638d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ 13736: 0052bec9 518 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13737: 007272fd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13737: 0072734d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13738: 00a2bed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13739: 0071507d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13739: 007150cd 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13740: 00b0e990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13741: 00b0e722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13742: 0065dafd 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13742: 0065db4d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13743: 00ae08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13744: 00b0dc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13745: 00b0eb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13746: 00731105 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13747: 00742d55 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13748: 006aed05 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13749: 0070f7bd 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13750: 00633c99 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13746: 00731155 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13747: 00742da5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13748: 006aed55 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13749: 0070f80d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13750: 00633d01 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13751: 00b0eb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13752: 00adca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13753: 00ae1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13754: 009fde1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13755: 00ad146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13756: 00adb9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13757: 0029e571 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13758: 00b0cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13759: 00536d41 318 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13760: 002d6d69 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13761: 00549495 286 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13762: 00a2be54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13763: 00b0d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13764: 00536af5 290 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13765: 006aa095 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13765: 006aa0e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13766: 005497c5 302 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13767: 00744b65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13767: 00744bb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13768: 0047ae05 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13769: 0029e435 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13770: 006cc2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13770: 006cc301 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13771: 005495b5 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13772: 00ad9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13773: 00b0dc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13774: 006a145d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13774: 006a14ad 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13775: 00adf700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13776: 00ae722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13777: 006dd3dd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13777: 006dd42d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13778: 00add2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13779: 00593abd 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13780: 00624ce1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13779: 00593b21 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13780: 00624d49 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13781: 009bf868 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13782: 00b0e09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13783: 009fa4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13784: 00593e55 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13785: 006f4a4d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13784: 00593eb9 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13785: 006f4a9d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13786: 004fd6d1 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13787: 006cc275 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13787: 006cc2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13788: 00b0e2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13789: 00465561 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13790: 00708799 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13790: 007087e9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13791: 00536c19 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ 13792: 00429251 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ - 13793: 00593c05 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13793: 00593c69 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13794: 00ad444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13795: 0084e9d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13795: 0084ea20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13796: 00ad3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13797: 00ad2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13798: 00ad2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13799: 005f00f1 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13799: 005f0159 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13800: 00adb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13801: 005496bd 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ - 13802: 005b630d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13802: 005b6375 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13803: 0029e6a5 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13804: 00ae0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13805: 004cb0a9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13806: 00ae09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13807: 009fe554 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13808: 00b0f260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13809: 006dae35 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13809: 006dae85 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13810: 00ad86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13811: 00ad73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13812: 004c3841 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13813: 0060e30d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13814: 006c2351 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13813: 0060e375 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13814: 006c23a1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13815: 002d6fd1 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13816: 00449cc9 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13817: 00593d2d 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13817: 00593d91 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13818: 00b0d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13819: 005480ed 378 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13820: 00331735 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13821: 00b0e0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13822: 00b0d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13823: 00b0d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13824: 004cb935 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13825: 007142d1 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13825: 00714321 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13826: 00b0e9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13827: 00386931 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13828: 003c2dd9 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13829: 006a88b9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13829: 006a8909 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13830: 00ad5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13831: 0065c5ad 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13831: 0065c5fd 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13832: 00447e55 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13833: 00b0d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13834: 006691d5 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13834: 00669225 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13835: 00b0d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13836: 00ad9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13837: 0052f195 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13838: 00ad71b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13839: 00ad5fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13840: 00b0dc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13841: 008d1560 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13841: 008d15a8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13842: 00b0fb20 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13843: 006f178d 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13844: 0070f89d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13843: 006f17dd 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13844: 0070f8ed 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13845: 0052f26d 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13846: 00518549 482 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13847: 00adde0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13848: 00ae0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13849: 00ae0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13850: 009f8c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13851: 006fd4f9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13851: 006fd549 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13852: 00adacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13853: 0069c201 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13853: 0069c251 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13854: 00ae8d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13855: 0052f1dd 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13856: 00ae0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13857: 00ad506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13858: 00ad45dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13859: 00484ffd 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13860: 00b0dc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13861: 00ad555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13862: 00ae79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13863: 004ad9bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13864: 009fbc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ - 13865: 0059089d 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13865: 00590901 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13866: 0038d8f9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13867: 00b0e994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13868: 009f83e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13869: 00590685 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13869: 005906e9 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13870: 00ad1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13871: 006074f9 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13871: 00607561 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13872: 0052f225 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13873: 00ad1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13874: 0072dc29 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13874: 0072dc79 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13875: 00ae3ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13876: 00b0d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13877: 00adc278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13878: 0062c5e5 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13878: 0062c64d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13879: 00ad72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13880: 0038f9e9 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13881: 00b0d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13882: 00a336fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13883: 00adb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13884: 00ae10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13885: 00ad2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13886: 0071559d 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13887: 006a0339 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13886: 007155ed 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13887: 006a0389 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13888: 003ed0a9 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13889: 00ad10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13890: 00a33804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13891: 00b0e06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13892: 00b0dd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13893: 00730731 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13893: 00730781 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13894: 002eeefd 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13895: 00726965 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13896: 006b899d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13895: 007269b5 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13896: 006b89ed 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13897: 002efdd9 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13898: 00ad0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13899: 00ae84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13900: 006d8db1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13901: 006a1525 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13900: 006d8e01 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13901: 006a1575 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13902: 00b0f132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13903: 00a26de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13904: 00b0ee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13905: 00b0d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13906: 00ad7744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13907: 00b0f3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13908: 0062a6e1 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13908: 0062a749 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13909: 00b0eb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13910: 005e315d 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13911: 00732f71 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13912: 0063761d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13910: 005e31c5 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13911: 00732fc1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13912: 00637685 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13913: 00a33780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13914: 004e2d45 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13915: 00addc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13916: 00366e79 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13917: 003d7641 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13918: 00b0e57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13919: 0046fd01 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13920: 009c10c4 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13921: 00a26acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13922: 00633579 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13922: 006335e1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13923: 00b0dc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13924: 00b0fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13925: 00adc358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13926: 00ae5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13927: 006a506d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13927: 006a50bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13928: 004e7b79 1012 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13929: 00b0e18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13930: 0060d691 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13930: 0060d6f9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13931: 00b0e040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13932: 00ae0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13933: 00ad2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13934: 0074c43d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13935: 00744941 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13936: 008c51f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13934: 0074c48d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13935: 00744991 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13936: 008c5238 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13937: 00b0fb1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13938: 007299cd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13938: 00729a1d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13939: 00ade12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13940: 00ae1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13941: 00b0d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13942: 00ae45b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13943: 00ae737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13944: 00b0e5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13945: 006f757d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13945: 006f75cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13946: 004207cd 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13947: 00b0d990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13948: 005e2b15 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13948: 005e2b7d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13949: 0038e941 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13950: 0047d915 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13951: 00325df5 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13952: 005d7c15 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13952: 005d7c7d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13953: 004fe695 142 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13954: 00415eed 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13955: 00b0f482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13956: 00b0e386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13957: 006d0235 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13957: 006d0285 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13958: 00ad2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13959: 00b0ceae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13960: 009c0a34 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13961: 00ad3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13962: 00b0de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13963: 00ada41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13964: 00b0f11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13965: 004c5cd9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13966: 00b0e128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13967: 00385665 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13968: 00b0ea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13969: 00b0d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13970: 00ae8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13971: 006dd085 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13971: 006dd0d5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13972: 00b0d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13973: 0072f5d1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13974: 006d7755 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13973: 0072f621 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13974: 006d77a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13975: 00ae5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13976: 00ad3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13977: 00ad151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13978: 00b0e102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13979: 00b0e274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13980: 00b0da3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13981: 00b0da9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13982: 00ae6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13983: 00b0dfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13984: 0038ebbd 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13985: 004bb0c5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13986: 00b0e172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13987: 00ad6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13988: 0070f97d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13988: 0070f9cd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13989: 00b0f751 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13990: 00623175 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13990: 006231dd 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13991: 004e1f2d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13992: 00b0e132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13993: 00ad0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13994: 00add31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13995: 0047a5e9 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13996: 00ae0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13997: 00b0ecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13998: 00b0e8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13999: 0074a381 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13999: 0074a3d1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14000: 0029d315 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14001: 00668151 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14001: 006681a1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 14002: 00ad3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14003: 00b0e710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14004: 0040c9ed 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14005: 00b0d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14006: 005dfafd 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14006: 005dfb65 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14007: 004feb31 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 14008: 00ad98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14009: 00ae26c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14010: 0072d765 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14010: 0072d7b5 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14011: 00ae1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14012: 00470f41 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14013: 00ad34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14014: 007449c5 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14015: 00714d9d 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14014: 00744a15 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14015: 00714ded 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14016: 004daf05 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14017: 00ad9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14018: 00369479 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14019: 00b0d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14020: 0045e485 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14021: 00b0d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14022: 00b0db42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14023: 00b0ee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14024: 006ff0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14024: 006ff121 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14025: 00b0e9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14026: 00ae4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14027: 00b0d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14028: 00adaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14029: 00a26940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 14030: 00a310d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 14031: 00b0e9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 14032: 00a30f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 14033: 00616079 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14033: 006160e1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 14034: 00b0e242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14035: 00b0d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14036: 005d7cd9 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14036: 005d7d41 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14037: 00b0dd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14038: 00ad9000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14039: 00a31050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 14040: 00b0e800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14041: 00484d95 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14042: 006f92d9 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14042: 006f9329 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14043: 0043eda5 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14044: 005de6f9 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14044: 005de761 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14045: 009ffa78 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14046: 009ea7ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 14047: 006331d9 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14048: 006a70c1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14047: 00633241 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14048: 006a7111 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 14049: 00b0cee5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14050: 00ad8c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14051: 00ae4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14052: 00b0ee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14053: 00ae62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14054: 00486601 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14055: 0060e225 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14056: 006e4eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14057: 007475e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14055: 0060e28d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14056: 006e4f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14057: 00747635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14058: 00b0ed12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14059: 00adbab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14060: 00746169 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14060: 007461b9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14061: 0052e775 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 14062: 00a30fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 14063: 00a36b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 14064: 006fc35d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14065: 006aad71 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14064: 006fc3ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14065: 006aadc1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14066: 0052e7bd 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 14067: 009ff3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14068: 005eaa85 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14068: 005eaaed 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14069: 00ad8fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14070: 00add76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14071: 00ad2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14072: 00a36c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 14073: 00add9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14074: 006c1349 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14075: 005ea8b5 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14076: 006e07d9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14074: 006c1399 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14075: 005ea91d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14076: 006e0829 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14077: 00ad2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14078: 00b0f01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14079: 0062c17d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14079: 0062c1e5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14080: 003bdc65 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14081: 0090f084 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14082: 006bf7d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14082: 006bf825 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14083: 00b0d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 14084: 00543951 280 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 14085: 005dc7a1 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14085: 005dc809 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14086: 00adf5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14087: 004b9d09 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14088: 005d357d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14088: 005d35e5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14089: 00b0eb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14090: 005e6c39 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14090: 005e6ca1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14091: 0052e805 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 14092: 00b0e52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14093: 0062adc5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14094: 0070e9b1 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14093: 0062ae2d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14094: 0070ea01 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14095: 00a36c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 14096: 00738e5d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14097: 005cfc4d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14096: 00738ead 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14097: 005cfcb5 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14098: 00ad6128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14099: 007239fd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14099: 00723a4d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14100: 00484d4d 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14101: 00b0dbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14102: 002678bd 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14103: 002f9d31 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14104: 00331711 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14105: 00b0f086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14106: 00543a69 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 14107: 00464785 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 14108: 008d89f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14108: 008d8a3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14109: 00b0d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14110: 0045dfa1 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14111: 00386195 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14112: 006aaaf5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14113: 00616bad 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14112: 006aab45 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14113: 00616c15 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14114: 00466545 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14115: 00addf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 14116: 007151c1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14116: 00715211 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14117: 00b0d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14118: 00b0d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14119: 00b0d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14120: 00603c59 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14120: 00603cc1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14121: 004408ad 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14122: 00b0d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14123: 006f8c01 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14123: 006f8c51 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14124: 00ad89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14125: 00b0e376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14126: 00ad9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14127: 004bb47d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14128: 00ae48b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14129: 00ae67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14130: 006ec4dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14130: 006ec52d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14131: 00ad7194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14132: 0061916d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14132: 006191d5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14133: 00ad72a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14134: 00add42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14135: 00a496a8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14136: 00b0f31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14137: 00b0d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14138: 006f5965 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14138: 006f59b5 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14139: 003f4b05 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14140: 00ae8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14141: 00ad7704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14142: 004cb239 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14143: 006fc2a1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14143: 006fc2f1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14144: 00ad2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14145: 00700435 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14146: 006f70b5 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14147: 005bcef5 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14148: 00651b29 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14145: 00700485 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14146: 006f7105 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14147: 005bcf5d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14148: 00651b91 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14149: 00353ca5 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14150: 00b0da76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14151: 0071d455 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14151: 0071d4a5 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14152: 00ad08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14153: 00690ca5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14153: 00690cf5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14154: 0029dc49 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 14155: 005eb3fd 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14156: 006e0b7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14155: 005eb465 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14156: 006e0bcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14157: 00ae1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14158: 005bd201 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14158: 005bd269 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14159: 00b0faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 14160: 0060c6ed 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14160: 0060c755 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 14161: 0051f5fd 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 14162: 00594be1 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 14162: 00594c45 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 14163: 004cbad1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14164: 006af9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14165: 0062c44d 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14164: 006af9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14165: 0062c4b5 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14166: 00b0e610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14167: 00adbe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14168: 00499de1 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14169: 006296b1 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14169: 00629719 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 14170: 0051f645 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 14171: 00add00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14172: 00adc088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14173: 00b0f030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14174: 00b0e7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14175: 00add7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14176: 00ad7524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14177: 0042965d 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14178: 002f2f69 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14179: 00ae8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 14180: 00a31f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 14181: 005b2cd1 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14181: 005b2d39 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14182: 00a31db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 14183: 006ac4c5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14183: 006ac515 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14184: 0051f68d 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 14185: 00a31ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 14186: 009f8a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14187: 00ae2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14188: 00b0cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14189: 00296c35 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14190: 00ae2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14191: 00457d31 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14192: 006b396d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14193: 00689e89 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14192: 006b39bd 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14193: 00689ed9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14194: 009f65f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14195: 00b0ea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14196: 00448ed9 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14197: 00ae8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14198: 006cdec1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14198: 006cdf11 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14199: 00ae4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14200: 00b0ea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14201: 00ae8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14202: 005ea0f1 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14202: 005ea159 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14203: 00ad37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14204: 00b0ef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14205: 00ad7024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14206: 00a45ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 14207: 00b0e5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14208: 00b0d99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14209: 00ae6618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14210: 009f8254 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14211: 005b2d69 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14211: 005b2dd1 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14212: 009c7618 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14213: 00a31e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 14214: 00b0f23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14215: 00b0e422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14216: 00447b5d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14217: 00742b95 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14217: 00742be5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14218: 00ae43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14219: 00b0f450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14220: 00ad4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14221: 00ad9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14222: 00329119 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14223: 00ae07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14224: 00ae8d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14225: 00b0f2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14226: 00736d75 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14227: 0074c20d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14226: 00736dc5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14227: 0074c25d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14228: 00ad2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14229: 0029ca21 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14230: 00b0e7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14231: 00adf910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14232: 007036d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14232: 00703721 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14233: 00b0dacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14234: 004c5bdd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14235: 002a2559 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14236: 00ae1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14237: 0046d275 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14238: 00ae1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14239: 00443839 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ @@ -14249,23 +14249,23 @@ │ │ │ │ 14245: 00afd4c0 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14246: 00b0ec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14247: 00ad2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14248: 00b0fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14249: 00ae76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14250: 00ade47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14251: 00adf448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14252: 0071b8dd 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14252: 0071b92d 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14253: 00ade33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14254: 00add3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14255: 00b0e926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14256: 00416035 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14257: 00b0cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14258: 006f91f5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14258: 006f9245 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14259: 00b0e2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14260: 007285b1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14260: 00728601 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14261: 002c71dd 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14262: 00b0f430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14263: 00b0d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14264: 00ae68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14265: 00b0fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14266: 00add03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14267: 00b0ed78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ @@ -14278,330 +14278,330 @@ │ │ │ │ 14274: 00ae4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14275: 00466fcd 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14276: 00ad3134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14277: 009fe5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14278: 00ad5f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14279: 00ad7224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14280: 00b0fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14281: 0072a6b9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14281: 0072a709 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14282: 00b0e0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14283: 00b0d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14284: 004406ad 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14285: 0029aab5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14286: 00b0d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14287: 00ae4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14288: 00483009 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14289: 004653c1 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14290: 00a28f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14291: 0067a945 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14291: 0067a995 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14292: 00b0d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14293: 00a28ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14294: 00ae2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14295: 00ad0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14296: 00ae0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14297: 006c7155 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14297: 006c71a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14298: 00ae727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14299: 0028ee31 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14300: 006b851d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14300: 006b856d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14301: 00a28ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ - 14302: 00745c11 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14302: 00745c61 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14303: 00418c4d 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14304: 00b0ec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14305: 002907d9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14306: 00b0cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14307: 00b0d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14308: 00b0e430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14309: 00738b39 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14309: 00738b89 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14310: 00394ae5 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14311: 00ae2f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14312: 009bf9a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14313: 002d0a95 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14314: 00b0d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14315: 00b0e4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14316: 00b0e5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14317: 00b0dc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14318: 00ad8b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14319: 006fa971 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14320: 00743251 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14321: 006905fd 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14322: 00606531 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14319: 006fa9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14320: 007432a1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14321: 0069064d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14322: 00606599 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14323: 00b0d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14324: 00b0e90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14325: 00b0ecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14326: 00ad8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14327: 00728821 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14327: 00728871 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14328: 00292049 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14329: 0061eab5 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14329: 0061eb1d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14330: 00b0f456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14331: 00a28e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14332: 00ade1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14333: 00b0e60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14334: 004930e1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14335: 00ad4b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14336: 00ae1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14337: 005d8911 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14337: 005d8979 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14338: 00ae7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14339: 00ae1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14340: 0072dfd9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14340: 0072e029 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14341: 00b0eb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14342: 00b0e930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14343: 00b0efde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14344: 00b0ec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14345: 00b0e76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14346: 004a90f5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14347: 00b0f10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14348: 0037b831 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14349: 006f304d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14349: 006f309d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14350: 00b0d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14351: 005abb85 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14351: 005abbed 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14352: 00380f95 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14353: 00add04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14354: 00267a09 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14355: 00b0eb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14356: 0042b509 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14357: 00b0e594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14358: 00732d91 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14358: 00732de1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14359: 009c04e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14360: 00705dd9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14360: 00705e29 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14361: 00448a79 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14362: 00471bbd 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14363: 00738d81 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14363: 00738dd1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14364: 00ae8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14365: 009b7888 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14366: 00727605 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14366: 00727655 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14367: 00ad44fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14368: 0049a089 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14369: 006648a1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14369: 006648f1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14370: 00b0ea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14371: 00ae736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14372: 004ada21 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14373: 00ae612c 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14374: 0029d719 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14375: 00b0f2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14376: 00ae18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14377: 00a46f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14378: 004e1f45 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14379: 004dd889 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14380: 0053a31d 324 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14381: 00ae8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14382: 00b0f274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14383: 006e9eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14383: 006e9f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14384: 00a46d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14385: 004c94b9 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14386: 00b0f474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14387: 0070162d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14387: 0070167d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14388: 00ad7534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14389: 00addb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14390: 00515741 80 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14391: 009bd97c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14392: 00407531 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14393: 0062b821 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14393: 0062b889 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14394: 004a87c9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14395: 00ad3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14396: 00b0cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14397: 006c1e65 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14397: 006c1eb5 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14398: 00a47184 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14399: 00591d15 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14399: 00591d79 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14400: 00b0ef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14401: 00b0f128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14402: 0053a461 358 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14403: 00591ded 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14403: 00591e51 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14404: 009aecb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14405: 00b0f448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14406: 00591d5d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14407: 006c9d49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14406: 00591dc1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14407: 006c9d99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14408: 00b0f330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14409: 00b0f9e8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14410: 006aa221 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14410: 006aa271 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14411: 00b0f084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14412: 006c6445 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14412: 006c6495 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14413: 00ad5f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14414: 00716e61 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14414: 00716eb1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14415: 00b0debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14416: 00457391 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14417: 004cb3c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14418: 00ae4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14419: 00ae2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14420: 002679e9 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14421: 004643dd 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14422: 00b0e8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14423: 00b0f00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14424: 00ae7a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14425: 007458e9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14425: 00745939 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14426: 00adb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14427: 00ae6b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14428: 004c041d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14429: 006a35f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14429: 006a3641 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14430: 00b0d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14431: 00b0d9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14432: 00b0e446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14433: 00383039 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14434: 00ad3660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14435: 002b0339 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14436: 00b0e0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14437: 00591da5 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14437: 00591e09 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14438: 00b0d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14439: 00493249 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14440: 00b0d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14441: 00706061 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14442: 00707c61 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14441: 007060b1 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14442: 00707cb1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14443: 00ae3bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14444: 00b0e3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14445: 00b0e406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14446: 00381d01 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14447: 00448e29 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14448: 004cbc61 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14449: 00ade9a0 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14450: 0029fde1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14451: 004e7249 348 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14452: 005e7e15 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14452: 005e7e7d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14453: 00ae26e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14454: 006c5119 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14455: 005d7b4d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14454: 006c5169 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14455: 005d7bb5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14456: 00b0d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14457: 00b0d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14458: 00725551 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14459: 006d0f71 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14458: 007255a1 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14459: 006d0fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14460: 00b0e01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14461: 003611dd 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14462: 00b0d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14463: 00296075 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14464: 002d5799 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14465: 00b0e992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14466: 003308ad 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14467: 00ae08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14468: 004ba9dd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14469: 00629841 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14470: 006ffe45 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14469: 006298a9 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14470: 006ffe95 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14471: 00add4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14472: 0045a2ad 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14473: 00b0cd50 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14474: 007473c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14475: 0071ab9d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14474: 00747419 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14475: 0071abed 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14476: 00b0edbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14477: 00aeb7f4 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14478: 004e6475 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14479: 00472c85 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14480: 00b0ebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14481: 00b0d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14482: 004df165 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14483: 00adaf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14484: 00b0d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14485: 006ca7d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14485: 006ca821 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14486: 00ae5c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14487: 0062e8b9 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14487: 0062e921 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14488: 00b0d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14489: 006d0e49 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14489: 006d0e99 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14490: 00b0f15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14491: 00ae3ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14492: 004884d5 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14493: 00ae0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14494: 006ae3cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14495: 007202d9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14496: 006aa7d1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14494: 006ae41d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14495: 00720329 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14496: 006aa821 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14497: 00b0ee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14498: 004dff91 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14499: 00714891 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14499: 007148e1 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14500: 00b0e8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14501: 002d2825 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14502: 004e4165 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14503: 006cdd7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14503: 006cddcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14504: 004a9129 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14505: 00435f09 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14506: 00b0ef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14507: 00ad4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14508: 00a21744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ - 14509: 006fa729 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14509: 006fa779 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14510: 00382ac5 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14511: 004e2d7d 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14512: 004c0521 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14513: 00b0e894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14514: 00ad8200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14515: 006de32d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14516: 006a524d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14515: 006de37d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14516: 006a529d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14517: 004c92b5 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14518: 00ae2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14519: 00ad5e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14520: 00a28d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ 14521: 004d8ae1 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14522: 00b0dbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14523: 006cd1e5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14523: 006cd235 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14524: 00ade950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14525: 00ade0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14526: 00a28bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14527: 00ae4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14528: 004def55 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14529: 00b0e766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14530: 009fd138 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14531: 00b0f47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14532: 00a28cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14533: 00ae4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14534: 00b0e6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14535: 0068c0dd 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14536: 005f3b21 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14535: 0068c12d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14536: 005f3b89 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14537: 00449ae9 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14538: 004d56b9 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14539: 00ad56d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14540: 00b0ea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14541: 00460db1 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14542: 00ae56f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14543: 009c76b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14544: 009aacbc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14545: 00910e98 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14546: 00a28c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14547: 00733af1 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14548: 0073993d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14547: 00733b41 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14548: 0073998d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14549: 00ad6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14550: 004bb7ad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14551: 00514385 88 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14552: 00b0e958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14553: 00745e31 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14554: 006fbfa1 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14555: 00605829 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14553: 00745e81 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14554: 006fbff1 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14555: 00605891 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14556: 00ae3b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14557: 00b0e6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14558: 00ae0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14559: 005ae585 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14559: 005ae5ed 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14560: 004a100d 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14561: 00b0e586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14562: 00ae14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14563: 006b0cc1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14563: 006b0d11 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14564: 004c1035 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14565: 0066346d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14566: 006e9af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14565: 006634bd 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14566: 006e9b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14567: 00b0d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14568: 004c5f65 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14569: 009ff448 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14570: 006da111 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14571: 0063a8f5 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14570: 006da161 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14571: 0063a95d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14572: 00a2184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14573: 00b0d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14574: 00b0d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14575: 004d8581 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14576: 002acb7d 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14577: 00ad8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14578: 00b0e6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14579: 005d4069 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14580: 006b0c3d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14579: 005d40d1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14580: 006b0c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14581: 0046d915 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14582: 00364a85 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14583: 00b0d9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14584: 00b0ee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14585: 00b0ef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14586: 00700881 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14586: 007008d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14587: 009c0124 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14588: 00ae20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14589: 0068ac61 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14590: 0070ba4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14589: 0068acb1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14590: 0070ba9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14591: 00ad86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14592: 00ad11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14593: 003ade61 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14594: 00ae4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14595: 009f4b00 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14596: 005f8401 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14596: 005f8469 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14597: 00b0dce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14598: 00ae5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14599: 00387325 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14600: 00b0d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14601: 00ad504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14602: 003ade75 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14603: 009c0c70 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14609,150 +14609,150 @@ │ │ │ │ 14605: 0051a72d 494 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ 14606: 0043b81d 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14607: 00ad2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14608: 00adbbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14609: 00addc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14610: 00ad13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14611: 00b0eeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14612: 006a7309 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14612: 006a7359 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14613: 002cf539 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14614: 0052ef55 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14615: 00466a91 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14616: 00436951 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14617: 0052f02d 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14618: 009fbc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14619: 00ad45cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14620: 0071ea01 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14621: 00698ef5 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14622: 005d6685 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14620: 0071ea51 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14621: 00698f45 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14622: 005d66ed 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14623: 00ae74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14624: 0052ef9d 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14625: 00732171 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14626: 00633c79 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14625: 007321c1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14626: 00633ce1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14627: 004c9965 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14628: 006fd435 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14629: 008d8a2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14630: 006f1ef1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14628: 006fd485 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14629: 008d8a74 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14630: 006f1f41 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14631: 00b0dd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14632: 00b0edc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14633: 00b0f0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14634: 00adc55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14635: 002c074d 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14636: 009fd870 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14637: 00b0e510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14638: 00ae0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14639: 00b0d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14640: 002d2b59 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14641: 005dc211 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14642: 008c50d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14641: 005dc279 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14642: 008c5118 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14643: 0052efe5 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14644: 00b0e2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14645: 00471a81 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14646: 00a2772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14647: 005d5169 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14647: 005d51d1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14648: 00adcfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14649: 00b0e582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14650: 006e62d9 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14650: 006e6329 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14651: 00458899 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14652: 00ad15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14653: 009c0988 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14654: 006da8e1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14654: 006da931 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14655: 00ae74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14656: 00a37980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14657: 004e004d 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14658: 00adf8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14659: 00b0e63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14660: 005e2fd1 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14660: 005e3039 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14661: 0041ae99 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14662: 007048ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14662: 0070493d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14663: 00b0d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14664: 009f48f4 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14665: 00b0e3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14666: 00621105 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14666: 0062116d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14667: 00b0dc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14668: 00ae1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14669: 00b0e28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14670: 00b0fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14671: 00b0cebe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14672: 00adfa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14673: 0069901d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14673: 0069906d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14674: 00b0dcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14675: 00392341 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14676: 00ada37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14677: 0072a691 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14677: 0072a6e1 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14678: 002d7e59 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14679: 00b0f3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14680: 00a378fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14681: 00b0f50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14682: 0042b4a5 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14683: 0073c5a1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14683: 0073c5f1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14684: 00b0e09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14685: 009fdfa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14686: 00b0dc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14687: 00b0eb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14688: 00ae5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14689: 0073c171 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14689: 0073c1c1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14690: 0031c465 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14691: 00380d25 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14692: 0073c2e9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14693: 005e362d 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14692: 0073c339 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14693: 005e3695 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14694: 00ad3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14695: 00622f15 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14695: 00622f7d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14696: 00ada87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14697: 00b0dd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14698: 00ae02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14699: 004298cd 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14700: 00ae8d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14701: 00ad14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14702: 006e3bf5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14702: 006e3c45 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14703: 002a0221 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14704: 00adcffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14705: 00ad43cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14706: 00498d69 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14707: 00b0dd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14708: 00730835 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14709: 006ceef9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14710: 006b0519 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14708: 00730885 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14709: 006cef49 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14710: 006b0569 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14711: 00ae68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14712: 003ec119 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14713: 00447d81 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14714: 007161d1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14715: 006a7151 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14714: 00716221 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14715: 006a71a1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14716: 00ae1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14717: 0032b489 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14718: 005b62d5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14718: 005b633d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14719: 00ae3b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14720: 00b0eb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14721: 00b0dfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14722: 004299d1 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14723: 00ae6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14724: 00447c85 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14725: 00adf530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 14726: 005b7399 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14726: 005b7401 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14727: 00429721 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14728: 0054c529 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14729: 00ad8d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14730: 00b0df86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14731: 00ad4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14732: 00719b3d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14732: 00719b8d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14733: 0054c2f1 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14734: 0082e064 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14734: 0082e0ac 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14735: 00ae2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14736: 004c64b5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14737: 009c1358 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14738: 00b0d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14739: 00b0f1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14740: 00484b7d 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14741: 00b0e4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14742: 00b0db4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14743: 0039edc5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14744: 00b0d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14745: 00ae8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14746: 00b0d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14747: 005d51a9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14747: 005d5211 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14748: 0054b349 384 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14749: 002aaef5 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14750: 00296709 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14751: 004e451d 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14752: 00b0d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14753: 0054b775 324 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14754: 004e2845 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ @@ -14765,325 +14765,325 @@ │ │ │ │ 14761: 00b0ef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14762: 00386cad 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14763: 0054b4c9 342 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14764: 00b0cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14765: 00b0e0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14766: 00ae4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14767: 0044155d 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14768: 00744b55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14768: 00744ba5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14769: 00ae769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14770: 003cab39 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14771: 009c0014 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14772: 00458875 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14773: 00ad7144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14774: 00b0f2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14775: 00ae1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14776: 002bc9d1 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14777: 00b0e61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14778: 006f7aad 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14778: 006f7afd 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14779: 00296771 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14780: 00742f29 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14780: 00742f79 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14781: 00b0ec06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14782: 00b0f30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14783: 00b0e248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14784: 00448b89 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14785: 006cfa99 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14785: 006cfae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14786: 00b0cef5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14787: 00b0d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14788: 00725385 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14788: 007253d5 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14789: 00b0fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14790: 0054b621 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14791: 00ae5610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14792: 00b0dfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14793: 00aeb7dc 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14794: 002971a1 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14795: 00ae0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14796: 006c195d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14797: 006fc509 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14796: 006c19ad 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14797: 006fc559 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14798: 00add0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14799: 00b0eec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14800: 005e36a9 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14801: 0068ab3d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14800: 005e3711 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14801: 0068ab8d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14802: 00b0d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14803: 0060d969 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14803: 0060d9d1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14804: 00b0fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14805: 00530f45 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14806: 00ae1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14807: 0053101d 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14808: 00b0e484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14809: 00b0e9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14810: 0028e0b5 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14811: 006bd6d5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14811: 006bd725 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14812: 00ae55a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14813: 00b0d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14814: 0071a43d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14814: 0071a48d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14815: 00b0ed7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14816: 00b0c90c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14817: 007056d5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14817: 00705725 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14818: 00530f8d 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14819: 0031d12d 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14820: 0082e060 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14820: 0082e0a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14821: 004af37d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14822: 00adf0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14823: 00ad6178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14824: 00ae765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14825: 002ee8c9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14826: 00b0e466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14827: 0031f685 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14828: 00b0f38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14829: 002a1931 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14830: 0049b155 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14831: 0045ad65 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14832: 00ae09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14833: 00a245ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14834: 006f2bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14834: 006f2c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14835: 00a24420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14836: 00ad4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14837: 00530fd5 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14838: 00742f35 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14839: 006536d1 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14840: 006de439 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14838: 00742f85 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14839: 00653739 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14840: 006de489 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14841: 00a24528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14842: 00ad9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14843: 003647e9 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14844: 006f77d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14845: 0070f231 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14844: 006f7825 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14845: 0070f281 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14846: 00b0dfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14847: 00ae38f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14848: 00b0df32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14849: 004c7111 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14850: 006d3121 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14850: 006d3171 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14851: 004e3695 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14852: 00ae1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14853: 00ae0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14854: 00742575 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14854: 007425c5 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14855: 00b0e262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14856: 00b0d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14857: 00322d69 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14858: 004977b1 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14859: 00a244a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14860: 00ad81b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14861: 00b0e090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14862: 00b0ec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14863: 0041a285 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14864: 005da75d 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14864: 005da7c5 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14865: 00b0e782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14866: 00ad0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14867: 00ae5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14868: 00adc378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14869: 00b0f0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14870: 00ae6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14871: 006aeb05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14871: 006aeb55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14872: 00b0db82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14873: 00ad6fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14874: 0073032d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14875: 005c1619 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14874: 0073037d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14875: 005c1681 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14876: 00294a59 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14877: 00471ee5 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14878: 004dc141 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14879: 00b0f114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14880: 00a44f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14881: 00ad14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14882: 006f6089 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14882: 006f60d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14883: 00b0de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14884: 00a45000 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14885: 00a2cdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14886: 00b0dd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14887: 00485e61 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14888: 002a216d 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14889: 00a2cc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14890: 005d5229 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14890: 005d5291 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14891: 00b0dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14892: 005da811 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14892: 005da879 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14893: 00a2cd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14894: 006b63e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14894: 006b6439 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14895: 002b0595 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14896: 002ab169 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14897: 00ada25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14898: 004b2501 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14899: 00b0eeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14900: 007015c1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14900: 00701611 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14901: 00b0ef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14902: 00b0e236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14903: 00b0d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14904: 005d356d 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14904: 005d35d5 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14905: 00ad7894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14906: 00a44ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14907: 006a271d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14908: 005ed415 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14907: 006a276d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14908: 005ed47d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14909: 00ad2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14910: 004e8365 68 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ 14911: 004325c9 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14912: 003ec9f9 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14913: 002ed8f5 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14914: 00b0d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14915: 005c9395 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14915: 005c93fd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14916: 0051fb0d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14917: 00729b19 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14917: 00729b69 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14918: 00b0f19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14919: 00a2ccc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14920: 00ae2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14921: 0060c475 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14921: 0060c4dd 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14922: 00ad6464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14923: 00ae0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14924: 00ae5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14925: 00ae0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14926: 005ebff1 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14926: 005ec059 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14927: 0051fb55 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14928: 00b0e72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14929: 00ae1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14930: 005e3205 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14930: 005e326d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14931: 00ae4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14932: 002abf19 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14933: 00b0cd8c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14934: 00a2583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14935: 003beaad 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14936: 005e36e9 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14937: 0071d4cd 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14936: 005e3751 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14937: 0071d51d 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14938: 005143dd 88 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14939: 004931ad 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14940: 00addabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14941: 00b0efcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14942: 007230e5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14943: 006a37d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14942: 00723135 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14943: 006a3821 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14944: 0042bca9 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14945: 00b0d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14946: 002ee9e5 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14947: 00b0db22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14948: 0051fb9d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14949: 00650851 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14950: 0060db7d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14949: 006508b9 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14950: 0060dbe5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14951: 00b0ed26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14952: 004b2bc5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14953: 0038bfa5 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14954: 003649e1 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14955: 004674dd 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14956: 006c0f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14956: 006c0f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14957: 00b0d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14958: 00adab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14959: 00ad1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14960: 0052f9bd 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14961: 00a404b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14962: 00ad3640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14963: 00b0ea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14964: 00437909 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14965: 0052fb71 140 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14966: 00608a21 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14966: 00608a89 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14967: 0051ba25 474 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14968: 0052fa49 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14969: 004de2fd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14970: 00a40434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14971: 005f2a81 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14971: 005f2ae9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14972: 00ae792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14973: 00ad8f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14974: 006cdd3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14975: 005f3171 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14974: 006cdd8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14975: 005f31d9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14976: 00493111 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14977: 00b0d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14978: 0040797d 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14979: 00adf068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14980: 0052e145 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14981: 00632c8d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14982: 00729eb9 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14981: 00632cf5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14982: 00729f09 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14983: 0052e21d 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14984: 009bfefc 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14985: 009c1190 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14986: 00ad8a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14987: 00ad3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14988: 0086fa50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14988: 0086fa98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14989: 0052e18d 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14990: 00ade24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14991: 0052fadd 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14992: 00a403b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14993: 00657b49 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14993: 00657b99 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14994: 00b0e4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14995: 006e20c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14995: 006e2111 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14996: 00a43a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14997: 008d89c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14998: 0086fa4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14997: 008d8a10 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14998: 0086fa94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14999: 00adc614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15000: 005d3d99 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15001: 00727f11 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15002: 006a3939 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15000: 005d3e01 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15001: 00727f61 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15002: 006a3989 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15003: 00b0dd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15004: 0062d37d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15004: 0062d3e5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15005: 00b0f4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15006: 00b0d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15007: 0071939d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15007: 007193ed 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15008: 004e51fd 224 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 15009: 004e590d 60 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 15010: 00b0cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15011: 009f92d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15012: 00ae8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15013: 00afd4a0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 15014: 00b0e232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15015: 00429bdd 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15016: 00607225 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15016: 0060728d 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15017: 00b0e7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15018: 0052e1d5 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 15019: 004de121 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15020: 00416215 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15021: 00ad34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15022: 00b0f20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15023: 009fd1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 15024: 00ad07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15025: 00ad8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15026: 00ada81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15027: 004afbbd 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15028: 00ad0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15029: 005e2655 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15029: 005e26bd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15030: 004e16e9 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15031: 00b0d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15032: 00ad71e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 15033: 0026f4a1 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 15034: 00b0d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15035: 0043e135 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15036: 00b0dcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15037: 00adb9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15038: 006cfc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15038: 006cfcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15039: 00ada3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15040: 006f6ef1 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15040: 006f6f41 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15041: 009fba04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15042: 00ad5888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15043: 00ae2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15044: 00adbbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15045: 007243d9 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15045: 00724429 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15046: 00b0e4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 15047: 00594e4d 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 15047: 00594eb1 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 15048: 00b0d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15049: 00b0dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15050: 00b0f372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15051: 00330e1d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15052: 00b0effa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 15053: 004d9269 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15054: 00ae5540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 15055: 0084e890 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15055: 0084e8d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15056: 002fd425 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15057: 00b0d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15058: 0049302d 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15059: 006fe8f9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15059: 006fe949 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15060: 00add64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15061: 006f4b0d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15061: 006f4b5d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15062: 00497639 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15063: 00a4b58c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15064: 00ae6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15065: 00b0d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 15066: 00ae3e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15067: 00adc1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15068: 00b0e738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 15069: 002d6fc1 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 15070: 004add7d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 15071: 00b0e600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15072: 006a0e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15072: 006a0e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 15073: 002670b5 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15074: 002968c9 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15075: 006d28fd 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 15076: 006f2f8d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15077: 00730ac5 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15078: 005e3825 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15075: 006d294d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15076: 006f2fdd 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15077: 00730b15 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15078: 005e388d 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15079: 00ae0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 15080: 004e1eb9 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15081: 00b0e2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15082: 00ae5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 15083: 004a9a31 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15084: 00ae9130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15085: 0038d811 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ @@ -15094,20 +15094,20 @@ │ │ │ │ 15090: 00a38034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 15091: 00ae28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15092: 00addb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15093: 00add63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15094: 009fbd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15095: 00ae91b0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15096: 00b0eb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 15097: 006f6f8d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15097: 006f6fdd 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15098: 00366c95 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15099: 00668311 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15100: 005c6481 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15101: 005e4f71 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15102: 005ea2bd 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15099: 00668361 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15100: 005c64e9 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15101: 005e4fd9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15102: 005ea325 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15103: 00ad8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 15104: 00a31914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 15105: 00a37fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 15106: 0031fc59 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15107: 0090f640 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15108: 00380bb9 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15109: 0051eee9 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ @@ -15117,217 +15117,217 @@ │ │ │ │ 15113: 0051efc1 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 15114: 0038d915 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15115: 009fd8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 15116: 009bf9d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 15117: 004af93d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15118: 00b0e3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 15119: 00a31890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 15120: 007267c1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15120: 00726811 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15121: 0051ef31 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 15122: 009bff40 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15123: 006d0cb5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15123: 006d0d05 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15124: 00b0ea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15125: 00b0e3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15126: 00adec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15127: 00b0d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15128: 00b0e3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15129: 00b0eed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15130: 00619aa9 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15130: 00619b11 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15131: 00b0dc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15132: 00b0d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15133: 006d401d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15134: 005bbeed 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15133: 006d406d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15134: 005bbf55 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 15135: 004bad0d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15136: 00b0d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15137: 00adc8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15138: 00726a05 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15138: 00726a55 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15139: 00b0d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15140: 00b0fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15141: 00496829 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 15142: 00a3180c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 15143: 0072d42d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15143: 0072d47d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 15144: 002bf9b5 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15145: 00ad510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 15146: 0051ef79 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 15147: 006df3fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15147: 006df44d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15148: 00ae0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15149: 00664e6d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15149: 00664ebd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15150: 00ad79f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15151: 005d66e9 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15151: 005d6751 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15152: 00ae54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15153: 00ae7a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15154: 00387081 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15155: 003f2bed 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 15156: 009fc664 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 15157: 00ad2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15158: 00b0f186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15159: 004dbc3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15160: 00b0d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15161: 00adda7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15162: 00ae6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15163: 007426a9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15163: 007426f9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 15164: 00ad153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15165: 005f3081 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15166: 00635b6d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15165: 005f30e9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15166: 00635bd5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15167: 004b4c11 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 15168: 00b0d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15169: 009fe02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 15170: 0034c10d 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15171: 00b0d97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15172: 00718489 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15172: 007184d9 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15173: 00b0ed40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15174: 00ad9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15175: 00adc2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 15176: 0043569d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15177: 00adf388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15178: 006f0c29 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15178: 006f0c79 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 15179: 0026f4a9 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 15180: 0073c161 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15181: 00708789 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15180: 0073c1b1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15181: 007087d9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 15182: 0043506d 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 15183: 005d4021 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15183: 005d4089 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 15184: 00ad45fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15185: 00910ab8 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 15186: 00b0f0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15187: 00ada98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15188: 00adc694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 15189: 00ad5b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15190: 0028ca4d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15191: 00ad2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15192: 006adc95 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15192: 006adce5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15193: 00b0ee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15194: 006cb345 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15194: 006cb395 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15195: 00460d0d 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15196: 00b0e22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 15197: 00b0ddaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15198: 00ad44ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15199: 006b1315 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15199: 006b1365 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15200: 00385655 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15201: 004974a9 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15202: 00ad123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15203: 002900cd 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15204: 009aa1c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15205: 00ad38c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15206: 00ad106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15207: 00609431 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15207: 00609499 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15208: 00b0ed9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15209: 00ad515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15210: 0029fd19 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15211: 004b1189 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15212: 0029f3a9 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15213: 00ae5710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15214: 0029d865 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15215: 00b0f54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15216: 004e0f31 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15217: 00ad8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15218: 00ae5c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15219: 00b0dfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15220: 00b0f156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15221: 006db509 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15222: 006628e9 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15221: 006db559 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15222: 00662939 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15223: 00ad8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15224: 004d9e61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15225: 004ba4d9 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15226: 006893cd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15226: 0068941d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15227: 004613e1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15228: 006229e5 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15228: 00622a4d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15229: 002fc549 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15230: 003854b1 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15231: 00b0e1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15232: 0038bded 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15233: 004da17d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15234: 00ad22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15235: 005c9399 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15235: 005c9401 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15236: 009c0c48 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15237: 00ae21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15238: 006a75cd 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15238: 006a761d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15239: 004afa55 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15240: 00b0e2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15241: 00b0dbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15242: 00b0f552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15243: 003d1679 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15244: 00635bb1 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15245: 0067a425 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15246: 006d4cb5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15244: 00635c19 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15245: 0067a475 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15246: 006d4d05 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15247: 00a49474 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15248: 00b0e5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15249: 00ad8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15250: 00b0e0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15251: 00b0e7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15252: 00404e2d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15253: 00ae3e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15254: 005f2a95 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15254: 005f2afd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15255: 00ad06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15256: 00448bd5 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15257: 00b0d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15258: 00ad17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15259: 002f6da5 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15260: 006c0e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15260: 006c0ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15261: 00ae4650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15262: 00b0d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15263: 00ae0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15264: 0038cf6d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15265: 0050a8c9 46 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ 15266: 004b455d 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 15267: 00a32784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 15268: 007086bd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15268: 0070870d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15269: 00ad53cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15270: 00ad51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15271: 004dd46d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15272: 00b0f2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15273: 00a3288c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 15274: 009ff028 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15275: 005d7245 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15275: 005d72ad 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15276: 00ad23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15277: 00543ffd 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 15278: 00472c0d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15279: 002f98a5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15280: 0062c5d9 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15280: 0062c641 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15281: 00b0fa3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15282: 0034c1e5 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15283: 0054411d 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15284: 006155a9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15284: 00615611 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15285: 00b0d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15286: 00ad17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15287: 00b0dc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15288: 00ae6678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15289: 002f38c5 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15290: 00388069 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15291: 00a32808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15292: 00b0ed68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15293: 00b0eec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15294: 006f3641 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15294: 006f3691 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15295: 00ad7584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15296: 006cf4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15296: 006cf549 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15297: 00b0cf07 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15298: 004e32e1 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15299: 002a727d 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15300: 005d7741 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15300: 005d77a9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15301: 00b0f2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15302: 00b0f214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15303: 00ae39d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15304: 00b0de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15305: 00b0d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15306: 0043eb81 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 15307: 00544231 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15308: 00ad0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15309: 00b0e4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15310: 00691615 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15310: 00691665 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15311: 00b0e9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15312: 00ae8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15313: 00ada17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15314: 00ae740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15315: 00b0de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15316: 00b0f50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15317: 00ad7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15318: 00ae0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15319: 00adb838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15320: 0038e4dd 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15321: 00291571 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15322: 00705289 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15322: 007052d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15323: 00b0e49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15324: 00b0f3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15325: 002bbc41 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15326: 00290199 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15327: 00b0f1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15328: 00a3e43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15329: 00b0eb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -15339,207 +15339,207 @@ │ │ │ │ 15335: 004bb8e1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15336: 00addacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15337: 00ae1e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15338: 00adde3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15339: 00b0e556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15340: 00b0cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15341: 002a0201 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15342: 006f9089 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15342: 006f90d9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15343: 009ffd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15344: 00a3e3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15345: 00b0d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15346: 00ad78a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15347: 004205b1 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15348: 006b3aed 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15348: 006b3b3d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15349: 00ada8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15350: 00b0d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15351: 00ae8f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15352: 003429c1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15353: 002c0739 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15354: 00ad996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15355: 002f3551 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15356: 006a1f81 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15357: 00732d1d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15356: 006a1fd1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15357: 00732d6d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15358: 004ae255 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15359: 00342785 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15360: 00b0df44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15361: 00ad9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 15362: 004b4aa9 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15363: 00ad450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15364: 00b0d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15365: 00ae2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15366: 00b0dc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15367: 002a2445 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15368: 00b0df2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15369: 006b3c51 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15369: 006b3ca1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15370: 00b0ebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15371: 00708865 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15372: 005e66e5 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15371: 007088b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15372: 005e674d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15373: 00ae5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15374: 004e362d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15375: 00ae0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15376: 006a4839 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15376: 006a4889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15377: 00adb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15378: 00b0e0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15379: 00ad90d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15380: 005d686d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15381: 006ec021 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15380: 005d68d5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15381: 006ec071 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15382: 00ad5ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15383: 00b0ea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15384: 00aeba30 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15385: 00ae26d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15386: 00724ad1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15387: 0069cc3d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15388: 00633c09 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15386: 00724b21 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15387: 0069cc8d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15388: 00633c71 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15389: 00431ff5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15390: 006c85cd 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15390: 006c861d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15391: 00292c61 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15392: 00b048f9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15393: 00b0e5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15394: 007384a5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15394: 007384f5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15395: 00ae5af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15396: 00ae3b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15397: 004056bd 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15398: 004cc64d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15399: 00b0f33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15400: 00b0dbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15401: 002d3f15 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15402: 0091019c 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15403: 007198b5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15403: 00719905 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15404: 00b0cf0e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15405: 0047dfa5 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15406: 00381789 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15407: 00ae19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15408: 005904c9 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15409: 006eada1 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15408: 0059052d 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15409: 006eadf1 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15410: 00ad129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15411: 0046aea1 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15412: 004155b9 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15413: 00ae2608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15414: 00b0ee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15415: 00ae2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15416: 00addcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15417: 00719b11 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15417: 00719b61 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15418: 00b0cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15419: 00b0dd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15420: 006a4e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15420: 006a4ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15421: 0047ad5d 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15422: 00a27cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15423: 00a27b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15424: 006a0f51 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15424: 006a0fa1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15425: 0037fd15 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15426: 00a26e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15427: 00a27c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ 15428: 004b56e9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15429: 00608c6d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15429: 00608cd5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15430: 00b0f38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15431: 0028fa65 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15432: 00b0cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15433: 005bf911 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15434: 005e2a41 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15433: 005bf979 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15434: 005e2aa9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15435: 003cac4d 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15436: 003caaf1 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15437: 006da099 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15438: 00616c51 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15439: 00722ba9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15437: 006da0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15438: 00616cb9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15439: 00722bf9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15440: 00ad3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15441: 00ad9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15442: 005ffdb1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15443: 006cb401 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15444: 0062cbb5 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15442: 005ffe19 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15443: 006cb451 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15444: 0062cc1d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15445: 00ae7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15446: 00420ce9 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15447: 00404399 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15448: 00ae3d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15449: 005f3b15 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15449: 005f3b7d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15450: 0047798d 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15451: 00a00654 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15452: 00b0dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15453: 00ad8060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15454: 00a27bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15455: 00b0e816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15456: 00b0dba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15457: 0073a9a9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15457: 0073a9f9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15458: 00294cb5 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15459: 009c0194 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15460: 00b0f0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15461: 00addd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15462: 00b0e9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15463: 0074652d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15463: 0074657d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15464: 004ae2d1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15465: 006337f1 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15465: 00633859 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15466: 00aeb7e0 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15467: 00ae4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15468: 00b0de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15469: 006c160d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15470: 00644ba9 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15469: 006c165d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15470: 00644c11 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15471: 005248a5 314 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15472: 00734669 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15472: 007346b9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15473: 00ae4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15474: 00ad111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15475: 00524c05 318 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15476: 006db895 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15477: 00704dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15476: 006db8e5 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15477: 00704e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15478: 009fba88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15479: 00b0e7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15480: 005334e9 314 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15481: 006361f5 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15482: 00723aa9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15481: 0063625d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15482: 00723af9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15483: 00addddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15484: 005249e1 270 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15485: 00ae8fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15486: 00449519 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15487: 00b0e0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15488: 009ffd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15489: 00b0e3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15490: 004cc94d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15491: 006ff795 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15492: 006dd469 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15491: 006ff7e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15492: 006dd4b9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15493: 00a43950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15494: 002f01a9 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15495: 00b0e2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15496: 006f42c5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15496: 006f4315 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15497: 00a438cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15498: 009f9b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15499: 00ad76e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15500: 0042932d 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15501: 002d222d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15502: 00533625 336 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ 15503: 004b181d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15504: 006e416d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15504: 006e41bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15505: 004fc231 14 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15506: 00524af1 274 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ 15507: 002c165d 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15508: 00b0edfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15509: 00a34fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15510: 007042c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15510: 00704319 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15511: 00b0de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15512: 00a34e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15513: 00b0ea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15514: 00353501 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15515: 0071511d 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15516: 00629d7d 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15517: 0069c721 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15515: 0071516d 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15516: 00629de5 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15517: 0069c771 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15518: 00429745 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15519: 00b0d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15520: 002cfdb9 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15521: 00a34f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15522: 00b0db64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15523: 00adb878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15524: 00b0ea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15525: 0032a855 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15526: 00b0d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15527: 006d0899 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15527: 006d08e9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15528: 0037fe51 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15529: 00b0ceee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15530: 00adb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15531: 00ae2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15532: 00ad64a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15533: 0062a9b1 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15534: 005b3571 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15533: 0062aa19 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15534: 005b35d9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15535: 00b0d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15536: 004e1ddd 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15537: 002d17d5 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15538: 004adaad 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15539: 00526301 482 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15540: 0028fb1d 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15541: 00384a31 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15551,60 +15551,60 @@ │ │ │ │ 15547: 005264e5 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15548: 00b0dccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15549: 00ae4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15550: 00ad7984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15551: 00ae7b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15552: 009abaec 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15553: 002c14f9 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15554: 00719c39 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15554: 00719c89 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15555: 00a34eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15556: 006f2ce1 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15557: 006b2579 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15556: 006f2d31 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15557: 006b25c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15558: 00b0e8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15559: 00ae2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15560: 00ae7a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15561: 002d1e89 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15562: 0043c829 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15563: 00b0d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15564: 00514531 1448 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15565: 00adde8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15566: 005266dd 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15567: 00ad2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15568: 0071d195 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15568: 0071d1e5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15569: 00b0d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15570: 00b0f316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15571: 00ae4940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15572: 00ae09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15573: 005b29f5 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15573: 005b2a5d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15574: 00b0e654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15575: 00b0e7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15576: 00416561 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15577: 006aba3d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15577: 006aba8d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15578: 00ad4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15579: 00b0e240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15580: 0026fa35 102 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15581: 00b0ed76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15582: 00a3b6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15583: 0046d37d 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15584: 0070ae95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15584: 0070aee5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15585: 00a3b550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15586: 009aa620 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15587: 00ad59ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15588: 006c5c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15589: 00747315 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15590: 00705a9d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15591: 006b4501 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15588: 006c5cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15589: 00747365 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15590: 00705aed 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15591: 006b4551 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15592: 00a412a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15593: 00b0f312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15594: 00ae5cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15595: 00a3b658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15596: 00ae2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15597: 00689551 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15597: 006895a1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15598: 009f9b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15599: 006a4875 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15599: 006a48c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15600: 009f0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15601: 00ade740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15602: 00b0e76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15603: 00a41220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15604: 00280dd1 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15605: 009bda48 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15606: 00b0e238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15613,813 +15613,813 @@ │ │ │ │ 15609: 00ae6688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15610: 00436b99 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15611: 00a00444 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15612: 00b0ea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15613: 00ad57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15614: 004379e9 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15615: 009fc6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15616: 00700471 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15616: 007004c1 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15617: 00b0f53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15618: 00432431 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15619: 00a3b5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15620: 00a2e05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15621: 0047b075 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15622: 00b0e2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15623: 005309a5 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15624: 0048b7e5 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15625: 00b0d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15626: 0060efad 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15626: 0060f015 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15627: 004e2371 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15628: 00b0ddcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15629: 00ae8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15630: 00530a7d 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15631: 00619a89 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15631: 00619af1 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15632: 00ada38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15633: 00b0dc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15634: 006fb9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15634: 006fba31 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15635: 00a4119c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15636: 00b0d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15637: 004b15d5 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15638: 0082d990 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15638: 0082d9d8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15639: 009bd9a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15640: 005309ed 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15641: 0028d24d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15642: 005bdf41 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15642: 005bdfa9 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15643: 00addd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15644: 006e0ee5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15644: 006e0f35 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15645: 004447dd 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15646: 00ae5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15647: 005f5025 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15647: 005f508d 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15648: 00b0d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15649: 0042bd61 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15650: 0043bad9 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15651: 006c26b1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15652: 006d1155 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15651: 006c2701 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15652: 006d11a5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15653: 00ae68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15654: 00405211 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15655: 00614de5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15655: 00614e4d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15656: 00b0fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15657: 004ccc61 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15658: 00b0f20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15659: 00b0e83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15660: 006a7785 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15661: 006e10e1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15660: 006a77d5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15661: 006e1131 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15662: 00530a35 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15663: 00ae7dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15664: 003bf5d5 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15665: 00b0f4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15666: 006c6539 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15667: 006cc0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15666: 006c6589 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15667: 006cc121 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15668: 0047e4f5 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15669: 00b0cc3a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15670: 003ec52d 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15671: 00729b11 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15672: 0067ab61 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15671: 00729b61 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15672: 0067abb1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15673: 00ad1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15674: 00664851 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15675: 00619ab9 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15674: 006648a1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15675: 00619b21 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15676: 003ab7c1 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15677: 00adbf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15678: 00700345 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15679: 006ebde9 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15678: 00700395 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15679: 006ebe39 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15680: 009c0558 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15681: 00b0eeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15682: 00482ddd 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15683: 00720111 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15683: 00720161 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15684: 00a34b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15685: 00735f79 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15686: 006ce6c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15685: 00735fc9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15686: 006ce719 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15687: 00a34a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15688: 00b0e724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15689: 00b0f05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15690: 003c7825 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15691: 00b0effe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15692: 005e7c7d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15693: 00724d81 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15692: 005e7ce5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15693: 00724dd1 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15694: 00ada71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15695: 0037ff9d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15696: 00a34b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15697: 00ad3f88 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15698: 00b0d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15699: 00b0e56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15700: 004b0bed 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15701: 00b0d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15702: 00b0eedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15703: 0028fbd1 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15704: 005eab19 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15704: 005eab81 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15705: 004dd2a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15706: 00ae1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15707: 0047aa3d 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15708: 00ad1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15709: 006c38dd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15709: 006c392d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15710: 00ae2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15711: 00add75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15712: 003c7aed 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15713: 0069d61d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15714: 0086fa30 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15715: 0060bf89 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15716: 005e27e1 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15713: 0069d66d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15714: 0086fa78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15715: 0060bff1 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15716: 005e2849 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15717: 00ad0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15718: 007169a9 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15719: 0071adf5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15720: 006dd149 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15718: 007169f9 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15719: 0071ae45 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15720: 006dd199 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15721: 00b0e078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15722: 00a34a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15723: 002d1195 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15724: 006afd71 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15725: 006a3c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15724: 006afdc1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15725: 006a3cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15726: 00b0dd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15727: 005e63d5 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15728: 005e2b35 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15727: 005e643d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15728: 005e2b9d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15729: 00ade830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15730: 00b0e13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15731: 0061ebc5 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15731: 0061ec2d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15732: 002fbda1 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15733: 005de9f5 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15733: 005dea5d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15734: 00adabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15735: 00b0ddd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15736: 00ae4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15737: 00b0e77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15738: 00b0e7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15739: 00ad6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15740: 00b0e360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15741: 00b0f2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15742: 0048b651 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15743: 00ad7974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15744: 0061816d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15744: 006181d5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15745: 00b0f048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15746: 00ae3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15747: 00ad51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15748: 004e8739 396 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15749: 0071d4c5 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15750: 00734b39 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15749: 0071d515 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15750: 00734b89 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15751: 004dd0f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15752: 00b0e98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15753: 00b0e648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15754: 009fd240 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15755: 00b0f232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15756: 00b0e762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15757: 00ae5870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15758: 004c7bb9 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15759: 00659161 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15759: 006591b1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15760: 00ae3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15761: 00ae9080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15762: 0047a481 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15763: 008c5100 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15763: 008c5148 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15764: 009ff0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15765: 00b0e67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15766: 004668f1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15767: 00ae2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15768: 009f9a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15769: 00734655 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15769: 007346a5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15770: 00b0ee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15771: 004db2dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15772: 00ad9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15773: 00b0d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15774: 00b0fada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15775: 00ad24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15776: 0049a25d 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15777: 00a449d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15778: 00ad46ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15779: 00ae4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15780: 00460e09 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15781: 00ae4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15782: 00724291 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15782: 007242e1 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15783: 00b0d9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15784: 00a44be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15785: 0072f77d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15786: 006d00bd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15785: 0072f7cd 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15786: 006d010d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15787: 0042ab75 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15788: 006c5db1 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15788: 006c5e01 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15789: 003f5ef5 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15790: 00ae6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15791: 006c6ecd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15791: 006c6f1d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15792: 00364975 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15793: 00ae6fe0 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15794: 009e2488 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15795: 00b0df60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15796: 009f04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15797: 00ad75b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15798: 00b0e882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15799: 00ad437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15800: 00ae4470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15801: 00b0fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15802: 00615f49 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15802: 00615fb1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15803: 00b0e2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15804: 00a448c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15805: 00ad9130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15806: 00509451 82 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15807: 0062a685 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15807: 0062a6ed 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15808: 00b0f42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15809: 0029a9cd 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15810: 00adbdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15811: 00ae5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15812: 00b0dae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15813: 00266e51 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15814: 007349dd 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15815: 0071e959 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15814: 00734a2d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15815: 0071e9a9 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15816: 00b0d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15817: 006ac471 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15817: 006ac4c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15818: 00ad2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15819: 00adb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15820: 00ad12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15821: 00b0f410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15822: 006a7fdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15822: 006a802d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15823: 00266cc9 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15824: 0070733d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15824: 0070738d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15825: 00b0d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15826: 006c3b61 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15826: 006c3bb1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15827: 00392a25 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15828: 00484885 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15829: 00b0d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15830: 009aefe8 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 15831: 004baea5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15832: 0037b2b9 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15833: 006e9825 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15833: 006e9875 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15834: 00367859 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15835: 003ade7d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15836: 00428501 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15837: 00b0d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15838: 00364829 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15839: 004418ad 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15840: 00b0d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15841: 00b0cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15842: 00ae3c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15843: 00ad5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15844: 0047acb9 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15845: 0048515d 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15846: 006efce5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15846: 006efd35 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15847: 00ad8be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15848: 00ad6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15849: 002ac699 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15850: 00b0fb18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15851: 00ae7540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15852: 00ad72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15853: 0071cb21 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15853: 0071cb71 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15854: 00ad8ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15855: 00ad9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15856: 009fd978 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15857: 00aeb7fc 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15858: 005c6435 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15858: 005c649d 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15859: 00ad17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15860: 009bd570 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15861: 006b4fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15861: 006b501d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15862: 00ae0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15863: 00436ba1 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15864: 00ad6278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15865: 006a362d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15866: 006db659 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15867: 006a0ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15868: 006a1ca1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15865: 006a367d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15866: 006db6a9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15867: 006a0d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15868: 006a1cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15869: 00b0df68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15870: 006c1001 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15870: 006c1051 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15871: 004353d5 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15872: 00b0d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15873: 004e3ebd 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15874: 00b0d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15875: 006dd805 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15875: 006dd855 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15876: 00ae6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15877: 005bd159 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15877: 005bd1c1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15878: 00293acd 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15879: 00429525 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15880: 004a6039 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15881: 009f4964 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15882: 00b0d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15883: 006e021d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15883: 006e026d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15884: 00548871 388 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15885: 00361265 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15886: 00b0d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15887: 00b0e6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15888: 006f990d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15889: 00700d99 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15890: 005f2f39 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15888: 006f995d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15889: 00700de9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15890: 005f2fa1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15891: 00b0e20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15892: 00b0d9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15893: 00b0cee0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15894: 00ad3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15895: 00ae5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15896: 00382ae5 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15897: 002d2f11 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15898: 00632e7d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15899: 0067a9c9 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15900: 0070c3fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15898: 00632ee5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15899: 0067aa19 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15900: 0070c44d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15901: 00333441 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15902: 0042ba09 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15903: 009fe0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15904: 006cd64d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15904: 006cd69d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15905: 00adbc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15906: 00633af9 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15906: 00633b61 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15907: 00ae747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15908: 00b0e532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15909: 002f9d71 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15910: 00b0e996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15911: 00b0d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15912: 002f4561 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15913: 00ae62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15914: 00b0de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15915: 005087f5 60 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15916: 006e8365 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15916: 006e83b5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15917: 00b0eb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15918: 006e9b31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15918: 006e9b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15919: 00508ff1 110 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15920: 00b0d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15921: 00723909 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15921: 00723959 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15922: 0053c7c5 308 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15923: 005eb0fd 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15923: 005eb165 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15924: 004ca359 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15925: 00344fb1 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15926: 004d9d81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15927: 002f21e9 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15928: 00ae80f0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15929: 0053c589 286 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ 15930: 004c5885 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15931: 00b0e202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15932: 00b0ea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15933: 00b0f0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15934: 0050826d 84 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15935: 006f1bf5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15935: 006f1c45 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15936: 00b0def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15937: 0043caa5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15938: 00464435 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15939: 005bdf0d 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15940: 005cdfb9 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15939: 005bdf75 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15940: 005ce021 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15941: 0051e6b5 508 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15942: 00b0eda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15943: 004866f5 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15944: 00a38664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15945: 004c9b69 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15946: 006d9c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15946: 006d9cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15947: 00a384d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15948: 00603bf1 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15949: 006f775d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15948: 00603c59 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15949: 006f77ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15950: 00ad193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15951: 00a2cfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15952: 004cc34d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15953: 00a385e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15954: 0053c6a9 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15955: 00b0ef5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15956: 0071f701 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15957: 0073aeed 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15956: 0071f751 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15957: 0073af3d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15958: 00b0d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15959: 009f90c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15960: 00a2ce50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15961: 00adbdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15962: 00ad62e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15963: 00adf680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15964: 006ba31d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15964: 006ba36d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15965: 00ae54d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15966: 00633a8d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15966: 00633af5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15967: 00b0d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15968: 00a2cf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15969: 0062c315 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15970: 005bcab5 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15971: 006e1505 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15972: 006a8715 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15969: 0062c37d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15970: 005bcb1d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15971: 006e1555 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15972: 006a8765 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15973: 00ad126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15974: 0029401d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15975: 00b0d9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15976: 00447ca1 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15977: 00a3855c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15978: 002baa3d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15979: 004d275d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15980: 005f0065 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15981: 008c5160 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15980: 005f00cd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15981: 008c51a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15982: 00ad0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15983: 00a21a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15984: 0042c079 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15985: 004d8155 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15986: 00adf850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15987: 00a49444 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15988: 00b0d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15989: 00657ecd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15989: 00657f1d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15990: 00a2ced4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15991: 00668191 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15991: 006681e1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15992: 004987fd 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15993: 006a4bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15993: 006a4c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15994: 00b0f2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15995: 005f8421 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15995: 005f8489 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15996: 00adda8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15997: 00b0cef9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15998: 00730a81 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15998: 00730ad1 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15999: 00ad0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 16000: 00b0f2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16001: 0046e75d 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16002: 0070592d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16003: 00623541 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16002: 0070597d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16003: 006235a9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16004: 00ad2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16005: 00461ba1 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16006: 00ad73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16007: 00b0e16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16008: 00adead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 16009: 00b0daa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16010: 00b0ebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16011: 0071f199 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16012: 006ea0e1 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 16013: 00635f89 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 16014: 005b7071 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 16011: 0071f1e9 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16012: 006ea131 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 16013: 00635ff1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16014: 005b70d9 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 16015: 00aeb2c4 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16016: 0038963d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16017: 005d7c75 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16018: 0060b655 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16017: 005d7cdd 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16018: 0060b6bd 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16019: 00ae5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16020: 00ae0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 16021: 00452831 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16022: 00a39a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 16023: 00b0e770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16024: 00b0d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16025: 00b0d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16026: 00b0e6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16027: 00ae0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16028: 00ad1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16029: 0050876d 66 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 16030: 00b0d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16031: 002935e1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16032: 006ee935 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16032: 006ee985 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16033: 00ae21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16034: 00a399fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 16035: 002bb42d 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16036: 00508f09 116 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 16037: 003896ad 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 16038: 005d6929 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16038: 005d6991 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16039: 00471439 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16040: 00adf9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16041: 006fb64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16042: 006e92c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16041: 006fb69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16042: 006e9319 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16043: 00b0e644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16044: 00b0f310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16045: 00716ab5 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16045: 00716b05 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16046: 004cad09 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16047: 00ad3790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16048: 006f45e5 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16048: 006f4635 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16049: 009f48e4 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16050: 005081b5 90 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 16051: 00ad1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16052: 00a2dcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 16053: 00a39978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 16054: 00b0e6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16055: 005c0c65 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16056: 005e3919 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16055: 005c0ccd 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16056: 005e3981 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16057: 00ae5740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16058: 002ee939 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16059: 0036494d 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16060: 00ae40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16061: 00708e45 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16061: 00708e95 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 16062: 00a340c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 16063: 0060e10d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16063: 0060e175 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16064: 004e00d9 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16065: 00ae6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16066: 00738031 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16066: 00738081 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16067: 00ae1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16068: 00b0e370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 16069: 00ae4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16070: 00ad8b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16071: 00b0e904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16072: 004826c5 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16073: 00632825 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16073: 0063288d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16074: 00b0faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16075: 006b5091 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16076: 006d757d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16077: 006a34c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16075: 006b50e1 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16076: 006d75cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16077: 006a3515 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 16078: 00a43efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 16079: 006cc9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16080: 006c9bd9 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16079: 006cca31 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16080: 006c9c29 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16081: 00a43f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 16082: 00a357fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 16083: 00ad474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16084: 00b0d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16085: 00b0d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16086: 00ad5ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 16087: 004364c9 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16088: 002d6fc9 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16089: 00adf900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16090: 00ae43a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16091: 00389a05 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16092: 00629881 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16092: 006298e9 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 16093: 00a010ec 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 16094: 00a35670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 16095: 006a1675 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16095: 006a16c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16096: 00ad3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16097: 006e21b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16097: 006e2201 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 16098: 00b0d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16099: 00ae31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 16100: 00a35778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 16101: 00719c65 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16101: 00719cb5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16102: 00adb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16103: 00ad116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16104: 005d8821 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16104: 005d8889 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16105: 00adc6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 16106: 00ad5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16107: 00615201 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16107: 00615269 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16108: 003ecffd 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 16109: 002e1a99 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16110: 009c01e0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16111: 00b0e9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 16112: 00b0e2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16113: 00b0cebc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16114: 006a050d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16114: 006a055d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16115: 00adeaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16116: 002e2021 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16117: 00414bdd 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16118: 00b0dc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16119: 00716d99 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16119: 00716de9 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16120: 00b0e4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16121: 00adb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16122: 00ae03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 16123: 00a26418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 16124: 002ba249 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16125: 006c9dd5 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16125: 006c9e25 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16126: 00b0d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16127: 006c55b5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16127: 006c5605 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16128: 00a356f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 16129: 00ad0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16130: 00ae3c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16131: 00a38ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 16132: 00b0e604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16133: 002f7441 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16134: 004525d5 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 16135: 00a38d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 16136: 00ae30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16137: 006e9a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16137: 006e9a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16138: 00b0d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 16139: 005b13a5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 16139: 005b140d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 16140: 00b0fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16141: 00b0da22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16142: 00a38e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 16143: 00ada32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16144: 00ae2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16145: 00294719 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16146: 00ae1228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16147: 00ada9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16148: 00a2e9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 16149: 002676c1 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16150: 006a6225 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16150: 006a6275 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16151: 00b0da2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16152: 00ae5c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16153: 00a2e818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 16154: 00b0d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16155: 00b0e0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16156: 00514225 88 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 16157: 00b0f1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 16158: 009fe9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16159: 0062c8e1 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16159: 0062c949 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16160: 00299961 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16161: 00a2e920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 16162: 00b0cc45 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16163: 00a48fc0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16164: 00b0f296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16165: 0073b905 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16165: 0073b955 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16166: 00b0dd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16167: 005d3569 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16167: 005d35d1 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16168: 00b0e146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 16169: 003c7b59 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16170: 00a38d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 16171: 00ad27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16172: 00b0e426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 16173: 004bff69 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16174: 00ae0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16175: 00b0eee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16176: 00b0d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16177: 006aef6d 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16177: 006aefbd 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16178: 00325de1 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16179: 00617341 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16179: 006173a9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16180: 003638f9 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16181: 006ff3e5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16181: 006ff435 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16182: 00ad5b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16183: 00714521 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16183: 00714571 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16184: 00b0d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 16185: 0045261d 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 16186: 00a41bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 16187: 006a3501 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16187: 006a3551 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16188: 00b0dde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16189: 0048b231 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16190: 00a2e89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 16191: 00b0ceba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 16192: 006c11a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16192: 006c11f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16193: 00ae29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16194: 00b0e64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 16195: 009c077c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16196: 0069c389 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16197: 00744ef5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16196: 0069c3d9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16197: 00744f45 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16198: 00b0e1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16199: 00a23b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 16200: 00ad3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16201: 00b0d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16202: 006d2a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16202: 006d2abd 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16203: 009bfe04 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16204: 00add37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16205: 0071d3a9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16205: 0071d3f9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16206: 009c0234 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16207: 007092d9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16208: 0060d641 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16207: 00709329 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16208: 0060d6a9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16209: 00ad5aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16210: 007049a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16211: 00744099 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16210: 007049f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16211: 007440e9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16212: 00b0e9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16213: 00732a8d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16213: 00732add 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16214: 00addc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16215: 00ae2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 16216: 00b0edce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16217: 006ea8f9 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16217: 006ea949 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16218: 00b0d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16219: 004427f1 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 16220: 00b0f288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16221: 00b0dbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 16222: 00a23be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 16223: 00b0cef7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 16224: 004e5bd9 1864 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ 16225: 004dc5f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16226: 003290c9 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16227: 004c11c1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16228: 006c80dd 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16229: 005f41c9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16228: 006c812d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16229: 005f4231 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 16230: 00a22110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 16231: 0060e781 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16231: 0060e7e9 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16232: 00b0f382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16233: 00ae6658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16234: 00ae773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16235: 00b0d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16236: 00a22218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 16237: 00ae62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16238: 00ad9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16239: 006a461d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16239: 006a466d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16240: 00442b1d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16241: 004e7899 208 FUNC GLOBAL DEFAULT 12 riscv_timer_stce_changed │ │ │ │ 16242: 004ee91d 16 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ - 16243: 006d4f91 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16243: 006d4fe1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16244: 004846d1 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16245: 009c1098 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16246: 0038cee1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16247: 002d14e1 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16248: 00b0d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16249: 0072f29d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16249: 0072f2ed 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16250: 0046aba5 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16251: 00b0cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16252: 00ada0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16253: 00633a9d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16253: 00633b05 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16254: 00ad2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16255: 00364625 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16256: 00b0ced4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16257: 00ae785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16258: 00b0d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16259: 009bd4a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16260: 00ada93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16261: 004e1aed 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16262: 00a22194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 16263: 0070f5fd 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16263: 0070f64d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16264: 002d1b49 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16265: 00adc52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16266: 005d5011 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16266: 005d5079 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16267: 00386c4d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16268: 00ad82d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16269: 004cd10d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16270: 006553dd 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16271: 0072b159 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16270: 00655445 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16271: 0072b1a9 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16272: 00a40c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 16273: 00ad12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16274: 006c60d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16275: 00612bb5 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16276: 00633635 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16274: 006c6125 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16275: 00612c1d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16276: 0063369d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16277: 004dc441 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16278: 009fd2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16279: 00ad3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16280: 00ae23f0 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 16281: 00a40bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 16282: 006f75f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16282: 006f7645 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16283: 00420719 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16284: 006c93c5 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16284: 006c9415 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16285: 00add27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16286: 00b0eed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16287: 00b0db5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16288: 006d6349 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16288: 006d6399 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16289: 00ae5590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16290: 00ad0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16291: 009bfcd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16292: 00ad14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16293: 0046b081 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16294: 00b0e5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16295: 006629c9 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16295: 00662a19 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16296: 00b0e852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16297: 00465f2d 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16298: 00a435b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16299: 005d169d 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16299: 005d1705 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16300: 00b0f314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16301: 00a433a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16302: 0039d2f9 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16303: 00ad9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16304: 00a40b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16305: 006f32e1 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16305: 006f3331 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16306: 00b0e338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16307: 005be2bd 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16307: 005be325 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16308: 00ada2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16309: 003c9ad9 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16310: 00b0e85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16311: 004af411 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16312: 00ae5da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16313: 00ae2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16314: 006cf931 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16315: 00731a1d 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16314: 006cf981 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16315: 00731a6d 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16316: 00b0d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16317: 00b0d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16318: 00ad9140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16319: 00ae79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16320: 009f9c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16321: 00ad5f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16322: 0051f7ad 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16323: 00b0d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16324: 004bad95 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16325: 00ad6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16326: 00b0f47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16327: 008c5238 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16327: 008c5280 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16328: 00b0ee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16329: 00447ee1 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16330: 00b0ee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16331: 00b0dda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16332: 004fd641 144 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16333: 0051f7f5 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16334: 00606b85 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16334: 00606bed 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16335: 00b0d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16336: 009bb8d8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16337: 0045ab5d 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16338: 004c78bd 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16339: 0042047d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16340: 003eeaf1 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16341: 00b0d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16342: 006b9935 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16342: 006b9985 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16343: 00b0e574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16344: 00a2229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16345: 005eb5a1 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16345: 005eb609 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16346: 00ad88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16347: 00b0dcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16348: 00ae5990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16349: 00b0d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16350: 00428691 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16351: 00adc7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16352: 00a223a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16353: 00b0f29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16354: 00b0ecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16355: 0051f83d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ 16356: 0043530d 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16357: 00ad5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16358: 00332d71 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16359: 0062c3a9 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16359: 0062c411 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16360: 0043f5c9 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16361: 00618011 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16361: 00618079 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16362: 00ae8d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16363: 00add96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16364: 004732f9 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16365: 00b0ec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16366: 006a9b75 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16366: 006a9bc5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16367: 0043f801 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16368: 006e2319 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16368: 006e2369 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16369: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16370: 003f582d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16371: 00ad58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16372: 00701d6d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16372: 00701dbd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16373: 00b0f3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16374: 00a22320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16375: 002ba935 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16376: 00a3a3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16377: 0052f2b5 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16378: 005d7d71 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16378: 005d7dd9 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16379: 002a3a51 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16380: 00a30cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16381: 005093ad 78 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16382: 0052f38d 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16383: 00b0e910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16384: 0045e9b1 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16385: 00a30b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16386: 00a3a344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16387: 00482b2d 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16388: 00a45528 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16389: 00a30c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16390: 00b0ec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16391: 0052f2fd 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16392: 00ada1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16393: 006cc589 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16394: 006b6599 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16393: 006cc5d9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16394: 006b65e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16395: 00a457bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16396: 0074a48d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16396: 0074a4dd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16397: 009fd9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 16398: 0043767d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16399: 007321c5 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16399: 00732215 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16400: 002f0b7d 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16401: 00b0d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16402: 00adc3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16403: 00b0e5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16404: 00ad3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16405: 00b0d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16406: 00b0d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16407: 00441ced 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16408: 00a45294 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16409: 00a3a2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ - 16410: 006edd11 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16410: 006edd61 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16411: 00a30bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16412: 0052f345 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16413: 00adf610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16414: 005cc3c9 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16414: 005cc431 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16415: 004e201d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16416: 00b0d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16417: 00ae2618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16418: 00b0ee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16419: 00b0efae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16420: 00b0d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16421: 00b0dd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16446,186 +16446,186 @@ │ │ │ │ 16442: 004e0a25 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16443: 00ad6c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16444: 00adf288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16445: 003c9471 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16446: 00adba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16447: 00ad5b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16448: 00b0e3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16449: 006c9691 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16449: 006c96e1 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16450: 00b0ec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16451: 006f0fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16451: 006f1035 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16452: 0046b0a9 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16453: 0071c88d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16453: 0071c8dd 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16454: 00b0ed10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16455: 009bf984 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16456: 00b0d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16457: 00381481 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16458: 006c3725 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16459: 006a3c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16460: 005f2435 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16458: 006c3775 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16459: 006a3c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16460: 005f249d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16461: 00b0d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16462: 006bb4c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16462: 006bb511 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16463: 00b0eb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16464: 004ab4d1 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16465: 00b0f230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16466: 00adaf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16467: 004b39f5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16468: 00616e59 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16468: 00616ec1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16469: 00ae5a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16470: 00622db1 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16470: 00622e19 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16471: 002acadd 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16472: 00b0de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16473: 00b0eb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16474: 00ae8fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16475: 0069dbf5 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16475: 0069dc45 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16476: 0029fa9d 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16477: 00b0df9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16478: 00adc950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16479: 005f84e1 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16479: 005f8549 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16480: 00b0f468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16481: 008c5058 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16481: 008c50a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16482: 00ad4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16483: 00b0ced9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16484: 006a6c35 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16485: 005f306d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16484: 006a6c85 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16485: 005f30d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16486: 00a3e2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16487: 00b0ea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16488: 00ad8520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16489: 004483d1 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16490: 004922e1 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16491: 00b0e7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16492: 00b0e442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16493: 00ae3bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16494: 0038dd81 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16495: 00ade11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16496: 00b0d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16497: 004856f5 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16498: 006bff89 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16498: 006bffd9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16499: 00ae8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16500: 00b0d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16501: 00b0dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16502: 00ae5860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16503: 00b0eca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16504: 006ceebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16504: 006cef0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16505: 00b0f0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16506: 00ae625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16507: 00b0d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16508: 00ae6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16509: 00ad2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16510: 0042f0ad 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16511: 006aee25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16511: 006aee75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16512: 00b0d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16513: 00b0f554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16514: 00a3e22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16515: 00a4032c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16516: 00b0cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16517: 00691a3d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16517: 00691a8d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16518: 00b0eb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16519: 00b0f378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16520: 00ad559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16521: 00add62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16522: 00a402a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16523: 00a32910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16524: 00ae0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16525: 00651991 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16525: 006519f9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16526: 004dc7b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16527: 00adbe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16528: 00b0f388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16529: 00a32a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16530: 00ad6138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16531: 00ad2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16532: 006dd599 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16532: 006dd5e9 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16533: 00531f95 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16534: 00b0d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16535: 00725e25 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16536: 006b8675 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16535: 00725e75 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16536: 006b86c5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16537: 00b0d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16538: 002e188d 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16539: 00b0dc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16540: 00a29178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16541: 00531fdd 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16542: 005d35d9 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16542: 005d3641 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16543: 00a28fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16544: 00a40224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16545: 00b0d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16546: 0071aa69 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16546: 0071aab9 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16547: 00a290f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16548: 005e0ff1 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16548: 005e1059 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16549: 00a35b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16550: 00b0e89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16551: 00a32994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16552: 0038fad9 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16553: 002f2299 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16554: 00b0cea0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16555: 004e8fed 128 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16556: 00b0dc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16557: 00ad43ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16558: 0062cc55 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16558: 0062ccbd 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16559: 00a35b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16560: 003c8305 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16561: 005db2a9 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16561: 005db311 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16562: 00532025 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16563: 00618a0d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16563: 00618a75 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16564: 00b0ec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16565: 006c2791 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16565: 006c27e1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16566: 00ae0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16567: 00405945 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16568: 004dbc29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16569: 00428f99 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16570: 004e1add 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16571: 002aca71 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16572: 004989e5 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16573: 005d1081 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16573: 005d10e9 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16574: 002f9da9 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16575: 0029e849 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16576: 00a29070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16577: 00548269 388 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16578: 00aecb4c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16579: 006a3fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16580: 0084e494 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16579: 006a4019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16580: 0084e4dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16581: 0052e265 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16582: 0041d721 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16583: 00b0d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16584: 00a35a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16585: 00b0cedc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16586: 00452465 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16587: 0052e33d 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16588: 00b0d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16589: 009bd958 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16590: 0052e2ad 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16591: 00b0f16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16592: 00ade37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16593: 00604059 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16593: 006040c1 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16594: 00adf0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16595: 005199fd 470 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16596: 00ae8d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16597: 00343ad1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16598: 00360d8d 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16599: 00ae82c4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16600: 00b0e9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16601: 00ae4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16602: 007270d5 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16602: 00727125 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16603: 00b0cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16604: 00ad7094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16605: 00adc830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16606: 00b0df1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16607: 00ae4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16608: 002973f5 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16609: 008d89d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16609: 008d8a1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16610: 00b0d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16611: 0052e2f5 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16612: 00b0f21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16613: 00735649 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16613: 00735699 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16614: 00ae2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16615: 00ae3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16616: 00b0f054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16617: 006aa2b5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16617: 006aa305 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16618: 00b0e3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16619: 00270935 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16620: 007260b9 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16620: 00726109 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16621: 00b0dfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16622: 00b0e68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16623: 004446b5 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16624: 00b0ecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16625: 00b0de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16626: 00ae48c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16627: 00b0eb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ @@ -16640,79 +16640,79 @@ │ │ │ │ 16636: 009fa24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16637: 00a2aa38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16638: 00b0e164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16639: 00b0e214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16640: 00b0e4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16641: 00a2a8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ 16642: 0043decd 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16643: 0068f2ad 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16643: 0068f2fd 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16644: 0043f551 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16645: 00b0e8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16646: 006fb341 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16646: 006fb391 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16647: 00a2a9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16648: 00b0d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16649: 00b0eb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16650: 00436ea9 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16651: 008d89f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16651: 008d8a40 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16652: 004a7f41 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16653: 00b0f442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16654: 00b0efa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16655: 006b41fd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16655: 006b424d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16656: 00518af1 476 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16657: 0051872d 480 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16658: 00ae50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16659: 00ae7e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16660: 00ad0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16661: 006fa43d 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16662: 006de0ad 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16661: 006fa48d 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16662: 006de0fd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16663: 00ad2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16664: 0046a315 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16665: 00b0eeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16666: 00b0d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16667: 005b8025 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16668: 0068ee19 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16667: 005b808d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16668: 0068ee69 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16669: 00ad0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16670: 0043e82d 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16671: 002a4665 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16672: 00a2a930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16673: 006f6101 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16673: 006f6151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16674: 00b0dcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16675: 00b0d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16676: 0042f141 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16677: 00b0ef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16678: 00ae57c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16679: 002bf7e1 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16680: 00ae21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16681: 0069129d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16682: 007248c9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16681: 006912ed 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16682: 00724919 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16683: 00ae21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16684: 006249b5 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16684: 00624a1d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16685: 00b0ede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16686: 006c9381 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16686: 006c93d1 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16687: 009e6550 100 OBJECT GLOBAL DEFAULT 21 riscv_tcg_ops │ │ │ │ - 16688: 0060f659 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16688: 0060f6c1 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16689: 004d8531 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16690: 0041f2cd 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16691: 0062aff9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16691: 0062b061 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16692: 00ad517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16693: 009f8b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16694: 00416335 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16695: 00329cdd 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16696: 00b0daaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16697: 0052f585 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16698: 0044c6f9 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16699: 00ada0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16700: 00adf118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16701: 00a26d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ 16702: 004d963d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16703: 006b52b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16703: 006b5309 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16704: 00460dc5 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16705: 00716e01 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16705: 00716e51 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16706: 0052f5cd 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16707: 006ea3dd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16707: 006ea42d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16708: 009f82d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16709: 004e1d9d 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16710: 00ad11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16711: 00b0d9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16712: 00adf710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16713: 009bfd1c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16714: 00482d3d 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16730,76 +16730,76 @@ │ │ │ │ 16726: 00b0da8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16727: 00ad62f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16728: 00adef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16729: 0052f615 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16730: 00ae1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16731: 00ad34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16732: 00ad1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16733: 006e2355 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16733: 006e23a5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16734: 004e0f2d 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16735: 00387881 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16736: 006e9519 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16736: 006e9569 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16737: 00ad6198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16738: 006ed09d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16738: 006ed0ed 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16739: 00adc348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16740: 00ae08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16741: 006f685d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16741: 006f68ad 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16742: 00ad8fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16743: 00b0e3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16744: 00b0d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16745: 00507939 42 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16746: 00a30894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16747: 0060896d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16747: 006089d5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16748: 005272a9 488 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16749: 00a30708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16750: 00463db1 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16751: 002d270d 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16752: 00527885 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16753: 00507965 186 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16754: 00ad31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16755: 0038bf5d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16756: 00a30810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16757: 002a22d9 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16758: 00ad3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16759: 00527491 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16760: 004cc271 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16761: 006c5be9 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16762: 00633925 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16761: 006c5c39 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16762: 0063398d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16763: 004cc8cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16764: 00ae5c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16765: 00ad991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16766: 006cff0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16766: 006cff5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16767: 00b0f110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16768: 00ad550c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16769: 005078bd 122 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16770: 006d84d1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16770: 006d8521 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16771: 003f6235 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16772: 004fc255 216 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16773: 0032ce99 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16774: 00ada4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16775: 00a3078c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16776: 0052768d 504 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16777: 0045a8d9 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16778: 00b0d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16779: 00ad2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16780: 00482c11 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16781: 009fbda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16782: 00ae7c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16783: 005f715d 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16783: 005f71c5 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16784: 00ae6ac4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16785: 0042c8f5 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16786: 00b0d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16787: 006cf409 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16788: 005da2f5 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16787: 006cf459 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16788: 005da35d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16789: 00aded60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16790: 0060b901 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16790: 0060b969 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16791: 00ae0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16792: 00b0cef8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16793: 002b5229 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16794: 006a4a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16794: 006a4aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16795: 00a26ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16796: 00a33a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ 16797: 004ada79 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16798: 00a33888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16799: 00ad4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16800: 00ae8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16801: 004c4155 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ @@ -16815,70 +16815,70 @@ │ │ │ │ 16811: 004c44e1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16812: 00a2bbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16813: 00b0e018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16814: 00ae2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16815: 00ad2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16816: 004ae8bd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16817: 00b0e4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16818: 00714ea1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16818: 00714ef1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16819: 0042ee65 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16820: 00ae84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16821: 00ad467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16822: 00ad8da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16823: 00b0f57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16824: 00b0e3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16825: 00ad7694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16826: 004c4485 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16827: 00a3390c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16828: 00ae1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16829: 0038fb11 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16830: 00b0faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16831: 005e3a19 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16831: 005e3a81 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16832: 00ad511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16833: 004bac85 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16834: 00ad1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16835: 00a2bb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16836: 00361871 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16837: 00b0de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16838: 005ea259 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16839: 005b123d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16840: 006a64fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16838: 005ea2c1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16839: 005b12a5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16840: 006a654d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16841: 00ae79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16842: 00508701 60 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16843: 002f0b01 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16844: 00479e4d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16845: 00716b91 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16845: 00716be1 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16846: 00509509 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16847: 004ccbdd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16848: 005ae835 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16848: 005ae89d 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16849: 00a34dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16850: 006b0e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16850: 006b0edd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16851: 0033f2d1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16852: 00ada6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16853: 00b0f13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16854: 00a34c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16855: 0050849d 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16856: 00ad73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16857: 00ad3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16858: 00a34d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16859: 005eb259 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16859: 005eb2c1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16860: 00b0da5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16861: 00aebacc 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16862: 00b0e60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16863: 00b0e4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16864: 00387119 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16865: 00ad85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16866: 0050842d 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16867: 00ade6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16868: 00b0d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16869: 00b0ed08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16870: 006f8fc5 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16870: 006f9015 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16871: 00386e39 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16872: 00498e89 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16873: 005dcc79 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16873: 005dcce1 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16874: 00a34ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16875: 00a37d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16876: 002671dd 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16877: 00ad0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16878: 00ae3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16879: 002cdce1 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16880: 004c4de1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ @@ -16888,229 +16888,229 @@ │ │ │ │ 16884: 00b0ddea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16885: 00b0d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16886: 00b0df36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16887: 00b0e4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16888: 004c6555 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16889: 00432655 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16890: 00a37c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16891: 005d0541 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16891: 005d05a9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16892: 00a000a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16893: 00b0e204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16894: 00ad7784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16895: 003eb9f9 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16896: 00b0e4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16897: 009fc7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16898: 00ae17f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16899: 007334fd 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16899: 0073354d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16900: 00b0dcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16901: 00b0d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16902: 0063b935 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16902: 0063b99d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16903: 00ada34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16904: 00ad072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16905: 00b0f334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16906: 002e6035 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16907: 00adc9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16908: 004c6b99 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16909: 009ba6b4 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16910: 006a1535 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16910: 006a1585 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16911: 004c23cd 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16912: 00b0f196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16913: 005d0ef5 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16914: 0069cdb5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16913: 005d0f5d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16914: 0069ce05 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16915: 00404475 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16916: 00a22740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16917: 00ad4b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16918: 00484e21 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16919: 00b0d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16920: 00adc930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16921: 00ad22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16922: 00433c65 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 16923: 004df9d1 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16924: 00a226bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16925: 00499ec9 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16926: 005d1015 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16926: 005d107d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16927: 00b0df3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16928: 00b0ee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16929: 00388325 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16930: 003535f1 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 16931: 004b0b1d 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16932: 00b0ddd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16933: 00ad84c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16934: 006b0455 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16935: 006911ad 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16936: 007390d9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16934: 006b04a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16935: 006911fd 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16936: 00739129 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16937: 00ad3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16938: 00ad5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16939: 0086fa74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16939: 0086fabc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16940: 00ad8ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16941: 006ba725 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16941: 006ba775 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16942: 00b0d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16943: 00413b65 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16944: 0068e831 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16945: 0086fa6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16944: 0068e881 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16945: 0086fab4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16946: 005095b9 48 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16947: 00a27414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16948: 00a22638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16949: 003c5c9d 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16950: 00b0d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16951: 00b0e8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16952: 00a49140 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16953: 006e81c9 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16953: 006e8219 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16954: 0050897d 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16955: 00ae4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16956: 00ad4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16957: 00ad174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16958: 00b0efb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16959: 004b1c05 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16960: 0051bfc9 84 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16961: 006ab855 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16961: 006ab8a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16962: 002e6049 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16963: 00b0e68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16964: 00b0e55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16965: 00a3cb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16966: 006aaaa1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16966: 006aaaf1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16967: 0050873d 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16968: 0070f635 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16968: 0070f685 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16969: 00ae0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16970: 006a9891 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16970: 006a98e1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16971: 00b0e07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16972: 0053949d 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16973: 00b0e6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16974: 00ae1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16975: 00b0d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16976: 00a3cc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16977: 0050895d 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ 16978: 00b0d9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16979: 0041a729 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16980: 0053924d 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16981: 00b0d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16982: 007461f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16982: 00746249 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16983: 00b0f094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16984: 00ae79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16985: 00b0f234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16986: 00ad0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16987: 00a4914c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16988: 0043cae9 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16989: 00b0fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16990: 00ae84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16991: 004ccf09 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16992: 00b0ced8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16993: 006f053d 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16994: 00744cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16993: 006f058d 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16994: 00744cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16995: 00a3cc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16996: 006f0dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16996: 006f0e21 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16997: 00b0ec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16998: 00ae7da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16999: 00b0ed62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17000: 00539375 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 17001: 00b0d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17002: 00ad3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17003: 006d4d49 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 17003: 006d4d99 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 17004: 002fd429 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 17005: 005d1da5 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17005: 005d1e0d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 17006: 004da5fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17007: 00b0ef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17008: 00ae26b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17009: 00ad5afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17010: 00ad6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17011: 0048411d 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17012: 00b0d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17013: 003f0ad1 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17014: 006fb19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17015: 00636099 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17014: 006fb1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17015: 00636101 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17016: 00a00234 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 17017: 00adf208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 17018: 00ad34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17019: 00b0d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17020: 00293131 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17021: 00ae58a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 17022: 00b0e7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 17023: 00b0dc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17024: 00ae0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17025: 00b0cebd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17026: 00b0d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17027: 00b0cef1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 17028: 004da469 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17029: 005dcc7d 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17029: 005dcce5 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 17030: 00a41958 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 17031: 005d06a9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17031: 005d0711 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17032: 009bf944 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17033: 002c5bd9 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 17034: 00ae4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17035: 006e20fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17036: 008d8a48 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17035: 006e214d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17036: 008d8a90 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 17037: 00533265 316 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 17038: 00730295 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17038: 007302e5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 17039: 00ad7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17040: 006e8b15 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17041: 005f2f89 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17040: 006e8b65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17041: 005f2ff1 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17042: 00b0db76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17043: 00ae1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17044: 00b0d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17045: 00ad8fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17046: 00b0d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 17047: 005077e1 220 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 17048: 0026f8a9 188 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 17049: 006bead9 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17049: 006beb29 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17050: 00ae1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17051: 00644e2d 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17051: 00644e95 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17052: 00add33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17053: 00b0d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17054: 0038964d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17055: 00745295 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17055: 007452e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 17056: 00b0ec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17057: 006fb689 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17057: 006fb6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17058: 005333a1 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 17059: 00b0cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17060: 006f61b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17061: 006f6bb1 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17062: 006b1119 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17060: 006f6205 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17061: 006f6c01 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17062: 006b1169 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17063: 00ad5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 17064: 00ad18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17065: 0047e3b9 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17066: 00b0eed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17067: 00ae4840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 17068: 00ae6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17069: 00364509 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17070: 005cb0e1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17070: 005cb149 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17071: 00ad068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 17072: 00b0e5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17073: 00449f25 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17074: 00708d81 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17074: 00708dd1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17075: 00b0d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 17076: 00b0e12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17077: 00b0d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17078: 00b0f1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17079: 004c5b31 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17080: 00726da9 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17081: 00731c7d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17082: 0068e2e9 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17080: 00726df9 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17081: 00731ccd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17082: 0068e339 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17083: 00b0ef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17084: 00add72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 17085: 007040a5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17085: 007040f5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17086: 004673bd 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17087: 002d6595 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17088: 008c5250 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17088: 008c5298 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17089: 009c0b58 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17090: 004e8b81 24 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 17091: 00adf670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17092: 006dd1d9 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17092: 006dd229 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17093: 00ade2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17094: 00ad6098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17095: 00ade720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 17096: 0043ee29 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17097: 00b0e818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17098: 0070daf1 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17098: 0070db41 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17099: 00ad8540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 17100: 004b0195 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17101: 00b0dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17102: 00ad8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17103: 00b0dde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17104: 0082db94 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 17105: 006f76e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17104: 0082dbdc 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17105: 006f7735 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17106: 002a0025 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17107: 00ad08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17108: 0049993d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 17109: 00470801 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17110: 00b0f15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17111: 0029fe21 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17112: 004ddd25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ @@ -17118,264 +17118,264 @@ │ │ │ │ 17114: 00b0e514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17115: 00ada76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17116: 00add6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 17117: 00b0d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 17118: 009fd7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17119: 00adf520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17120: 00ae66c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17121: 006aa119 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17122: 006e6d71 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17121: 006aa169 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17122: 006e6dc1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17123: 00b0e50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 17124: 00540a45 486 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 17125: 004e1b5d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17126: 00b0e46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17127: 00b0e572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17128: 003c7901 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17129: 005b676d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 17129: 005b67d5 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ 17130: 00540629 522 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 17131: 006341a9 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17131: 00634211 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17132: 00ae0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17133: 00b0d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 17134: 00b0d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17135: 005d3571 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17135: 005d35d9 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17136: 00ae1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17137: 00ae8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17138: 00ad8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17139: 00ae31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17140: 007196f5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17140: 00719745 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17141: 00b0dc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17142: 00b0d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17143: 00b0f1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17144: 0063b359 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17144: 0063b3c1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17145: 00297e85 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 17146: 00540835 526 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 17147: 0069ca2d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17147: 0069ca7d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17148: 00b0ce54 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17149: 005ce2cd 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17150: 006a46d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17149: 005ce335 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17150: 006a4721 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17151: 00b0d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17152: 00637561 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17152: 006375c9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 17153: 00b0d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17154: 0046dd9d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17155: 00b0e070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 17156: 003ebe65 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 17157: 006db191 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17158: 0071eaf9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17157: 006db1e1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17158: 0071eb49 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17159: 00b0d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17160: 00a48fa8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 17161: 005bc261 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17162: 006e6e31 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17163: 00714211 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17161: 005bc2c9 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17162: 006e6e81 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17163: 00714261 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 17164: 00adc298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17165: 00adbb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17166: 00ad7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17167: 006d4ab1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 17168: 006da635 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17169: 005b3635 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17167: 006d4b01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 17168: 006da685 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17169: 005b369d 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17170: 00b0ef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17171: 00b0cea6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17172: 0048486d 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17173: 00607e7d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17173: 00607ee5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17174: 00ae3ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17175: 004cb2b9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17176: 00ae4930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17177: 00ae781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17178: 00b0eefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 17179: 00ad182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17180: 00b0f306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17181: 00adbf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17182: 00ad9170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17183: 007003f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17183: 00700449 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17184: 00b0ee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17185: 003c8dcd 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17186: 00b0e042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17187: 00b0e772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17188: 004cbb4d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17189: 00b0cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17190: 00ae5b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 17191: 00b0e034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17192: 00633c85 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17192: 00633ced 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17193: 00452bdd 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17194: 00b0cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17195: 00ae8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17196: 00b0e4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17197: 006ea305 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 17198: 006d54a9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17197: 006ea355 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 17198: 006d54f9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17199: 00ad2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17200: 00ade4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17201: 00ad545c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17202: 00b0ebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17203: 00b0da70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17204: 00b0d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17205: 003fe951 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17206: 002707d9 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17207: 00ad76d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17208: 003ade85 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17209: 0038e8b1 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17210: 003420c9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17211: 0072e819 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17211: 0072e869 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17212: 009c0944 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 17213: 00410525 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17214: 00b0db24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17215: 00b0d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17216: 005cb085 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17216: 005cb0ed 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17217: 00b0d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17218: 005f7901 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17219: 0069c975 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17220: 006c1d89 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17221: 006e3459 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17218: 005f7969 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17219: 0069c9c5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17220: 006c1dd9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17221: 006e34a9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17222: 009f8a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17223: 00b0dac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17224: 006cb9cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17224: 006cba1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17225: 00ad3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17226: 00b0e920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17227: 00ad1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17228: 003743f9 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 17229: 00b0f2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17230: 00adbb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 17231: 004b53e1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17232: 00b0f3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17233: 00b0cf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17234: 0061eb3d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17234: 0061eba5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17235: 00ad164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17236: 00364acd 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17237: 00b0d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 17238: 009fbe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17239: 00519819 482 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 17240: 0066c189 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17240: 0066c1d9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17241: 004111e9 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17242: 00ad3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17243: 00ae0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17244: 00394681 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17245: 00ada06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17246: 009f81d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17247: 00b0ee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17248: 00adfa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17249: 00b0d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17250: 006af419 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17250: 006af469 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17251: 00ae41e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17252: 00292bb1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 17253: 004bab75 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17254: 00b0e544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17255: 005d567d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17256: 005c0c05 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17257: 006a5289 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17258: 006cf9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17259: 0066c0e9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17255: 005d56e5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17256: 005c0c6d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17257: 006a52d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17258: 006cfa35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17259: 0066c139 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17260: 00adf1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17261: 00b0e8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17262: 002920f1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17263: 006a43c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17263: 006a4415 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17264: 00b0d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17265: 00b0e3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17266: 00ae5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17267: 006985c9 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17268: 006a41e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17267: 00698619 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17268: 006a4235 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17269: 0050b531 60 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 17270: 00b0ee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17271: 00ad114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17272: 00b0e6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17273: 008c51a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17274: 00729195 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17273: 008c51f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17274: 007291e5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17275: 002c6d0d 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17276: 0032e8ad 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17277: 00270349 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17278: 0046948d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17279: 00b0d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17280: 006e0971 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17280: 006e09c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17281: 00ae5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17282: 006a5301 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17282: 006a5351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17283: 00b0d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17284: 00b0dc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17285: 002eee05 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17286: 0086fa98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17286: 0086fae0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17287: 0037eaf5 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17288: 002f73c5 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17289: 0043e005 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17290: 00add3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17291: 00ae8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17292: 00b0e79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17293: 00293da9 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17294: 002f7425 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17295: 009c0d90 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17296: 006f4f2d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17296: 006f4f7d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17297: 0052e9fd 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 17298: 003eeb3d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17299: 00b0e31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17300: 00381b89 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17301: 002bb225 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17302: 00ad101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17303: 00b0edb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17304: 00ad2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17305: 0052ea45 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 17306: 00b0f1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17307: 00adf1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 17308: 004e6541 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 17309: 006ec7dd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17310: 008d89c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17309: 006ec82d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17310: 008d8a0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17311: 003eca75 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17312: 0060e661 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17312: 0060e6c9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17313: 00add57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17314: 006cf4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17314: 006cf50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17315: 00b0e4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17316: 00b0ec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17317: 006fd679 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17317: 006fd6c9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17318: 00484bb5 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17319: 00b0d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17320: 00b0dc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17321: 00ad465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17322: 00ada0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17323: 00499c75 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17324: 00ae40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17325: 00ae4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17326: 0052ea8d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17327: 0061e98d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17327: 0061e9f5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17328: 00b0e48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17329: 00b0e002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17330: 00ad6268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17331: 006c2ab1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17332: 00723ab5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17333: 006a0069 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17331: 006c2b01 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17332: 00723b05 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17333: 006a00b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17334: 00471e75 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17335: 005c938d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17336: 006f8849 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17335: 005c93f5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17336: 006f8899 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17337: 00b0dd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17338: 00ae1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17339: 00ad9200 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17340: 009bc1ec 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17341: 00ae7d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17342: 00b0e8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17343: 006a7a35 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17343: 006a7a85 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17344: 00adc634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17345: 00b0f304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17346: 00634671 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17346: 006346d9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17347: 00a4473c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ - 17348: 006ea4c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17348: 006ea511 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17349: 00ad5a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17350: 006cd87d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17350: 006cd8cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17351: 00ae8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17352: 00a427c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17353: 0042cbc9 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17354: 00b0d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17355: 00292199 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17356: 00ae6638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17357: 002b0509 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17358: 006ba14d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17358: 006ba19d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17359: 009f10b8 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17360: 00366d2d 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17361: 00b0dd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17362: 00725461 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17362: 007254b1 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17363: 00b0ec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17364: 00ad5728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17365: 005da4e1 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17366: 00707d51 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17367: 006d6885 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17365: 005da549 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17366: 00707da1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17367: 006d68d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17368: 00ad420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17369: 003c9899 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17370: 008d89f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17370: 008d8a38 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17371: 00ae8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17372: 00b0ece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17373: 00a42954 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17374: 00ae2f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17375: 00280c25 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17376: 0090df6c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17377: 00b0f192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ @@ -17384,78 +17384,78 @@ │ │ │ │ 17380: 004369a9 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17381: 009fa7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17382: 00b0d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17383: 00ad8a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17384: 00b0dd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17385: 00ad9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17386: 00ae0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17387: 00608905 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17387: 0060896d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17388: 0051fcbd 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17389: 00429309 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17390: 004ceb1d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17391: 0064ef15 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17391: 0064ef7d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17392: 0038815d 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17393: 00ae8d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17394: 009bfe30 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17395: 006ce4f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17395: 006ce549 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17396: 00ad2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17397: 0051fd05 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17398: 00ae0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17399: 00a0121c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17400: 00b0d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17401: 00ad7004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17402: 00703d9d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17402: 00703ded 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17403: 003955f9 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17404: 00690af1 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17405: 006f558d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17404: 00690b41 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17405: 006f55dd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17406: 00ad64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17407: 004166d1 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17408: 00aea8c8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17409: 00a237c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17410: 00b0eefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17411: 006f8ce9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17411: 006f8d39 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17412: 00b0df7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17413: 0071e535 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17413: 0071e585 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17414: 0044c605 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17415: 00b0fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17416: 0051fd4d 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ 17417: 004dd7cd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17418: 00ae6698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17419: 006d93f9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17419: 006d9449 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17420: 004d910d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17421: 00b0d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17422: 005cae41 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17422: 005caea9 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17423: 00b0d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17424: 0072a6e9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17424: 0072a739 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17425: 00b0ed42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17426: 0065e231 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17427: 0067d251 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17426: 0065e281 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17427: 0067d2a1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17428: 00ae5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17429: 006a5469 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17430: 005f3e29 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17429: 006a54b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17430: 005f3e91 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17431: 00ae8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17432: 00b0d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17433: 005ddb09 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17433: 005ddb71 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17434: 00ad2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17435: 0053c459 304 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17436: 005dd9b9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17436: 005dda21 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17437: 00b0e126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17438: 009f63e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17439: 006af355 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17439: 006af3a5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17440: 004bb58d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17441: 0053c221 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17442: 005ed45d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17442: 005ed4c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17443: 004e21e5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17444: 00ae87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17445: 003b72a9 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17446: 00440bb5 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17447: 00ad8c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17448: 00353d11 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17449: 002f48f9 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17450: 006a1b59 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17450: 006a1ba9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17451: 002f49ed 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17452: 00b0f574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17453: 00b0e120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17454: 004d17d5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17455: 00a25ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17456: 00b0f4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17457: 00ade38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17465,234 +17465,234 @@ │ │ │ │ 17461: 00432681 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17462: 004e8b99 110 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17463: 00b0e6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17464: 0053c33d 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17465: 00ae02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17466: 00ae1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17467: 00b0e508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17468: 005e53cd 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17468: 005e5435 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17469: 00382591 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17470: 0042f009 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17471: 004df691 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17472: 00ad8b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17473: 007094e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17473: 00709531 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17474: 00b0f4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17475: 00ae3810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17476: 009fa774 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17477: 00b0dd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17478: 00b0dcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17479: 00b0deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17480: 00517115 1752 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17481: 006f39b5 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17482: 00728c81 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17481: 006f3a05 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17482: 00728cd1 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17483: 009c09b0 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17484: 00b0d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17485: 00266eb9 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17486: 00590559 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17486: 005905bd 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17487: 00b0dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17488: 006a9a25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17489: 006cf445 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17488: 006a9a75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17489: 006cf495 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17490: 003ef705 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17491: 00ad2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17492: 002a24cd 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17493: 00495781 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17494: 005d3dc5 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17494: 005d3e2d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17495: 00b0e32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17496: 00387b45 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17497: 00ae4a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17498: 00add7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17499: 00ad11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17500: 00ad7504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17501: 00ae1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17502: 00609339 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17502: 006093a1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17503: 00b0dff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17504: 006169e5 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17504: 00616a4d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17505: 00ae5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17506: 004ba845 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17507: 0073c1c1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17508: 006f7541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17507: 0073c211 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17508: 006f7591 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17509: 00b0e5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17510: 00ae57b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17511: 00b0ebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17512: 0071e0c5 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17512: 0071e115 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17513: 00ad8c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17514: 00ad469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17515: 006f6775 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17515: 006f67c5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17516: 00292241 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17517: 00ae8dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17518: 006ff2b1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17518: 006ff301 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17519: 00ae85a4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17520: 00adca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17521: 00b0f524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17522: 002d5139 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17523: 00b0ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17524: 004984ed 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17525: 00b0d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17526: 00ae8fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17527: 00732119 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17527: 00732169 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17528: 00507799 72 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17529: 00ad3620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17530: 00b0dcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17531: 0062efd1 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17532: 006ff185 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17531: 0062f039 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17532: 006ff1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17533: 00b0e90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17534: 0072371d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17535: 00700f7d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17534: 0072376d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17535: 00700fcd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17536: 00a2efd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ - 17537: 00633a95 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17537: 00633afd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17538: 00a2ee48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17539: 00b0e1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17540: 00b0e1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17541: 00ae5680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17542: 00b0ee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17543: 00a2ef50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17544: 006c0f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17544: 006c0fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17545: 00b0fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17546: 006e3d8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17546: 006e3ddd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17547: 00b0ed6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17548: 0070b671 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17548: 0070b6c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17549: 00b0dde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17550: 00ae2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17551: 006eb031 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17551: 006eb081 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17552: 004d89a1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17553: 00b0de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17554: 00509db9 232 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17555: 0073a93d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17555: 0073a98d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17556: 00b0dcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17557: 00b0eee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17558: 00ade39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17559: 00b0f050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17560: 00ad109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17561: 006cf481 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17562: 005ec735 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17561: 006cf4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17562: 005ec79d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17563: 00418df9 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17564: 002ee6ad 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17565: 006fa9e9 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17565: 006faa39 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17566: 003b781d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17567: 00a2eecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17568: 00b0e03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17569: 00b0f18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17570: 00ae9030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17571: 00b0e402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17572: 006c16ad 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17573: 0062a0e9 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17572: 006c16fd 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17573: 0062a151 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17574: 0045e25d 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17575: 005947f9 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17575: 0059485d 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17576: 00ad3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17577: 0066c1cd 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17577: 0066c21d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17578: 004c6235 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17579: 005946a9 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17580: 005dc68d 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17579: 0059470d 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17580: 005dc6f5 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17581: 0031f501 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17582: 005d8ac5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17582: 005d8b2d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17583: 00ae60bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17584: 002c5b5d 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17585: 00b0e030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17586: 004e1b61 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17587: 00722c51 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17587: 00722ca1 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17588: 00a213a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17589: 005f2361 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17589: 005f23c9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17590: 00291b81 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17591: 00b0d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17592: 003cabb1 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17593: 002ac199 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17594: 00b0e842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17595: 00ae8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17596: 00b0fb20 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17597: 00b0dc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17598: 00ae4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17599: 0028b94d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17600: 005bd1bd 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17601: 00714391 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17602: 006b0d55 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17600: 005bd225 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17601: 007143e1 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17602: 006b0da5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17603: 00ad2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17604: 00ad19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17605: 002f223d 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17606: 0060fbdd 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17607: 006aebc9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17606: 0060fc45 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17607: 006aec19 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17608: 00ada84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17609: 0067aa1d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17609: 0067aa6d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17610: 00b0cec4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17611: 00ad9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17612: 00b0d9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17613: 00ad070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17614: 004c4731 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17615: 009fa6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17616: 00299a25 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17617: 00ad6604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17618: 00b0efbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17619: 00632cf5 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17619: 00632d5d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17620: 00b0e368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17621: 00b0e97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17622: 00b0f096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17623: 00b0e6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17624: 0043cfb9 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17625: 00b0d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17626: 00ad2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17627: 00ad8f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17628: 00b0da58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17629: 00591e35 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17629: 00591e99 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ 17630: 004c4a79 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17631: 00591f0d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17631: 00591f71 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17632: 00b0e07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17633: 00b0f104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17634: 004c4bed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17635: 00ad3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17636: 0068faf1 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17636: 0068fb41 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17637: 004e3661 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17638: 00591e7d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17638: 00591ee1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17639: 00ae1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17640: 00adaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17641: 00ae1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17642: 00ad21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17643: 00328f21 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17644: 00b0f538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17645: 00b0dca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17646: 00b0dd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17647: 00b0e788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17648: 0062b131 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17648: 0062b199 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17649: 00ae8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17650: 002956bd 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17651: 00ae6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17652: 00add49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17653: 00b0e1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17654: 00591ec5 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17654: 00591f29 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17655: 009fe65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17656: 005d8515 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17656: 005d857d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17657: 00ad3544 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17658: 009c7708 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17659: 00b0e99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17660: 00ae0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17661: 00b0ea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17662: 00b0e808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17663: 009c0528 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17664: 00b0d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17665: 00b0d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17666: 00b0e27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17667: 005d2769 3572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17667: 005d27d1 3572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17668: 00ade730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17669: 00ae2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17670: 00730391 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17670: 007303e1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17671: 00adb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17672: 00adddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17673: 00ad2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17674: 00b0d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17675: 0046c9bd 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17676: 004c7859 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17677: 002e605d 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17678: 00ad0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17679: 002996c5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17680: 005cad1d 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17680: 005cad85 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17681: 002e6075 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17682: 006b88c5 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17682: 006b8915 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17683: 00b0eff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17684: 00b0d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17685: 00b0d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17686: 00b0e59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17687: 00714959 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17687: 007149a9 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17688: 00b0cf10 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17689: 00ad5a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17690: 00adb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17691: 0044c971 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17692: 00b0e3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17693: 00b0cec8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17694: 00514435 88 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17701,36 +17701,36 @@ │ │ │ │ 17697: 009f4aac 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17698: 00ad6188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17699: 00ad6f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17700: 00ad8340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17701: 00b0d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17702: 00adbba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17703: 00b0f45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17704: 00606d59 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17704: 00606dc1 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17705: 002f73cd 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17706: 005e2f51 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17707: 005da49d 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17706: 005e2fb9 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17707: 005da505 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17708: 00267a49 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17709: 006b4b21 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17710: 00629bc1 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17709: 006b4b71 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17710: 00629c29 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17711: 00ad7a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17712: 00ae8810 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17713: 00a2e2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17714: 00b0d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17715: 005be505 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17715: 005be56d 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17716: 00b0f24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17717: 0051bc01 472 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17718: 00a2edc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17719: 00a2ec38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17720: 00a48f94 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17721: 002cd511 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17722: 006c0d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17722: 006c0dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17723: 00a2ed40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ 17724: 00448035 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17725: 00705121 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17725: 00705171 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17726: 00b0f4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17727: 002cd7cd 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17728: 004cda41 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17729: 00b0e9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17730: 00b0f478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17731: 00b0d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17732: 00ad1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17744,106 +17744,106 @@ │ │ │ │ 17740: 0038cc01 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17741: 00497039 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17742: 00ae3d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17743: 00ae3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17744: 00b0fade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17745: 00b0d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17746: 00428255 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17747: 00734361 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17747: 007343b1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17748: 00290959 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17749: 006e2ed5 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17749: 006e2f25 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17750: 004322d1 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17751: 00ae607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17752: 00ae604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17753: 002d23f1 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17754: 00adaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17755: 00b0f39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17756: 00294235 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17757: 009c7780 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17758: 0068dfdd 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17759: 0060b531 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17760: 006b9f5d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17761: 006d16e1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17758: 0068e02d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17759: 0060b599 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17760: 006b9fad 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17761: 006d1731 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17762: 00b0dfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17763: 00ae4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17764: 004dacb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17765: 00b0cfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17766: 009f7a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17767: 00adca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17768: 006a50e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17768: 006a5135 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17769: 00ae03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17770: 00724fbd 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17770: 0072500d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17771: 00b0e55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17772: 006c13c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17772: 006c1411 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17773: 0043effd 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17774: 009f06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17775: 004df499 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17776: 009c05ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17777: 006bed91 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17777: 006bede1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17778: 009fa87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17779: 00b0dbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17780: 00ad125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17781: 004e20a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17782: 00b0d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17783: 00b0f564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17784: 00b0e11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17785: 00714571 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17785: 007145c1 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17786: 0042cac9 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17787: 002ce665 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17788: 0031fe25 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17789: 004c77f5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17790: 002c14f1 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17791: 006a4e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17792: 0073b8f5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17791: 006a4edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17792: 0073b945 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17793: 00ad9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17794: 0072d9c9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17794: 0072da19 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17795: 00ae6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17796: 005dcbe5 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17796: 005dcc4d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17797: 00b0e856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17798: 003c906d 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17799: 002fbb59 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17800: 0033a8e5 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17801: 006e27a1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17801: 006e27f1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17802: 00adb31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17803: 00ad9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17804: 005dcad5 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17804: 005dcb3d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17805: 00ad9cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17806: 0049a789 64 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17807: 00ae90e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17808: 00436469 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17809: 00b0d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17810: 004e50a5 224 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17811: 006124fd 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17812: 006f16a9 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17811: 00612565 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17812: 006f16f9 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17813: 00353891 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17814: 00ada20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17815: 002d65b9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17816: 00b0ee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17817: 00293691 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17818: 005cae29 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17818: 005cae91 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17819: 004db629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17820: 00ad2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17821: 005ea779 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17821: 005ea7e1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17822: 00a3a23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17823: 00ae1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17824: 00ad4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17825: 00719805 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17825: 00719855 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17826: 004d18b5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17827: 0063b12d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17827: 0063b195 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17828: 00b0fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17829: 006fae31 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17829: 006fae81 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17830: 00b0de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17831: 00ad23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17832: 00b0d9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17833: 00a3a1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17834: 00ae4630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17835: 00b0f24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17836: 00629c39 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17836: 00629ca1 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17837: 00ae4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17838: 006a36a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17838: 006a36f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17839: 00b0f4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17840: 004cb449 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17841: 00ae1ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17842: 00b0e2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17843: 00b0d98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17844: 00ae96f8 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17845: 00b0eece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -17853,110 +17853,110 @@ │ │ │ │ 17849: 00ad17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17850: 004fc32d 164 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17851: 00b0db88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17852: 00ae2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17853: 009f8fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17854: 00472b29 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17855: 00b0d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17856: 00714395 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17857: 006e4e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17856: 007143e5 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17857: 006e4ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17858: 00a3a134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17859: 00adc1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17860: 00ae39b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17861: 00b0d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17862: 00b0d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17863: 004cbce9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17864: 004db469 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17865: 00b0d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17866: 002ebf75 248 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17867: 009fd348 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17868: 00ae78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17869: 00608029 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17869: 00608091 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17870: 0043e069 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17871: 00ae2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17872: 00adde9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17873: 005be805 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17873: 005be86d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17874: 00b0d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17875: 002f9a7d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17876: 00ad6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17877: 004c47fd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17878: 00b0d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17879: 00604bd9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17879: 00604c41 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17880: 00b0de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17881: 006fcc55 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17881: 006fcca5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17882: 004c8b69 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17883: 00b0e5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17884: 00ad4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17885: 009f8884 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17886: 00ad3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17887: 00ade44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17888: 00b0e71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17889: 00a216c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ 17890: 004c4abd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17891: 00b0cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17892: 004e208d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17893: 004c4c51 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17894: 00ad8f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17895: 0073414d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17895: 0073419d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17896: 00ae8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17897: 00ad509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17898: 00b0f432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17899: 00b0ec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17900: 00b0e9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17901: 006b8139 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17901: 006b8189 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17902: 00ad3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17903: 006fc17d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17903: 006fc1cd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17904: 00ad9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17905: 0054c759 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ 17906: 0043eefd 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17907: 004d2219 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17908: 009f8044 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17909: 00b0d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17910: 00ad53ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17911: 00ae7a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17912: 00a37b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ 17913: 004dbf1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17914: 00adf3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17915: 00ae74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17916: 006da9a9 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17916: 006da9f9 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17917: 003f490d 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17918: 0073a01d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17918: 0073a06d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17919: 00ae2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17920: 006ed2cd 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17920: 006ed31d 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17921: 005084d9 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17922: 006a4b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17922: 006a4b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17923: 009bf45c 1020 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17924: 00ade17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17925: 00b0e1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17926: 00ad7794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17927: 0029c8cd 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17928: 00709e21 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17928: 00709e71 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17929: 004de7c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17930: 00ae5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17931: 00adf990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17932: 006a5199 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17932: 006a51e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17933: 00b0dfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17934: 002d0711 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17935: 004e1c79 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17936: 00ad8510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17937: 002d6fb9 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17938: 00b0e592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17939: 00a225b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17940: 00b0f2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17941: 00b0f362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17942: 00ad62b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17943: 0062c399 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17943: 0062c401 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17944: 00a37b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17945: 0054c63d 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17946: 00adc604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17947: 006a098d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17947: 006a09dd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17948: 00b0f23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17949: 006e4b51 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17949: 006e4ba1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17950: 00429b61 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17951: 005f2f31 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17951: 005f2f99 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17952: 0050a385 128 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17953: 00a2bc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17954: 00adf970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17955: 00b0e2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17956: 00ad542c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17957: 00a2bd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17958: 00b0f370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17964,82 +17964,82 @@ │ │ │ │ 17960: 00ae89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17961: 00ae3d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17962: 00342f39 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17963: 00b0dfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17964: 00b0d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17965: 0053e6ed 484 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17966: 00344e1d 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17967: 006fa9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17967: 006fa9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17968: 0053e2d9 520 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17969: 002ed6bd 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17970: 00ad9070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17971: 0029bf19 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17972: 00a2bcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17973: 009fda80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17974: 00517d95 1496 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17975: 004c7a81 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17976: 0043da3d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17977: 0042893d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17978: 00ae07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17979: 00719361 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17979: 007193b1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17980: 00b0d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17981: 00ae19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17982: 00418091 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17983: 00b0e9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17984: 006dc835 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17984: 006dc885 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17985: 0053e4e1 524 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ 17986: 004c3c79 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17987: 006a47fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17988: 00616051 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17987: 006a484d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17988: 006160b9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17989: 00b0f3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17990: 00341c69 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17991: 00b0e806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17992: 0051dbd1 472 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17993: 006d9d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17994: 006abb01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17993: 006d9da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17994: 006abb51 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17995: 00ae4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17996: 00b0f18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17997: 00ad1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17998: 0062b681 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17998: 0062b6e9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17999: 00280cbd 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18000: 00add9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 18001: 00adf498 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18002: 003f0835 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18003: 006a086d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18003: 006a08bd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18004: 00ad0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18005: 00ae2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18006: 006bfcf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18006: 006bfd41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18007: 00ae3be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18008: 00b0cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18009: 005ed429 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18009: 005ed491 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18010: 00b0d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18011: 00a2c79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 18012: 00467775 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18013: 009fe1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 18014: 00531725 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 18015: 00a2c610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 18016: 006d9e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18016: 006d9e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18017: 00b0d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18018: 00b0d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18019: 005317fd 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 18020: 00b0e2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18021: 00465d79 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18022: 00a2c718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 18023: 0053176d 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 18024: 00594125 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 18024: 00594189 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 18025: 002a3601 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18026: 00add65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18027: 002fca6d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18028: 00b0e734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18029: 00ad32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18030: 009fdb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 18031: 002bf67d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 18032: 006217a1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18032: 00621809 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18033: 00ae601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18034: 0074c351 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18034: 0074c3a1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18035: 00ae1178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18036: 00386cf5 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18037: 00b0dd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18038: 00b0e364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18039: 00b0cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18040: 00a2c694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 18041: 00b0db68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18049,191 +18049,191 @@ │ │ │ │ 18045: 00ad56c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18046: 00443935 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18047: 0034bed9 564 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18048: 004d7aa5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18049: 00b0d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18050: 00ae28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 18051: 00b0e8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18052: 00704c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 18053: 006c0c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18054: 0071e08d 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18055: 006e2085 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18052: 00704c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18053: 006c0ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18054: 0071e0dd 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18055: 006e20d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18056: 00ae4a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 18057: 00385215 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18058: 00b0e314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18059: 006a8ac9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18060: 006a4ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18059: 006a8b19 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18060: 006a5045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18061: 00ad9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18062: 00b0dca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 18063: 006d2611 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18064: 006c62cd 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18063: 006d2661 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18064: 006c631d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18065: 00b0e702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18066: 002ef185 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18067: 00b0df8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18068: 00b0f3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18069: 005be061 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18069: 005be0c9 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18070: 0049a8b1 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18071: 00b0f0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 18072: 00b0d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18073: 00b0dbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18074: 00ae2f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18075: 0038e7e9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18076: 00634421 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 18077: 006c3c3d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18076: 00634489 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 18077: 006c3c8d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 18078: 004a9739 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18079: 00b0cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 18080: 004a9741 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18081: 00b0e256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18082: 00adde7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18083: 003945a9 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 18084: 004a976d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18085: 00291051 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18086: 00b0e7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 18087: 004a97d9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 18088: 004a9849 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18089: 006cfe95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18089: 006cfee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18090: 00b0ec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18091: 009af01c 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 18092: 004a98bd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18093: 00b0df2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18094: 004a9935 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 18095: 004ad9b1 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18096: 006cdd2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18096: 006cdd7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 18097: 004a99b1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18098: 0038f615 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 18099: 004ab465 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18100: 00ad6f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18101: 0046a481 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18102: 00465b35 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18103: 00adc0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18104: 00295c09 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 18105: 0046e649 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 18106: 004dad8d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18107: 006e7ef5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18107: 006e7f45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18108: 00b0f2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 18109: 004c4791 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 18110: 00b0cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18111: 0060e841 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18111: 0060e8a9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18112: 00b0d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 18113: 004b9bc1 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18114: 00b0d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18115: 0045dd61 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18116: 0041ffa1 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18117: 00b0da1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18118: 00b0ecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18119: 00325a39 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18120: 00ae3f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18121: 00b0d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18122: 006a353d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18122: 006a358d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18123: 0040c5c1 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18124: 00b0d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18125: 00ae4120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18126: 00ad2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18127: 00ae5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18128: 006f7b4d 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18129: 005e38d5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 18130: 00707b0d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18131: 0071a2f9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18128: 006f7b9d 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18129: 005e393d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18130: 00707b5d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18131: 0071a349 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18132: 00b0d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18133: 0062c869 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18133: 0062c8d1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18134: 0052fbfd 152 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 18135: 00b0f16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18136: 006e9915 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18136: 006e9965 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18137: 00387701 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18138: 00a3d7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 18139: 0052fd9d 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 18140: 00ad2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18141: 0069b60d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18142: 0072025d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18143: 00719d5d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18141: 0069b65d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18142: 007202ad 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18143: 00719dad 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18144: 00ae38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18145: 00ad61b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18146: 00719f89 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18146: 00719fd9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 18147: 00a3d8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 18148: 0052fc95 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 18149: 009f5600 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18150: 00542e21 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 18151: 00ae0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18152: 006ccb79 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18152: 006ccbc9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 18153: 004b0ff1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18154: 004cd399 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18155: 00ad5b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18156: 00364799 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 18157: 0062d591 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18157: 0062d5f9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18158: 00ad6ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18159: 006a4131 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18159: 006a4181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 18160: 002bf8d1 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18161: 00ae7ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18162: 00b0dafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18163: 00b0d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18164: 00ae4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 18165: 00ad462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 18166: 002b01fd 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18167: 002ef1e5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18168: 006bd505 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18168: 006bd555 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18169: 00ad81a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18170: 00333ffd 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18171: 00ae45e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18172: 00b0d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 18173: 00542f35 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 18174: 006a0aad 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18174: 006a0afd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18175: 0052fd19 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 18176: 00a3d860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 18177: 00295121 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18178: 003c76fd 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18179: 005e1761 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18179: 005e17c9 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 18180: 00b0dbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18181: 006c749d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18181: 006c74ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18182: 00a465a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 18183: 00b0d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 18184: 004c3075 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18185: 009f6db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18186: 00aeb2d0 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18187: 00b0ee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18188: 00364949 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18189: 00472cfd 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 18190: 00291109 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18191: 00ade34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18192: 005ab9c5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18193: 0062bf09 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18192: 005aba2d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18193: 0062bf71 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18194: 00ae8144 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 18195: 00b0ddbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 18196: 00b0dbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18197: 00714dc9 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18197: 00714e19 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18198: 00b0ef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18199: 00ae7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18200: 00b0d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18201: 009f6784 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18202: 00a234a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 18203: 004e1c31 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18204: 005ec2f9 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18204: 005ec361 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 18205: 004a8d95 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18206: 00747789 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 18207: 0086fa94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18206: 007477d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 18207: 0086fadc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18208: 00a235b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 18209: 002c5a55 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 18210: 00b0cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18211: 00ad256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18212: 006d4c31 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18212: 006d4c81 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18213: 00ae6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18214: 0072f3a1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18215: 00730d21 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18214: 0072f3f1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18215: 00730d71 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 18216: 00b0d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 18217: 00ae72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 18218: 00718491 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 18218: 007184e1 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 18219: 00b0eaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 18220: 00a26a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 18221: 00705761 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 18221: 007057b1 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 18222: 00b0d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 18223: 00b0d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 18224: 006a45e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 18224: 006a4631 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 18225: 009c0c98 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 18226: 00ade3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 18227: 005ea641 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 18228: 006336cd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 18227: 005ea6a9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 18228: 00633735 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 18229: 00a2352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 18230: 00ae5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 18231: 00a4662c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 18232: 00ad8190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 18233: 00ad98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 18234: 00384829 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 18235: 00440759 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ @@ -18244,82 +18244,82 @@ │ │ │ │ 18240: 00ad6358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 18241: 0046d5c5 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 18242: 00adde1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18243: 00b0cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18244: 005062e9 52 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 18245: 00281899 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18246: 004cd621 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18247: 00744a99 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18248: 006e22a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18247: 00744ae9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18248: 006e22f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18249: 003bf479 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 18250: 00b0dc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18251: 0070f645 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18251: 0070f695 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18252: 00ae69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18253: 00b0ddf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18254: 00b0e51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18255: 009c02e8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 18256: 006b282d 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18257: 0061ea01 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18258: 00644725 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18256: 006b287d 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18257: 0061ea69 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18258: 0064478d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18259: 00ad2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18260: 002931d9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18261: 004c0201 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18262: 006520ad 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18262: 00652115 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 18263: 004e7f71 96 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 18264: 006e6ba5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18264: 006e6bf5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18265: 00ad6d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18266: 009c0334 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18267: 004e34d1 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18268: 0067a121 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18269: 005df179 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 18270: 005bd169 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18268: 0067a171 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18269: 005df1e1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18270: 005bd1d1 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18271: 00adbfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18272: 00543b99 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 18273: 009f6d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18274: 00b0deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18275: 00b0cf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18276: 00ae1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18277: 00b0da1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18278: 00ad1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18279: 00ae6d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18280: 003de731 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18281: 00ad3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18282: 0043c9a5 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18283: 003ec6f9 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18284: 005d07a5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18284: 005d080d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18285: 00b0da9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18286: 00b0e37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18287: 00b0f3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18288: 00668211 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18288: 00668261 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18289: 00ae0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18290: 004208cd 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18291: 00adc1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18292: 00addd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18293: 00b0d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18294: 0028ad01 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18295: 00657c7d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18296: 00731989 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18295: 00657ccd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18296: 007319d9 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18297: 009f6700 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18298: 00ad8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18299: 00465e89 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18300: 00723869 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18300: 007238b9 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18301: 002cfead 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18302: 00623215 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 18303: 006eddd5 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18302: 0062327d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18303: 006ede25 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18304: 0038283d 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18305: 004da931 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18306: 00b0eb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18307: 002c1065 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18308: 00b0d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18309: 00b0edca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18310: 00b0d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18311: 00b0f0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18312: 00ad6474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18313: 00ae1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18314: 006c7ac9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18314: 006c7b19 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18315: 0038bb91 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18316: 00333ee9 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18317: 00a355ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 18318: 00b0d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18319: 00ae730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18320: 00b0e372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18321: 00a35460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ @@ -18328,389 +18328,389 @@ │ │ │ │ 18324: 00b0dce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 18325: 00b0fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18326: 00ad445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18327: 00a35568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 18328: 00ae4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18329: 00ad1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18330: 00ad60e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 18331: 006cfb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18331: 006cfb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18332: 004c30d9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18333: 00b0dcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18334: 002a3add 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18335: 00b0d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18336: 00b0dc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18337: 00ad7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18338: 00a26bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18339: 005ae6a9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18339: 005ae711 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18340: 00a3d338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18341: 006d04a5 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18341: 006d04f5 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18342: 002911bd 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18343: 002bfe39 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18344: 00ae5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18345: 004da781 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18346: 006b73c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18347: 006f6925 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18346: 006b7415 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18347: 006f6975 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18348: 0038da55 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18349: 00ae67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18350: 00a3d440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18351: 009fd3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18352: 005463dd 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18353: 00adf268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18354: 00a354e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18355: 005466e1 278 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18356: 00b0d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18357: 007452a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18357: 007452f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18358: 00b0d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18359: 006a01d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18359: 006a0221 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18360: 00293bc1 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18361: 006e9c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18361: 006e9cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18362: 005464e5 256 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18363: 00ae3a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18364: 00293281 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18365: 00b0f56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18366: 006c7c69 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18366: 006c7cb9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18367: 00b0da68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18368: 00ae6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18369: 00a3d3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18370: 00b0db34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18371: 004e3241 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18372: 006cf6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18372: 006cf729 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18373: 00381625 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18374: 003d7391 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18375: 00b0e4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18376: 006b6a3d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18376: 006b6a8d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18377: 00b0ed8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18378: 00b0d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18379: 00adb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18380: 00ad3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18381: 005465e5 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18382: 00541fd9 246 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ 18383: 00b0d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18384: 00b0dbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18385: 006d2e69 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18385: 006d2eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18386: 00b0da80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18387: 00b0d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18388: 003f0231 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18389: 00b0d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18390: 00541da1 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18391: 00b0e1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18392: 0031f039 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18393: 00b0f386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18394: 006cd04d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18394: 006cd09d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18395: 00ada64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18396: 00b0d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18397: 006c6691 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18398: 006e6eed 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18397: 006c66e1 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18398: 006e6f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18399: 00ad9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18400: 00ad12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18401: 0037fb75 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18402: 006f022d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18403: 0071868d 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18402: 006f027d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18403: 007186dd 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18404: 004cd901 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18405: 005d62e5 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18405: 005d634d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18406: 00adb9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18407: 00727ed1 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18407: 00727f21 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18408: 00a36564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18409: 0045c20d 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18410: 002ce539 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18411: 00541ebd 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18412: 00b0e8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18413: 00ae0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18414: 00539101 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18415: 00ae4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18416: 00ae51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18417: 00a3666c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18418: 005a2625 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18418: 005a268d 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18419: 00b0e8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18420: 00b0f3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18421: 00538eb9 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18422: 00b0da9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18423: 00adbf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18424: 00a46398 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18425: 00ae4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18426: 006a0159 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18426: 006a01a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18427: 00493525 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18428: 003643a5 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18429: 00689be1 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18430: 006bfe45 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18429: 00689c31 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18430: 006bfe95 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18431: 009f6cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18432: 00ae6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18433: 00ae6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18434: 00ad8ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18435: 00ad7aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18436: 00a365e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18437: 00b0dbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18438: 00538fdd 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18439: 005d8681 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18440: 00745b41 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18439: 005d86e9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18440: 00745b91 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18441: 004c6c21 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18442: 0039c2a5 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18443: 00b0daa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18444: 002a2ab1 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18445: 00ae2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18446: 009f667c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18447: 003f1661 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18448: 006a4299 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18448: 006a42e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18449: 00366cbd 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18450: 006089c5 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18450: 00608a2d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18451: 00ae8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18452: 00294129 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18453: 00b0d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18454: 00508465 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18455: 00714f41 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18456: 0072ffa1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18455: 00714f91 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18456: 0072fff1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18457: 003ade69 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18458: 00adac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18459: 00ae05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18460: 002d16b1 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18461: 00adc9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18462: 009fdb04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18463: 0082dd3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18464: 0072993d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18463: 0082dd84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18464: 0072998d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18465: 00adec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18466: 00364451 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18467: 00ae09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18468: 00ad4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18469: 00ad3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18470: 00ade7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18471: 0050ac89 308 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18472: 00ad54ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18473: 00ae2ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18474: 00ade820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18475: 0074c2a1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18475: 0074c2f1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18476: 00ae6b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18477: 007050e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18477: 00705135 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18478: 00411ce9 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18479: 00ae20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18480: 00addbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18481: 00b0ec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18482: 00b0cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18483: 00b0d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18484: 009fc874 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18485: 006e50d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18486: 006a8fa9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18485: 006e5121 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18486: 006a8ff9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18487: 00ae5de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18488: 009c0024 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18489: 00ad77a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18490: 00905434 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18491: 00520f95 438 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18492: 006cfc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18492: 006cfc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18493: 004ff39d 244 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18494: 009fe23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18495: 00325a15 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18496: 005214a1 480 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18497: 006fe115 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18497: 006fe165 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18498: 00b0dd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18499: 00adba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18500: 0052114d 436 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18501: 00293329 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18502: 009f5ae8 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18503: 00b0e140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18504: 00b0d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18505: 006c3801 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18505: 006c3851 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18506: 004961fd 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18507: 00ad2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18508: 00b0e552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18509: 006a1c3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18509: 006a1c8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18510: 00b0e2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18511: 006184c1 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18512: 00700891 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18511: 00618529 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18512: 007008e1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18513: 00ad4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18514: 006c54f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18514: 006c5545 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18515: 002bf50d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18516: 00ad503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18517: 00ae3cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18518: 0042f221 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18519: 00ad448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18520: 00521301 416 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18521: 003bdbed 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18522: 00b0cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18523: 00b0d9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18524: 00a473b8 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18525: 00b0d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18526: 00341b21 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18527: 00b0e056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18528: 0073d1b1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18528: 0073d201 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18529: 00ade04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18530: 004c47c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18531: 0063479d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18531: 00634805 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18532: 00b0da78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18533: 002d6249 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18534: 005ddc61 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18535: 006a515d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18534: 005ddcc9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18535: 006a51ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18536: 00b0e6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18537: 00a29598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18538: 00addb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18539: 00a2940c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18540: 0060f3f9 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18540: 0060f461 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18541: 00b0e748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18542: 00ad6e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18543: 00a25104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18544: 0073a82d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18544: 0073a87d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18545: 00ade26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18546: 00725979 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18546: 007259c9 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18547: 004a9209 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18548: 00ae9040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18549: 00a29514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18550: 00b0ec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18551: 00adadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18552: 007097ed 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18552: 0070983d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18553: 00465401 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18554: 006c2e85 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18554: 006c2ed5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18555: 009b97b4 1704 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ 18556: 0029a965 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18557: 00b0ea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18558: 00b0dbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18559: 00b0ea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18560: 006bf251 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18560: 006bf2a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18561: 0041a465 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18562: 00ad0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18563: 00ae44e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18564: 0043cad9 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18565: 00540431 502 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18566: 00ad21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18567: 00540051 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18568: 00b0f396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18569: 005d6765 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18569: 005d67cd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18570: 00465a0d 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18571: 00b0e192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18572: 004dc09d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18573: 00b0db9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18574: 00ae8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18575: 00a29490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18576: 00b0f014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18577: 00ad0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18578: 0074acbd 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18579: 006b95d1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18578: 0074ad0d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18579: 006b9621 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18580: 00ad5b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18581: 00ae0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18582: 00b0d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18583: 00ad50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18584: 00729af5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18585: 0062be75 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18584: 00729b45 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18585: 0062bedd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18586: 00540241 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18587: 00b0edc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18588: 0029482d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18589: 00452fd9 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18590: 00363b3d 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18591: 00b0d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18592: 00b0e798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18593: 004701f1 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18594: 008d8a40 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18594: 008d8a88 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18595: 00ae55d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18596: 00ae1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18597: 004b3745 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18598: 0045a189 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18599: 00b0fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18600: 00629661 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18600: 006296c9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18601: 00b0d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18602: 0054a70d 372 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18603: 00ad6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18604: 006a1639 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18604: 006a1689 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18605: 00adc684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18606: 0054a889 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18607: 006d3f05 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18607: 006d3f55 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18608: 00ad7434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18609: 005dd50d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18609: 005dd575 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18610: 00adb7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18611: 00b0decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18612: 004ee92d 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18613: 0054a881 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18614: 0046e6c1 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18615: 0073c425 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18615: 0073c475 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18616: 00ae4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18617: 00ae4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18618: 00aeba38 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18619: 00add1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18620: 004ccf8d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18621: 005ddf81 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18622: 006d1b4d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18621: 005ddfe9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18622: 006d1b9d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18623: 00b0dac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18624: 003c8f8d 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18625: 0038b191 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18626: 006f869d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18626: 006f86ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18627: 00b0db78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18628: 005f7ff1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18628: 005f8059 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18629: 00ae4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18630: 009c0654 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18631: 007342bd 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18632: 007023c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18633: 006a6049 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18631: 0073430d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18632: 00702411 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18633: 006a6099 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18634: 009c0da4 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18635: 00adadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18636: 00b0d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18637: 004e7531 208 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18638: 0070a8dd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18638: 0070a92d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18639: 0054a885 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18640: 00412855 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18641: 00adc0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18642: 0062cb61 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18643: 006a4bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18642: 0062cbc9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18643: 006a4c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18644: 002d0601 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18645: 00ad44cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18646: 00b0ea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18647: 006ea755 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18647: 006ea7a5 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18648: 00b0db40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18649: 00b0df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18650: 00a30aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18651: 00ad9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18652: 00a30918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18653: 00b0e4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18654: 00ad8dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18655: 00b0df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18656: 00345229 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18657: 00a43df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18658: 0074ada5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18659: 0062d4a5 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18660: 0068de59 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18658: 0074adf5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18659: 0062d50d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18660: 0068dea9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18661: 00b0d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18662: 00a266ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18663: 00ae0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18664: 00ad549c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18665: 00a30a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18666: 00ad169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18667: 0070b259 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18667: 0070b2a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18668: 004c60f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18669: 00b0dae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18670: 00b0fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18671: 006dd9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18671: 006dda25 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18672: 004dd6e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18673: 00add7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18674: 00adfaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18675: 00b0d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18676: 005e2dad 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18676: 005e2e15 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18677: 00ae7de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18678: 00ad6328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18679: 00ae01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18680: 0060df91 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18680: 0060dff9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18681: 002673d9 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18682: 00adc2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18683: 00b0d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18684: 00a3099c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18685: 005f23b1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18686: 006a3241 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18685: 005f2419 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18686: 006a3291 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18687: 00b0d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18688: 002d6da1 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 18689: 004ba7bd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18690: 0073839d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18690: 007383ed 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18691: 00b0de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18692: 002eeb49 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18693: 00b0dba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18694: 00b0d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18695: 004c0241 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18696: 004df269 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18697: 0060c9bd 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18697: 0060ca25 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18698: 00adfa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18699: 00ad52bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18700: 004c3a01 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18701: 00b0d994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18702: 004cb121 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18703: 00b0e24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18704: 0074646d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18705: 0060875d 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18704: 007464bd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18705: 006087c5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18706: 00b0e224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18707: 00ae5640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18708: 00ae5ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18709: 004351c9 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18710: 003c896d 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18711: 00b0ddee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18712: 00b0e652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18718,177 +18718,177 @@ │ │ │ │ 18714: 00b0d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18715: 00ad1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18716: 00b0e1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18717: 00b0dfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18718: 004cb9ad 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18719: 0029126d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18720: 0041559d 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18721: 006ad12d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18722: 007467d5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18721: 006ad17d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18722: 00746825 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18723: 00b0da74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18724: 006ec719 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18724: 006ec769 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18725: 009c1424 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18726: 00a219d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18727: 006b1c79 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18728: 006ae0e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18727: 006b1cc9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18728: 006ae139 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18729: 00b0dbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18730: 00b0ea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18731: 002c10a5 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18732: 00a218d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18733: 0090e034 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18734: 002d6209 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18735: 004aea21 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18736: 0038efe5 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18737: 00b0e706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 18738: 004df059 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18739: 002c168d 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18740: 00702e05 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18740: 00702e55 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ 18741: 00a3b4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18742: 00716a6d 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18742: 00716abd 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18743: 0051f95d 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18744: 0071e6a1 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18744: 0071e6f1 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18745: 00a3b340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18746: 00280661 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18747: 00ad999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18748: 006f0a61 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18748: 006f0ab1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18749: 004d9d95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18750: 00ae3bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18751: 00a3b448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18752: 0051f9a5 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18753: 00b0dcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18754: 009f8b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18755: 004a9161 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18756: 00b0d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18757: 00b0d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18758: 0074482d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18758: 0074487d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18759: 00529261 524 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18760: 00ae5df0 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18761: 00b0dd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18762: 00529879 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ 18763: 004b332d 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18764: 00703785 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18764: 007037d5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18765: 00a2f604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18766: 00b0ddd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18767: 00b0d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18768: 00a2f478 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18769: 00b0e41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18770: 002cc7d9 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18771: 00ae54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18772: 00735709 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18772: 00735759 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18773: 0052946d 520 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18774: 0071c1b1 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18775: 00724475 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18774: 0071c201 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18775: 007244c5 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18776: 002d5c29 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18777: 0073c4d1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18777: 0073c521 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18778: 00b0f130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18779: 00344ecd 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18780: 00a25944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18781: 00adeac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18782: 00a2f580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18783: 006a53b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18783: 006a5405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18784: 00ad6e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18785: 00a3b3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18786: 009f835c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18787: 006b665d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18788: 00744e31 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18787: 006b66ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18788: 00744e81 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18789: 0051f9ed 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18790: 00b0ee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18791: 006e03ed 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18792: 00723dc5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18791: 006e043d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18792: 00723e15 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18793: 00ad598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18794: 003f4abd 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18795: 00b0d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18796: 00b0da36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18797: 006b6a91 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18798: 0065ea91 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18797: 006b6ae1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18798: 0065eae1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18799: 00b0e2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18800: 00adf238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18801: 00b0ecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18802: 00463801 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18803: 00ae04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18804: 003b7545 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18805: 00529675 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18806: 00a2f4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18807: 0063f121 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18807: 0063f189 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18808: 00ad6e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18809: 00b0f48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18810: 00461be9 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18811: 00b0ef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18812: 00740285 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18813: 006c71cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18814: 0063a259 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18812: 007402d5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18813: 006c721d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18814: 0063a2c1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18815: 00ae4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18816: 00b0f57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18817: 003efde5 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18818: 00ae9714 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18819: 00adf2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18820: 00b0e5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18821: 00b0edd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18822: 00b0e1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18823: 006fc7e9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18824: 006d2175 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18823: 006fc839 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18824: 006d21c5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18825: 00b0d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18826: 002ef881 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18827: 006a6ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18827: 006a6f11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18828: 002d1701 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18829: 0028f9b1 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18830: 00b0d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18831: 009c7550 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18832: 00b0e2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18833: 00364ac9 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18834: 00466981 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18835: 00ad134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18836: 00adc990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18837: 00b0e690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18838: 006a3579 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18838: 006a35c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18839: 00b0f4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18840: 00662835 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18841: 006de245 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18840: 00662885 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18841: 006de295 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18842: 004d7dd1 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18843: 004a074d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18844: 00728e31 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18844: 00728e81 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18845: 003bf5d1 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18846: 00b0ef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18847: 00b0d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18848: 0073f5b1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18848: 0073f601 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18849: 00b0d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18850: 00530ac5 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18851: 00530b9d 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18852: 00ad8e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18853: 005ddd29 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18853: 005ddd91 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18854: 00520bf5 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18855: 00520ea1 242 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18856: 00530b0d 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18857: 00b0e52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18858: 00624911 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18858: 00624979 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18859: 00520cd9 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18860: 00ad8a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18861: 00ada1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18862: 00b0f27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18863: 003c340d 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18864: 00ad558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18865: 006a54a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18865: 006a54f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18866: 003964a1 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18867: 00ad6e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18868: 00ad70f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18869: 00b0d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18870: 0029ef95 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18871: 00ad2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18872: 00ae0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18873: 0029fda1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18874: 00496471 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18875: 004c5a91 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18876: 00530b55 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18877: 0071f8b5 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18877: 0071f905 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18878: 00adaebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18879: 0043e015 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18880: 00b0d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18881: 00ae2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18882: 00520dbd 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18883: 007050a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18883: 007050f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18884: 00adf9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18885: 00b0e6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18886: 002fcca1 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18887: 00ae8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18888: 0047eaf9 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18889: 00b0e82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18890: 00ae8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ @@ -18897,254 +18897,254 @@ │ │ │ │ 18893: 00ae72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18894: 00b0e2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18895: 00b0d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18896: 00a3c6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18897: 00ade4ec 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18898: 00a3c54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18899: 00b0d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18900: 006d4301 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18900: 006d4351 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18901: 00b0ec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18902: 006a6fd9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18902: 006a7029 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18903: 002a2b0d 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18904: 00a3c654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18905: 00ae8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18906: 006b0b79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18906: 006b0bc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18907: 00394f21 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18908: 00486689 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18909: 00b0d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18910: 006d8bed 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18910: 006d8c3d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18911: 00afd368 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18912: 004e3b79 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18913: 00b0e458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18914: 00b0d9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18915: 00b0d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18916: 00405fa5 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18917: 00291ee9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18918: 00adf8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18919: 00668451 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18919: 006684a1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18920: 0029d1b1 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18921: 00ae0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18922: 00720d05 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18923: 0082d62c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18924: 00722df1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18925: 0060e861 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18922: 00720d55 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18923: 0082d674 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18924: 00722e41 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18925: 0060e8c9 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18926: 0028f0b9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18927: 00b0e176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18928: 0046aec5 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18929: 007349cd 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18929: 00734a1d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18930: 00ade6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18931: 00adc7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18932: 00296a0d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18933: 002916b1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18934: 00369c99 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18935: 00a3c5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18936: 00ada33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18937: 00b0e6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 18938: 00aeba2c 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18939: 005b63b9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18939: 005b6421 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18940: 00b0ecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18941: 00b0e6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18942: 00ae4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18943: 00b0d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18944: 0029e389 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18945: 00428451 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18946: 00ad8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18947: 00720ca9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18948: 005c1531 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18947: 00720cf9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18948: 005c1599 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18949: 00ade900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18950: 00b0e922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18951: 00ae42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18952: 003f612d 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18953: 00ad3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18954: 00ae02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18955: 0044ab05 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18956: 004506ad 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18957: 006388c1 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18957: 00638929 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18958: 00b0cf03 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18959: 00b0d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18960: 00ade1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18961: 003fe815 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18962: 004200d5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18963: 006088d9 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18963: 00608941 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18964: 00b0ed2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18965: 00ad8ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18966: 00ad3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18967: 0043cb15 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18968: 00692405 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18968: 00692455 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18969: 002f37dd 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18970: 0060578d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18970: 006057f5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18971: 0032a9e5 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18972: 00b0e22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18973: 0041e549 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18974: 0044c95d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18975: 00ae0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18976: 006de8ed 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18977: 005b1291 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18978: 006f78c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18976: 006de93d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18977: 005b12f9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18978: 006f7915 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18979: 00ad2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18980: 009fc2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ 18981: 0051f525 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18982: 006f604d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18983: 00747531 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18984: 006b4ce9 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18982: 006f609d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18983: 00747581 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18984: 006b4d39 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18985: 00ae3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18986: 0031fbed 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18987: 004caae9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18988: 005498f5 340 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18989: 00ad7064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18990: 006f3ac5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18990: 006f3b15 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18991: 00b0f3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18992: 003c9e05 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18993: 0032acc5 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18994: 0051f56d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18995: 00549c91 290 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18996: 009c0168 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18997: 006e4e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18997: 006e4e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 18998: 009b8d24 80 OBJECT GLOBAL DEFAULT 21 th_csr_list │ │ │ │ - 18999: 005ab605 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18999: 005ab66d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19000: 00b0da84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19001: 00b0f004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19002: 00ae4130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19003: 00549a49 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 19004: 00b0da16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19005: 00ade0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19006: 00ad5f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19007: 009fc8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19008: 0038328d 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19009: 00b0ea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19010: 003649c9 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19011: 0029ffe5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19012: 006a56fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19012: 006a574d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19013: 00b0d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19014: 00ae1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19015: 00ae56a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19016: 006e9681 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19016: 006e96d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19017: 00b0d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19018: 004cad95 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 19019: 006fda25 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19020: 0068af81 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19019: 006fda75 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19020: 0068afd1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19021: 00ad556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19022: 00ae5dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 19023: 0051f5b5 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 19024: 007156c5 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19024: 00715715 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19025: 002e60b9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19026: 00addecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19027: 00ad8af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19028: 00704a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19028: 00704a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19029: 004190dd 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19030: 00549b6d 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 19031: 00725609 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19031: 00725659 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 19032: 00b0cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 19033: 004d8549 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19034: 00744fcd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19035: 006aa66d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19034: 0074501d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19035: 006aa6bd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19036: 002cf4f5 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19037: 00b0e3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19038: 0039636d 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19039: 00b0e84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 19040: 0049a59d 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 19041: 00ae0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19042: 0061d821 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19042: 0061d889 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19043: 009c040c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19044: 0051a35d 482 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 19045: 00b0e6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 19046: 00665011 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19046: 00665061 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19047: 004e3bed 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19048: 00722d45 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19048: 00722d95 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19049: 009f9988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19050: 00515791 1592 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 19051: 00b0f27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19052: 00353cad 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19053: 002cf2dd 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19054: 00ad8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19055: 005eb8e1 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19055: 005eb949 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19056: 00b0f04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19057: 00b0d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19058: 002cc971 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19059: 005f3249 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19060: 0062a5a1 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19061: 005dc59d 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19062: 006c20cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19063: 005ea559 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19059: 005f32b1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19060: 0062a609 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19061: 005dc605 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19062: 006c211d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19063: 005ea5c1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19064: 002fba45 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19065: 00b0d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19066: 002701d5 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19067: 00b0d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19068: 00b0e04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19069: 00ad2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19070: 006c29d9 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19071: 0062a891 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19070: 006c2a29 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19071: 0062a8f9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19072: 00ad1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19073: 006c84b5 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19073: 006c8505 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19074: 00ada48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19075: 00ae7bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19076: 006f66ad 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19076: 006f66fd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19077: 0041a4e1 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19078: 00ae5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19079: 00b0ea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 19080: 005af0ed 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 19080: 005af155 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19081: 00ae8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 19082: 005bd0f9 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19082: 005bd161 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19083: 00ae750c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 19084: 00b0d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19085: 005b2a2d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 19086: 006c308d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19085: 005b2a95 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19086: 006c30dd 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19087: 00adc238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19088: 00ae43b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19089: 0070ab75 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19089: 0070abc5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19090: 00ae5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19091: 00ad3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19092: 00b0d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19093: 00361205 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 19094: 00a27834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 19095: 00ae6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 19096: 004c0ec9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19097: 00b0ef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19098: 00ad1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19099: 00296751 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19100: 002ccbcd 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19101: 003bf61d 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19102: 006e2139 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19102: 006e2189 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19103: 003c9ce1 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19104: 00ae7b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19105: 007303e1 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19106: 006becd5 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19107: 006d73a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19105: 00730431 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19106: 006bed25 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19107: 006d73f5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19108: 00b0d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19109: 00722b1d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19109: 00722b6d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19110: 00b0d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19111: 00b0e6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19112: 00ae7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19113: 006b48dd 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19113: 006b492d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19114: 0054cd09 48 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 19115: 006a48b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19116: 005b7e11 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 19117: 006da78d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19115: 006a4901 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19116: 005b7e79 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 19117: 006da7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19118: 00394b75 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19119: 004e5185 120 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 19120: 009c1344 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19121: 005e2709 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19121: 005e2771 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19122: 00addebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19123: 00460e31 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19124: 009fac9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19125: 003bb141 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 19126: 00ae7dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 19127: 00b0d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 19128: 004d833d 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 19129: 00ad78d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19130: 00449ff1 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19131: 004fe581 96 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 19132: 005be0f9 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19132: 005be161 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19133: 002a7055 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 19134: 00b0d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 19135: 00415049 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19136: 002b51dd 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19137: 00ad3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19138: 005dc18d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19139: 006b0881 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19138: 005dc1f5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19139: 006b08d1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19140: 00ae2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19141: 00b0f062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19142: 009f9904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19143: 00ae1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19144: 002d1491 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19145: 009c04f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19146: 003f4cb9 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -19159,307 +19159,307 @@ │ │ │ │ 19155: 00b0e00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19156: 00ad3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19157: 00b0e936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19158: 00b0d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 19159: 00a3ed84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 19160: 00a3ebf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 19161: 00b0d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19162: 006999a9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19163: 0063391d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19162: 006999f9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19163: 00633985 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19164: 00b0f272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19165: 00adb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19166: 00b0eba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19167: 00b0ef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19168: 00a3ed00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 19169: 00b0d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19170: 003d7555 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19171: 0038f859 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19172: 00ae4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19173: 006f3481 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19173: 006f34d1 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 19174: 004dca29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19175: 00ad3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19176: 00b0f0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 19177: 0039c4d5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19178: 0044706d 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19179: 00ad440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19180: 00ad6018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19181: 00adbfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 19182: 00b0ea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 19183: 006ea895 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19183: 006ea8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19184: 00a48fcc 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19185: 00a3ec7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 19186: 00b0ec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19187: 00622a81 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19187: 00622ae9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 19188: 00437531 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19189: 00ad5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19190: 00ae5730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 19191: 004de3e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 19192: 0071c82d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19192: 0071c87d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19193: 004474f1 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19194: 00360d7d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19195: 006f8bad 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19195: 006f8bfd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19196: 009f8674 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19197: 00a43be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 19198: 00adc4a8 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 19199: 00a45ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 19200: 006299e9 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19201: 0067a3e5 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19202: 006bd8a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19200: 00629a51 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19201: 0067a435 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19202: 006bd8f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19203: 002f36cd 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19204: 00ae78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19205: 008c5190 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19205: 008c51d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19206: 00adbd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19207: 00a45d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 19208: 00adc068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19209: 004152d5 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 19210: 00b0dc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19211: 00addbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19212: 005ed469 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19212: 005ed4d1 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19213: 004503fd 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19214: 00b0d992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19215: 004cd41d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19216: 00ad102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19217: 00b0f51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19218: 009f7e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19219: 00743dad 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19220: 0062a1fd 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19219: 00743dfd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19220: 0062a265 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 19221: 004bb2e5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19222: 00a4911c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19223: 004df37d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 19224: 00a45c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 19225: 0039441d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19226: 00ad6dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19227: 006e99c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19228: 006c3a85 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19227: 006e9a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19228: 006c3ad5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 19229: 00407871 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 19230: 00435a39 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 19231: 00b0dbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 19232: 00b0e5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 19233: 0086d780 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 19233: 0086d7c8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 19234: 00adebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 19235: 00ad9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 19236: 00a401a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 19237: 00ae1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 19238: 00adb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 19239: 00b0f540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 19240: 0068aa49 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 19240: 0068aa99 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 19241: 00adb8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 19242: 004de205 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 19243: 00ae8fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 19244: 00a4011c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 19245: 006c8c61 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 19246: 006f1dad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 19245: 006c8cb1 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 19246: 006f1dfd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 19247: 00adc5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 19248: 007270ed 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 19248: 0072713d 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 19249: 004060b1 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 19250: 00afd540 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 19251: 00aeba34 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 19252: 002d21bd 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 19253: 00b0db98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 19254: 00ad2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19255: 00607f09 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19255: 00607f71 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19256: 00ad9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19257: 00b0d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19258: 00b0cec1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19259: 005da749 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19260: 006b82cd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19259: 005da7b1 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19260: 006b831d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19261: 009bfb98 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19262: 00420e41 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19263: 006c9b55 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19264: 0070f461 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19263: 006c9ba5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19264: 0070f4b1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19265: 00ae4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19266: 00a40098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ 19267: 00b0f526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19268: 00622ffd 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19269: 0070fa11 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19270: 0072ad91 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19268: 00623065 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19269: 0070fa61 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19270: 0072ade1 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19271: 00458769 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19272: 00b0d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19273: 002e3c19 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19274: 00b0e4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 19275: 006b8c8d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19275: 006b8cdd 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19276: 003828f9 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19277: 00ada4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19278: 003c8f09 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19279: 006c6111 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19279: 006c6161 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19280: 009f6574 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19281: 00ad2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19282: 005d8445 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19282: 005d84ad 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19283: 00b0e99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19284: 0073ca95 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19285: 006e557d 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19284: 0073cae5 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19285: 006e55cd 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19286: 00b0ddac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19287: 00adf6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 19288: 00b0e5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19289: 009f9880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19290: 00b0db92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19291: 00b0e26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 19292: 0063ba7d 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19292: 0063bae5 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19293: 00b0eec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19294: 00a3bafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 19295: 00ad9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19296: 00633c89 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19297: 006ac745 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19296: 00633cf1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19297: 006ac795 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19298: 00ae27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19299: 00a3b970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 19300: 0031fa21 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19301: 00a447c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 19302: 00a44a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 19303: 005eb30d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19304: 0068f945 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19303: 005eb375 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19304: 0068f995 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19305: 00b0e2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19306: 007201d5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19306: 00720225 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19307: 00ae8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19308: 00ad4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19309: 00497509 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19310: 00a4284c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 19311: 004c9699 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19312: 00a3ba78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 19313: 00a44c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 19314: 00ad91a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19315: 009c069c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19316: 00b0f1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19317: 00361175 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19318: 0051eaad 508 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 19319: 00416659 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19320: 00b0dc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19321: 005b7955 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19321: 005b79bd 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19322: 00b0e4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19323: 0052e025 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 19324: 00b0df9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19325: 006c7281 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19325: 006c72d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19326: 00b0e51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19327: 0052e0fd 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 19328: 0060bb59 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19328: 0060bbc1 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19329: 00b0f006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 19330: 005c9ebd 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 19330: 005c9f25 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19331: 00b0d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19332: 00b0fa34 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19333: 00b0e336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19334: 00385675 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19335: 004cd6a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19336: 0052e06d 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 19337: 00ae7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19338: 00a45e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 19339: 00a429d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 19340: 00a4494c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 19341: 00afd4cc 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19342: 00addcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19343: 0071d6e5 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19343: 0071d735 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19344: 00ad4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19345: 0059c671 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19345: 0059c6d9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 19346: 00a3b9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 19347: 00a3f5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 19348: 00adbda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19349: 00a3f438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 19350: 00b0e162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19351: 0049b101 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19352: 00b0e284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 19353: 00b0e33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19354: 00a3f540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 19355: 0052e0b5 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 19356: 00b0e6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19357: 006ae491 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19357: 006ae4e1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19358: 00b0e3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19359: 00b0ebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19360: 003efc71 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19361: 004d9f4d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 19362: 005e7e69 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19362: 005e7ed1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19363: 0038d789 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19364: 00415239 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19365: 00411cbd 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19366: 009f7804 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19367: 00598a4d 1536 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19368: 0073a675 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19369: 0062a961 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19367: 00598ab1 1536 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19368: 0073a6c5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19369: 0062a9c9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19370: 0043d8f5 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19371: 00ae23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19372: 00aeb824 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19373: 00b0e384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19374: 00ae4d90 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19375: 00b0dc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19376: 004e906d 192 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19377: 008c50b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19378: 006f0951 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19377: 008c5100 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19378: 006f09a1 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19379: 00ad8c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19380: 00ad76c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19381: 004b0269 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19382: 00723c4d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19382: 00723c9d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19383: 00a3f4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19384: 00b0f342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19385: 006f784d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19385: 006f789d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19386: 00469b55 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19387: 00ae13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19388: 00ae7cec 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19389: 00b0e578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19390: 009f64f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19391: 00ae1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19392: 0060c675 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19392: 0060c6dd 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19393: 00325a21 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19394: 00ae0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19395: 00a2541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19396: 00ad7a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19397: 003c8fe5 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19398: 0071df49 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19398: 0071df99 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19399: 00ad9120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19400: 006087b9 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19400: 00608821 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19401: 0044847d 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19402: 00b0f376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19403: 00ae6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19404: 00b0e000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19405: 00b0eae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19406: 00b0d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19407: 002fbb15 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19408: 00ae4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19409: 008c97b0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19409: 008c97f8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19410: 0037e839 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19411: 00ad9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19412: 00adaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19413: 00341bc9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19414: 00b0e562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19415: 004c6375 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19416: 00366dc1 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19417: 00296809 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19418: 00b0d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19419: 009f5628 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19420: 00b0da12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19421: 005e2fb9 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19421: 005e3021 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19422: 00b0e7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19423: 00b0dff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19424: 00706605 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19425: 005e791d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19426: 006f5ac1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19424: 00706655 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19425: 005e7985 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19426: 006f5b11 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19427: 003853e1 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19428: 00b0f3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19429: 00ae22e8 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19430: 00548f4d 348 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19431: 00b0eb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19432: 004e3061 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19433: 007372e5 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19433: 00737335 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19434: 00549341 340 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19435: 005ddaa1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19435: 005ddb09 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19436: 002b5125 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19437: 005f8305 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19438: 006c63f1 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19437: 005f836d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19438: 006c6441 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19439: 00ae6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19440: 004d96fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19441: 0082df54 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19442: 0072a5c1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19441: 0082df9c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19442: 0072a611 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19443: 005490a9 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19444: 00b0df22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19445: 00ade2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19446: 006a02c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19446: 006a0311 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19447: 004e8d85 110 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19448: 00ad3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19449: 00a42198 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19450: 00ae57d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19451: 006ce00d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19451: 006ce05d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19452: 00ae8ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19453: 0045cda5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19454: 006bd335 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19454: 006bd385 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19455: 00b0d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19456: 00b0dcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19457: 00adca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19458: 0028f179 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19459: 00addefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19460: 005491f5 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19461: 00ae2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19468,40 +19468,40 @@ │ │ │ │ 19464: 00b0da00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19465: 00410c41 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19466: 00297f29 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19467: 00a3ae18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19468: 00b0e0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19469: 00451f89 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19470: 00ad3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19471: 006db0f1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19471: 006db141 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19472: 00adbd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19473: 00ae745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19474: 006c7245 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19474: 006c7295 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19475: 00b0d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19476: 00b0ecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19477: 00b0dd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19478: 006b5cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19478: 006b5d29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19479: 00ad8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19480: 002c13fd 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19481: 00ad4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19482: 004db7f9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19483: 00645595 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19484: 006af45d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19483: 006455fd 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19484: 006af4ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19485: 00ae84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19486: 00ad1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19487: 003829e5 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19488: 00ad06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19489: 004cd9a1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19490: 00b0e0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19491: 00a3ad94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19492: 00adfa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19493: 009fc34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19494: 00ae0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19495: 006dbf51 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19496: 005b1349 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19495: 006dbfa1 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19496: 005b13b1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19497: 0053e0e5 500 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19498: 00b0f1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19499: 004d1009 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19500: 00ae0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19501: 00ae14b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19502: 00ad31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19503: 00482b5d 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19510,26 +19510,26 @@ │ │ │ │ 19506: 00a42cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19507: 0053dd05 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19508: 00ada96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19509: 00b0f042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19510: 002d65c9 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19511: 00ae739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19512: 00291e39 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19513: 006a0249 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19513: 006a0299 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19514: 004c799d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19515: 00b0d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19516: 00429725 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19517: 00608dfd 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19517: 00608e65 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19518: 00b0fa3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19519: 004e7969 168 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19520: 00b0dc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19521: 00353c39 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19522: 0028eff9 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19523: 00b0fa3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19524: 0071ff2d 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19524: 0071ff7d 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19525: 00ae2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19526: 00ad416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19527: 004295b1 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19528: 00ad3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19529: 00b0d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19530: 004ce169 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19531: 0029aa21 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19539,176 +19539,176 @@ │ │ │ │ 19535: 004adbc1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19536: 00290ead 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19537: 00b0efc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19538: 0051fe6d 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ 19539: 004b2649 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19540: 0053def5 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19541: 00ade4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19542: 006c7425 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19542: 006c7475 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19543: 00ae3b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19544: 00b0faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19545: 0051feb5 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19546: 00b0d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19547: 0072a2c9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19547: 0072a319 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19548: 009f646c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19549: 009c1410 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19550: 00ae49d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19551: 00b0dc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19552: 0047abf1 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19553: 00a26f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19554: 00ad519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19555: 004e2935 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19556: 007195ad 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19556: 007195fd 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19557: 004d8ed1 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19558: 003816a1 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19559: 00ad1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19560: 00383aa9 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19561: 0028dc9d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19562: 002fe10d 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19563: 00b0cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19564: 0072acad 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19564: 0072acfd 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19565: 00b0dd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19566: 00ad7864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19567: 00b0e2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19568: 007319c5 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19568: 00731a15 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19569: 00b0e716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19570: 00b0f560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19571: 006aca41 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19571: 006aca91 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19572: 00ae2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19573: 0051fefd 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19574: 00538d75 322 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19575: 00634471 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19575: 006344d9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19576: 003852ad 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19577: 0064e775 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19577: 0064e7dd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19578: 00adae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19579: 004e2095 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19580: 006a4c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19580: 006a4cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19581: 004b0925 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19582: 00538b25 296 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19583: 00a24e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ 19584: 004d1bd5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19585: 00a40ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19586: 009bf928 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19587: 00b0d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19588: 009c053c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19589: 00b0d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19590: 00b0d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19591: 00699455 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19592: 006c8999 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19591: 006994a5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19592: 006c89e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19593: 00ad5ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19594: 00a40a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19595: 004fc199 18 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19596: 00b0f09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19597: 00690161 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19597: 006901b1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19598: 00b0ef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19599: 00404865 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19600: 00a2751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19601: 00b0d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19602: 00b0e49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19603: 00b0f44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19604: 00adf8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19605: 00538c4d 294 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19606: 006e6fad 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19606: 006e6ffd 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19607: 002f4991 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19608: 00b0ebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19609: 00b0d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19610: 00615d71 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19610: 00615dd9 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19611: 00b0e05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19612: 004324c9 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19613: 00ad06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19614: 00b0f00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19615: 00adbeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19616: 0045e729 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19617: 00b0cee1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19618: 006df019 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19618: 006df069 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19619: 00a44844 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19620: 006b3b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19620: 006b3bdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19621: 00a409e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19622: 004deb1d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19623: 009f76fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19624: 004580a9 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19625: 00b0d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19626: 00a428d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19627: 004ce1e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19628: 00457299 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19629: 005f79ed 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19629: 005f7a55 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19630: 004fd7a1 276 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19631: 00ae1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19632: 00b0ed32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19633: 00add5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19634: 00b0f1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19635: 0041e2e1 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19636: 002efb59 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19637: 00b0e3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19638: 0042ada9 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19639: 005effb9 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19639: 005f0021 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19640: 002d05a9 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19641: 00b0eb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19642: 0051c119 472 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19643: 00b0df7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19644: 00a42a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19645: 00add8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19646: 00b0e55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19647: 0045c6d5 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19648: 00a2e374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19649: 00417c6d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19650: 004df8a5 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19651: 00adf158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19652: 00618105 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19653: 006ef2f9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19652: 0061816d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19653: 006ef349 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19654: 003cb2b9 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19655: 006d0b05 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19655: 006d0b55 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19656: 0054164d 486 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19657: 004fe725 178 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19658: 009c1374 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19659: 00ad9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19660: 00366ac9 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19661: 004e0d05 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19662: 00ae0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19663: 005cc769 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19663: 005cc7d1 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19664: 00ae6b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19665: 00384b15 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19666: 00a49164 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19667: 00541231 522 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19668: 00ad4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19669: 00a28728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19670: 006f6ae5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19670: 006f6b35 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19671: 00a2859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19672: 009bffe8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19673: 00ae58e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19674: 008d8a28 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19674: 008d8a70 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19675: 00b0f02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19676: 00b0dda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19677: 00ad9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19678: 00a286a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19679: 00ae1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19680: 00b0ea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19681: 00704cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19681: 00704cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19682: 004a06b5 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19683: 00ae6538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19684: 00ae4870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19685: 00ae6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19686: 00ade15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19687: 007452b5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19688: 006537d1 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19687: 00745305 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19688: 00653839 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19689: 00a2cbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19690: 00b0efda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19691: 002c1961 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19692: 00a2ca30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19693: 00b0e6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19694: 0054143d 526 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19695: 00ae0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19696: 00b0ed54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19697: 004b10dd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19698: 00a2cb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19699: 00ae0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19700: 00ae46f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19701: 00b0e506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19702: 003ebb35 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19703: 007051d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19703: 00705225 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19704: 00b0e860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19705: 00ae66f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19706: 00ad2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19707: 00a28620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19708: 00ae0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19709: 00adc880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19710: 00ad9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ @@ -19718,284 +19718,284 @@ │ │ │ │ 19714: 0046e475 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19715: 00482965 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19716: 0032deb9 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19717: 00b0d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19718: 00a36eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19719: 00a464a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19720: 0048ef91 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19721: 00744009 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19721: 00744059 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19722: 00ae5520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19723: 00b0eede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19724: 006da14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19725: 0072e725 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19724: 006da19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19725: 0072e775 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19726: 00a36fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19727: 00a2cab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19728: 00ae48e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19729: 00622f61 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19729: 00622fc9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19730: 00b0d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19731: 00b0e43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19732: 00ad2f78 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19733: 005f7151 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19733: 005f71b9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19734: 00a48f64 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19735: 00b0eb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19736: 005095e9 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19737: 009bfbb0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19738: 00ae1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19739: 00a27390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19740: 0041ea6d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19741: 00343305 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19742: 00add89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19743: 00adef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19744: 004b0d41 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19745: 005a1b05 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19746: 005cb655 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19745: 005a1b6d 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19746: 005cb6bd 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19747: 00adf9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19748: 006d16d1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19748: 006d1721 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19749: 0053206d 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19750: 00a36f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19751: 00b0cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19752: 006150f5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19753: 006bbc05 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19752: 0061515d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19753: 006bbc55 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19754: 00466abd 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19755: 0029fe61 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19756: 006afa25 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19756: 006afa75 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19757: 0047ff61 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19758: 005320b5 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19759: 0051c785 636 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ 19760: 004b09b5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19761: 00adf3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19762: 00b0e82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19763: 00707999 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19763: 007079e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19764: 0047ab61 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19765: 00a3be98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19766: 00a4221c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19767: 00ae0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19768: 00b0d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19769: 00280239 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19770: 00b0ef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19771: 00ae8f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19772: 00b0dc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19773: 004de4e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19774: 00740441 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19774: 00740491 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19775: 00ad15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19776: 004dd6fd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19777: 00a3be14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19778: 00b0d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19779: 00ad5e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19780: 005320fd 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19781: 00ae5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19782: 0032a039 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19783: 00470c1d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19784: 00ae5550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19785: 0073fce5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19785: 0073fd35 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19786: 003c8c19 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19787: 00ad452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19788: 00ae5780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19789: 00ae0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19790: 0074747d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19790: 007474cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19791: 00adbf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19792: 00adb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19793: 00ae6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19794: 004d20c5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19795: 006e4dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19795: 006e4e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19796: 004ce265 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19797: 004486cd 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19798: 00b0e650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19799: 00add3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19800: 005909e9 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19801: 00721a35 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19802: 0062d679 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19800: 00590a4d 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19801: 00721a85 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19802: 0062d6e1 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19803: 00a3bd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19804: 00730659 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19804: 007306a9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19805: 00adacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19806: 00b0d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19807: 004290cd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19808: 006e9a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19808: 006e9a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19809: 004281ed 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19810: 00364455 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19811: 00adea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19812: 00ae4880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19813: 00725949 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19813: 00725999 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19814: 00b0e778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19815: 002f2e91 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19816: 002a38d1 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19817: 00708111 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19818: 008d89e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19817: 00708161 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19818: 008d8a28 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19819: 00b0dd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19820: 00ad3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19821: 00ad422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19822: 004c66f5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19823: 006d9f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19824: 006a416d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19825: 006f3569 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19823: 006d9f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19824: 006a41bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19825: 006f35b9 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19826: 00411d41 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19827: 00ad07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19828: 00ad3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19829: 00ae1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19830: 00b0f340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19831: 0045e461 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19832: 00ada07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19833: 0052d3c5 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19834: 00ae5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19835: 002d81d1 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19836: 0052d49d 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19837: 007283c1 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19837: 00728411 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19838: 00b0ec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19839: 00ad1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19840: 009c1068 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19841: 0042b641 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19842: 0054b8b9 204 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19843: 0052d40d 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19844: 002fc955 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19845: 0054bb35 234 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19846: 00adad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19847: 0043dd95 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19848: 006158d1 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19848: 00615939 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19849: 00b0d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19850: 00b0e40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19851: 0054b985 218 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19852: 00ad65c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19853: 00ad8370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19854: 00add68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19855: 0047280d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19856: 0028d8f9 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19857: 00ae5690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19858: 00a30264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19859: 00b0e304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19860: 00a300d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19861: 00720c25 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19861: 00720c75 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19862: 0052d455 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ 19863: 004d56c1 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19864: 0044487d 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19865: 00a301e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19866: 00ad9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19867: 006a074d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19867: 006a079d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19868: 00457ac5 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19869: 0054ba61 212 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19870: 00b0d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19871: 00b0d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19872: 00ad257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19873: 00ad523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19874: 0090df1c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19875: 00adeca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19876: 00ae4820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19877: 00ad5f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19878: 00ae2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19879: 00662b69 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19879: 00662bb9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19880: 00ad78f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19881: 00b0e418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19882: 00440a05 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19883: 0047e301 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19884: 006a9ae9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19885: 00643ecd 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19884: 006a9b39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19885: 00643f35 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19886: 002f3d21 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19887: 009bc5dc 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19888: 00a3015c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19889: 0070f625 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19890: 0072b609 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19889: 0070f675 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19890: 0072b659 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19891: 004f8d4d 288 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19892: 003ade51 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19893: 006e9d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19893: 006e9dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19894: 004d06ed 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19895: 00a49380 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19896: 00ad4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19897: 002661a5 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19898: 00b0e880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19899: 009c0d28 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19900: 00b0dca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19901: 00ad4a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19902: 0042d919 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19903: 00adb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19904: 006a443d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19904: 006a448d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19905: 00ad6038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19906: 002c1951 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19907: 004291e9 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19908: 00adc208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19909: 00723151 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19909: 007231a1 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19910: 00ae04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19911: 009a9ef4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19912: 00b0e4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19913: 00ae5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19914: 00ad7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19915: 005d4289 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19915: 005d42f1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19916: 004b0ef9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19917: 007286c9 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19918: 006c6099 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19917: 00728719 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19918: 006c60e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19919: 00ae0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19920: 0041af21 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19921: 00adc058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19922: 00b0dddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19923: 00ad4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19924: 00a36a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19925: 006cfa5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19925: 006cfaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19926: 00b0d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19927: 00b0d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19928: 00b0e42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19929: 00a36b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19930: 00b0cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19931: 006a5211 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 19932: 005ae2f9 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19931: 006a5261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19932: 005ae361 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19933: 00ae1bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19934: 0052f80d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19935: 00ad124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19936: 00b0d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19937: 0028f5f9 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19938: 00b0dc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19939: 003f5181 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19940: 00ae5b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19941: 00ada85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19942: 0052f855 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19943: 0049930d 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19944: 00b0eac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19945: 00740d31 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19945: 00740d81 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19946: 002cbea5 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19947: 009c0ad8 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19948: 00635afd 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19948: 00635b65 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19949: 00ad0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19950: 00ae5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19951: 00a36a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19952: 006a062d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19952: 006a067d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19953: 0042a005 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19954: 0068d829 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19955: 0074be9d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19954: 0068d879 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19955: 0074beed 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19956: 00ae0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19957: 0060017d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19957: 006001e5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19958: 004af9a9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19959: 00b0f0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19960: 0028d9f5 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19961: 0062b291 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19961: 0062b2f9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19962: 0052f89d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19963: 00ad5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19964: 0046db21 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19965: 00a4904c 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19966: 00515dc9 76 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19967: 0054bea5 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19968: 005a0421 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19968: 005a0489 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19969: 00adc178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19970: 0065f381 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19970: 0065f3d1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19971: 00ad8230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19972: 006ffcd1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19972: 006ffd21 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19973: 002ee89d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19974: 00ade870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19975: 00b0cec3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19976: 0054bc6d 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19977: 00b0d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19978: 004bb615 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19979: 00737e65 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19979: 00737eb5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19980: 004d8a09 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19981: 00a468c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ 19982: 004b9e49 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19983: 0052a289 526 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19984: 00ae8070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19985: 00b0ed94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19986: 00442d1d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19987: 0052a8ad 486 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19988: 00ae3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19989: 00b0f4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19990: 0073fbe9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19990: 0073fc39 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19991: 00b0dd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19992: 0052a499 522 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ 19993: 004d96e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19994: 00adf690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19995: 00ad83a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19996: 003ca3f5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19997: 00ae89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ @@ -20006,623 +20006,623 @@ │ │ │ │ 20002: 009c004c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20003: 00adc418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 20004: 0054bd89 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 20005: 004cd18d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20006: 00ae5980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20007: 00b0e682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20008: 003647f9 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20009: 006fb251 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20009: 006fb2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20010: 00ad8ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20011: 0049567d 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20012: 008c5148 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20012: 008c5190 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 20013: 004dd379 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20014: 0084ef04 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20014: 0084ef4c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20015: 0052a6a5 518 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 20016: 00b0cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20017: 0060bb6d 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20018: 006a4a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20017: 0060bbd5 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20018: 006a4a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20019: 00ad65f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20020: 002f2a79 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20021: 0084ef00 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20021: 0084ef48 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20022: 00b0deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20023: 00ae3284 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20024: 006cc1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20024: 006cc24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20025: 0036daf1 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20026: 00b0e462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20027: 00637a4d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20027: 00637ab5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20028: 00b0f4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20029: 004fe625 32 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 20030: 00470cd9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20031: 006b8835 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20032: 00728b51 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20031: 006b8885 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20032: 00728ba1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20033: 00ada22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20034: 00b0ea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20035: 0074ae5d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20035: 0074aead 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20036: 002cbead 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20037: 006ea46d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20037: 006ea4bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20038: 00ae3134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 20039: 00591ad5 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 20039: 00591b39 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 20040: 00b0cc2f 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20041: 00ae890c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20042: 0084edb4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20042: 0084edfc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20043: 00a3477c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 20044: 00591bad 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 20044: 00591c11 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 20045: 0046e3ad 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20046: 00b0ea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20047: 00ad41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 20048: 00a345f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ 20049: 004d881d 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20050: 004674b9 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20051: 00b0f52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ - 20052: 00591b1d 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 20052: 00591b81 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 20053: 00b0df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20054: 005bd929 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20054: 005bd991 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 20055: 00a346f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 20056: 0072a1dd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20057: 006d9d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20056: 0072a22d 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20057: 006d9ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20058: 0029f869 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20059: 00ae8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20060: 004dd1c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20061: 00b0ef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20062: 0068c569 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20062: 0068c5b9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20063: 0033f54d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20064: 00ae2f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20065: 00ad5b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20066: 00591b65 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 20067: 0074a6bd 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20066: 00591bc9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 20067: 0074a70d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20068: 00ae8d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20069: 00b0dfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 20070: 006a3d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20070: 006a3dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 20071: 00a34674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ 20072: 00ae1828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 20073: 004d8f91 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 20074: 00718b71 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20074: 00718bc1 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 20075: 004d8b59 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 20076: 004321ed 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 20077: 00adca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 20078: 006c4251 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20078: 006c42a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20079: 00b0f266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20080: 00ae87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20081: 0033f3bd 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20082: 006c112d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20083: 005caf8d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20082: 006c117d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20083: 005caff5 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20084: 00ad112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20085: 004669a5 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20086: 00b0d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20087: 0073211d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20088: 006ff585 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20087: 0073216d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20088: 006ff5d5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20089: 009bd6d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 20090: 006dbe8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20090: 006dbedd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 20091: 00387f31 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 20092: 006fee4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20093: 006916c5 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20092: 006fee9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20093: 00691715 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20094: 00a3c8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 20095: 00a3c75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 20096: 00ad501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 20097: 00ae61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 20098: 00a3603c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 20099: 0062aee5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20099: 0062af4d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20100: 00b0e952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20101: 006c97fd 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20101: 006c984d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20102: 00b0cf00 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20103: 004e27dd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20104: 00a3c864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 20105: 00b0f8f8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20106: 002f0375 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 20107: 002c19d5 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20108: 00a35fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 20109: 00ae78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20110: 00b0e254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20111: 006c10b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20111: 006c1105 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20112: 00b0e0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 20113: 004b4a81 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20114: 00ad9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20115: 005db321 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20115: 005db389 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20116: 00a454a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 20117: 00b0eb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20118: 00b0e672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20119: 00649345 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20119: 006493ad 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20120: 00b0e7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20121: 00b0f31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 20122: 00a45738 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 20123: 005f3571 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20123: 005f35d9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 20124: 004e4731 272 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ 20125: 004d987d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 20126: 00a3c7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 20127: 006ed3e9 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20127: 006ed439 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20128: 00ae622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20129: 006bca1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20129: 006bca6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20130: 00adbb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20131: 00b0ee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20132: 0028f2f9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20133: 002cc489 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20134: 00b0da6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20135: 00a35f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 20136: 00ad4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20137: 005e28f5 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20137: 005e295d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 20138: 00ad8fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20139: 00b0dc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20140: 00b0e616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20141: 00adda1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20142: 003cb79d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 20143: 004ba1a9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20144: 00b0e752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20145: 00a45210 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 20146: 00ad0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20147: 006a452d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20147: 006a457d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20148: 00b0d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20149: 006e3f25 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20149: 006e3f75 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20150: 00482e6d 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20151: 00b0cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20152: 007266e9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20152: 00726739 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20153: 00b0f19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20154: 00add4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20155: 00b0cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20156: 006e05cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20156: 006e061d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20157: 00ae66e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20158: 00ae6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20159: 005f2e7d 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20159: 005f2ee5 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20160: 002a1871 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20161: 0069840d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20162: 006fad31 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20161: 0069845d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20162: 006fad81 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 20163: 004baaed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20164: 00ae20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20165: 00ada4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20166: 006070f9 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20167: 006da201 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20166: 00607161 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20167: 006da251 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20168: 00b0d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20169: 009c08e0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20170: 006fc421 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20170: 006fc471 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20171: 00493141 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 20172: 00adb8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20173: 00add29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20174: 006ec7e1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20175: 00721831 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20176: 006c7b55 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20174: 006ec831 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20175: 00721881 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20176: 006c7ba5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20177: 00b0e412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20178: 00adec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 20179: 004315d9 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20180: 00b0d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20181: 00533efd 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 20182: 006a38fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20183: 005ded1d 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20182: 006a394d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20183: 005ded85 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20184: 00b0f184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20185: 00ae90b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20186: 004ff5b1 1416 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 20187: 00ad8d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20188: 00b0d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20189: 004e4c55 416 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 20190: 009bf95c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20191: 0074be19 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20191: 0074be69 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20192: 004fe3f9 252 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 20193: 00b0d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 20194: 00b0db12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20195: 00292ff1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20196: 00ae61d0 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20197: 00adb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20198: 005d8571 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20198: 005d85d9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20199: 0042a3d5 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 20200: 00407675 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20201: 00664f99 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20201: 00664fe9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20202: 00b0f4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20203: 005cb12d 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20203: 005cb195 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20204: 00ae0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20205: 00ae608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 20206: 0053402d 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 20207: 005e68a5 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 20208: 00659811 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20207: 005e690d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20208: 00659861 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20209: 0032b50d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20210: 0070e8c1 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20210: 0070e911 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20211: 00299c59 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20212: 006e53e9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20212: 006e5439 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20213: 00ae12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20214: 006ac8a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20214: 006ac8f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20215: 00b0e47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20216: 0063b1e5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20216: 0063b24d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20217: 00b0ed4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 20218: 00ad478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20219: 006f7e39 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20220: 00703a65 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20221: 0065234d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20219: 006f7e89 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20220: 00703ab5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20221: 006523b5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 20222: 00b0d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20223: 00add0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20224: 006984e9 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20224: 00698539 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 20225: 004d27f1 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20226: 00adc4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 20227: 00adc8b0 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 20228: 00707e59 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20228: 00707ea9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20229: 00ae3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20230: 00ae9160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 20231: 00484465 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20232: 00ae4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20233: 006a5d75 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20234: 006f2dc1 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20233: 006a5dc5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20234: 006f2e11 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20235: 00adeb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 20236: 00b0d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20237: 005f0171 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20238: 00730f59 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20237: 005f01d9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20238: 00730fa9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20239: 00ad46fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20240: 00b0e58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20241: 00b0d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20242: 00add5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20243: 0074774d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 20243: 0074779d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 20244: 00436b45 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20245: 006c9695 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20245: 006c96e5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 20246: 00ae1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 20247: 00ae606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 20248: 006f60c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 20248: 006f6115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 20249: 00ad4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 20250: 0026fae1 64 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 20251: 00b0d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 20252: 0047e135 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 20253: 006b0989 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 20254: 0072d045 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 20253: 006b09d9 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 20254: 0072d095 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 20255: 00b0eff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 20256: 005bdd3d 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 20257: 00733f51 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 20256: 005bdda5 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 20257: 00733fa1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 20258: 00a23088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 20259: 005419a9 192 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 20260: 004672a9 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 20261: 00b0d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 20262: 00ad8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 20263: 00541835 188 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 20264: 006f4dc1 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 20264: 006f4e11 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 20265: 00b0ecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 20266: 00364b49 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 20267: 00b0d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 20268: 0070e5cd 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 20268: 0070e61d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 20269: 00adf820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 20270: 00469749 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 20271: 00747711 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 20271: 00747761 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 20272: 00b0e472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 20273: 006c8ea1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 20273: 006c8ef1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 20274: 009fc3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 20275: 0044a429 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 20276: 00adc0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 20277: 00ad1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 20278: 002a06c9 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 20279: 00637b4d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 20279: 00637bb5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 20280: 00ae6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 20281: 002a4559 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 20282: 00ad0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 20283: 00ad4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 20284: 00a23004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 20285: 005418f1 184 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 20286: 00b0d9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 20287: 00ae4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 20288: 00ae1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 20289: 00b0d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 20290: 00294a7d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 20291: 00adbf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 20292: 0071b99d 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 20293: 006fdf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 20292: 0071b9ed 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 20293: 006fdf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 20294: 00ad6ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 20295: 0043266d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 20296: 0074bb7d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 20296: 0074bbcd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 20297: 00b0cea8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 20298: 005be4f9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 20298: 005be561 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 20299: 00ae1848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 20300: 00ae8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 20301: 00ae7ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 20302: 00b0de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 20303: 0062aa49 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 20304: 006a4929 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 20303: 0062aab1 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 20304: 006a4979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 20305: 00adad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 20306: 0049a38d 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 20307: 004667d1 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 20308: 006c3f31 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 20308: 006c3f81 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 20309: 004d5659 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 20310: 00ada4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 20311: 0047fdfd 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 20312: 004864f1 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 20313: 005dd311 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 20313: 005dd379 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 20314: 004c6055 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 20315: 0072af49 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 20316: 00716c71 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 20317: 0061ea29 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 20315: 0072af99 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 20316: 00716cc1 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 20317: 0061ea91 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 20318: 004c43dd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 20319: 007010d5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 20319: 00701125 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20320: 00ad1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20321: 00ad30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20322: 00ada21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20323: 0029b2a9 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20324: 006a407d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20324: 006a40cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20325: 00add83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 20326: 006c42a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20327: 005bdced 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20326: 006c42f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20327: 005bdd55 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20328: 002eece1 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20329: 00706ff9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20329: 00707049 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20330: 0033f4b1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20331: 00ae3a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20332: 0049774d 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20333: 00b0e25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20334: 00ae1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20335: 004e29a9 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 20336: 00ad8f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20337: 00619b19 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20337: 00619b81 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20338: 0033f341 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20339: 00405ad9 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20340: 00adbb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20341: 00ad7204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20342: 00a44b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 20343: 00ad10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20344: 00b0db16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20345: 00b0d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20346: 006f6bc1 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20346: 006f6c11 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20347: 00a43194 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 20348: 006cd3d9 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 20349: 005d3d91 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 20350: 006e731d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20348: 006cd429 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20349: 005d3df9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20350: 006e736d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20351: 0039e5ed 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20352: 006ae68d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20352: 006ae6dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20353: 00a4329c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ 20354: 004a8831 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20355: 002c6cad 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20356: 00b0e850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20357: 0045c3c1 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20358: 00622e49 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20358: 00622eb1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20359: 00b0ec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20360: 00a26184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 20361: 00a21324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 20362: 0033e8e5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20363: 00b0e528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20364: 004ca8cd 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20365: 00496359 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20366: 00b0d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20367: 00aec12c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20368: 00ade0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20369: 0029618d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20370: 007287bd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20370: 0072880d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20371: 00b0f16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20372: 00adaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20373: 00b0f51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20374: 004ad659 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20375: 00ad75a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20376: 004ad68d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 20377: 006ff4c5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20377: 006ff515 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20378: 00b0ed44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20379: 004ad6c5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20380: 004ad789 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20381: 004ad7c9 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20382: 00ae1238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20383: 00ae4a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20384: 004ad80d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20385: 006cff85 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20385: 006cffd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20386: 00b0ef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20387: 00ae4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20388: 00432659 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20389: 00b0e90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20390: 005f3b1d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20390: 005f3b85 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20391: 00ae12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20392: 00b0e11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20393: 00ae48a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20394: 00ade0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20395: 006fdafd 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20396: 0074756d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20395: 006fdb4d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20396: 007475bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20397: 00b0d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20398: 002ce209 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20399: 006cb09d 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20399: 006cb0ed 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20400: 00ad8290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20401: 00b0f3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20402: 004d56dd 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20403: 00adc664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20404: 00adfa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20405: 0068d9a1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20406: 005ce30d 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20405: 0068d9f1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20406: 005ce375 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20407: 00b0cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20408: 006cdb85 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20409: 0060de55 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20408: 006cdbd5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20409: 0060debd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20410: 00ade00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20411: 00ad6ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20412: 0054ccd5 52 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20413: 00ae0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20414: 006e8011 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20414: 006e8061 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20415: 00adb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20416: 00ae4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20417: 00460e59 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20418: 00b0f2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20419: 002fc8a5 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20420: 00ad38e0 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20421: 006f3631 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20422: 005e7c05 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20421: 006f3681 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20422: 005e7c6d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20423: 00adeb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20424: 00ae1c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20425: 00467315 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20426: 006f40d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20427: 0062d605 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20426: 006f4121 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20427: 0062d66d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20428: 00ae4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20429: 00adacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20430: 009c0684 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20431: 00413ae5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20432: 004a94d9 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20433: 004e48dd 10 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20434: 00b0da86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20435: 00adc128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20436: 00ade14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20437: 007405f1 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20438: 005b52fd 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20437: 00740641 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20438: 005b5365 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20439: 00b0cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20440: 00441c39 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20441: 00b0dcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20442: 004fc1dd 84 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ 20443: 00b0f0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20444: 004bff3d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20445: 00b0db36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20446: 00492329 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20447: 004659a9 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20448: 0039052d 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20449: 00466a35 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20450: 006e96bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20450: 006e970d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20451: 00b0ddc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20452: 0054434d 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20453: 00b0ced5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20454: 00b0e69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20455: 00b0d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20456: 005f2e35 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20457: 00603a41 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20458: 006ffe99 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20459: 0060dc89 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20456: 005f2e9d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20457: 00603aa9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20458: 006ffee9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20459: 0060dcf1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20460: 00ad6de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20461: 004dc6c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20462: 005d3e31 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20462: 005d3e99 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20463: 005065ad 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20464: 00716dcd 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20464: 00716e1d 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20465: 00b0fa39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20466: 002b038d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20467: 00ae87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20468: 00ad27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20469: 00a422a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20470: 00544461 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20471: 00ae4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20472: 00ad3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20473: 006cf751 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20473: 006cf7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20474: 00b0edaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20475: 00637979 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20475: 006379e1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20476: 00b0dd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20477: 006bda79 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20477: 006bdac9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20478: 0050892d 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20479: 002d3831 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20480: 007239f9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20481: 0071af85 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20480: 00723a49 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20481: 0071afd5 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20482: 00b0e864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20483: 00ad8f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20484: 00509311 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ 20485: 004dd459 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20486: 00b0e10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20487: 00b0ddda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20488: 00483f6d 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20489: 00b0e6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20490: 004579b9 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20491: 005f3b19 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20492: 005fd965 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20491: 005f3b81 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20492: 005fd9cd 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20493: 00ae4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20494: 004dc519 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20495: 003b1319 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20496: 005083ed 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20497: 00ae1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20498: 00adf8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20499: 00ae8f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20500: 00ae600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20501: 007310c1 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20502: 005d6a15 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20501: 00731111 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20502: 005d6a7d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20503: 00ae2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20504: 0029f7dd 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20505: 00ad0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20506: 00b0f05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20507: 00637769 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20507: 006377d1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20508: 00b0e54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20509: 00b0e8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20510: 0048b22d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20511: 00531065 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ 20512: 00431ec1 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20513: 006ed049 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20513: 006ed099 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20514: 0053113d 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20515: 00adf2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20516: 00b0dcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20517: 00b0d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20518: 00b0ef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20519: 004b02b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20520: 00ad1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20521: 004e8c81 124 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20522: 0046b0e5 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20523: 005310ad 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20524: 00b0d9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20525: 00b0d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20526: 006a4659 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20526: 006a46a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20527: 002902e9 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20528: 00629d05 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20528: 00629d6d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20529: 00b0e02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20530: 00b0e9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20531: 00ad9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20532: 00b0d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20533: 00ae12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20534: 00b0d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20535: 00ae47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20536: 00715729 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20536: 00715779 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20537: 0043cab5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20538: 0042b8bd 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20539: 006e25a1 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20539: 006e25f1 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20540: 00b0ed5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20541: 00b0df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20542: 00b0e884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20543: 00607da1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20543: 00607e09 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20544: 00b0c960 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20545: 00b0e212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20546: 00ade770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20547: 00ad4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20548: 002d65c1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20549: 005310f5 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20550: 0067a49d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20551: 006d6da9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20550: 0067a4ed 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20551: 006d6df9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20552: 00405fbd 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20553: 006ed30d 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20553: 006ed35d 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20554: 00ae5c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20555: 00ae4600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20556: 006e2881 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20557: 005d55d1 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20556: 006e28d1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20557: 005d5639 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20558: 009bd9c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20559: 00ad7444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20560: 0046d035 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20561: 00ada5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20562: 00ad6484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20563: 00b0f0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20564: 004ad329 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20565: 00ad13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20566: 0074a665 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20566: 0074a6b5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20567: 00ade28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20568: 00ad4adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20569: 00adc51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20570: 005cace5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20570: 005cad4d 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20571: 00b0e918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20572: 00b0e178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20573: 00adebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 20574: 006f7901 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20574: 006f7951 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20575: 00ae20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20576: 00b0e65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20577: 0070524d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20577: 0070529d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20578: 004b26f9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20579: 00ad0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20580: 00b0efe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20581: 006297c5 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20582: 00732c9d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20581: 0062982d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20582: 00732ced 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20583: 00b0d9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20584: 0029653d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20585: 00add1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20586: 00b0cf06 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20587: 00603b11 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20587: 00603b79 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20588: 009aaedc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20589: 00366fcd 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20590: 00b0dd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20591: 009f9568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20592: 0072dde9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20592: 0072de39 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20593: 004d933d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20594: 005cb8e1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20594: 005cb949 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20595: 004fd511 304 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20596: 006dcd19 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20596: 006dcd69 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20597: 0026755d 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20598: 00440709 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20599: 00b0d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20600: 00adb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20601: 00341dcd 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20602: 00adba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20603: 00325eed 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20604: 0040d055 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20605: 00adb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20606: 006d4615 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20606: 006d4665 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20607: 00ae7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20608: 00645455 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20608: 006454bd 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20609: 00ae6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20610: 00ad8e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20611: 009c7730 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20612: 002f0235 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20613: 00b0f14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20614: 004e31bd 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20615: 006e80ad 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20615: 006e80fd 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20616: 00ae8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20617: 006b587d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20617: 006b58cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20618: 00b0d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20619: 00265695 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20620: 0031f49d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20621: 00b0ceb7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20622: 00b0d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20623: 00b0d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20624: 009c0208 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -20636,654 +20636,654 @@ │ │ │ │ 20632: 004f7d15 128 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ 20633: 0043c801 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20634: 00add94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20635: 00ae8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20636: 00a3a0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20637: 004e1d31 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20638: 00b0f488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20639: 0065dacd 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20639: 0065db1d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20640: 002a4b65 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20641: 00b0dd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20642: 0038b851 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20643: 00718d35 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20643: 00718d85 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20644: 00b0f33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20645: 00b0e2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20646: 00728801 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20647: 006f4799 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20646: 00728851 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20647: 006f47e9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20648: 00a3a02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20649: 009f480c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20650: 002d5c31 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20651: 003432cd 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20652: 00ad7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20653: 006c254d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20653: 006c259d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20654: 00b0d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20655: 006afe35 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20655: 006afe85 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20656: 00ad0c64 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20657: 00b0eddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20658: 006a5775 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20658: 006a57c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20659: 00b0d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20660: 00b0da7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20661: 00b0e566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20662: 00b0de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20663: 002a19b5 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20664: 006520f1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20664: 00652159 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20665: 002a7329 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20666: 00707691 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20666: 007076e1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20667: 00ad554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20668: 004c971d 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20669: 006cc149 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20669: 006cc199 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20670: 002e1405 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20671: 00ad994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20672: 0045dd29 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20673: 00b0d9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20674: 006d38a1 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20674: 006d38f1 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20675: 00a39fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ 20676: 004b26a1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20677: 0045dad1 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20678: 00b0d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20679: 00addaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20680: 005d6fad 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20680: 005d7015 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20681: 00b0cc29 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20682: 006f9fd1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20682: 006fa021 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20683: 00ae76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20684: 002903e1 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20685: 00b0d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20686: 00b0f3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20687: 0073b3b5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20687: 0073b405 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20688: 00b0d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20689: 00b0ee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20690: 006cd7b1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20690: 006cd801 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20691: 00ade8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20692: 003c9339 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20693: 004daafd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20694: 00b0d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20695: 004de8a1 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20696: 008e4214 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20696: 008e425c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20697: 00a4da30 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20698: 00b0e758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20699: 004e48c9 18 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20700: 002d500d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20701: 009f94e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20702: 006c9125 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20702: 006c9175 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20703: 00ad8df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20704: 00548eb1 52 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20705: 00b0ec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20706: 004df285 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20707: 0047cded 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20708: 0069c289 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20708: 0069c2d9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20709: 00b0f264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20710: 00b0dd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20711: 00ae0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20712: 006f4709 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20713: 00745eb9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20714: 006d17ad 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20712: 006f4759 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20713: 00745f09 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20714: 006d17fd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20715: 00b0d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20716: 00b0de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20717: 006c0351 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20717: 006c03a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20718: 00b0d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20719: 00652411 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20719: 00652479 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20720: 00432105 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20721: 0090dd20 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20722: 00b0f1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20723: 00b0d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20724: 00ae5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20725: 00ad3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20726: 00548cfd 208 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20727: 00adb968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20728: 006181a9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20728: 00618211 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20729: 00b0ee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20730: 00adc118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20731: 00ad6078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20732: 0062b225 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20732: 0062b28d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20733: 00ae4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20734: 00ae4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20735: 00469dd1 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20736: 009fc454 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20737: 00704f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20737: 00704f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20738: 00b0deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20739: 00b0d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20740: 0064926d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20740: 006492d5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20741: 0043202d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20742: 00b0e21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20743: 005f467d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20743: 005f46e5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20744: 00b0ee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20745: 00b0d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20746: 00b0f17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20747: 00b0ed96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20748: 00b0df90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20749: 004c89e1 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20750: 00ad41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20751: 0062c371 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20751: 0062c3d9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20752: 00280465 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20753: 00adc368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20754: 00633ca1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20754: 00633d09 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20755: 004df181 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20756: 006d9ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20756: 006d9f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20757: 00b0deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20758: 00b0d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20759: 00adda9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20760: 00b0cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20761: 00b0e174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20762: 00b0da42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20763: 00ad6088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20764: 007231b1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20764: 00723201 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20765: 00ae3bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20766: 006e4e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20766: 006e4e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20767: 004d28d1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20768: 0032fbb1 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20769: 00b0e902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20770: 00712bd5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20770: 00712c25 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20771: 004c956d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20772: 00b0dce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20773: 006b64ad 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20774: 005c63ad 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20775: 0073599d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20773: 006b64fd 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20774: 005c6415 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20775: 007359ed 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20776: 00b0e928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20777: 00b0d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20778: 006d4195 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20778: 006d41e5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20779: 004d8d71 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20780: 00ae1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20781: 00b0f546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20782: 0029ea8d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20783: 00ae51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20784: 006c0da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20785: 006dc699 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20784: 006c0df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20785: 006dc6e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20786: 00b0db28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20787: 00ae0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20788: 00b0d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20789: 00b0cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20790: 00b0d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20791: 005efe09 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20791: 005efe71 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20792: 00b0dca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20793: 00b0f446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20794: 00b0e624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 20795: 006e95cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20795: 006e961d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20796: 00ae5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20797: 00adf248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20798: 00739fa9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20799: 006d2be1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20800: 006f7721 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20798: 00739ff9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20799: 006d2c31 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20800: 006f7771 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20801: 009c0ca8 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20802: 006cee45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20802: 006cee95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20803: 00b0f51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20804: 00ad18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20805: 00b0db46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20806: 006ff855 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20807: 007046e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20806: 006ff8a5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20807: 00704731 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20808: 004ddc5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20809: 00b0f000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20810: 00b0e504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20811: 00ae713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20812: 00ae5970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20813: 00aeb805 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20814: 00ad54dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20815: 00b0e30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20816: 00ae5b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20817: 00ae9288 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20818: 004c973d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20819: 005e9d5d 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20820: 00733d91 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20821: 006af56d 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20819: 005e9dc5 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20820: 00733de1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20821: 006af5bd 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20822: 004fee09 30 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20823: 00b0e448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20824: 0050875d 16 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20825: 00b0da26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20826: 0070361d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20827: 005c5dd5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20826: 0070366d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20827: 005c5e3d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20828: 00b0d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20829: 006c0a71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20829: 006c0ac1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20830: 00b0f1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20831: 00ae1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20832: 00508e99 110 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20833: 00b0d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20834: 006255c5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20834: 0062562d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20835: 00b0d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20836: 009f9460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20837: 00484651 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20838: 004dba79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20839: 0038ab31 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20840: 00404719 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20841: 00ae3d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20842: 00ad5ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20843: 0071edbd 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20843: 0071ee0d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20844: 00b0e6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20845: 0029eac5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20846: 00ae1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20847: 00b0e292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20848: 006f6a0d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20848: 006f6a5d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20849: 0050816d 72 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20850: 00714195 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20850: 007141e5 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20851: 00b0ea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20852: 00b0f3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20853: 00ad7514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20854: 00ae0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20855: 006cdd8d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20855: 006cdddd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20856: 00adb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20857: 00ae2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20858: 00b0cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20859: 00b0e792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20860: 00ad30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20861: 00366db5 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20862: 0049a151 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20863: 0084e9e0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20863: 0084ea28 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20864: 00b0ecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20865: 005df74d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20865: 005df7b5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20866: 00adbf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20867: 0049af19 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20868: 00b0d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20869: 0044dc15 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20870: 00b0f224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20871: 00ad2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20872: 00ad27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20873: 00420b4d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20874: 006bba31 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20874: 006bba81 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20875: 00ae26a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20876: 00b0ea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20877: 006be6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20877: 006be6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20878: 00ad14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20879: 00b0ec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20880: 00b0eda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20881: 005d6085 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20881: 005d60ed 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20882: 0032b22d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20883: 004ae209 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20884: 00b0f472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20885: 009c0748 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20886: 00ae3b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20887: 00331561 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20888: 002cd279 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20889: 00b0e156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20890: 00ad5a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20891: 005f45cd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20891: 005f4635 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20892: 00b0d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20893: 00b0d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20894: 00726775 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20894: 007267c5 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20895: 00ad9160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20896: 00a46188 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ 20897: 00b0ed80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20898: 006a8209 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20898: 006a8259 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20899: 00a46944 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20900: 00b0de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20901: 004cb4c9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20902: 00ad99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20903: 005a1afd 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20903: 005a1b65 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20904: 002a06f1 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20905: 00b0d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20906: 00a4620c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20907: 00b0e1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20908: 00adae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20909: 00ad3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20910: 005bd5d1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20910: 005bd639 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20911: 00b0d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20912: 002eed11 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20913: 0041eaa5 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20914: 002c1619 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20915: 00b0eae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20916: 004cbd65 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20917: 00617c39 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20917: 00617ca1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20918: 00a49468 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20919: 0043fdb9 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20920: 00ae2eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20921: 0073c5d9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20921: 0073c629 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20922: 00ad4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20923: 004fec25 256 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20924: 006b7d95 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20924: 006b7de5 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20925: 00a46290 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20926: 003fe6e5 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20927: 006bf859 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20927: 006bf8a9 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20928: 0047d39d 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20929: 00668491 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20929: 006684e1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20930: 00ae6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20931: 00411351 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20932: 0073ff75 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20932: 0073ffc5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20933: 00b0f874 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20934: 0042903d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20935: 002f24c9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20936: 004dbda5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20937: 004e63b5 192 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20938: 00ad41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20939: 004dafcd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20940: 00b0d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20941: 006fde5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20941: 006fdead 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20942: 004e5ac9 272 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20943: 00b0f544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20944: 002ce615 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20945: 003b7195 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20946: 00ae12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20947: 00ae4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20948: 00ada12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20949: 00b0e186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20950: 009f8800 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20951: 00ad5698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20952: 004ca9e1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20953: 00b0ed88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20954: 0029d5ed 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20955: 009c149c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20956: 00734ac1 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20956: 00734b11 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20957: 0029e041 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20958: 00b0dc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20959: 006d4b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20959: 006d4bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20960: 004e52dd 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20961: 00ad7914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20962: 00b0f444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20963: 00ae4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20964: 0062b2f9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20964: 0062b361 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20965: 00adc1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20966: 00ae786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20967: 004c10ed 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20968: 004e2f7d 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20969: 00b0dc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20970: 009f7fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20971: 004dc7a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20972: 00b0e100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20973: 006c3a95 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20973: 006c3ae5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20974: 00ad8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20975: 006b29ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20975: 006b2a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20976: 00b0df20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20977: 004d9cbd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20978: 00b0f37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20979: 009bfde8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20980: 00b0ee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20981: 00ad461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20982: 00ad5abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20983: 00333ee1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20984: 005dbd85 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20985: 005f349d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20986: 006e0d4d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20984: 005dbded 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20985: 005f3505 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20986: 006e0d9d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20987: 002e608d 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20988: 00b0eef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20989: 00707715 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20989: 00707765 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20990: 00ae4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20991: 00ad6d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20992: 004c5da9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20993: 00ad2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20994: 004c1e61 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20995: 004c26d9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20996: 00b0cee7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20997: 006c1a31 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20998: 006620a5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20997: 006c1a81 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20998: 006620f5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20999: 004c2a05 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21000: 00ae50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21001: 0034c249 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21002: 00ae8bbc 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21003: 007443a5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21003: 007443f5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21004: 00adc654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21005: 006597c1 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21005: 00659811 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 21006: 003c8e91 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21007: 00b0ebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21008: 009af294 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21009: 00ae86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21010: 00b0dc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21011: 00ae5a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21012: 003b789d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21013: 002d4875 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 21014: 004b12c5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21015: 00382e31 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21016: 00b0e868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21017: 006b0639 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21017: 006b0689 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21018: 00ad1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 21019: 00ae30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21020: 005e6b21 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21020: 005e6b89 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21021: 00298fa1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21022: 00716385 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21022: 007163d5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21023: 00ad6258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 21024: 004f8e6d 372 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 21025: 006f0739 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21025: 006f0789 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21026: 00ada6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21027: 00ade810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21028: 00ae3a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21029: 005e2c99 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21029: 005e2d01 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21030: 00adf940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21031: 004983e1 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21032: 0050a519 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 21033: 00ae06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 21034: 00b0f0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21035: 00b0ec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 21036: 002fc8f5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21037: 0045087d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21038: 002fb855 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21039: 003c8109 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21040: 005389e5 318 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 21041: 00ad87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21042: 005d7bb5 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21043: 0073ab35 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21042: 005d7c1d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21043: 0073ab85 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21044: 00b0f190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21045: 006ff905 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21045: 006ff955 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 21046: 00b0d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21047: 002ac1ad 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21048: 0029e221 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21049: 00b0d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21050: 0053879d 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 21051: 0048463d 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21052: 00b0d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 21053: 00b0d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 21054: 00ae0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21055: 00ae6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21056: 00412589 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21057: 0038a2e9 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 21058: 006f9099 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 21058: 006f90e9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 21059: 00b0d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21060: 002904d5 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 21061: 00ad5fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21062: 00b0f390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21063: 00742f19 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21064: 00600795 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21063: 00742f69 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21064: 006007fd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21065: 00b0e378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21066: 006a9e11 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21066: 006a9e61 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 21067: 00a4095c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 21068: 006a03ed 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21068: 006a043d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21069: 00b0f13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21070: 005388c1 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 21071: 00b0e2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 21072: 00ad16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21073: 005ed461 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21073: 005ed4c9 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21074: 00a408d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 21075: 0072f8d5 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21076: 006d06b5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21077: 00731a65 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21075: 0072f925 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21076: 006d0705 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21077: 00731ab5 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21078: 00b0e268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21079: 00a2439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 21080: 00adb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21081: 0060ff81 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21081: 0060ffe9 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21082: 002d1f79 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21083: 00ad1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21084: 00a24210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 21085: 00457cb9 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 21086: 00b0d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21087: 00ae2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21088: 005b1301 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21088: 005b1369 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21089: 0048023d 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 21090: 004adaf9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21091: 00386be9 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21092: 00a24318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 21093: 006f5221 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21094: 0060ed4d 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21093: 006f5271 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21094: 0060edb5 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21095: 00b0cc2b 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21096: 0067ab01 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21096: 0067ab51 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21097: 009c0304 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21098: 006fcfcd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21098: 006fd01d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21099: 00ad3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21100: 00a40854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 21101: 00b0d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21102: 00ae72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21103: 00a44e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 21104: 005f7cbd 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21104: 005f7d25 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21105: 004ce511 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21106: 00b0ebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21107: 00b0f52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21108: 00b0e14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21109: 00ae1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21110: 00b0d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21111: 00a42f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 21112: 009c05d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 21113: 004dcd2d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21114: 003879d5 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 21115: 00b0e7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21116: 00a24294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 21117: 009b2f80 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 21118: 006d1ac9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21118: 006d1b19 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21119: 00368595 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 21120: 005dc08d 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21120: 005dc0f5 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21121: 00a22f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 21122: 0042f099 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21123: 002973b1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21124: 00a4308c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 21125: 004df791 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 21126: 00ad8a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21127: 00452211 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21128: 00b0f3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 21129: 004c351d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21130: 00b0f2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21131: 00b0e7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21132: 0047ce51 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21133: 00ae1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21134: 004e38e9 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21135: 006309e9 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21136: 00606911 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21137: 0060b7b5 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21135: 00630a51 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21136: 00606979 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21137: 0060b81d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21138: 00a26b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 21139: 00ada97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 21140: 00a3a9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 21141: 00624649 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21141: 006246b1 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21142: 00a22efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 21143: 00ad3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21144: 00a4730c 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21145: 005d8b41 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21145: 005d8ba9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21146: 00b0f4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21147: 003b1019 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21148: 00a3a974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 21149: 00b0ecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 21150: 004a81e1 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21151: 005c0ae5 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21152: 00728ba1 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21151: 005c0b4d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21152: 00728bf1 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21153: 004ded79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 21154: 00ad32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21155: 002a364d 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21156: 00b0f35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21157: 00ad2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21158: 002a3569 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21159: 00ae6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21160: 00b0da60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21161: 00b0f570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21162: 00ad5ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21163: 005e3999 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21163: 005e3a01 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21164: 00ae1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21165: 006a45a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 21165: 006a45f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 21166: 003ecedd 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 21167: 006de161 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21167: 006de1b1 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 21168: 00ae3940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 21169: 00a446b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 21170: 006e6855 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 21171: 0073617d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 21170: 006e68a5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 21171: 007361cd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 21172: 00b0daa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 21173: 00b0d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 21174: 00b0d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 21175: 00ae4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 21176: 00a3a8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 21177: 00ad0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 21178: 00624e51 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 21179: 006f0419 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 21180: 006f1ca5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 21178: 00624eb9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 21179: 006f0469 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 21180: 006f1cf5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 21181: 00b0ced7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 21182: 00b0eaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 21183: 00a42744 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 21184: 006abdcd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 21184: 006abe1d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 21185: 00b0e820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 21186: 009c026c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 21187: 00ae3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 21188: 00b0cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 21189: 00ade780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 21190: 00ad3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 21191: 00ad1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 21192: 00b0f020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 21193: 006b1fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 21193: 006b2019 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 21194: 00b0fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 21195: 004df075 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 21196: 004c36b5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 21197: 00b0d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 21198: 00ae4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 21199: 00470bc1 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 21200: 003ec3b1 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 21201: 00b0e0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 21202: 00adbf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 21203: 00ad2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 21204: 00b0f1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 21205: 006bf311 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 21205: 006bf361 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 21206: 00b0dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 21207: 00a44634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 21208: 006ca3d5 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 21208: 006ca425 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 21209: 00b0d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 21210: 006c1ba1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 21210: 006c1bf1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 21211: 00a32db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 21212: 007254e1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 21212: 00725531 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 21213: 0046b06d 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 21214: 004aed95 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 21215: 00722919 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 21215: 00722969 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 21216: 00a32ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 21217: 006c39a9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 21218: 006e21ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 21217: 006c39f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 21218: 006e223d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 21219: 00ad3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 21220: 00ad2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 21221: 00a49128 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 21222: 00b0dcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 21223: 00adb23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 21224: 00592945 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 21224: 005929a9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 21225: 00b0e5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 21226: 00592a1d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 21226: 00592a81 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 21227: 0051836d 476 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 21228: 00add86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 21229: 0059298d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 21230: 006ccab1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 21229: 005929f1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 21230: 006ccb01 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 21231: 00b0e844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 21232: 00447d55 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 21233: 00b0d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 21234: 002ee921 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 21235: 00ae5600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 21236: 00b0eecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 21237: 00add8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 21238: 00a32e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 21239: 0041660d 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 21240: 00467391 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 21241: 006a2331 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 21241: 006a2381 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 21242: 009a9c20 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 21243: 00b0d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 21244: 00655385 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 21245: 00727519 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 21244: 006553ed 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 21245: 00727569 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 21246: 00299a79 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 21247: 005929d5 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 21247: 00592a39 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ 21248: 002c17a5 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 21249: 004b10a1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 21250: 006dc6a9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 21250: 006dc6f9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 21251: 00b0d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 21252: 00ad8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 21253: 003ba429 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 21254: 007291f1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 21255: 007420e1 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 21254: 00729241 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 21255: 00742131 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 21256: 00b0cef4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 21257: 00ae1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 21258: 00ad2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 21259: 00ad426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 21260: 006c37f1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 21261: 006e998d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 21262: 0070533d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21263: 006fc969 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21264: 00603edd 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 21260: 006c3841 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 21261: 006e99dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 21262: 0070538d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21263: 006fc9b9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21264: 00603f45 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21265: 00ae7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21266: 004d8e21 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21267: 00ae68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21268: 0073abd9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21268: 0073ac29 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21269: 002d60a1 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21270: 00361171 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21271: 006da189 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21271: 006da1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21272: 00ae1e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21273: 006e7e31 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21273: 006e7e81 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21274: 002f7361 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 21275: 00ae65d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21276: 006d4aa1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21276: 006d4af1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21277: 00382361 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21278: 005b6785 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21278: 005b67ed 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21279: 00531845 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 21280: 0053191d 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ 21281: 0043f9f5 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21282: 00ae0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21283: 00482a81 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21284: 00b0e468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21285: 00ae6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -21297,47 +21297,47 @@ │ │ │ │ 21293: 005324ad 286 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 21294: 00b0f55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 21295: 00b0df92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21296: 00ad8e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21297: 00b0f292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21298: 00b0df18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21299: 00b0cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21300: 006f63e5 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21300: 006f6435 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 21301: 00b0e75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21302: 00729105 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21302: 00729155 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21303: 00add2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21304: 007052c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21304: 00705315 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21305: 00ad52ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21306: 005d5571 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21306: 005d55d9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21307: 00a2ac48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 21308: 00b0cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 21309: 00a2aabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 21310: 0072afe1 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21310: 0072b031 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21311: 00b0edda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21312: 00adba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21313: 002d52c9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 21314: 0073e05d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21314: 0073e0ad 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21315: 00ae62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21316: 00adf920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21317: 005318d5 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 21318: 00a2abc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 21319: 00a2520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 21320: 00adecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 21321: 005325cd 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 21322: 00adc7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21323: 00499049 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21324: 00429445 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21325: 00705cc1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21325: 00705d11 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 21326: 00a390b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 21327: 005b3f99 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21327: 005b4001 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21328: 00a38f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 21329: 00ae738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21330: 00ad1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21331: 009f1158 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21332: 006b7451 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21332: 006b74a1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21333: 00adda2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21334: 002f3085 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21335: 00a39030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 21336: 00ad2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21337: 00b0e42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21338: 00addc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21339: 00ae0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -21348,251 +21348,251 @@ │ │ │ │ 21344: 00adde5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21345: 004dad79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21346: 00ad9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21347: 00b0e004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21348: 00a2ab40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 21349: 00ae0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21350: 00b0ed3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21351: 006c1079 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21351: 006c10c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21352: 002a05d1 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21353: 006a551d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21353: 006a556d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21354: 00b0e8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21355: 00b0eda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21356: 00b0e680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21357: 00ad7774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21358: 00a38fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 21359: 00ade30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21360: 00ae4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21361: 009bb720 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 21362: 00ae6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 21363: 007372fd 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21363: 0073734d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21364: 00b0f458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 21365: 006b2fad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21365: 006b2ffd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21366: 00add77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21367: 00485771 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21368: 00b0cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 21369: 005ce6b9 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21370: 007007c1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21369: 005ce721 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 21370: 00700811 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21371: 00b0ed8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21372: 00b0e114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21373: 004b2289 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21374: 00b0e168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21375: 006dcc8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21375: 006dccdd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21376: 00ad144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21377: 0073a3c1 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21377: 0073a411 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21378: 00b0f074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21379: 00adab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21380: 007409e9 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21381: 0065e881 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21382: 006d8a1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21380: 00740a39 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21381: 0065e8d1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21382: 006d8a6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21383: 00b0d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 21384: 0059097d 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 21384: 005909e1 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 21385: 009c0594 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21386: 0028f831 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21387: 00b0f30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21388: 00291d89 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21389: 00adb7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21390: 00b0f24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21391: 004e0aed 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21392: 00b0e8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21393: 0086fa5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21394: 0073402d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21395: 0072f659 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21396: 006ee96d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21397: 006c12d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21398: 006d2021 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21393: 0086faa4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21394: 0073407d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21395: 0072f6a9 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21396: 006ee9bd 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21397: 006c1321 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21398: 006d2071 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21399: 00ae8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21400: 006e9ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21400: 006e9bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21401: 00294a65 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21402: 00ada78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21403: 0086fa54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21404: 00635cb1 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21403: 0086fa9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21404: 00635d19 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21405: 003642d9 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21406: 00ae10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21407: 00a36354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21408: 00288d59 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21409: 00b0e41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21410: 00b0e1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21411: 00addf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21412: 006d398d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21412: 006d39dd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21413: 00ade910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21414: 006e9ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21415: 006a8c05 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21414: 006e9b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21415: 006a8c55 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21416: 00a362d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21417: 00b0e220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21418: 00ae1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21419: 005ff801 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21419: 005ff869 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21420: 004e39f9 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21421: 002f3771 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21422: 00ae3970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21423: 0043fbfd 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21424: 00b0cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21425: 00ae50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21426: 00b0e5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21427: 00ade880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21428: 005d358d 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21428: 005d35f5 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21429: 00382b69 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21430: 0062ec85 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21430: 0062eced 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21431: 00b0d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21432: 0028018d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21433: 00b0d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21434: 00ae5960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21435: 00b0e0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21436: 00b0f412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21437: 006df8c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21437: 006df915 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21438: 0043e96d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21439: 00b0d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21440: 004844dd 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21441: 00b0cea5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21442: 00a3624c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21443: 00adaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21444: 00b0eb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21445: 00ae5670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21446: 00ae8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21447: 00ad64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21448: 005e7ebd 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21448: 005e7f25 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21449: 0045a981 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21450: 00b0cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21451: 00b0f0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21452: 0072ae61 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21452: 0072aeb1 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21453: 00ad3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21454: 00adb958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21455: 00ae68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21456: 00add98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21457: 004c93e9 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21458: 00b0e158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21459: 00699489 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21459: 006994d9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21460: 002e3c11 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21461: 00adf660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21462: 00b0d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21463: 00b0d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21464: 002a40a5 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21465: 009bd548 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21466: 004c5a39 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21467: 00ad7994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21468: 004cfd41 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21469: 00ae2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21470: 006fd831 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21471: 007231c9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21470: 006fd881 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21471: 00723219 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21472: 002a01b9 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21473: 00296731 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21474: 0042b659 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21475: 00b0d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21476: 008e4014 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21476: 008e405c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21477: 004e719d 172 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21478: 00b0f290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21479: 004a849d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21480: 00ad84a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21481: 00447eb5 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21482: 00addf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21483: 00ae735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21484: 004376dd 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21485: 00ae1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21486: 0071c885 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21487: 005ed16d 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21486: 0071c8d5 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21487: 005ed1d5 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21488: 00444761 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21489: 00ae42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21490: 006f7b3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21490: 006f7b8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21491: 00b0d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21492: 00b0ef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21493: 00ae71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21494: 00adb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21495: 00ad436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21496: 004c5b89 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21497: 00739dc9 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21498: 005d700d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21497: 00739e19 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21498: 005d7075 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21499: 00484c8d 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21500: 0043bbad 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21501: 00b0d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21502: 0074723d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21502: 0074728d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21503: 0090e2cc 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21504: 00b0d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21505: 00620be9 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21506: 005df5b5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21505: 00620c51 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21506: 005df61d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21507: 00a4962c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21508: 002cc8f5 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21509: 006ab809 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21509: 006ab859 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21510: 0042d0ed 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21511: 00b0e29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21512: 0061903d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21512: 006190a5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21513: 00465a39 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21514: 00b0f3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21515: 007144d9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21515: 00714529 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21516: 009f7a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21517: 009f1054 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21518: 00ad3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21519: 00b0fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21520: 0042c90d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21521: 005cb309 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21522: 00705379 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21521: 005cb371 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21522: 007053c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21523: 00b0dd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21524: 0042d285 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21525: 00b0ed36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21526: 006d9e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21526: 006d9ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21527: 00b0d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21528: 00616211 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21528: 00616279 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21529: 00ae64a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21530: 00b0f212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21531: 00b0f48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21532: 00733659 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21532: 007336a9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21533: 004d8379 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21534: 0069df59 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21534: 0069dfa9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21535: 0042d1a1 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21536: 00ae796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21537: 00ae1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21538: 00ada69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21539: 00b0de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21540: 00b0d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21541: 00ae3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21542: 00b0ceb8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21543: 006f0d39 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21544: 0074aa89 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21543: 006f0d89 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21544: 0074aad9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21545: 00b0f022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21546: 006cc7ad 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21547: 00706a95 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21546: 006cc7fd 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21547: 00706ae5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21548: 0042c955 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21549: 005d5129 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21550: 0060eb6d 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21551: 006f76a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21552: 005f7b2d 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21549: 005d5191 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21550: 0060ebd5 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21551: 006f76f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21552: 005f7b95 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21553: 002d0025 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21554: 002c1059 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21555: 006bebf9 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21555: 006bec49 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21556: 00b0e796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21557: 006e9771 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21558: 00709ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21557: 006e97c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21558: 00709f45 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21559: 00adbae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21560: 00ae13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21561: 00618905 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21561: 0061896d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21562: 00ae47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21563: 009f4aec 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21564: 00366dad 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21565: 0045cb55 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21566: 00b0fa3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21567: 006e7779 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21567: 006e77c9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21568: 00b0d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21569: 00b0e9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21570: 0071ee29 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21570: 0071ee79 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21571: 0046b13d 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21572: 006c017d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21573: 00690c75 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21574: 006107f9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21572: 006c01cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21573: 00690cc5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21574: 00610861 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21575: 0038d8c1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21576: 005db54d 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21576: 005db5b5 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21577: 00a3b8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21578: 00341e39 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21579: 00ae61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21580: 00a3b760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21581: 00b0e8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21582: 00b0e522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21583: 0060c851 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21583: 0060c8b9 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21584: 00b0fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21585: 00a3b868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21586: 004c94e5 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21587: 006ba8fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21587: 006ba94d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21588: 00b0de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21589: 009f7990 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21590: 003c9f5d 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21591: 00b0f33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21592: 00452739 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21593: 00b0d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21594: 003e1b71 188 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21601,279 +21601,279 @@ │ │ │ │ 21597: 00b0d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21598: 00ad5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21599: 00b0de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21600: 00b0cea7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21601: 00b0dcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21602: 00b0edac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21603: 00a3b7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21604: 006f684d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21604: 006f689d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21605: 00ae2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21606: 00b0ed6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21607: 004dbb65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21608: 00ae6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21609: 00a41850 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21610: 00b0f28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21611: 0047d8d5 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21612: 006ae0d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21612: 006ae129 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21613: 004ddab1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ 21614: 0050a67d 144 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21615: 00533c85 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21616: 007315a1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21616: 007315f1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21617: 00ad23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21618: 003857ed 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21619: 00b0fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21620: 00389ee5 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21621: 004921cd 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21622: 007153a5 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21622: 007153f5 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21623: 009c08f4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21624: 0026635d 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21625: 00ad57d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21626: 00662035 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21627: 006c1551 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21626: 00662085 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21627: 006c15a1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21628: 00b0d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21629: 00ad3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21630: 006cd58d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21630: 006cd5dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21631: 00432e59 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21632: 004e33fd 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21633: 003c2e45 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21634: 00533db5 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21635: 00b0e91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21636: 005adaf1 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21636: 005adb59 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21637: 00ad1e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21638: 00b0e320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21639: 00b0edae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21640: 00ae2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21641: 00ae3f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21642: 004ddf61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21643: 00ae1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21644: 0074a6b1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21644: 0074a701 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21645: 00ae8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21646: 00a3498c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21647: 00ad1fa8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21648: 00ad2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21649: 0051d955 636 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21650: 00a34800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21651: 00325de9 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21652: 0050898d 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21653: 00ad6cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21654: 00ae48d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21655: 00a34908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21656: 00ad6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21657: 005db3d5 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21657: 005db43d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21658: 00b0d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21659: 00ae7be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21660: 00b0e8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21661: 00adf418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21662: 006a3bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21662: 006a3c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21663: 00267961 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21664: 00ae2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21665: 00b0e56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21666: 0038d35d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21667: 00ad24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21668: 006ec8b5 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21668: 006ec905 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21669: 00a34884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21670: 00adf168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21671: 00ae3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21672: 00b0f210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21673: 00adaf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21674: 00b0d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21675: 00b0eba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21676: 005bd9a9 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21676: 005bda11 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21677: 0046d695 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21678: 00330e6d 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21679: 00265c6d 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21680: 00ae0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21681: 00b0d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21682: 00519449 488 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21683: 00ad9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21684: 006172cd 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21684: 00617335 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21685: 00ae65c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21686: 004def71 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21687: 005d8a29 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21687: 005d8a91 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21688: 00ad505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21689: 002ce5d1 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21690: 00b0dd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21691: 00b0f02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21692: 00ad5eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21693: 00292a51 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21694: 00b0e184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21695: 00b0d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21696: 00adf028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21697: 00ae0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21698: 00733a29 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21699: 0073a871 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21700: 006c1259 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21698: 00733a79 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21699: 0073a8c1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21700: 006c12a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21701: 00b0d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21702: 00b0e00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21703: 00ae0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21704: 00ad13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21705: 00ae2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21706: 00b0e974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21707: 0061923d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21707: 006192a5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21708: 00ae1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21709: 00b0e414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21710: 00ae23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21711: 0038e469 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21712: 00b0eb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21713: 00ae2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21714: 00ae4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21715: 006ecb45 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21715: 006ecb95 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21716: 004e0cc5 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21717: 00b0ea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21718: 00addb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21719: 00ad2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21720: 002f4135 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21721: 00b0e342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21722: 0069220d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21722: 0069225d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21723: 00b0db7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21724: 00ada2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21725: 0032ce21 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21726: 006a1261 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21726: 006a12b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21727: 00b0dfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21728: 009f790c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21729: 00ada05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21730: 00b0daac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21731: 005d6391 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21731: 005d63f9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21732: 00ae90c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21733: 004a7931 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21734: 002c1811 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21735: 0029fb65 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21736: 00ada3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21737: 00b0f440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21738: 00ad541c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21739: 007475a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21739: 007475f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21740: 00ad21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21741: 00b0ea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21742: 0028e829 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21743: 00b0e0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21744: 006f1aa1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21744: 006f1af1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21745: 00add87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21746: 0051b849 474 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21747: 00aebad4 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21748: 008c1bf0 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21748: 008c1c38 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21749: 00ae8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21750: 005f84d5 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21750: 005f853d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21751: 004febed 54 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21752: 0060b4f5 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21752: 0060b55d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21753: 0043f839 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21754: 0050af91 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21755: 00725471 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21755: 007254c1 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21756: 00b0eee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21757: 00addeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21758: 006fbaa1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21759: 006b1509 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21758: 006fbaf1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21759: 006b1559 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21760: 0045e501 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21761: 00b0d9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21762: 00ae0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21763: 00add51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21764: 005d7825 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21765: 006d1095 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21766: 006e9091 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21764: 005d788d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21765: 006d10e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21766: 006e90e1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21767: 00b0d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21768: 00ad09b4 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21769: 00ad50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21770: 00706839 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21770: 00706889 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21771: 00b0e8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21772: 00b0e87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21773: 00b0deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21774: 00364b09 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21775: 006c3121 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21775: 006c3171 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21776: 002d627d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21777: 00ad7564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21778: 00a42d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21779: 006ff275 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21779: 006ff2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21780: 00b0d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21781: 00b0db0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21782: 004525d1 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21783: 00b0d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21784: 007149ed 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21784: 00714a3d 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21785: 00adef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21786: 00705031 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21786: 00705081 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21787: 00b0d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21788: 00a27288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21789: 00ae0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21790: 00b0ed14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21791: 00ad176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21792: 00ad2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21793: 00b0d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21794: 004af309 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21795: 00b0eb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21796: 00b0e0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21797: 00b0e0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21798: 004decc5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21799: 0051a91d 486 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21800: 0051a541 492 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21801: 0073a17d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21801: 0073a1cd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21802: 00b0dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21803: 00adb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21804: 009b9564 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21805: 0046a279 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21806: 00531965 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21807: 00733fa5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21807: 00733ff5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21808: 00ad8ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21809: 00531a3d 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21810: 00ada2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21811: 00b0f2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21812: 00b0e39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21813: 00b0f502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21814: 00b0d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21815: 0069102d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21815: 0069107d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21816: 004c9355 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21817: 006f1245 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21817: 006f1295 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21818: 005319ad 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21819: 0047d931 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21820: 00ae1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21821: 002b5221 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21822: 005d6531 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21822: 005d6599 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21823: 0041611d 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21824: 00b0d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21825: 00ade670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21826: 0029d2fd 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21827: 00461be1 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21828: 005f6c41 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21828: 005f6ca9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21829: 003f6c55 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21830: 00b0d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21831: 00ad17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21832: 00adf5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21833: 00add50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21834: 00b0ea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21835: 005e30ad 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21836: 006c31fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21835: 005e3115 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21836: 006c324d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21837: 004d9a2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21838: 002bb5bd 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21839: 00b0eb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21840: 00ad6ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21841: 00ae3df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21842: 0072afd9 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21842: 0072b029 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21843: 003f6d2d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21844: 00adb818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21845: 00ad8090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21846: 005319f5 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21847: 00ad7214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21848: 00742f2d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21849: 007226ad 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21848: 00742f7d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21849: 007226fd 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21850: 00ae7b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21851: 0028f8f1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21852: 00389645 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21853: 00a276a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21854: 00b0e450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21855: 0029ff21 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21856: 00a277b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21857: 006f07c5 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21857: 006f0815 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21858: 00ae2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21859: 008c5268 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21859: 008c52b0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21860: 00ad8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21861: 00adf880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21862: 00621aa9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21862: 00621b11 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21863: 00ad8d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21864: 003f6cc1 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21865: 004dd945 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21866: 003c9075 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21867: 00436359 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21868: 00718ded 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21868: 00718e3d 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21869: 0043cb05 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21870: 00ad6454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21871: 00b0eb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21872: 00b0d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21873: 00b0e9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21874: 00ae4660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21875: 0048b391 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ @@ -21882,53 +21882,53 @@ │ │ │ │ 21878: 0047a605 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21879: 00add4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21880: 002661d1 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21881: 00b0edc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21882: 00b0cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21883: 003ecddd 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21884: 00b0dc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21885: 006afff1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21885: 006b0041 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21886: 00b0dc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21887: 00ad62a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21888: 00ad79e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21889: 00ae71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21890: 002c6fc1 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21891: 002c5c31 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21892: 00ad9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21893: 002f3849 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21894: 0062f52d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21894: 0062f595 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21895: 00addedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21896: 00a45ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21897: 00ad7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21898: 006f30d9 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21898: 006f3129 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21899: 00b0d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21900: 005da755 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21901: 006a3add 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21900: 005da7bd 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21901: 006a3b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21902: 00addd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21903: 00b0e3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21904: 00b0f17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21905: 002d6599 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21906: 00ada14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21907: 0054a8a1 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21908: 00b0e50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21909: 00b0d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21910: 00624a41 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21910: 00624aa9 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21911: 00b0ebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21912: 00ad8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21913: 00325b21 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21914: 0054a899 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21915: 00ad4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21916: 00442ba1 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21917: 00b0e898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21918: 00b0d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21919: 00ad121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21920: 00a437c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21921: 00ae2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21922: 00729939 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21923: 00609795 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21922: 00729989 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21923: 006097fd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21924: 00ad5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21925: 0028f771 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21926: 00516431 1568 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21927: 004e5949 10 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21928: 00ad8270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21929: 00ad23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21930: 00ad0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ @@ -21941,17 +21941,17 @@ │ │ │ │ 21937: 00add7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21938: 00adb9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21939: 00b0ed66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21940: 0048b83d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21941: 004de319 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21942: 00ad2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21943: 0054a89d 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21944: 007035e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21944: 00703631 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21945: 00b0eb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 21946: 0068e165 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21946: 0068e1b5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21947: 0052f4ad 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21948: 00a21df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21949: 00b0debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21950: 00433c41 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21951: 00ae8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21952: 009ff970 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21953: 00a21f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ @@ -21965,19 +21965,19 @@ │ │ │ │ 21961: 00b0ef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21962: 009c03c4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21963: 00ade1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21964: 00ae1a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21965: 004b2b95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21966: 00418ce1 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21967: 00292f31 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21968: 006a434d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21968: 006a439d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21969: 00b0d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21970: 00afd53c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21971: 00ad3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21972: 006eb2c5 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21972: 006eb315 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21973: 00ae774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21974: 00a21e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21975: 0052f53d 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21976: 00366db1 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21977: 0037c4e9 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21978: 00b0face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21979: 00b0ec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21990,43 +21990,43 @@ │ │ │ │ 21986: 00b0ef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21987: 00520065 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21988: 009f97fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21989: 002f0a45 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21990: 00a3ad10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21991: 00ade710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21992: 00ad530c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21993: 006d254d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21993: 006d259d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21994: 00a3ac8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21995: 00b0d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21996: 00b0d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21997: 0052cbe5 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21998: 00b0efdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21999: 004fc1ad 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 22000: 00ae1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22001: 00ae72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22002: 0052ccbd 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 22003: 00b0ea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22004: 00ae731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22005: 00ada36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22006: 009fb0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 22007: 0052cc2d 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 22008: 006c0fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22009: 00724855 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22008: 006c1015 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22009: 007248a5 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22010: 00b0d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 22011: 005200ad 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 22012: 0062aae5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22012: 0062ab4d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22013: 00adeb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22014: 00adc268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22015: 00293eed 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22016: 005be3e1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22016: 005be449 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22017: 00b0eb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 22018: 00ae4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22019: 00b0cc2e 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22020: 00a3ac08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ - 22021: 00743311 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 22021: 00743361 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 22022: 00ae6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22023: 00ad10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22024: 00b0f30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22025: 00b0dfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22026: 00b0e27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_DSTATE │ │ │ │ 22027: 00ae0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 22028: 003647f5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ @@ -22037,46 +22037,46 @@ │ │ │ │ 22033: 00b0e1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22034: 00ad1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22035: 002cf0c9 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22036: 00382929 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22037: 00adeb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22038: 002ee80d 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 22039: 00a35a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 22040: 00635515 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22041: 006d8859 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22042: 006097b5 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22040: 0063557d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22041: 006d88a9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22042: 0060981d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22043: 00a35880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 22044: 00ae4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22045: 002d1e2d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22046: 00b0dc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22047: 00b0f548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 22048: 00a35988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 22049: 0048d885 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ 22050: 00b0d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 22051: 00b0f05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22052: 00ad9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22053: 00b0da90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 22054: 004debf5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 22055: 00b0d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22056: 00ae02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22057: 006a4b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22057: 006a4bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 22058: 0043fa2d 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 22059: 00ad17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22060: 00ad2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 22061: 009f56a4 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22062: 006b7625 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22062: 006b7675 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22063: 00b0dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 22064: 00ae728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22065: 00a35904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 22066: 00b0ec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 22067: 00b0e6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22068: 00b0f5b0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22069: 006b8de9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22070: 0072a3f9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22071: 00744e21 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22069: 006b8e39 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22070: 0072a449 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22071: 00744e71 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22072: 00b0f20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22073: 00adef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22074: 00ae4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22075: 002c0761 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 22076: 004c3871 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22077: 00ae2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 22078: 0052242d 422 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ @@ -22092,16 +22092,16 @@ │ │ │ │ 22088: 00ae82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22089: 00363df1 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22090: 005225d5 420 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 22091: 00b0d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22092: 00b0de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22093: 004cb331 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22094: 002f6d31 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22095: 006b767d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22096: 005d7e2d 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22095: 006b76cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22096: 005d7e95 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 22097: 00b0f4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22098: 00ad6d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22099: 0038f7d5 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 22100: 00ae90f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22101: 009c0038 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22102: 00ae4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22103: 004d9af1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -22112,15 +22112,15 @@ │ │ │ │ 22108: 00b0e982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22109: 00ae7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22110: 00522779 416 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 22111: 004cbbc5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22112: 002a3771 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22113: 0029be61 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22114: 00b0f0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22115: 0086fa34 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22115: 0086fa7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22116: 00a392c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 22117: 00411d15 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 22118: 00a39138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 22119: 00b0e6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22120: 00461b11 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22121: 00b0dabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22122: 00b0f318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ @@ -22128,116 +22128,116 @@ │ │ │ │ 22124: 00420961 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22125: 00395b9d 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22126: 0044233d 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 22127: 00a39240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 22128: 00ada3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22129: 00b0ec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 22130: 004db549 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 22131: 00733019 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 22131: 00733069 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 22132: 004da23d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 22133: 0068d081 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 22133: 0068d0d1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 22134: 004977fd 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 22135: 00b0e6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 22136: 00ae8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 22137: 0038b691 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 22138: 00b0e5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 22139: 00741251 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 22139: 007412a1 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 22140: 00b0f1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 22141: 004dee65 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 22142: 00ade42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 22143: 0048b331 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 22144: 00b0e534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 22145: 00b0d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 22146: 00ad08c0 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 22147: 005ddbed 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 22147: 005ddc55 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 22148: 009f898c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 22149: 00ad8c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 22150: 00a2562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 22151: 00b0d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 22152: 00ad24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 22153: 00a391bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 22154: 0041fe85 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 22155: 00447dc1 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 22156: 00ad6c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 22157: 00b0e6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 22158: 00b0db8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 22159: 00b0ea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 22160: 00360d61 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 22161: 009f814c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 22162: 0061249d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 22162: 00612505 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 22163: 00b0ef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 22164: 00690c8d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 22164: 00690cdd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 22165: 00b0d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 22166: 00b0df42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 22167: 006c42c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 22167: 006c4315 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 22168: 00ad7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 22169: 00b0f18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 22170: 00ad6674 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 22171: 006a2e6d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 22171: 006a2ebd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 22172: 002f9d69 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 22173: 00a2a1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ 22174: 004c5ef1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 22175: 00623689 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 22175: 006236f1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 22176: 00b0e0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 22177: 00a2a06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 22178: 00b0f1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 22179: 00486545 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 22180: 00b0e94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 22181: 00adabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 22182: 00a2a174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 22183: 006c6ab5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 22183: 006c6b05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 22184: 0050896d 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 22185: 005c1df5 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 22186: 006d50a5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 22185: 005c1e5d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 22186: 006d50f5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 22187: 00ae4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 22188: 00722ee9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 22188: 00722f39 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 22189: 00ad4aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 22190: 00ad2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 22191: 00b0e86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 22192: 004dcaf1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 22193: 00434eb5 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 22194: 006e7b19 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 22194: 006e7b69 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 22195: 00ad4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 22196: 00ad52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 22197: 00700309 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 22198: 0062c101 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 22197: 00700359 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 22198: 0062c169 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 22199: 0042bae5 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 22200: 00b0d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 22201: 00b0d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 22202: 00b0f29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 22203: 00633c71 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 22203: 00633cd9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 22204: 00ae0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 22205: 00387cfd 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 22206: 005f78f9 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 22206: 005f7961 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 22207: 00b0e0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 22208: 00a2a0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 22209: 004e1f9d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 22210: 002f2d25 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 22211: 00a2fc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 22212: 00635399 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 22212: 00635401 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 22213: 00ad1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 22214: 0051fbe5 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 22215: 004442e1 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 22216: 00405079 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 22217: 00a2faa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 22218: 00ae0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 22219: 0043cacd 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 22220: 00b0d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 22221: 00adbc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 22222: 00b0e960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 22223: 005daca5 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 22223: 005dad0d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 22224: 0051fc2d 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 22225: 00a2fbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 22226: 00b0cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 22227: 0071f775 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 22227: 0071f7c5 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 22228: 00b0e104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 22229: 0046e54d 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 22230: 002d19d1 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 22231: 004850cd 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 22232: 00739441 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 22232: 00739491 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 22233: 00b0d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 22234: 00ad2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 22235: 004c0059 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 22236: 00adbfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 22237: 00ae8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 22238: 0047df1d 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 22239: 00ae2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ @@ -22248,112 +22248,112 @@ │ │ │ │ 22244: 0051fc75 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 22245: 00b0e980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 22246: 00b0e834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 22247: 00429689 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 22248: 00a2af60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 22249: 00524d45 284 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 22250: 00ad2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 22251: 006040c5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 22252: 00733701 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 22253: 0071f3b1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 22251: 0060412d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 22252: 00733751 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 22253: 0071f401 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 22254: 003ec055 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 22255: 00b0f0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 22256: 00b0e518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 22257: 0062bd45 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 22257: 0062bdad 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 22258: 002c5bd5 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 22259: 004dd2b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 22260: 00524e61 272 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 22261: 0071c649 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 22261: 0071c699 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 22262: 009f7db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 22263: 00b0f07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 22264: 006bf5d1 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 22264: 006bf621 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 22265: 00b0edd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 22266: 005e1fe1 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 22266: 005e2049 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 22267: 0038e609 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 22268: 00547c19 252 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 22269: 00a2aedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 22270: 00ae1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 22271: 00547a59 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 22272: 00adaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 22273: 00459161 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 22274: 00b0f2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 22275: 0050af35 90 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 22276: 004caa65 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 22277: 00ad4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 22278: 00714fdd 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 22279: 0060edf1 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 22280: 006fd939 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 22278: 0071502d 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 22279: 0060ee59 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 22280: 006fd989 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 22281: 00524f71 308 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 22282: 00ad2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 22283: 00ae1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 22284: 00394aad 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 22285: 00ad29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 22286: 00adb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 22287: 00ae1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 22288: 0032fe61 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 22289: 006d157d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 22289: 006d15cd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 22290: 004add31 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 22291: 00b0d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 22292: 00ae726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22293: 00b0f010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22294: 00547b39 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 22295: 006631c9 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22296: 005ffe39 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22295: 00663219 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22296: 005ffea1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22297: 00b0d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22298: 0038ea51 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22299: 005bc3c9 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22300: 00718051 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22299: 005bc431 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22300: 007180a1 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22301: 00b0e02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22302: 002a445d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22303: 00740761 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22304: 005e620d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22305: 006e9735 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22303: 007407b1 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22304: 005e6275 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22305: 006e9785 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22306: 0042bf41 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22307: 004dbfdd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22308: 00716239 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22308: 00716289 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22309: 00b0f454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22310: 00b0d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22311: 00ae2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22312: 00addd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22313: 00b0ee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22314: 00b0dd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22315: 0048c991 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22316: 004c77d9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22317: 00ad16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22318: 004dea29 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22319: 006a5e35 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22319: 006a5e85 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22320: 003c77c1 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22321: 00b0dd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22322: 005200f5 226 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 22323: 003835dd 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22324: 00adad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22325: 002fc011 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22326: 0074bb65 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22326: 0074bbb5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22327: 005203a9 246 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 22328: 00b0dcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22329: 005ed459 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22329: 005ed4c1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22330: 00b0e890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22331: 00457d65 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22332: 004e42dd 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22333: 006aa381 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22333: 006aa3d1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22334: 005201d9 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 22335: 00a490dc 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22336: 00ad6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22337: 00b0efd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22338: 005d35d5 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22338: 005d363d 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22339: 00ad8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22340: 00ae0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22341: 004e37c5 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22342: 00aded30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 22343: 00448405 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22344: 009bff90 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22345: 009fc4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22346: 00723d75 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22347: 005e9c85 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22348: 00744d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22346: 00723dc5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22347: 005e9ced 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22348: 00744db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22349: 00b0d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22350: 00b0e19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22351: 0041e26d 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22352: 00435269 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22353: 00b0d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22354: 004dd7b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22355: 002b0615 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22363,307 +22363,307 @@ │ │ │ │ 22359: 00ae3b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 22360: 00b0e810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 22361: 00b0d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22362: 00b0e77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22363: 00381835 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22364: 005202c1 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 22365: 00ad1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 22366: 005bc6d1 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22366: 005bc739 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22367: 0042915d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22368: 00b0d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22369: 00280a61 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22370: 00ad7874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22371: 00b0dcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22372: 00ad18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22373: 0044a369 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22374: 00ad8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22375: 004de221 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22376: 00ade4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22377: 00b0e940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22378: 005ec1a5 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22378: 005ec20d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22379: 00ae5900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22380: 00736ced 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22380: 00736d3d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22381: 004dcf59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22382: 0051d2e9 472 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 22383: 00ad145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22384: 004cb1b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22385: 00b0ecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22386: 007093f1 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22386: 00709441 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22387: 00ad2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22388: 0029f011 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22389: 006d2df9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22389: 006d2e49 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22390: 00b0ed58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22391: 00b0efb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22392: 00ae1b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22393: 00b0d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22394: 00441ef9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22395: 00b0e47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22396: 006b8081 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22396: 006b80d1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22397: 0029b03d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22398: 006e248d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22398: 006e24dd 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22399: 004fb47d 108 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 22400: 00b0f536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22401: 004cba49 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22402: 00b0fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22403: 00616049 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22404: 005be659 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22403: 006160b1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22404: 005be6c1 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22405: 00b0d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22406: 00b0d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22407: 00b0dd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22408: 006e326d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22408: 006e32bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22409: 00b0e0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22410: 006f64fd 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22410: 006f654d 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22411: 00ae1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22412: 006f7145 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22413: 006eea3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22412: 006f7195 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22413: 006eea8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22414: 00ae21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22415: 00adbd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22416: 004adc0d 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22417: 00716a35 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22417: 00716a85 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22418: 00b0f1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22419: 006e1cd5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22419: 006e1d25 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22420: 004b1119 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22421: 007073e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22421: 00707435 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22422: 00adea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 22423: 004c65f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22424: 00b0ead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22425: 00b0e40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22426: 00ae06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22427: 004043d9 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22428: 004c485d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22429: 0045debd 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22430: 006f8ed5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22431: 006b9729 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22430: 006f8f25 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22431: 006b9779 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22432: 0037e685 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22433: 00b0e4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22434: 00478ffd 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22435: 007198d5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22435: 00719925 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22436: 00b0da46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22437: 00b0eaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22438: 00ad8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22439: 00664975 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22440: 0062b465 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22439: 006649c5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22440: 0062b4cd 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22441: 0052c2b9 526 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22442: 00ae6498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22443: 006f1d55 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22444: 006d6bb5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22443: 006f1da5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22444: 006d6c05 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22445: 00ad8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22446: 00b0f108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22447: 007145c5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22447: 00714615 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22448: 0052c8dd 488 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22449: 00ae6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22450: 00b0e0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22451: 004ae6b9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22452: 00b0cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22453: 00a35d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22454: 009c08ac 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22455: 0052c4c9 522 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22456: 00ada88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22457: 00b0f218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22458: 007229d9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22459: 006a9c89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22458: 00722a29 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22459: 006a9cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22460: 00b0d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22461: 00adbac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22462: 00a35ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22463: 0028b029 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22464: 00b0d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22465: 006378a5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22466: 008c5208 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22465: 0063790d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22466: 008c5250 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22467: 00adb858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22468: 00715af5 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22469: 00632c81 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22468: 00715b45 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22469: 00632ce9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22470: 00b0dc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22471: 00603dc9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22471: 00603e31 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22472: 00b0f016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22473: 006c31ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22474: 00664b09 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22473: 006c323d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22474: 00664b59 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22475: 009b35d8 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22476: 00ae5db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22477: 006f5a31 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22477: 006f5a81 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22478: 00ae6608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22479: 006dd869 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22479: 006dd8b9 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22480: 00b0e6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22481: 00ad2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22482: 00b0d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22483: 0070a38d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22483: 0070a3dd 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22484: 00b0e30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22485: 006b5651 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22485: 006b56a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22486: 0052c6d5 518 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22487: 00485301 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22488: 00b0e080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22489: 00a35c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22490: 00b0d9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22491: 00ae8e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22492: 00ae5bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22493: 00b0fb20 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22494: 00b0d9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22495: 002ed849 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22496: 0041aaad 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22497: 004285b9 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22498: 00b0ee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22499: 005be1e1 220 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22499: 005be249 220 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22500: 004ce791 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22501: 00b0d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22502: 006336f1 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22502: 00633759 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22503: 00addfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22504: 00b0e73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22505: 00b0e4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22506: 0064ffc9 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22507: 00744f05 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22506: 00650031 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22507: 00744f55 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22508: 00ad107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22509: 0043f7c5 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22510: 00ad0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22511: 00b0e5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22512: 003ecc59 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22513: 006d613d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22513: 006d618d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22514: 004d5661 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22515: 005dc319 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22515: 005dc381 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22516: 00b0e3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22517: 00b0eb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22518: 00b0eb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22519: 00656475 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22520: 00746841 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22519: 006564dd 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22520: 00746891 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22521: 0048519d 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22522: 00adba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22523: 003ca8d5 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22524: 00411341 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22525: 00ae3f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22526: 00b0e878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22527: 00adb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22528: 00aeb800 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22529: 00470cb1 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22530: 0044c8a9 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22531: 00adbb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22532: 004d59f1 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22533: 00b0ed52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22534: 002b13a9 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22535: 006a53f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22535: 006a5441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22536: 00b0e3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22537: 0052e4a5 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22538: 00b0e5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22539: 00ae770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22540: 00280045 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22541: 00ad6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22542: 0052e57d 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22543: 005369ad 326 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22544: 003899a5 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22545: 004b08dd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22546: 0052e4ed 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22547: 00b0ea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22548: 00ae5570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22549: 0053675d 296 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22550: 00610389 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22551: 00608ae5 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22550: 006103f1 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22551: 00608b4d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22552: 00ae28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22553: 00b0e11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22554: 005f3585 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22554: 005f35ed 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22555: 00b0e57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22556: 00b0dd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22557: 00b0d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22558: 00458401 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22559: 0071d6f1 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22559: 0071d741 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22560: 004d97a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22561: 005e3321 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22561: 005e3389 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22562: 00428911 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22563: 00530be5 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22564: 00530cbd 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22565: 00b0cf11 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22566: 00325ae1 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22567: 00714c75 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22567: 00714cc5 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22568: 0052e535 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22569: 00b0d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22570: 00617b75 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22570: 00617bdd 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22571: 00ad6df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22572: 009f049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22573: 00536885 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22574: 00530c2d 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22575: 00b0e858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22576: 00b0da56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22577: 009bfa7c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22578: 00ae734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22579: 004daa09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22580: 00484955 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22581: 002937a9 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22582: 00b0de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22583: 00b0f516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22584: 00b0d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22585: 005be9d5 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22585: 005bea3d 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22586: 00b0da7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22587: 00b0f01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22588: 004b14a9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22589: 00b0ed04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22590: 002c6ce1 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22591: 00ad9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22592: 00b0e8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22593: 00530c75 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22594: 004ce80d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22595: 00adc188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22596: 00b0e62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22597: 00b0efca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22598: 004c02a9 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22599: 006239e5 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22599: 00623a4d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22600: 005088ed 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22601: 00ae4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22602: 00b0e31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22603: 002c7005 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22604: 0062eec9 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22604: 0062ef31 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22605: 00b0d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22606: 009f7c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22607: 006c1889 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22607: 006c18d9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22608: 00b0d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22609: 0068a021 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22609: 0068a071 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22610: 00b0d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22611: 00a23ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22612: 00509295 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ 22613: 004b1321 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22614: 00ad516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22615: 00730e71 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22615: 00730ec1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22616: 004db7e5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22617: 0060e9fd 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22618: 006d1291 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22619: 007266ad 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22620: 006ae0c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22617: 0060ea65 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22618: 006d12e1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22619: 007266fd 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22620: 006ae119 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22621: 00b0d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22622: 00b0d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22623: 00b0d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22624: 00b0ea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22625: 00ae4040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22626: 00ae732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22627: 004e5005 160 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22628: 00ad8100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22629: 003c7e89 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22630: 006228e5 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22630: 0062294d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22631: 002be689 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22632: 004da859 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22633: 004d54d1 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22634: 00296471 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22635: 005de5c1 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22635: 005de629 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22636: 0050838d 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ 22637: 002cdae5 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22638: 006ccaa1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22639: 006e9e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22638: 006ccaf1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22639: 006e9e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22640: 00ae7af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22641: 00ad6db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22642: 00ae1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22643: 009fc244 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22644: 00b0eaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22645: 00ad5a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22646: 0042ebd1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22647: 0038eb6d 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22648: 00499a19 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22649: 00a224ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22650: 00b0e0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22651: 006e2cdd 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22651: 006e2d2d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22652: 00ad180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22653: 00ae3f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22654: 00a4905c 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22655: 00ad7924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22656: 00adac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22657: 00632ad1 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22658: 005dca91 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22657: 00632b39 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22658: 005dcaf9 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22659: 00ae4a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22660: 00ae2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22661: 00b0f4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22662: 00a436bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22663: 00ae22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22664: 004c5ae1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22665: 009f06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ @@ -22673,257 +22673,257 @@ │ │ │ │ 22669: 00b0e5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22670: 00ae86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22671: 0040cb19 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22672: 00a41748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22673: 00ae779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22674: 00a22428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ 22675: 0043c079 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22676: 006ebead 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22676: 006ebefd 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22677: 0045e7c5 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22678: 00b0e9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22679: 004a9195 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22680: 00b0d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22681: 00b0d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22682: 00b0d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22683: 002952d9 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22684: 00a416c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22685: 0073e995 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22685: 0073e9e5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22686: 00484d55 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22687: 008d8a20 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22687: 008d8a68 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22688: 003894a9 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22689: 00715455 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22689: 007154a5 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22690: 00ae8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22691: 00704965 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22691: 007049b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22692: 004cf7d9 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22693: 00ad07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22694: 005352e1 308 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22695: 00adaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22696: 00b0d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22697: 00add17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22698: 00ae6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22699: 00add78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22700: 00adf098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22701: 00ae6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22702: 008c5130 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22702: 008c5178 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22703: 005350a5 286 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ 22704: 004b0cd5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22705: 00a41640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22706: 00b0d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22707: 0060bb2d 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22707: 0060bb95 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22708: 00ae5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22709: 00b0ed24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22710: 0047ab99 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22711: 004dd1dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22712: 00387815 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22713: 006f32d1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22714: 0071e879 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22713: 006f3321 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22714: 0071e8c9 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22715: 00b0e732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22716: 00a24b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22717: 00709d95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22717: 00709de5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22718: 00a2b170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22719: 00ae8fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22720: 005351c5 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22721: 00733f11 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22721: 00733f61 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22722: 00ad1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22723: 004672f1 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22724: 006a73cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22724: 006a741d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22725: 00b0d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22726: 006c1295 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22726: 006c12e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22727: 00ae5bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22728: 00adf590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22729: 00ad9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22730: 006d3a69 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22730: 006d3ab9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22731: 00a2b278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22732: 0052f8e5 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22733: 00415aa1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22734: 00b0dd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22735: 0042ae1d 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22736: 0047a4bd 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22737: 00adc038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22738: 00b0d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22739: 00544af5 258 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22740: 00b0e774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22741: 00544ded 274 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22742: 0052f92d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22743: 00b0f34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22744: 0074008d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22744: 007400dd 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22745: 00ad51fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22746: 00544bf9 252 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22747: 00a25080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22748: 00364795 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22749: 00ad46ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22750: 004adc8d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22751: 00b0db7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22752: 0039c8d1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22753: 004ce88d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22754: 00a2b1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22755: 002cde69 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22756: 0086d6ac 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22756: 0086d6f4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22757: 00b0f308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22758: 00b0e4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22759: 00ad7384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22760: 006d38b1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22760: 006d3901 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22761: 0052f975 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22762: 00b0d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22763: 00b0ef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22764: 00b0d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22765: 00b0f514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22766: 006902ed 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22766: 0069033d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22767: 004d2385 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22768: 005d51e9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22768: 005d5251 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22769: 003f633d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22770: 00544cf5 248 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22771: 007454d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22771: 00745529 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22772: 00ad55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22773: 006fe35d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22773: 006fe3ad 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22774: 00ae8d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22775: 00732391 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22775: 007323e1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22776: 00adf3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22777: 0029589d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22778: 00737305 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22778: 00737355 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22779: 00ae0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22780: 0053237d 304 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22781: 00ae4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22782: 002d65a1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22783: 0059f2e5 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22783: 0059f34d 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22784: 00532145 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22785: 00b0d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22786: 00448745 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22787: 00b0e0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22788: 007195a9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22788: 007195f9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22789: 004e819d 180 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22790: 00ae602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22791: 00ad6fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22792: 00ae5650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22793: 00b0d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22794: 00b0e7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22795: 005e6351 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22796: 005f01e1 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22795: 005e63b9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22796: 005f0249 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22797: 004e3381 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22798: 005d35c9 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22798: 005d3631 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22799: 002d338d 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22800: 006a011d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22800: 006a016d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22801: 00532261 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22802: 00472b85 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22803: 00b0e728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22804: 00ae6d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22805: 00ae5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22806: 00b0f3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22807: 00740b01 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22808: 00727431 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22807: 00740b51 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22808: 00727481 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22809: 00b0db00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22810: 00700255 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22810: 007002a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22811: 004da3bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22812: 004bb3f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22813: 00b0e8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22814: 00adeab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22815: 00ae3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22816: 0045b3d1 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22817: 004801ad 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22818: 00636055 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22818: 006360bd 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22819: 00b0efe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22820: 003c9281 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22821: 004ddb79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22822: 00b0f1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22823: 00b0edb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22824: 00ad2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22825: 006e8741 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22825: 006e8791 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22826: 00ae0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22827: 00b0f162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22828: 0052f3d5 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22829: 00b0e53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22830: 00ae4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22831: 006339c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22831: 00633a31 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22832: 00420fcd 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22833: 00ae90d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22834: 008d8a1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22835: 006169e1 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22834: 008d8a64 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22835: 00616a49 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22836: 0046d789 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22837: 0052f41d 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22838: 00b0d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22839: 00ae8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22840: 00b0e3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22841: 006abf41 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22841: 006abf91 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22842: 00adbb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22843: 00ade610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22844: 002ee881 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22845: 00b0d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22846: 00ae7b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22847: 00b0ea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22848: 00b0ef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22849: 00b0e0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22850: 00b0ec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22851: 009fc55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22852: 00ad36e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22853: 0045e57d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22854: 00adc458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22855: 00b0f286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22856: 00740515 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22856: 00740565 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22857: 004dbe49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22858: 0068db39 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22858: 0068db89 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22859: 00ae14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22860: 00a314f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22861: 002d1c91 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22862: 0052f465 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22863: 00b0d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22864: 00a31368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22865: 00384d3d 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22866: 004c92dd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22867: 00ad8990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22868: 007139c5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22868: 00713a15 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22869: 004637a5 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22870: 00291611 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22871: 00b0f080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22872: 00a31470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22873: 00460c61 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22874: 005d1eb5 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22875: 006d1a05 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22874: 005d1f1d 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22875: 006d1a55 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22876: 00ae6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22877: 00ad8120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22878: 00728585 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22878: 007285d5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22879: 00b0d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22880: 00ad3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22881: 00adddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22882: 00add1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22883: 00b0dfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22884: 00ad1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22885: 00adf188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22886: 0032c71d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22887: 00b0ceb4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22888: 0063360d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22888: 00633675 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22889: 009aadb0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22890: 004dc2b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22891: 00ae5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22892: 004527e5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22893: 00a313ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22894: 0060d32d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22894: 0060d395 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22895: 00a396e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22896: 00724845 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22896: 00724895 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22897: 00b0ece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22898: 009bd994 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22899: 00ae7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22900: 00a39558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ 22901: 004b1531 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22902: 006a68f9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22902: 006a6949 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22903: 00ad7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22904: 0051b659 494 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22905: 0029bf95 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22906: 00700b4d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22907: 005d4029 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22906: 00700b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22907: 005d4091 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22908: 00a39660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22909: 00ad9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22910: 002f2321 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22911: 006f6d19 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22911: 006f6d69 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22912: 004d8c09 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22913: 005c9389 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22913: 005c93f1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22914: 00adbca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22915: 006b6c59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22915: 006b6ca9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22916: 00b0cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22917: 0073e0b5 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22918: 0070924d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22917: 0073e105 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22918: 0070929d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22919: 00ad31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22920: 00ae5ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22921: 00add16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22922: 00b0ea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22923: 00343751 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22924: 00ad50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22925: 00496df1 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22938,161 +22938,161 @@ │ │ │ │ 22934: 0050af99 64 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22935: 00b0f466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22936: 00b0d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22937: 004aead5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22938: 00a395dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22939: 00b0cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22940: 00ada72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22941: 005f0015 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22941: 005f007d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22942: 002d659d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22943: 00b0e9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22944: 00b0cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22945: 00b0de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22946: 005dab85 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22946: 005dabed 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22947: 00b0f750 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22948: 0070515d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22948: 007051ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22949: 0036858d 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22950: 004c9471 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22951: 00471955 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22952: 00ae7ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22953: 006cfcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22953: 006cfd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22954: 00b0db4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22955: 00ad1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22956: 006fd5b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22956: 006fd605 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22957: 00b0df3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22958: 00715a81 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22959: 008d8a00 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22958: 00715ad1 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22959: 008d8a48 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22960: 0029ea21 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22961: 00ae0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22962: 00b0ebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22963: 00a37668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22964: 00ada6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22965: 0029e3e9 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22966: 0066803d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22966: 0066808d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22967: 004590cd 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22968: 00aeb810 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22969: 00ae621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22970: 00b0e076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22971: 00ae3e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22972: 006bfc05 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22972: 006bfc55 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22973: 002bbbfd 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22974: 006b5bd5 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22975: 0073b189 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22974: 006b5c25 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22975: 0073b1d9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22976: 00b0d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22977: 0044a2ad 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22978: 00ad1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22979: 00ae74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22980: 008d89e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22980: 008d8a30 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22981: 00a24ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22982: 00ad8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22983: 00ad992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22984: 002f8459 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22985: 00adfac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22986: 006b263d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22987: 008c5220 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22986: 006b268d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22987: 008c5268 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22988: 00ae1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22989: 00a375e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22990: 00ad0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22991: 00290719 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22992: 00b0ed0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22993: 00b0f530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22994: 00ae1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22995: 005dac05 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22996: 0070a089 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22997: 00699add 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22995: 005dac6d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22996: 0070a0d9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22997: 00699b2d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22998: 00b0eff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22999: 007138e9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 23000: 006f2c09 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22999: 00713939 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23000: 006f2c59 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23001: 00ad8ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23002: 00b0d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23003: 00ad4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23004: 009f1168 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23005: 00b0e122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23006: 00ae57a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23007: 00ae1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23008: 00ad7134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23009: 006b1915 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23009: 006b1965 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 23010: 0043f605 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23011: 0051f375 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 23012: 00b0cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23013: 00a4bd70 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23014: 00ae2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 23015: 004add09 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23016: 00b0dcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23017: 00b0f358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23018: 0060e465 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23018: 0060e4cd 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23019: 0040ad99 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23020: 00b0e0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23021: 0051f3bd 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 23022: 009c10dc 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23023: 00b0ea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23024: 00ae5c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23025: 00ae7b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23026: 00ad4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23027: 00382dbd 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23028: 006b0f51 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23028: 006b0fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23029: 00b0d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23030: 00a43740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 23031: 00b0fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23032: 0047fd51 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23033: 00463875 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23034: 006622e9 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23034: 00662339 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 23035: 0052d845 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 23036: 00739d55 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23037: 00662ed1 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23036: 00739da5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23037: 00662f21 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 23038: 0052d91d 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ 23039: 00405f9d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 23040: 005f2dc5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23040: 005f2e2d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 23041: 004ad32d 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23042: 0071f34d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23042: 0071f39d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23043: 00ad6434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23044: 005d14c5 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23044: 005d152d 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23045: 0037bae5 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23046: 00342e81 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23047: 006b3e01 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23047: 006b3e51 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23048: 00b0f3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 23049: 0052d88d 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 23050: 00611285 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23050: 006112ed 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23051: 00b0da92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23052: 0051f405 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 23053: 006a6e5d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23053: 006a6ead 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23054: 00b0d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 23055: 007430dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 23055: 0074312d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 23056: 00b0cbfc 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23057: 00ae1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23058: 00b0d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23059: 00632a35 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23059: 00632a9d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23060: 00ae8e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 23061: 004d9a19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23062: 00a41dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 23063: 002bb3ad 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 23064: 0052d8d5 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 23065: 005bc46d 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23065: 005bc4d5 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23066: 00b0df8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23067: 00b0daf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23068: 00b0d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23069: 00ad5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23070: 00b0ead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23071: 00ade620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23072: 00ae8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23073: 0044a9b5 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23074: 005cae3d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23075: 006f65d5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23074: 005caea5 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23075: 006f6625 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23076: 00b0df5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23077: 006af4e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23077: 006af531 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 23078: 004b1f21 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23079: 00b0efce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 23080: 004f88e9 208 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ 23081: 00435435 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 23082: 00b0ee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23083: 002bca9d 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23084: 00b0f200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23085: 00b0fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23086: 00b0e6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23087: 0082e490 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23087: 0082e4d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23088: 009c7690 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23089: 00b0d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23090: 00adc048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23091: 00b0dcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23092: 00add9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23093: 00415f45 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23094: 00ade07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -23101,66 +23101,66 @@ │ │ │ │ 23097: 00ae1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23098: 00549db5 542 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 23099: 00450419 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23100: 002b1241 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 23101: 00ae8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23102: 00b0ddd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 23103: 0054a3c1 512 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 23104: 0072dcb5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23104: 0072dd05 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 23105: 00add81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23106: 00ae14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 23107: 006d4d39 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 23107: 006d4d89 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 23108: 00549fd5 498 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 23109: 00b0f146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23110: 00b0e8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23111: 0071eb39 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23111: 0071eb89 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23112: 00b0d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23113: 00ad7a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23114: 0060b9f5 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23114: 0060ba5d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23115: 0031abfd 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23116: 00b0e148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 23117: 0043a461 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23118: 00730d35 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23118: 00730d85 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23119: 00ad72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23120: 00b0e1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23121: 006cc059 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23121: 006cc0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23122: 00ae2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23123: 00742c21 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23123: 00742c71 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 23124: 004daae9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 23125: 00ae4390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 23126: 00299841 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 23127: 00b0cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 23128: 006c3639 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 23128: 006c3689 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 23129: 00b0ef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 23130: 00ad2b78 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 23131: 00ae0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 23132: 00ad3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 23133: 0037fa99 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 23134: 00b0d9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 23135: 0054a1c9 502 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 23136: 00704d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 23137: 00714349 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 23136: 00704db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 23137: 00714399 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 23138: 00b0dfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 23139: 00ad8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 23140: 00b0d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 23141: 0045895d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 23142: 006fd30d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 23143: 006cf87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 23144: 006923c1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 23145: 006eb465 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 23146: 00701b2d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 23142: 006fd35d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 23143: 006cf8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 23144: 00692411 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 23145: 006eb4b5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 23146: 00701b7d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 23147: 00b0f204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 23148: 00b0ee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 23149: 00690fad 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 23150: 00733cd1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 23149: 00690ffd 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 23150: 00733d21 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 23151: 00ad7034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 23152: 00b0db9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 23153: 00714361 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 23153: 007143b1 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 23154: 00ae6668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 23155: 0072f291 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 23155: 0072f2e1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 23156: 00b0d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 23157: 00b0dadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 23158: 00ad43fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 23159: 009ab48c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 23160: 00ae0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 23161: 00b0d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 23162: 00adadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ @@ -23172,148 +23172,148 @@ │ │ │ │ 23168: 00b0ef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 23169: 00ae1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 23170: 004ba955 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 23171: 00464795 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 23172: 00ad6f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 23173: 00ae58d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 23174: 00a39870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ - 23175: 006a3a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 23175: 006a3a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 23176: 00afd310 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 23177: 00ae8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 23178: 00387295 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 23179: 00a267b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 23180: 00b0d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 23181: 004b158d 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 23182: 0037bb55 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 23183: 006cfed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 23183: 006cff21 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 23184: 00b0db74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 23185: 0062cc05 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 23186: 006f4631 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 23185: 0062cc6d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 23186: 006f4681 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 23187: 004e65a9 96 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 23188: 00b0e230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 23189: 00b0dd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 23190: 00293cb5 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 23191: 00ad3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 23192: 00b0f176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 23193: 0062339d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 23193: 00623405 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 23194: 00ad0648 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 23195: 00a2331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 23196: 00ad70d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 23197: 006b51e1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 23197: 006b5231 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 23198: 004b5759 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 23199: 006a3b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 23199: 006a3be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 23200: 00ad6288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 23201: 007309ed 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 23201: 00730a3d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 23202: 0043ccad 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 23203: 005b78dd 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 23203: 005b7945 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 23204: 00a397ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 23205: 00a46ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 23206: 0054bfb5 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 23207: 00a23424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 23208: 0060ee75 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 23208: 0060eedd 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 23209: 00b0e91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 23210: 00ae4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 23211: 00b0cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 23212: 00b0ecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 23213: 00b0d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 23214: 006cc49d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 23214: 006cc4ed 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 23215: 00413ac5 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 23216: 00ade8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 23217: 00ae40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 23218: 006d3759 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 23218: 006d37a9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 23219: 00a217c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 23220: 002803a1 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 23221: 00b0f256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 23222: 00b0f47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 23223: 00b0df1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 23224: 006cf715 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 23224: 006cf765 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 23225: 00a325f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 23226: 004e2f4d 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 23227: 0072d4c9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 23227: 0072d519 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 23228: 00b0e8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 23229: 00b0fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 23230: 005d57f1 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 23230: 005d5859 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 23231: 00adc9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 23232: 00499089 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 23233: 00ada7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 23234: 00296181 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 23235: 00a32700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 23236: 005df1f9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 23236: 005df261 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 23237: 00adc498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 23238: 00a233a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 23239: 00730935 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 23239: 00730985 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 23240: 00b0defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 23241: 0063a021 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 23241: 0063a089 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 23242: 00b0f2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 23243: 00ae89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 23244: 00ad8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 23245: 003e1c2d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 23246: 0084edb8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 23246: 0084ee00 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 23247: 0029d2d9 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 23248: 0084ec70 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 23248: 0084ecb8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 23249: 002a3975 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 23250: 00591bf5 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 23251: 005ddf11 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 23250: 00591c59 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 23251: 005ddf79 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 23252: 00b0ecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 23253: 0084eb28 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 23253: 0084eb70 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 23254: 00aebad8 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 23255: 00ad7184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 23256: 00591ccd 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 23256: 00591d31 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 23257: 00b0e74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 23258: 00a3b0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 23259: 006f9b49 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 23259: 006f9b99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 23260: 00a3267c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 23261: 00a3af20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 23262: 003ade59 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 23263: 00add58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 23264: 00adc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 23265: 007408e1 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 23266: 00591c3d 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 23267: 005e275d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 23265: 00740931 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 23266: 00591ca1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 23267: 005e27c5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 23268: 00a3b028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 23269: 00ae3de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 23270: 00ae27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 23271: 00adb8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 23272: 004582bd 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 23273: 004bb725 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 23274: 00616935 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 23274: 0061699d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 23275: 00b0f262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 23276: 00b0f566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 23277: 00b0eb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 23278: 006faf91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 23278: 006fafe1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 23279: 002ce70d 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 23280: 00ae42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 23281: 003851c9 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 23282: 006f7da5 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 23282: 006f7df5 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 23283: 00b0cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 23284: 006a40b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 23284: 006a4109 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 23285: 002a0655 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 23286: 00591c85 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 23286: 00591ce9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 23287: 00a3afa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 23288: 005d7df9 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 23288: 005d7e61 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 23289: 00467231 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 23290: 0048b975 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 23291: 006d0b15 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 23291: 006d0b65 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 23292: 00ae8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 23293: 00b0dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 23294: 006090f1 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 23294: 00609159 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 23295: 0037fc25 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 23296: 00ad4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 23297: 0038189d 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 23298: 00ad85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 23299: 0044a83d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 23300: 00ad8130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 23301: 00ae0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 23302: 00ae6c08 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 23303: 005088ad 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 23304: 00ad71d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 23305: 00adc338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 23306: 0073d235 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 23306: 0073d285 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 23307: 00a25524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 23308: 007396c1 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 23308: 00739711 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 23309: 00ad86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 23310: 00b0fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 23311: 002d65b5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 23312: 00509265 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 23313: 00a38244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 23314: 00ae3ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23315: 00adddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -23326,146 +23326,146 @@ │ │ │ │ 23322: 00b0e2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23323: 00b0e5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23324: 002a2415 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23325: 00a381c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 23326: 00ad78c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23327: 00ae9020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 23328: 0050836d 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 23329: 006e9609 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23329: 006e9659 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23330: 00b0f4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23331: 006b705d 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23331: 006b70ad 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23332: 00ad33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 23333: 00a3c2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 23334: 005ddd81 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23335: 0072fe69 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23336: 0060dc29 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23334: 005ddde9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23335: 0072feb9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23336: 0060dc91 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23337: 00353a05 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23338: 00471b3d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23339: 00609075 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23339: 006090dd 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23340: 00ad4b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23341: 0044940d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23342: 0062f059 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23342: 0062f0c1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23343: 00b0ddb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23344: 00b0dfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23345: 009ffb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23346: 00adc3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23347: 0031d7b9 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23348: 00b0f284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 23349: 006d4ecd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23350: 00702229 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23349: 006d4f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23350: 00702279 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23351: 004c76a1 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23352: 00466765 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23353: 00a3813c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 23354: 006c0e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23355: 006aa855 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23356: 005d65f5 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23354: 006c0e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23355: 006aa8a5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23356: 005d665d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23357: 00342fd1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23358: 00a3c234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 23359: 00adc0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23360: 00ade16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23361: 00ada77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23362: 00ad442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23363: 0062a7c9 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23364: 006d1dc1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23365: 0060e5a5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23363: 0062a831 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23364: 006d1e11 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23365: 0060e60d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23366: 00b0dffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23367: 00b0e086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 23368: 004360dd 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23369: 00b0dbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23370: 00ad80d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23371: 004ae96d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23372: 004a8899 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23373: 00b0cf12 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23374: 0086fa80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23375: 006be3b9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23376: 006a0d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23374: 0086fac8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23375: 006be409 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23376: 006a0d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23377: 00b0d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23378: 00b0ed50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 23379: 0086fa78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23380: 0065eb59 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23379: 0086fac0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23380: 0065eba9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23381: 00adf830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23382: 00a49378 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23383: 006a4fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23384: 0086fa70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23383: 006a5009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23384: 0086fab8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23385: 00b0f38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23386: 00b0de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 23387: 00b0e5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 23388: 005d0571 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23388: 005d05d9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23389: 00ad6c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23390: 00ada04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23391: 00b0e93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23392: 004cdf39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23393: 0069b3a5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23393: 0069b3f5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23394: 00ae38d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23395: 00adf580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 23396: 00b0d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23397: 00b0d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23398: 0038f03d 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23399: 0029df8d 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23400: 004de045 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23401: 00b0eab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23402: 00385331 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23403: 00ad7174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23404: 00b0deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23405: 00b0d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23406: 006681d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23406: 00668221 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23407: 009fc5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 23408: 00728551 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23408: 007285a1 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23409: 003f6399 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 23410: 00509561 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 23411: 006eaf6d 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23412: 006d1cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23411: 006eafbd 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23412: 006d1d4d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23413: 00b0e6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23414: 002bd941 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23415: 006523c1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23415: 00652429 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23416: 00b0f492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23417: 00b0fa38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23418: 005093fd 82 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 23419: 00b0e318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23420: 006cf131 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23420: 006cf181 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23421: 00497929 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23422: 0041f141 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23423: 006f8441 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23423: 006f8491 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23424: 00437979 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23425: 00b0d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23426: 00b0e5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 23427: 002c5ad5 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23428: 005094a5 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 23429: 00b0eb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23430: 00b0dbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23431: 00429085 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23432: 0050935d 78 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ 23433: 004d8cc1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23434: 00b0dff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23435: 00b0e4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23436: 00b0f2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23437: 0038e53d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23438: 0060bc99 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23438: 0060bd01 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23439: 00adb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23440: 00ae609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23441: 00adb848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23442: 00b0e0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23443: 00b0dc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23444: 00b0d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23445: 002d2de9 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23446: 00b0d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23447: 004dbce9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23448: 00ae7cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23449: 00b0f34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23450: 00703bed 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23450: 00703c3d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23451: 00b0eb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23452: 009f03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23453: 0029d139 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23454: 00b0ceb2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23455: 00adba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23456: 00ada54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23457: 006b5199 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23457: 006b51e9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23458: 0043cb29 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23459: 00535a09 314 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23460: 006c779d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23460: 006c77ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23461: 00a37878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23462: 00ad5fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23463: 00adbdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23464: 00b0f142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23465: 00b0d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23466: 00ae6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23467: 002a1971 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23476,334 +23476,334 @@ │ │ │ │ 23472: 00ae6dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23473: 00b0e44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23474: 004cdfb9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23475: 009fed94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23476: 00530099 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23477: 00a46a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23478: 00a3cf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23479: 00748cc5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23480: 006a4041 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23479: 00748d15 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23480: 006a4091 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23481: 0052fef9 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23482: 0047e2b5 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23483: 0049642d 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23484: 00535b45 336 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23485: 005ce21d 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23485: 005ce285 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23486: 00a377f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23487: 00b0cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23488: 00b0e71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23489: 00b0e9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23490: 00ad7904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23491: 00ad22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23492: 00ae44f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23493: 002fe0c1 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23494: 00ae2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23495: 00622fad 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23495: 00623015 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23496: 00b0e67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23497: 00adbce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23498: 00429665 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23499: 005d0ea1 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23500: 007197a5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23501: 006c4d29 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23499: 005d0f09 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23500: 007197f5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23501: 006c4d79 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23502: 00b0f2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23503: 006c9c85 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23503: 006c9cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23504: 00b0e36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23505: 003c7d91 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23506: 00a3cf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23507: 002c6f85 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23508: 0052ffc9 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23509: 00ad6624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23510: 003cad25 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23511: 004e356d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23512: 00adf1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23513: 004dc605 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23514: 00b0d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23515: 0029d1f5 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23516: 004b1cc9 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23517: 006e5185 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23518: 006ac681 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23517: 006e51d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23518: 006ac6d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23519: 0028d7b9 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23520: 00ae0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23521: 00ada9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23522: 006cd7a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23523: 005d13f9 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23522: 006cd7f1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23523: 005d1461 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23524: 00adab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23525: 007486e9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23525: 00748739 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23526: 00ae3a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23527: 00ae6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23528: 003ecd65 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23529: 006b7305 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23529: 006b7355 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23530: 00b0e006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23531: 004989ad 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23532: 0046717d 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23533: 00ada9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23534: 004b0a8d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23535: 00ae5530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23536: 00ad98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23537: 00496eb9 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23538: 00a41c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23539: 009fca00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23540: 00345035 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23541: 00b0ee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23542: 006e30a5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23542: 006e30f5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23543: 0042c025 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23544: 00508641 70 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23545: 00a41f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23546: 00ad9100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23547: 00b0d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23548: 00b0d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23549: 00a3dc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23550: 00508c39 160 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23551: 00623415 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23551: 0062347d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23552: 00adc4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23553: 0068ef95 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23553: 0068efe5 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23554: 00a3dd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23555: 00b0e32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23556: 00ada0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23557: 0072a215 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23557: 0072a265 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23558: 003f05d1 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23559: 00b0d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23560: 0065f2e1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23560: 0065f331 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23561: 00514b29 1508 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23562: 00b0e888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23563: 00b0d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23564: 00608971 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23564: 006089d9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23565: 00ae41b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23566: 003ade55 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23567: 009ffafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23568: 00b0d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23569: 00507fcd 110 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23570: 0031b6a9 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23571: 00747351 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23572: 005d05ad 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23571: 007473a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23572: 005d0615 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23573: 0034d511 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23574: 006eb951 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23575: 005f3501 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23574: 006eb9a1 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23575: 005f3569 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23576: 00ae8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23577: 00b0d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23578: 0090d614 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23579: 00a3dd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23580: 004fe325 22 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23581: 00b0d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23582: 004f7d05 16 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23583: 00ad13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23584: 00b0df16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23585: 00ae2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23586: 0073ae39 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23587: 0073a6a9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23586: 0073ae89 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23587: 0073a6f9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23588: 00ad18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23589: 00ad6208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23590: 002d5fed 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23591: 0044287d 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23592: 00485855 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23593: 00ada2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23594: 00b0eb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23595: 00b0e34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23596: 0073ab8d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23597: 006e82f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23596: 0073abdd 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23597: 006e8341 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23598: 00b0e3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23599: 00ad3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23600: 0074460d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23601: 006fe451 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23600: 0074465d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23601: 006fe4a1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23602: 00ad43ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23603: 006443b1 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23604: 005e7b55 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23603: 00644419 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23604: 005e7bbd 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23605: 00ae0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23606: 005e2e81 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23606: 005e2ee9 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23607: 004471c9 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23608: 003f0b25 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23609: 003faa01 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23610: 006f1871 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23610: 006f18c1 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23611: 004de5d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23612: 004dcc59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23613: 0046dbb9 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23614: 005d69b1 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23615: 006eeeed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23614: 005d6a19 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23615: 006eef3d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ 23616: 00527a81 484 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23617: 006cd351 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23617: 006cd3a1 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23618: 004ce0ed 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23619: 00ad4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23620: 00ad72c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23621: 00528055 508 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23622: 00ad75d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23623: 005e3e71 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23623: 005e3ed9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23624: 004ce03d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23625: 004dcded 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23626: 00527c65 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23627: 00ae2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23628: 00b0d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23629: 002f6ef9 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23630: 005ae8f9 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23631: 006a7c9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23630: 005ae961 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23631: 006a7ced 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23632: 00ad4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23633: 00b0dd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23634: 00adbc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23635: 00adf478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23636: 0047a599 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23637: 006ef125 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23637: 006ef175 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23638: 00ae06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23639: 0041fab9 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23640: 0051f885 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23641: 00527e5d 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23642: 00ae6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23643: 00742fd5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23643: 00743025 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23644: 00b0ece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23645: 00389481 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23646: 00ade970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23647: 00467055 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23648: 0051f8cd 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23649: 00ad8d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23650: 00ad2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23651: 00adc780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23652: 006fd8b5 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23652: 006fd905 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23653: 0043caa9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23654: 00b0e78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23655: 00b0d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23656: 002ef98d 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23657: 00ae0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23658: 0043cb21 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23659: 004443b1 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23660: 004298e5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23661: 0071628d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23661: 007162dd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23662: 00ae3dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23663: 009fe6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23664: 00b0f39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23665: 00497e99 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23666: 00b0d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23667: 0051f915 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23668: 006a4a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23669: 00714f45 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23668: 006a4ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23669: 00714f95 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23670: 00b0d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23671: 004b1039 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23672: 00ae65e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23673: 005d35c5 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23673: 005d362d 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23674: 00341f89 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23675: 00b0d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23676: 006fd251 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23676: 006fd2a1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23677: 0048b845 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23678: 00b0f01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23679: 00b0e3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23680: 00b0de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23681: 00623025 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23681: 0062308d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23682: 00b0e0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23683: 00b0de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23684: 00b0f408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23685: 004e158d 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23686: 007148f9 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23686: 00714949 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23687: 00b0f0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23688: 00adc750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23689: 006f2939 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23689: 006f2989 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23690: 00b0d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23691: 004dd02d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23692: 006b5b11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23692: 006b5b61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23693: 002cfe59 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23694: 00450eb1 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23695: 006b61b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23695: 006b6209 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23696: 00294f51 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23697: 00b0fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23698: 00ae8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23699: 006dd4ed 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23700: 006ca179 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23701: 006dddc5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23699: 006dd53d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23700: 006ca1c9 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23701: 006dde15 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23702: 00b0e316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23703: 00ada3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23704: 0073a355 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23705: 006c266d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23706: 0070f03d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23704: 0073a3a5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23705: 006c26bd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23706: 0070f08d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23707: 004e21b1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23708: 004f89b9 468 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23709: 00ad6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23710: 006e3a5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23711: 007238c5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23712: 006a533d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23713: 00731149 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23710: 006e3aad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23711: 00723915 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23712: 006a538d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23713: 00731199 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23714: 00b0d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23715: 00ad0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23716: 00655f59 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23717: 006f5d7d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23716: 00655fc1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23717: 006f5dcd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23718: 00ad7934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23719: 0053a069 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23720: 00ae05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23721: 002a73f5 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23722: 0045ae59 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23723: 0082e494 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23723: 0082e4dc 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23724: 00ae12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23725: 006cfcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23725: 006cfd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23726: 00b0e3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23727: 00743129 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23727: 00743179 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23728: 0028d8b5 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23729: 00ae6488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23730: 00b0eaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23731: 00b0dd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23732: 00b0d04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23733: 006064bd 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23734: 006ff239 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23735: 006983bd 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23733: 00606525 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23734: 006ff289 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23735: 0069840d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23736: 0053a1ad 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23737: 00b0ec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23738: 00ae0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23739: 006a7a45 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23740: 0074c581 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23739: 006a7a95 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23740: 0074c5d1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23741: 004349a5 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23742: 00b0da08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23743: 004059fd 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23744: 005bd2f5 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23744: 005bd35d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23745: 00b0d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23746: 002a7061 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23747: 00ad7ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23748: 00531185 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23749: 00ae5790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23750: 00b0e63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23751: 005ea5a1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23751: 005ea609 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23752: 003c2ce5 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23753: 00b0f4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23754: 0048b849 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23755: 0053125d 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23756: 00b0ede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23757: 00adb908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23758: 00ae2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23759: 00533131 308 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23760: 00ad9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23761: 00ad3810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23762: 0045c5fd 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23763: 00b0f3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23764: 005311cd 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23765: 00ad513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23766: 008d89fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23766: 008d8a44 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23767: 00532ef5 286 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ 23768: 00432379 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23769: 00b0d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23770: 00b0fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23771: 004c7b6d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23772: 00b0dfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23773: 002bfda1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23774: 00ad520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23775: 00b0e134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23776: 00744589 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23776: 007445d9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23777: 00ad152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23778: 00ae775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23779: 005d1811 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23780: 00723755 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23779: 005d1879 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23780: 007237a5 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23781: 00ae7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23782: 00b0d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23783: 00ade8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23784: 00296779 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23785: 00b0e978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23786: 00b0d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23787: 0042983d 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23788: 00531215 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23789: 00ada67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23790: 00ada9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23791: 00b0e390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23792: 0042843d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23793: 00533015 284 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23794: 006c79b5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23794: 006c7a05 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23795: 00ad135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23796: 004ba4d5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23797: 00b0d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23798: 00703b21 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23798: 00703b71 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23799: 00ad5a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23800: 00ae3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23801: 00b0e160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23802: 00b0e45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23803: 00b0d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23804: 00b0ec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23805: 00a3d020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ @@ -23817,144 +23817,144 @@ │ │ │ │ 23813: 00507725 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23814: 00b0e94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23815: 00a3d128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23816: 00ae6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23817: 00461ca5 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23818: 002f487d 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23819: 00b0d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23820: 006e7f81 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23820: 006e7fd1 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23821: 00adae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23822: 00b0d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23823: 0054ce29 62 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23824: 00b0f55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23825: 004e4ea1 356 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23826: 00b0f490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23827: 004e3b19 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23828: 00ad7234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23829: 00ad2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23830: 00adb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23831: 00b0db2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23832: 00740369 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23832: 007403b9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23833: 00ae09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23834: 00b0e416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23835: 002a26c5 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23836: 00590731 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23836: 00590795 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23837: 00a3d0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23838: 00a4539c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23839: 005d0549 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23839: 005d05b1 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23840: 004fe5e1 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23841: 00ada30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23842: 006fde99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23842: 006fdee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23843: 00ad534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23844: 00a45630 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23845: 0054bc21 74 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23846: 002966b9 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23847: 006a3885 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23847: 006a38d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23848: 00405939 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23849: 007274a5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23849: 007274f5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23850: 00ad3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23851: 00ae798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23852: 00b0ddf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23853: 006c9f51 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23853: 006c9fa1 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23854: 00b0db4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23855: 00ae1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23856: 00b0dd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23857: 00a45108 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23858: 00360dd5 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23859: 00b0f43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23860: 0074543d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23860: 0074548d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23861: 00ad2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23862: 00b0e8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23863: 00b0dffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23864: 004124d5 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23865: 00adb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23866: 005dec19 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23866: 005dec81 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23867: 00b0f254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23868: 00633505 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23868: 0063356d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23869: 003430c1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23870: 00b0cd8c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23871: 0050a8f9 46 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23872: 00b0db32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23873: 0084e690 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23874: 006c1439 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23875: 0062cae9 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23876: 0070a165 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23873: 0084e6d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23874: 006c1489 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23875: 0062cb51 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23876: 0070a1b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23877: 00ae791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23878: 00a407d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23879: 00ae8e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23880: 004e1f99 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23881: 00ad64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23882: 00a4074c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23883: 00b0deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23884: 006e450d 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23884: 006e455d 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23885: 00ad9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23886: 00603d39 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23887: 0068f451 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23888: 005b11c1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23886: 00603da1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23887: 0068f4a1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23888: 005b1229 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23889: 00506351 164 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23890: 005d5109 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23890: 005d5171 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23891: 0049a525 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23892: 00ad1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23893: 00a406c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23894: 0062a739 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23895: 006b3809 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23896: 006f13c9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23897: 006f7799 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23898: 00657b51 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23894: 0062a7a1 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23895: 006b3859 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23896: 006f1419 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23897: 006f77e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23898: 00657ba1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23899: 002bca49 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23900: 00b0e9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23901: 006ac5ad 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23901: 006ac5fd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23902: 00b0e30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23903: 004e5a01 194 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ 23904: 00ae2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23905: 006f57c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23905: 006f5819 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23906: 00b0ec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23907: 004ba4d1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23908: 0026f875 52 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23909: 00b0e85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23910: 00ae7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23911: 00b0d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23912: 00ad74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23913: 00ad0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23914: 00ae0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23915: 0070b465 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23915: 0070b4b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23916: 00b0da10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23917: 006189bd 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23917: 00618a25 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23918: 00b0f43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23919: 005e4609 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23919: 005e4671 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23920: 00ad9060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23921: 004dc52d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23922: 00590b85 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23922: 00590be9 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23923: 00b0db3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23924: 00466819 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23925: 00441cb1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23926: 00b0cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23927: 002fc431 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23928: 006a3d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23928: 006a3d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23929: 00adfab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23930: 005d17c1 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23931: 00720bcd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23932: 006c2b75 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23930: 005d1829 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23931: 00720c1d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23932: 006c2bc5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23933: 00b0cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23934: 006be009 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23934: 006be059 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23935: 00ae3fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23936: 00a45318 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23937: 005be009 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23937: 005be071 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23938: 00b0e95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23939: 00ad38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23940: 006b7bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23940: 006b7c41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23941: 0029c81d 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23942: 00b0e3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23943: 004dba8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23944: 00ad23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23945: 006e7be9 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23946: 0073fe65 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23945: 006e7c39 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23946: 0073feb5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23947: 00a455ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23948: 002ee6d1 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23949: 006cea69 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23949: 006ceab9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23950: 00b0e31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23951: 004c3b4d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23952: 00484a15 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23953: 00b0d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23954: 005429a1 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23955: 00ade680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23956: 00428c25 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ @@ -23966,154 +23966,154 @@ │ │ │ │ 23962: 009bda00 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23963: 009c066c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23964: 00b0e1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23965: 0046d505 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23966: 00b0df8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23967: 00b0f118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23968: 00ad60d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23969: 005a886d 2016 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23969: 005a88d5 2016 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23970: 00b0e7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23971: 00ae46a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23972: 007071d9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23972: 00707229 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23973: 004cd20d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23974: 00b0e5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23975: 00ad65a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23976: 00b0e53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23977: 004cdcfd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23978: 002ee9c5 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23979: 003f5add 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23980: 005f2401 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23980: 005f2469 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23981: 00ae0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23982: 00ad4b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23983: 00b0d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23984: 0054288d 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23985: 004e5955 18 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23986: 00ae06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23987: 009fca84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23988: 00715d4d 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23988: 00715d9d 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23989: 00b0e7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23990: 002bf2d9 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23991: 00ae2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23992: 00b0d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23993: 003b7481 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23994: 00b0dc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23995: 00ad527c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23996: 009af7bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23997: 009bd598 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23998: 00ad3670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23999: 00ad451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24000: 006d3d79 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24000: 006d3dc9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24001: 00414e85 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24002: 00703ef1 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24002: 00703f41 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24003: 00ade36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24004: 006b2ab1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24005: 00704e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24006: 0071b951 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24007: 006c61fd 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24004: 006b2b01 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24005: 00704edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24006: 0071b9a1 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24007: 006c624d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24008: 0047328d 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24009: 00b0f438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24010: 00b0e380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24011: 00b0dbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 24012: 00ada02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 24013: 0043dad5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24014: 00b0d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 24015: 00adeaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24016: 00b0dffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24017: 00b0d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24018: 00b0d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24019: 0060c261 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24019: 0060c2c9 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24020: 0048605d 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24021: 005d64e5 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24021: 005d654d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24022: 00adaf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 24023: 0042d365 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24024: 004e5ac5 2 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 24025: 00b0dfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 24026: 004d903d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24027: 00635501 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24027: 00635569 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 24028: 00437a5d 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24029: 00b0e1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24030: 00a27624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 24031: 004e2061 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24032: 00ad1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24033: 00b0e038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24034: 00ae0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 24035: 006c68e1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24035: 006c6931 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 24036: 00b0ed82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 24037: 005bd311 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24037: 005bd379 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 24038: 0042d739 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 24039: 0043cc89 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 24040: 004b0389 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 24041: 004bb835 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24042: 00291c31 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24043: 00b0e96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24044: 00ae49f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24045: 005a1b01 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 24045: 005a1b69 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 24046: 00536611 330 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 24047: 00ae70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24048: 005363c5 290 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 24049: 0029ff61 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24050: 00ae605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24051: 006080a1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24051: 00608109 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24052: 00ade990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24053: 00ae5bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24054: 00b0ea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 24055: 007268b5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24055: 00726905 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 24056: 00ad137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 24057: 0042d549 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24058: 00b0e80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 24059: 002d1d05 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 24060: 004dbf09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24061: 00b0e19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 24062: 004d58e9 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24063: 00b0e17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24064: 004cd4a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24065: 004cdd85 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 24066: 00485dcd 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 24067: 004b0e8d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 24068: 00700595 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 24069: 00621621 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 24068: 007005e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 24069: 00621689 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 24070: 00b0e4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 24071: 00508831 60 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 24072: 00b0d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 24073: 00ae2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 24074: 00afd4c8 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 24075: 0043ef4d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 24076: 00509061 110 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 24077: 0029c489 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 24078: 005364e9 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 24079: 00b0eefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 24080: 009c042c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 24081: 0071a9f9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 24081: 0071aa49 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 24082: 004478a5 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 24083: 005082c1 84 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 24084: 00ad43bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 24085: 005ddcb9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 24086: 006e7511 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 24085: 005ddd21 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 24086: 006e7561 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 24087: 00469525 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 24088: 00ae1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 24089: 004105bd 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 24090: 005bceed 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 24090: 005bcf55 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 24091: 00522ad5 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ 24092: 004c0d4d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 24093: 00b0d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 24094: 002a1ca1 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 24095: 00296e5d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 24096: 00522bad 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 24097: 006a177d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 24097: 006a17cd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 24098: 00b0eea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 24099: 00ad99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 24100: 00b0df64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 24101: 00ad83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 24102: 006b9d81 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 24102: 006b9dd1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 24103: 00522b1d 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 24104: 00ad59fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 24105: 0050b199 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 24106: 00b0db08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 24107: 009f9250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 24108: 006efad9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 24108: 006efb29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 24109: 00b0e1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 24110: 0045938d 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 24111: 004e85b5 272 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 24112: 00ad14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 24113: 009fe764 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 24114: 00b0d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 24115: 009b95e4 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ @@ -24121,307 +24121,307 @@ │ │ │ │ 24117: 004b2875 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 24118: 00adf620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 24119: 00522b65 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 24120: 003de719 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 24121: 00296839 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 24122: 00ae3c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 24123: 004adebd 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 24124: 006b3115 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 24124: 006b3165 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 24125: 00b0db8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 24126: 004a86f9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 24127: 00266cad 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 24128: 00ae7bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 24129: 00adbec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 24130: 00b0efb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 24131: 00adac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 24132: 007301e5 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 24132: 00730235 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 24133: 00b0d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 24134: 0045701d 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 24135: 00a333e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 24136: 00290c75 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 24137: 005e28b5 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 24137: 005e291d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 24138: 00ad128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 24139: 006b00f9 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 24139: 006b0149 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 24140: 00a334ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 24141: 004e05b9 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 24142: 0032ea65 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 24143: 00b0ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 24144: 00643f45 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 24144: 00643fad 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 24145: 00b0cf0d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 24146: 006fca59 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 24146: 006fcaa9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 24147: 00ad141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 24148: 0042a091 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 24149: 006fbd39 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 24149: 006fbd89 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 24150: 00280099 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 24151: 00590b0d 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 24152: 0071f42d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 24153: 0071f59d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 24154: 005dc3a1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 24151: 00590b71 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 24152: 0071f47d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 24153: 0071f5ed 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 24154: 005dc409 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 24155: 00ad9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 24156: 004c0cfd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 24157: 005bcbc1 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 24157: 005bcc29 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 24158: 00ae6598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 24159: 006129f9 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 24160: 00720379 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 24161: 0073c519 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 24159: 00612a61 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 24160: 007203c9 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 24161: 0073c569 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 24162: 00b0e026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 24163: 00b0d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 24164: 006d1031 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 24164: 006d1081 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 24165: 00a33468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 24166: 00b0f06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 24167: 0051c2f1 584 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 24168: 00adca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 24169: 009bfcbc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 24170: 00b0cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 24171: 006a0d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 24172: 0071c81d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 24171: 006a0de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 24172: 0071c86d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 24173: 00b0ebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 24174: 00b0d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 24175: 00ad91b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 24176: 00ad514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 24177: 00ad3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 24178: 00b0e074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 24179: 00534f75 304 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 24180: 00b0db20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 24181: 004b2751 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 24182: 0072842d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 24182: 0072847d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 24183: 00b0f380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 24184: 00b0e4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 24185: 009f63c4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 24186: 00701201 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 24186: 00701251 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 24187: 00b0d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 24188: 00ad20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 24189: 00ad8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 24190: 00534d3d 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 24191: 00ad7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 24192: 00ad1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 24193: 00add79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 24194: 002966d9 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 24195: 00b0ecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 24196: 003b6efd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 24197: 006f9165 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 24197: 006f91b5 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 24198: 00ad432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 24199: 00ade32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 24200: 00b0d9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 24201: 00ae3a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 24202: 009c0464 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 24203: 00b0e434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 24204: 00b0dc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 24205: 006b9081 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 24206: 006f6785 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 24205: 006b90d1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 24206: 006f67d5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 24207: 00b0e182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 24208: 00ad8b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 24209: 00adac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 24210: 004cd721 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 24211: 00590a95 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 24212: 006b411d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 24213: 00715b61 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 24211: 00590af9 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 24212: 006b416d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 24213: 00715bb1 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 24214: 004cde0d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 24215: 00b0db6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 24216: 002cda19 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 24217: 00b0d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 24218: 00343a51 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 24219: 00b0ed9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 24220: 00534e59 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 24221: 00b0dcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 24222: 0042a289 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 24223: 006dfe71 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 24224: 007069d1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 24223: 006dfec1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 24224: 00706a21 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 24225: 0042b729 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 24226: 00624915 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 24227: 0086ff54 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 24226: 0062497d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 24227: 0086ff9c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 24228: 0054264d 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 24229: 003c803d 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 24230: 00ae73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 24231: 00611a41 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 24231: 00611aa9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 24232: 003f0c69 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 24233: 00542425 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 24234: 00b0e900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 24235: 005d0a55 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 24235: 005d0abd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 24236: 00a43530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 24237: 00466885 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 24238: 00b0d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 24239: 006e9861 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 24239: 006e98b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 24240: 0044827d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 24241: 00a43320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 24242: 007386a5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 24242: 007386f5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 24243: 00addc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 24244: 0060e6d5 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 24244: 0060e73d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 24245: 00b0e260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 24246: 00429c3d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 24247: 00ad5bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 24248: 00b0ebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 24249: 006a3f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 24249: 006a3fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 24250: 00ae65b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 24251: 00b0fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 24252: 00ae05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 24253: 00ae6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 24254: 00705619 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 24254: 00705669 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 24255: 00542539 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 24256: 00ad4b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 24257: 00ad0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 24258: 005d3f1d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 24259: 006c7cf5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 24258: 005d3f85 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 24259: 006c7d45 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 24260: 00ad3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 24261: 00addadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 24262: 00ad175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 24263: 00b0d99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 24264: 00adaf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 24265: 006683d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 24265: 00668421 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 24266: 00b0e43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 24267: 006c1805 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 24268: 006a51d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 24267: 006c1855 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 24268: 006a5225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 24269: 00418175 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 24270: 004b2ad1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 24271: 004fe2a9 124 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 24272: 00b0d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 24273: 00507055 224 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 24274: 00ae795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 24275: 00adb998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 24276: 009b41d0 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 24277: 006ecf0d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 24277: 006ecf5d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 24278: 00b0f4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 24279: 00adf5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 24280: 00ad6348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 24281: 0090ec6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 24282: 00ae0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 24283: 00ad8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 24284: 00ad80a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 24285: 002f351d 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 24286: 00611471 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 24286: 006114d9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 24287: 004b9bd1 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 24288: 00ae60dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 24289: 004b1635 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 24290: 00632fc5 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 24290: 0063302d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 24291: 00adae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 24292: 004a8761 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 24293: 002ce585 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 24294: 00ad5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 24295: 005cb4e1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 24295: 005cb549 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 24296: 002eefd1 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 24297: 00ae7d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 24298: 0073b295 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 24299: 006c11e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 24298: 0073b2e5 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 24299: 006c1231 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 24300: 00ae43d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 24301: 00b0d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 24302: 00b0f398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 24303: 005dbd2d 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 24304: 006c1c85 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 24303: 005dbd95 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 24304: 006c1cd5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 24305: 00297909 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 24306: 00b0e112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 24307: 00452c25 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 24308: 006f154d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 24308: 006f159d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 24309: 004694b1 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 24310: 0072ad6d 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 24310: 0072adbd 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 24311: 00ad0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 24312: 009aacf0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 24313: 00ad87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 24314: 0046671d 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 24315: 005efd01 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 24315: 005efd69 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 24316: 0051edc9 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 24317: 00b0f0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 24318: 00b0dfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 24319: 0051eea1 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 24320: 00b0ef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 24321: 004dd531 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 24322: 0051ee11 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 24323: 00b0d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24324: 00ae2ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24325: 00ad16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24326: 006d43b9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24326: 006d4409 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24327: 00b0f356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24328: 00ae2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24329: 00ad2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24330: 00add3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24331: 006c06c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24332: 0071e20d 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24331: 006c0711 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24332: 0071e25d 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24333: 00ad6368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24334: 00b0d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24335: 00ae1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24336: 00b0ceaf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24337: 002cdef1 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24338: 00b0d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24339: 00ad27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24340: 004667ad 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24341: 004e3b31 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24342: 00ada91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 24343: 00519095 474 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 24344: 0062b6f9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24345: 005d3c49 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24344: 0062b761 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24345: 005d3cb1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24346: 0051ee59 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 24347: 00b0d996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24348: 00ae7ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24349: 0069b595 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24349: 0069b5e5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24350: 00ad6b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24351: 00b0d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24352: 00629775 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24352: 006297dd 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24353: 00ae1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24354: 00718545 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24354: 00718595 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24355: 00ae0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24356: 00ae7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24357: 00a270fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 24358: 002cdd9d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24359: 00ae81f0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24360: 00aebb08 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 24361: 00adc9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 24362: 006f4525 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24363: 005ed455 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24362: 006f4575 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24363: 005ed4bd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24364: 00b0d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24365: 006339bd 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24365: 00633a25 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24366: 0052e69d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 24367: 00ae603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24368: 00b0e51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24369: 00b0de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24370: 00b0d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24371: 006a3b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24371: 006a3b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24372: 00b0d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24373: 00ae789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24374: 00267495 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24375: 007460d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24375: 00746129 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24376: 0052e6e5 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 24377: 00a41118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 24378: 00ae6578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24379: 00b0e264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 24380: 006c92bd 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24380: 006c930d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 24381: 00ae0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 24382: 00464ce1 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24383: 0046de51 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24384: 00b0dfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24385: 00a41094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 24386: 00b0d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24387: 0054c86d 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 24388: 002a1f01 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24389: 00b0ef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24390: 006d33e5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24390: 006d3435 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24391: 00ad6308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24392: 00b0ebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24393: 00aeb2d8 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 24394: 00b0ec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24395: 007323fd 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24395: 0073244d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24396: 00b0efa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24397: 00addccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24398: 00ae43c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24399: 0074329d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24399: 007432ed 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ 24400: 00537f29 326 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 24401: 006f2189 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24401: 006f21d9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24402: 00ae0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24403: 00ad8e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 24404: 0052e72d 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 24405: 006c8a5d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24405: 006c8aad 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24406: 00ae4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24407: 004e6b31 216 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ 24408: 004d2735 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24409: 00537cd9 296 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 24410: 003ade79 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24411: 005ec481 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24411: 005ec4e9 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24412: 00ad3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24413: 0072a70d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24413: 0072a75d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24414: 00ae2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24415: 00b0d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 24416: 00590c99 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 24416: 00590cfd 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 24417: 00ae59c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24418: 002ecbfd 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24419: 00ad8bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24420: 00a41010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 24421: 002a2961 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24422: 009c1488 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 24423: 00492419 1896 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ @@ -24433,103 +24433,103 @@ │ │ │ │ 24429: 00ae0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24430: 00414bfd 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24431: 00ad7734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24432: 004d1fad 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24433: 00ae2678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24434: 00b0e838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 24435: 00537e01 294 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 24436: 00615485 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24436: 006154ed 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24437: 00a3a65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 24438: 00b0ef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24439: 005f0231 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24439: 005f0299 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24440: 002d6365 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24441: 00b0f3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24442: 00728b1d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24442: 00728b6d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24443: 00442d45 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24444: 00ae8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24445: 006eb201 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24445: 006eb251 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24446: 00b0d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24447: 00b0ed30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 24448: 00592a65 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 24448: 00592ac9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 24449: 002d1439 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24450: 00b0d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24451: 00a3d1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24452: 00592b3d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24453: 006b9321 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24452: 00592ba1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24453: 006b9371 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24454: 002ab1b1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24455: 00ae6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24456: 00ae5a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24457: 00a3a5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24458: 006a0b3d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24458: 006a0b8d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24459: 00b0d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24460: 00381195 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24461: 00592aad 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24461: 00592b11 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24462: 00a3d2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24463: 00add59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24464: 00b0df7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24465: 006f507d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24465: 006f50cd 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24466: 00b0faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24467: 00b0efa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24468: 002d107d 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24469: 00380fe1 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24470: 00b0dbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24471: 009bd688 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24472: 006ec8a5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24472: 006ec8f5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24473: 00b0dc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24474: 003f4d01 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24475: 006d9fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24475: 006da035 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24476: 00adf810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24477: 00addc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24478: 00592af5 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24478: 00592b59 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24479: 00519631 486 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24480: 00a3d230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24481: 0038b539 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24482: 0028e739 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24483: 00618bc1 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24483: 00618c29 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24484: 00498895 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24485: 00342f2d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24486: 00adbde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24487: 00444949 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24488: 006da84d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24488: 006da89d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24489: 00ad4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24490: 009bdcd4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24491: 00715bc5 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24491: 00715c15 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24492: 00366c85 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24493: 004c6695 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24494: 00b0dfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24495: 004e28c9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24496: 0071a9c1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24496: 0071aa11 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24497: 00b0d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24498: 00689fc1 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24498: 0068a011 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24499: 0051432d 88 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24500: 004e1f11 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24501: 006e3389 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24502: 0082dd40 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24501: 006e33d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24502: 0082dd88 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24503: 00b0d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24504: 003c79b9 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24505: 00b0fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24506: 005be099 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24506: 005be101 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24507: 0044e4f9 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24508: 00297199 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24509: 00b0d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24510: 00adc9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24511: 00ada9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24512: 00b0ee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24513: 00b0e6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24514: 00294a91 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24515: 006ea1a5 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24515: 006ea1f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24516: 00b0fa3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24517: 00ad9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24518: 00b0f1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24519: 00741131 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24519: 00741181 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24520: 0046cfbd 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24521: 0045dc79 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24522: 004dbb51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24523: 0068940d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24524: 00716e35 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24523: 0068945d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24524: 00716e85 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24525: 00a228cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24526: 00b0de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24527: 0029c7ad 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24528: 00ad8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24529: 00ad45bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24530: 009be43c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24531: 00addc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24537,80 +24537,80 @@ │ │ │ │ 24533: 00b0e3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24534: 00ae2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24535: 00ad37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24536: 00a22848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24537: 00b0f508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24538: 004e8ad5 172 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24539: 0041bb05 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24540: 006c4319 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24540: 006c4369 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24541: 00a30474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ - 24542: 007059dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24543: 00724ced 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24544: 005ea3ed 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24542: 00705a2d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24543: 00724d3d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24544: 005ea455 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24545: 00a302e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24546: 00ad7474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24547: 00ad42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24548: 0065e2c9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24548: 0065e319 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24549: 00a303f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24550: 00b0d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24551: 00a3f7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24552: 00478425 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24553: 00a3f648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24554: 006c78a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24555: 005d0919 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24554: 006c78f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24555: 005d0981 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24556: 004db2c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24557: 00b0f4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24558: 00a227c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24559: 00b0db1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24560: 00a3f750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24561: 005ebc65 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24562: 00635811 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24561: 005ebccd 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24562: 00635879 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24563: 002c5c35 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24564: 00291ce1 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24565: 009bd660 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24566: 00a4bf4c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24567: 00b0d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24568: 00a3036c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24569: 00290ae9 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24570: 00b0f26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24571: 006145b5 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24571: 0061461d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24572: 00a46314 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24573: 00b0ee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24574: 00b0efc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24575: 00b0e0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24576: 006a1c4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24577: 00719e59 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24576: 006a1c9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24577: 00719ea9 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24578: 00b0d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24579: 006c5639 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24579: 006c5689 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24580: 002cf149 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24581: 005d7da1 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24582: 005f0225 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24581: 005d7e09 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24582: 005f028d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24583: 002b13b1 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24584: 00b0ced3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24585: 004e1a71 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24586: 00ae3900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24587: 0071a051 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24587: 0071a0a1 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24588: 0042cb0d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24589: 006d20e5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24589: 006d2135 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24590: 00a23634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24591: 00b0cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24592: 009faa08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24593: 00a3f6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24594: 00b0dfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24595: 00ad6ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24596: 006db181 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24597: 007470dd 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24596: 006db1d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24597: 0074712d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24598: 00ae1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24599: 00a2373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24600: 0060f2a9 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24600: 0060f311 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24601: 00b0e46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24602: 00418101 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24603: 0028e551 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24604: 00b0ed0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24605: 00590c09 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24605: 00590c6d 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24606: 00b0d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24607: 00b0f4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24608: 00b0d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24609: 0045a505 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24610: 00add5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24611: 00addaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24612: 00b0dcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ @@ -24623,197 +24623,197 @@ │ │ │ │ 24619: 0043dc69 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24620: 00ad3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24621: 00ae7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24622: 00ae6588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24623: 00291811 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24624: 00b0d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24625: 00b0d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24626: 00742f15 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24626: 00742f65 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24627: 00b0d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24628: 00ae72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24629: 00ae2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24630: 00ae8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24631: 002c15a1 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24632: 004ca249 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24633: 00b0d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24634: 00ae8e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24635: 006e4f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24636: 005eab7d 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24635: 006e4f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24636: 005eabe5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24637: 0090d3a4 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24638: 00ada1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24639: 00b0cedf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24640: 004ca551 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24641: 00b0d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24642: 00ae39a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24643: 00b0eb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24644: 00ae1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24645: 00adb9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24646: 00b0d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24647: 00ad1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24648: 00417c8d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24649: 00ad82e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24650: 006cfda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24650: 006cfdf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24651: 00b0cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24652: 004775a9 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24653: 00ad443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24654: 004868a5 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24655: 00b0df28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24656: 005c5d3d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24657: 0060e575 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24658: 006db445 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24659: 006b7edd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24656: 005c5da5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24657: 0060e5dd 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24658: 006db495 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24659: 006b7f2d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24660: 00ad20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24661: 006a5649 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24661: 006a5699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24662: 00b0e058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24663: 006f3c1d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24664: 006f5f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24663: 006f3c6d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24664: 006f5fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24665: 00ae2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24666: 0073d725 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24666: 0073d775 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24667: 0045268d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24668: 00ad456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24669: 004c7749 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24670: 00b0f024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24671: 0047a191 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24672: 0029a601 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24673: 00715911 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24673: 00715961 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24674: 00b0eac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24675: 00415c51 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24676: 00ad8e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24677: 00420285 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24678: 006f7631 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24678: 006f7681 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24679: 00b0d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24680: 0086fa3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24680: 0086fa84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24681: 00b0eb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24682: 00ada16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24683: 009fa984 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24684: 00ae46c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24685: 00ae6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24686: 00b0f4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24687: 00ad73f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24688: 00b0e75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24689: 009b3d40 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24690: 00ad26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24691: 00ade3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24692: 006a686d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24692: 006a68bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24693: 00394911 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24694: 00b0fb17 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24695: 00497c8d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24696: 00661ded 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24697: 006e7ae5 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24698: 005c959d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24696: 00661e3d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24697: 006e7b35 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24698: 005c9605 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24699: 00ae3e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24700: 00b0eb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24701: 0082d98c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24701: 0082d9d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24702: 004e86c5 116 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24703: 00ad7a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24704: 00b0d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24705: 00b0f35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24706: 0063f289 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24706: 0063f2f1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24707: 00b0e7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24708: 006c8735 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24708: 006c8785 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24709: 00b0ed18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24710: 00a2b92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24711: 00ad471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24712: 00a2ba34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24713: 00b0d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24714: 00a423a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24715: 00b0e840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24716: 00ae6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24717: 00b0ea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24718: 004fc151 4 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24719: 009bd610 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24720: 00ae5a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24721: 00ad4b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24722: 00a2e794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24723: 005d6671 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24723: 005d66d9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24724: 00a2e608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24725: 00727365 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24725: 007273b5 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24726: 00442889 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24727: 00465e15 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24728: 00516aa1 1572 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24729: 00ae9100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24730: 00ad9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24731: 006dcbc1 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24731: 006dcc11 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24732: 00a2e710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24733: 00450309 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24734: 00ae0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24735: 00b0e5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24736: 00ae4850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24737: 00a2b9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24738: 00b0d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24739: 00461179 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24740: 00281735 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24741: 006d6555 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24742: 00622451 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24741: 006d65a5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24742: 006224b9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24743: 00b0e964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24744: 00448055 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24745: 006a02fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24745: 006a034d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24746: 009f6e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24747: 00b0f500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24748: 00b0f116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24749: 004af889 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24750: 005b77dd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24750: 005b7845 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24751: 00ae2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24752: 00b0e4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24753: 00a2e68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24754: 009fcb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24755: 006e4fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24755: 006e4ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24756: 009ba0f0 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24757: 00b0d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24758: 00b0e9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24759: 004d5a51 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24760: 0072015d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24761: 006f1c4d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24760: 007201ad 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24761: 006f1c9d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24762: 00420be5 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24763: 00b0dc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24764: 0070f3e1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24764: 0070f431 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24765: 00381d65 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24766: 00364a09 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24767: 00707ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24768: 005da8b1 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24767: 00707d1d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24768: 005da919 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24769: 002d0349 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24770: 004e21ad 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24771: 006de7a1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24772: 00632a5d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24771: 006de7f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24772: 00632ac5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24773: 002913f1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24774: 00b0d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24775: 004ca2d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24776: 00ad526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24777: 00ad7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24778: 00ae741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24779: 00ad3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24780: 00b0eaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24781: 0071c1fd 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24781: 0071c24d 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24782: 00b0d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24783: 004b09fd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24784: 00b0f354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24785: 005d6689 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24786: 006b103d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24785: 005d66f1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24786: 006b108d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24787: 00b0e456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24788: 004c3e6d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24789: 002a2949 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24790: 003c7c21 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24791: 00382079 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24792: 0073973d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24792: 0073978d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24793: 00b0d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24794: 00b0e476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24795: 004d86ed 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24796: 00adb808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24797: 006fd18d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24797: 006fd1dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24798: 00a2d3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24799: 00ae9150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24800: 006ccdb5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24800: 006cce05 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24801: 00a2d270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24802: 00478595 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24803: 00280e5d 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24804: 004dc155 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24805: 003c9041 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24806: 00a2d378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24807: 00ae1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24808: 00634729 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24808: 00634791 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24809: 00b0defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24810: 00ad8030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24811: 00adbb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24812: 00b0e790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24813: 00343a11 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24814: 00ad479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24815: 00366d59 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24821,63 +24821,63 @@ │ │ │ │ 24817: 00b0f3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24818: 00ae6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24819: 00b0e340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24820: 00b0f1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24821: 00a2d2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24822: 003cb92d 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24823: 004dc879 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24824: 0060f309 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24824: 0060f371 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24825: 00ae8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24826: 006d0bed 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24826: 006d0c3d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24827: 004c5c85 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24828: 00b0f08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24829: 00add60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24830: 00ade890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24831: 00b0d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24832: 00adaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24833: 00b0d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24834: 00428b75 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24835: 007367bd 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24835: 0073680d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24836: 00b0f0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24837: 00b0d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24838: 005d6625 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24839: 00735c79 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24838: 005d668d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24839: 00735cc9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24840: 0050ae49 124 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24841: 005f8b29 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24841: 005f8b91 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24842: 00441711 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24843: 00adefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24844: 00ae3ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 24845: 00720909 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24845: 00720959 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24846: 0054a895 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24847: 00b0df26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24848: 00add9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24849: 00ae2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24850: 00b0e854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24851: 00b0e7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24852: 0054a88d 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24853: 004cb5d9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24854: 006a1941 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24855: 0062b4b9 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24854: 006a1991 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24855: 0062b521 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24856: 00addd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24857: 0062ca49 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24857: 0062cab1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24858: 00adf950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24859: 00b0eca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24860: 004d07a1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24861: 004830f5 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24862: 009c0370 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24863: 0054a891 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24864: 004cbe79 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24865: 0043e0c5 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24866: 0068e901 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24866: 0068e951 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24867: 004d9329 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24868: 00744715 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24869: 006f3559 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24870: 007192f5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24871: 006a4785 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24872: 006e2175 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24868: 00744765 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24869: 006f35a9 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24870: 00719345 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24871: 006a47d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24872: 006e21c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24873: 00b0e09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24874: 00add6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24875: 00ae0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24876: 00ada45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24877: 00addbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24878: 003319a5 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24879: 00adb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -24889,345 +24889,345 @@ │ │ │ │ 24885: 004b42d9 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24886: 00369435 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24887: 00436035 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24888: 00a3b2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24889: 00b0d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24890: 00a3b130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24891: 00b0e812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24892: 005c1739 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24892: 005c17a1 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24893: 009f86f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24894: 00a3b238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24895: 00ad8180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24896: 00452fad 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24897: 00725999 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24897: 007259e9 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24898: 00b0f1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24899: 006ffba5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24899: 006ffbf5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24900: 00293531 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24901: 006d9fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24902: 006c72bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24901: 006d9ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24902: 006c730d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24903: 00ad8db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24904: 00ad3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24905: 00b0d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24906: 00b0d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24907: 006f7ce5 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24907: 006f7d35 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24908: 0041905d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24909: 009f7eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24910: 00ae7bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24911: 00ae62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24912: 00a3b1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ 24913: 004b0f61 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24914: 006a1321 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24914: 006a1371 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24915: 00ad414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24916: 00460ebd 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24917: 00a2418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24918: 00ad2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24919: 005de215 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24919: 005de27d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24920: 00ae4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24921: 00731d41 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24921: 00731d91 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24922: 00a24000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24923: 006cb1ed 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24923: 006cb23d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24924: 00382b45 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24925: 00535785 316 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24926: 00b0c93c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24927: 00ae8e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24928: 00a24108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ 24929: 00ad258c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24930: 006dc72d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24930: 006dc77d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24931: 00b0e396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24932: 00460c91 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24933: 00adeb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24934: 003cc949 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24935: 00ae56b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24936: 00a366f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24937: 00b0d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24938: 00ae8e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24939: 009f07e4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24940: 006f4d31 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24940: 006f4d81 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24941: 00498305 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24942: 00ae4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24943: 00a367f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24944: 009f0814 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24945: 00ae59b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24946: 0072fb8d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24947: 00668079 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24946: 0072fbdd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24947: 006680c9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24948: 009f0864 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24949: 009f0904 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24950: 00ad2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24951: 005a3351 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24951: 005a33b9 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24952: 005358c1 326 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24953: 00b0efbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24954: 00b0ea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24955: 00a24084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24956: 0074aa81 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24956: 0074aad1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24957: 004c37ed 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24958: 0029c209 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24959: 004deca9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24960: 005dcc59 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24960: 005dccc1 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24961: 00b0e79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24962: 003b707d 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24963: 00ae2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24964: 00b0e15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24965: 00b0d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24966: 00b0ed46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24967: 00ad9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24968: 006daef5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24969: 00606df9 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24968: 006daf45 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24969: 00606e61 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24970: 00adf960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24971: 00a36774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24972: 0032ae0d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24973: 00b0f486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24974: 00ae31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 24975: 004c37bd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24976: 006de519 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24976: 006de569 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24977: 002d1391 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24978: 00b0d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24979: 005ed3d9 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24979: 005ed441 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24980: 004e3129 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24981: 004c5379 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24982: 00ad4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24983: 005dd7a9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24984: 00744d9d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24983: 005dd811 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24984: 00744ded 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24985: 00ad599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24986: 0060e849 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24986: 0060e8b1 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24987: 00ae1be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24988: 006c0d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24988: 006c0d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24989: 003965ed 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24990: 006ea4d1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24991: 006c74d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24990: 006ea521 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24991: 006c7529 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24992: 00ae54e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24993: 004c50e1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24994: 00a27ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24995: 00b0d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24996: 00ae01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24997: 006f02a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24997: 006f02f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24998: 00b0de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24999: 00a2793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 25000: 00ad8f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 25001: 004c6415 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25002: 00b0e9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25003: 00b0e8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 25004: 004c5769 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25005: 00630815 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25005: 0063087d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 25006: 004c57a9 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 25007: 004c57ed 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25008: 00b0cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25009: 00adf488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25010: 00b0da34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25011: 00a27a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 25012: 009c0388 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 25013: 004da169 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25014: 00b0e8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 25015: 004c5835 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25016: 00b0d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25017: 00b0f558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25018: 005bbee5 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25018: 005bbf4d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25019: 00adbc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25020: 0060736d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25020: 006073d5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25021: 00ae11e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25022: 006be5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25022: 006be649 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25023: 00ada8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25024: 00a49724 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25025: 00b0e084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25026: 00b0f160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25027: 00ad8110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25028: 006f33b9 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25028: 006f3409 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25029: 00b0df62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25030: 00adaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25031: 00a37350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 25032: 006b2641 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25033: 006f4c71 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25032: 006b2691 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25033: 006f4cc1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25034: 00b0f534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25035: 00ae4a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25036: 00ad3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 25037: 00a37458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 25038: 00ad5a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 25039: 00a279c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 25040: 00b0dbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 25041: 00461c7d 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 25042: 00496585 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 25043: 00b0cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 25044: 00ae3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 25045: 004da5e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 25046: 006c4059 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 25046: 006c40a9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 25047: 00add44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 25048: 00b0df80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 25049: 005dbeb5 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 25049: 005dbf1d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 25050: 00ad46bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 25051: 00b0e50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 25052: 0045c591 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 25053: 00ad3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 25054: 0061507d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 25055: 005b3459 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 25054: 006150e5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 25055: 005b34c1 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 25056: 00b0d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 25057: 00452c09 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 25058: 004deb01 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 25059: 00a373d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 25060: 00b0de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 25061: 00b0d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 25062: 00b0e512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 25063: 006f64ed 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 25063: 006f653d 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 25064: 004d585d 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 25065: 00add56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 25066: 004403e9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 25067: 00b0e7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 25068: 00600021 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 25068: 00600089 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 25069: 0054c981 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 25070: 00664bd5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 25070: 00664c25 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 25071: 0091006c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 25072: 00ad6fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 25073: 00b0e06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 25074: 0069b961 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 25074: 0069b9b1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 25075: 004d7f99 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 25076: 00ae627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 25077: 00b0e032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 25078: 006a4d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 25078: 006a4d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 25079: 0038fb75 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 25080: 00706231 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 25080: 00706281 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 25081: 00531a85 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 25082: 00b0d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 25083: 00a2b488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 25084: 00ae4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 25085: 00731011 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 25085: 00731061 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 25086: 005085f9 24 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 25087: 00531b5d 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ 25088: 00a24ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 25089: 009f91cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 25090: 0068f5fd 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 25090: 0068f64d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 25091: 00a2b590 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 25092: 00531acd 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ 25093: 004a8e41 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 25094: 00508a89 142 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 25095: 003ecc89 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 25096: 002a0295 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 25097: 005bc411 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 25097: 005bc479 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 25098: 00b0d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 25099: 00ad19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 25100: 00507599 396 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 25101: 00b0e6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 25102: 004bafb5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 25103: 005cafe1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 25103: 005cb049 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 25104: 00436eb1 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 25105: 00507ead 94 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 25106: 00ae6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 25107: 006da0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 25108: 006e97e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 25109: 0069dd25 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 25110: 00664f8d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 25111: 00747441 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 25107: 006da125 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 25108: 006e9839 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 25109: 0069dd75 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 25110: 00664fdd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 25111: 00747491 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 25112: 00a2b50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 25113: 009f8f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 25114: 00531b15 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 25115: 006f534d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 25115: 006f539d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 25116: 00270039 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 25117: 00b0d9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 25118: 00adbcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 25119: 00ade01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 25120: 00b0ee92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 25121: 0072b729 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 25121: 0072b779 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 25122: 00ae4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 25123: 005e28a9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 25123: 005e2911 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 25124: 00b0cead 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 25125: 0033f27d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 25126: 00b0d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 25127: 002918c1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 25128: 00ad3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 25129: 00addc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 25130: 00b0e7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 25131: 00b0da64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 25132: 00ade980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 25133: 004d1961 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 25134: 00b0fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 25135: 00b0e0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 25136: 00708a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 25136: 00708a9d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 25137: 00ad1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 25138: 00adac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 25139: 00adb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 25140: 0069c155 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 25140: 0069c1a5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 25141: 00ae8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 25142: 0072d09d 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 25142: 0072d0ed 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 25143: 00b0d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 25144: 0069c0c9 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 25144: 0069c119 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 25145: 00b0f1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 25146: 00b0ceec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 25147: 006214bd 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 25147: 00621525 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 25148: 00ada90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 25149: 004e6c09 864 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 25150: 00ae1db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 25151: 006a74e1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 25152: 00748c61 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 25151: 006a7531 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 25152: 00748cb1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 25153: 00b0d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 25154: 00ad9010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 25155: 00adbd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 25156: 00ad8c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 25157: 00ae0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 25158: 004da0bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 25159: 00b0eb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 25160: 00adb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 25161: 0045a615 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 25162: 00b0e366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 25163: 006504b5 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 25163: 0065051d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 25164: 004058d9 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 25165: 00b0fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 25166: 00b0d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 25167: 00ad9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 25168: 00ad79b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 25169: 005de115 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 25169: 005de17d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 25170: 00b0ec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 25171: 00adbc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 25172: 00ad3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 25173: 002f0c01 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 25174: 006410f9 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 25174: 00641161 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 25175: 0053627d 326 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ 25176: 004c3da5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 25177: 00ae2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 25178: 00ad42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 25179: 00ae81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 25180: 00ae720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 25181: 00291761 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 25182: 002cc3e1 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 25183: 00ad55fc 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 25184: 00b0e16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 25185: 0053602d 296 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 25186: 002d0179 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 25187: 006da279 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 25187: 006da2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 25188: 0051e8b1 508 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 25189: 006514f1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 25189: 00651559 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 25190: 003438c1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 25191: 006de1f1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 25192: 006d5d25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 25193: 006a36e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 25191: 006de241 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 25192: 006d5d75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 25193: 006a3731 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 25194: 0045b119 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 25195: 0069bf4d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 25195: 0069bf9d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 25196: 00ad43dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 25197: 0043647d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 25198: 0052f735 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 25199: 00ae5c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 25200: 00b0d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 25201: 0072efe1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 25202: 006330a1 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 25201: 0072f031 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 25202: 00633109 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 25203: 00ade49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 25204: 007268ad 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 25204: 007268fd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 25205: 00536155 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 25206: 00290261 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 25207: 0052f77d 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 25208: 002fdecd 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 25209: 0050b01d 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 25210: 00b0e0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 25211: 00b0de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 25212: 0029e7ed 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 25213: 004294b9 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 25214: 002ed939 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 25215: 003ec921 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 25216: 00ae80c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 25217: 004957c1 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 25218: 006db781 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 25218: 006db7d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 25219: 00539dc1 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 25220: 00b0d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 25221: 0040d1dd 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 25222: 00722a45 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 25222: 00722a95 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 25223: 00adc398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 25224: 00b0f740 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 25225: 0052f7c5 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 25226: 00910174 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 25227: 0038bf39 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 25228: 00335cf9 144 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 25229: 00b0f2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x25d858 │ │ │ │ - 0x0000000d (FINI) 0x74d844 │ │ │ │ + 0x0000000d (FINI) 0x74d890 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8fe678 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1960 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8fee20 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8e528 │ │ │ │ 0x00000006 (SYMTAB) 0x2bc18 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 313941b74d954bec5359cc9b29d3181c559c4a7d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c62517a6ba081f62ad4adbc2516d5934358e3f35 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -J}/lib/ld-linux-armhf.so.3 │ │ │ │ +?5/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ ^n>hv8!D │ │ │ │ ]{z[k1N>O"^(6b │ │ │ │ VvtV]8|0 │ │ │ │ I instruction: 0xf8cc0c0c │ │ │ │ blmi 3a495c │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec38 │ │ │ │ - subseq r9, ip, r8, ror sp │ │ │ │ - ldrdeq sp, [lr], #-6 │ │ │ │ - subeq sp, lr, ip, ror #1 │ │ │ │ + subseq r9, ip, r0, asr #27 │ │ │ │ + subeq sp, lr, lr, lsl r1 │ │ │ │ + subeq sp, lr, r4, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7ba4 <__bss_end__@@Base+0xfe2a8084> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36498c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sl, ip, r6, lsl ip │ │ │ │ - subeq r1, pc, r0, lsl r7 @ │ │ │ │ - subeq r1, pc, sl, lsr #14 │ │ │ │ + subseq sl, ip, lr, asr ip │ │ │ │ + subeq r1, pc, r8, asr r7 @ │ │ │ │ + subeq r1, pc, r2, ror r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7bd0 <__bss_end__@@Base+0xfe2a80b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3649b8 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - subseq sl, ip, sl, lsl sp │ │ │ │ - strdeq r1, [pc], #-148 @ │ │ │ │ - subeq r1, pc, r2, lsl #20 │ │ │ │ + subseq sl, ip, r2, ror #26 │ │ │ │ + subeq r1, pc, ip, lsr sl @ │ │ │ │ + subeq r1, pc, sl, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7bfc <__bss_end__@@Base+0xfe2a80dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3649e4 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fff9ea08 <__bss_end__@@Base+0xff48eee8> │ │ │ │ - subseq ip, ip, r6, ror #15 │ │ │ │ - subeq r2, pc, r0, lsr #10 │ │ │ │ - subeq r2, pc, r2, lsr r5 @ │ │ │ │ + subseq ip, ip, lr, lsr #16 │ │ │ │ + subeq r2, pc, r8, ror #10 │ │ │ │ + subeq r2, pc, sl, ror r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7c28 <__bss_end__@@Base+0xfe2a8108> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a10 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebde │ │ │ │ - rsbeq sl, r0, r6, lsr #18 │ │ │ │ - subeq r4, pc, ip, lsr #28 │ │ │ │ - subeq r4, pc, r8, lsr lr @ │ │ │ │ + rsbeq sl, r0, lr, ror #18 │ │ │ │ + subeq r4, pc, r4, ror lr @ │ │ │ │ + subeq r4, pc, r0, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7c58 <__bss_end__@@Base+0xfe2a8138> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a40 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebc6 │ │ │ │ - mlseq r0, sl, r7, ip │ │ │ │ - subeq r8, pc, ip, asr #15 │ │ │ │ - ldrdeq r8, [pc], #-124 @ │ │ │ │ + rsbeq ip, r0, r2, ror #15 │ │ │ │ + subeq r8, pc, r4, lsl r8 @ │ │ │ │ + subeq r8, pc, r4, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7c88 <__bss_end__@@Base+0xfe2a8168> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364a70 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fee1ea94 <__bss_end__@@Base+0xfe30ef74> │ │ │ │ - strdeq ip, [r0], #-122 @ 0xffffff86 @ │ │ │ │ - strheq r8, [pc], #-156 @ │ │ │ │ - ldrdeq r8, [pc], #-146 @ │ │ │ │ + rsbeq ip, r0, r2, asr #16 │ │ │ │ + subeq r8, pc, r4, lsl #20 │ │ │ │ + subeq r8, pc, sl, lsl sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7cb4 <__bss_end__@@Base+0xfe2a8194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4a9c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl fe81eac4 <__bss_end__@@Base+0xfdd0efa4> │ │ │ │ - strdeq sp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - subeq ip, pc, r6, lsr #29 │ │ │ │ - strheq ip, [pc], #-234 @ │ │ │ │ + rsbeq sp, r0, r8, lsr r7 │ │ │ │ + subeq ip, pc, lr, ror #29 │ │ │ │ + subeq ip, pc, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7ce4 <__bss_end__@@Base+0xfe2a81c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4acc │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 221eaf4 <__bss_end__@@Base+0x170efd4> │ │ │ │ - rsbeq sp, r0, r0, asr #13 │ │ │ │ - subeq ip, pc, r6, ror lr @ │ │ │ │ - subeq ip, pc, sl, lsl #29 │ │ │ │ + rsbeq sp, r0, r8, lsl #14 │ │ │ │ + strheq ip, [pc], #-238 @ │ │ │ │ + ldrdeq ip, [pc], #-226 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d14 <__bss_end__@@Base+0xfe2a81f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4afc │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 1c1eb24 <__bss_end__@@Base+0x110f004> │ │ │ │ - rsbeq lr, r0, r4, lsr #12 │ │ │ │ - subeq ip, pc, r6, asr #28 │ │ │ │ - subeq ip, pc, sl, asr lr @ │ │ │ │ + rsbeq lr, r0, ip, ror #12 │ │ │ │ + subeq ip, pc, lr, lsl #29 │ │ │ │ + subeq ip, pc, r2, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d44 <__bss_end__@@Base+0xfe2a8224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4b2c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 161eb54 <__bss_end__@@Base+0xb0f034> │ │ │ │ - strdeq lr, [r0], #-84 @ 0xffffffac @ │ │ │ │ - subeq ip, pc, r6, lsl lr @ │ │ │ │ - subeq lr, pc, sl, lsr fp @ │ │ │ │ + rsbeq lr, r0, ip, lsr r6 │ │ │ │ + subeq ip, pc, lr, asr lr @ │ │ │ │ + subeq lr, pc, r2, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7d74 <__bss_end__@@Base+0xfe2a8254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4b5c │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb38 │ │ │ │ - rsbeq lr, r0, ip, lsr r9 │ │ │ │ - subeq pc, pc, sl, lsr #17 │ │ │ │ - strheq pc, [pc], #-140 @ │ │ │ │ + rsbeq lr, r0, r4, lsl #19 │ │ │ │ + strdeq pc, [pc], #-130 @ │ │ │ │ + subeq pc, pc, r4, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7da4 <__bss_end__@@Base+0xfe2a8284> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364b8c │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl a9ebb0 │ │ │ │ - strdeq lr, [r0], #-166 @ 0xffffff5a @ │ │ │ │ - strdeq pc, [pc], #-232 @ │ │ │ │ - subeq pc, pc, r6, lsl #30 │ │ │ │ + rsbeq lr, r0, lr, lsr fp │ │ │ │ + subeq pc, pc, r0, asr #30 │ │ │ │ + subeq pc, pc, lr, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7dd0 <__bss_end__@@Base+0xfe2a82b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4bb8 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 49ebe0 │ │ │ │ - rsbeq pc, r0, r4, lsl #1 │ │ │ │ - subseq r3, r0, r6, ror #5 │ │ │ │ - subseq r3, r0, sl, lsr r7 │ │ │ │ + rsbeq pc, r0, ip, asr #1 │ │ │ │ + subseq r3, r0, lr, lsr #6 │ │ │ │ + subseq r3, r0, r2, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e00 <__bss_end__@@Base+0xfe2a82e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364be8 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fff1ec0c <__bss_end__@@Base+0xff40f0ec> │ │ │ │ - rsbeq pc, r0, r2, lsl #5 │ │ │ │ - ldrsheq r3, [r0], #-228 @ 0xffffff1c │ │ │ │ - subseq r3, r0, r6, lsl pc │ │ │ │ + rsbeq pc, r0, sl, asr #5 │ │ │ │ + subseq r3, r0, ip, lsr pc │ │ │ │ + subseq r3, r0, lr, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e2c <__bss_end__@@Base+0xfe2a830c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4c14 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b ff91ec3c <__bss_end__@@Base+0xfee0f11c> │ │ │ │ - rsbeq pc, r0, ip, ror #20 │ │ │ │ - subeq ip, pc, lr, lsr #26 │ │ │ │ - subeq ip, pc, r2, asr #26 │ │ │ │ + strhteq pc, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + subeq ip, pc, r6, ror sp @ │ │ │ │ + subeq ip, pc, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e5c <__bss_end__@@Base+0xfe2a833c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4c44 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b ff31ec6c <__bss_end__@@Base+0xfe80f14c> │ │ │ │ - rsbeq pc, r0, ip, lsr sl @ │ │ │ │ - strdeq ip, [pc], #-206 @ │ │ │ │ - subeq ip, pc, r2, lsl sp @ │ │ │ │ + rsbeq pc, r0, r4, lsl #21 │ │ │ │ + subeq ip, pc, r6, asr #26 │ │ │ │ + subeq ip, pc, sl, asr sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7e8c <__bss_end__@@Base+0xfe2a836c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4c74 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - rsbeq r0, r1, sl, lsr #13 │ │ │ │ - subseq r8, r0, r8, lsr r8 │ │ │ │ - subseq r8, r0, r8, asr #17 │ │ │ │ + strdeq r0, [r1], #-98 @ 0xffffff9e @ │ │ │ │ + subseq r8, r0, r0, lsl #17 │ │ │ │ + subseq r8, r0, r0, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7ebc <__bss_end__@@Base+0xfe2a839c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4ca4 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe71eccc <__bss_end__@@Base+0xfdc0f1ac> │ │ │ │ - rsbeq r0, r1, r0, lsl sl │ │ │ │ - subseq r9, r0, r2, lsr #8 │ │ │ │ - subseq r9, r0, lr, lsr r4 │ │ │ │ + rsbeq r0, r1, r8, asr sl │ │ │ │ + subseq r9, r0, sl, ror #8 │ │ │ │ + subseq r9, r0, r6, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7eec <__bss_end__@@Base+0xfe2a83cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4cd4 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 211ecfc <__bss_end__@@Base+0x160f1dc> │ │ │ │ - rsbeq r0, r1, r0, ror #19 │ │ │ │ - ldrsheq r9, [r0], #-50 @ 0xffffffce │ │ │ │ - subseq r9, r0, lr, lsl #8 │ │ │ │ + rsbeq r0, r1, r8, lsr #20 │ │ │ │ + subseq r9, r0, sl, lsr r4 │ │ │ │ + subseq r9, r0, r6, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7f1c <__bss_end__@@Base+0xfe2a83fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d04 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ b 1b1ed2c <__bss_end__@@Base+0x100f20c> │ │ │ │ - strhteq r0, [r1], #-144 @ 0xffffff70 │ │ │ │ - subseq r9, r0, r2, asr #7 │ │ │ │ - ldrsheq r9, [r0], #-62 @ 0xffffffc2 │ │ │ │ + strdeq r0, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + subseq r9, r0, sl, lsl #8 │ │ │ │ + subseq r9, r0, r6, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7f4c <__bss_end__@@Base+0xfe2a842c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d34 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b 151ed5c <__bss_end__@@Base+0xa0f23c> │ │ │ │ - rsbeq r0, r1, r0, lsl #19 │ │ │ │ - @ instruction: 0x00509392 │ │ │ │ - subseq r9, r0, r2, ror r4 │ │ │ │ + rsbeq r0, r1, r8, asr #19 │ │ │ │ + ldrsbeq r9, [r0], #-58 @ 0xffffffc6 │ │ │ │ + ldrheq r9, [r0], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7f7c <__bss_end__@@Base+0xfe2a845c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d64 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea34 │ │ │ │ - rsbeq lr, r1, r8, lsr #17 │ │ │ │ - ldrheq sl, [r0], #-138 @ 0xffffff76 │ │ │ │ - ldrsbeq r7, [fp], #-8 │ │ │ │ + strdeq lr, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + subseq sl, r0, r2, lsl #18 │ │ │ │ + subseq r7, fp, r0, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7fac <__bss_end__@@Base+0xfe2a848c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4d94 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea1c │ │ │ │ - ldrdeq lr, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - subseq fp, r0, r6, lsr #28 │ │ │ │ - subseq fp, r0, ip, lsr lr │ │ │ │ + rsbeq lr, r1, r4, lsr #26 │ │ │ │ + subseq fp, r0, lr, ror #28 │ │ │ │ + subseq fp, r0, r4, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb7fdc <__bss_end__@@Base+0xfe2a84bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4dc4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b 31edec │ │ │ │ - rsbeq r9, r5, r0, lsr #9 │ │ │ │ - subeq ip, pc, lr, ror fp @ │ │ │ │ - umaaleq ip, pc, r2, fp @ │ │ │ │ + rsbeq r9, r5, r8, ror #9 │ │ │ │ + subeq ip, pc, r6, asr #23 │ │ │ │ + ldrdeq ip, [pc], #-186 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb800c <__bss_end__@@Base+0xfe2a84ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4df4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ stmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r5, r4, lsr #17 │ │ │ │ - subseq r0, r0, sl, asr #8 │ │ │ │ - subseq r0, r0, lr, asr r4 │ │ │ │ + rsbeq r9, r5, ip, ror #17 │ │ │ │ + @ instruction: 0x00500492 │ │ │ │ + subseq r0, r0, r6, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb803c <__bss_end__@@Base+0xfe2a851c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4e24 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldmib r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r5, r4, ror r8 │ │ │ │ - subseq r0, r1, sl, lsl r5 │ │ │ │ - subseq r0, r1, r6, lsr #10 │ │ │ │ + strhteq r9, [r5], #-140 @ 0xffffff74 │ │ │ │ + subseq r0, r1, r2, ror #10 │ │ │ │ + subseq r0, r1, lr, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb806c <__bss_end__@@Base+0xfe2a854c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4e54 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r5, r4, asr #16 │ │ │ │ - subseq r0, r1, sl, ror #9 │ │ │ │ - subseq r0, r1, lr, lsl #10 │ │ │ │ + rsbeq r9, r5, ip, lsl #17 │ │ │ │ + subseq r0, r1, r2, lsr r5 │ │ │ │ + subseq r0, r1, r6, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb809c <__bss_end__@@Base+0xfe2a857c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4e84 │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ stmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r5, r4, lsl r8 │ │ │ │ - ldrheq r0, [r1], #-74 @ 0xffffffb6 │ │ │ │ - ldrsheq r0, [r1], #-74 @ 0xffffffb6 │ │ │ │ + rsbeq r9, r5, ip, asr r8 │ │ │ │ + subseq r0, r1, r2, lsl #10 │ │ │ │ + subseq r0, r1, r2, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb80cc <__bss_end__@@Base+0xfe2a85ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e4eb4 │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e98a │ │ │ │ - rsbeq r9, r5, r4, ror #15 │ │ │ │ - subseq r0, r1, r2, rrx │ │ │ │ - subseq r0, r1, r8, lsr r5 │ │ │ │ + rsbeq r9, r5, ip, lsr #16 │ │ │ │ + subseq r0, r1, sl, lsr #1 │ │ │ │ + subseq r0, r1, r0, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8100 <__bss_end__@@Base+0xfe2a85e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e4ee8 │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e970 │ │ │ │ - strhteq r9, [r5], #-112 @ 0xffffff90 │ │ │ │ - subseq r0, r1, lr, lsr #32 │ │ │ │ - subseq r0, r1, r4, lsl #10 │ │ │ │ + strdeq r9, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + subseq r0, r1, r6, ror r0 │ │ │ │ + subseq r0, r1, ip, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8134 <__bss_end__@@Base+0xfe2a8614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e4f1c │ │ │ │ rscscs pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e956 │ │ │ │ - rsbeq r9, r5, ip, ror r7 │ │ │ │ - ldrsheq pc, [r0], #-250 @ 0xffffff06 @ │ │ │ │ - ldrsheq r0, [r1], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r9, r5, r4, asr #15 │ │ │ │ + subseq r0, r1, r2, asr #32 │ │ │ │ + subseq r0, r1, r8, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8168 <__bss_end__@@Base+0xfe2a8648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4f50 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmdb ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r5, r8, fp, fp │ │ │ │ - subseq r0, r1, lr, ror #7 │ │ │ │ - ldrsheq r0, [r1], #-58 @ 0xffffffc6 │ │ │ │ + rsbeq fp, r5, r0, ror #23 │ │ │ │ + subseq r0, r1, r6, lsr r4 │ │ │ │ + subseq r0, r1, r2, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8198 <__bss_end__@@Base+0xfe2a8678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4f80 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stmdb r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq fp, r5, r8, ror #22 │ │ │ │ - ldrheq r0, [r1], #-62 @ 0xffffffc2 │ │ │ │ - subseq r0, r1, r2, ror #7 │ │ │ │ + strhteq fp, [r5], #-176 @ 0xffffff50 │ │ │ │ + subseq r0, r1, r6, lsl #8 │ │ │ │ + subseq r0, r1, sl, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb81c8 <__bss_end__@@Base+0xfe2a86a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4fb0 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e90e │ │ │ │ - rsbeq ip, r5, lr, rrx │ │ │ │ - ldrsheq r3, [r0], #-24 @ 0xffffffe8 │ │ │ │ - subseq r3, r0, ip, lsl #4 │ │ │ │ + strhteq ip, [r5], #-6 │ │ │ │ + subseq r3, r0, r0, asr #4 │ │ │ │ + subseq r3, r0, r4, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb81f8 <__bss_end__@@Base+0xfe2a86d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4fe0 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldm r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r5, ip, lsr r0 │ │ │ │ - subseq r5, r1, sl, lsl #23 │ │ │ │ - subseq r5, r1, r6, lsr ip │ │ │ │ + rsbeq ip, r5, r4, lsl #1 │ │ │ │ + ldrsbeq r5, [r1], #-178 @ 0xffffff4e │ │ │ │ + subseq r5, r1, lr, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8228 <__bss_end__@@Base+0xfe2a8708> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5010 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8de │ │ │ │ - rsbeq ip, r5, r4, ror #12 │ │ │ │ - subseq r7, r1, lr, lsl r8 │ │ │ │ - subseq r7, r1, ip, lsr #16 │ │ │ │ + rsbeq ip, r5, ip, lsr #13 │ │ │ │ + subseq r7, r1, r6, ror #16 │ │ │ │ + subseq r7, r1, r4, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8258 <__bss_end__@@Base+0xfe2a8738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5040 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmia r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r5, ip, lsr sp │ │ │ │ - subseq r8, r1, lr, lsr #11 │ │ │ │ - ldrheq r8, [r1], #-94 @ 0xffffffa2 │ │ │ │ + rsbeq ip, r5, r4, lsl #27 │ │ │ │ + ldrsheq r8, [r1], #-86 @ 0xffffffaa │ │ │ │ + subseq r8, r1, r6, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8288 <__bss_end__@@Base+0xfe2a8768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5070 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ae │ │ │ │ - rsbeq sp, r5, r6, lsl #23 │ │ │ │ - subseq pc, r1, r0, lsl #5 │ │ │ │ - subseq pc, r1, r8, lsl #5 │ │ │ │ + rsbeq sp, r5, lr, asr #23 │ │ │ │ + subseq pc, r1, r8, asr #5 │ │ │ │ + ldrsbeq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb82b8 <__bss_end__@@Base+0xfe2a8798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3650a0 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r5, r2, r2, lr │ │ │ │ - subseq r1, r2, r8, ror ip │ │ │ │ - subseq r1, r2, lr, lsl #25 │ │ │ │ + ldrdeq lr, [r5], #-42 @ 0xffffffd6 @ │ │ │ │ + subseq r1, r2, r0, asr #25 │ │ │ │ + ldrsbeq r1, [r2], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb82e4 <__bss_end__@@Base+0xfe2a87c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a50cc │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldmda lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq pc, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r8, r2, lr, asr #16 │ │ │ │ - subseq r8, r2, lr, asr r8 │ │ │ │ + rsbeq pc, r5, r0, asr #12 │ │ │ │ + @ instruction: 0x00528896 │ │ │ │ + subseq r8, r2, r6, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8314 <__bss_end__@@Base+0xfe2a87f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3650fc │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r5, sl, asr #26 │ │ │ │ - subseq sl, r2, ip, ror #21 │ │ │ │ - subseq sl, r2, r6, lsl #22 │ │ │ │ + mlseq r5, r2, sp, pc @ │ │ │ │ + subseq sl, r2, r4, lsr fp │ │ │ │ + subseq sl, r2, lr, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8340 <__bss_end__@@Base+0xfe2a8820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365128 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r6, lr, ror #5 │ │ │ │ - subeq r1, pc, ip, lsl r0 @ │ │ │ │ - subeq r1, pc, r6, lsr r0 @ │ │ │ │ + rsbeq r0, r6, r6, lsr r3 │ │ │ │ + subeq r1, pc, r4, rrx │ │ │ │ + subeq r1, pc, lr, ror r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb836c <__bss_end__@@Base+0xfe2a884c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5154 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strdeq r0, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - subeq fp, pc, r6, asr lr @ │ │ │ │ - subseq ip, r2, r6, asr #10 │ │ │ │ + rsbeq r0, r6, r0, asr #12 │ │ │ │ + umaaleq fp, pc, lr, lr @ │ │ │ │ + subseq ip, r2, lr, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb839c <__bss_end__@@Base+0xfe2a887c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5184 │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stmda r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r0, r6, r8, asr #11 │ │ │ │ - ldrsheq ip, [r2], #-74 @ 0xffffffb6 │ │ │ │ - ldrdeq r8, [pc], #-18 @ │ │ │ │ + rsbeq r0, r6, r0, lsl r6 │ │ │ │ + subseq ip, r2, r2, asr #10 │ │ │ │ + subeq r8, pc, sl, lsl r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb83cc <__bss_end__@@Base+0xfe2a88ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a51b4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e80c │ │ │ │ - rsbeq r0, r6, r6, lsr #21 │ │ │ │ - ldrsheq r2, [r0], #-244 @ 0xffffff0c │ │ │ │ - subseq r3, r0, r4, asr #32 │ │ │ │ + rsbeq r0, r6, lr, ror #21 │ │ │ │ + subseq r3, r0, ip, lsr r0 │ │ │ │ + subseq r3, r0, ip, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb83fc <__bss_end__@@Base+0xfe2a88dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a51e4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eff4 │ │ │ │ - rsbeq r0, r6, r6, ror sl │ │ │ │ - subseq r2, r0, r4, asr #31 │ │ │ │ - subseq r3, r0, r4, lsl r0 │ │ │ │ + strhteq r0, [r6], #-174 @ 0xffffff52 │ │ │ │ + subseq r3, r0, ip │ │ │ │ + subseq r3, r0, ip, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb842c <__bss_end__@@Base+0xfe2a890c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5214 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ svc 0x00daf7fc │ │ │ │ - rsbeq r0, r6, r4, ror #26 │ │ │ │ - umaaleq fp, pc, r6, sp @ │ │ │ │ - subseq ip, r2, r6, lsl #9 │ │ │ │ + rsbeq r0, r6, ip, lsr #27 │ │ │ │ + ldrdeq fp, [pc], #-222 @ │ │ │ │ + subseq ip, r2, lr, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb845c <__bss_end__@@Base+0xfe2a893c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5244 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ svc 0x00c2f7fc │ │ │ │ - rsbeq r0, r6, r4, lsr sp │ │ │ │ - strdeq pc, [pc], #-250 @ │ │ │ │ - subseq r0, r0, lr │ │ │ │ + rsbeq r0, r6, ip, ror sp │ │ │ │ + subseq r0, r0, r2, asr #32 │ │ │ │ + subseq r0, r0, r6, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb848c <__bss_end__@@Base+0xfe2a896c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5274 │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efac │ │ │ │ - rsbeq r0, r6, r6, lsl #26 │ │ │ │ - subseq lr, r2, r0, lsl #8 │ │ │ │ - ldrsheq lr, [r2], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r0, r6, lr, asr #26 │ │ │ │ + subseq lr, r2, r8, asr #8 │ │ │ │ + subseq lr, r2, r8, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb84bc <__bss_end__@@Base+0xfe2a899c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a52a4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef94 │ │ │ │ - ldrdeq r0, [r6], #-198 @ 0xffffff3a @ │ │ │ │ - subeq r8, pc, r8, lsl #3 │ │ │ │ - umaaleq r8, pc, ip, r1 @ │ │ │ │ + rsbeq r0, r6, lr, lsl sp │ │ │ │ + ldrdeq r8, [pc], #-16 @ │ │ │ │ + subeq r8, pc, r4, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb84ec <__bss_end__@@Base+0xfe2a89cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a52d4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x007af7fc │ │ │ │ - mlseq r6, r4, r4, r1 │ │ │ │ - subeq pc, pc, sl, ror #30 │ │ │ │ - subeq pc, pc, lr, ror pc @ │ │ │ │ + ldrdeq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq pc, [pc], #-242 @ │ │ │ │ + subeq pc, pc, r6, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb851c <__bss_end__@@Base+0xfe2a89fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5304 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef64 │ │ │ │ - rsbeq r2, r6, r2, lsl r7 │ │ │ │ - subeq r0, pc, r0, asr #28 │ │ │ │ - subseq fp, r2, r4, asr #23 │ │ │ │ + rsbeq r2, r6, sl, asr r7 │ │ │ │ + subeq r0, pc, r8, lsl #29 │ │ │ │ + subseq fp, r2, ip, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb854c <__bss_end__@@Base+0xfe2a8a2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5334 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef4c │ │ │ │ - rsbeq r2, r6, r2, ror #13 │ │ │ │ - subeq r0, pc, r0, lsl lr @ │ │ │ │ - subeq r0, pc, r8, lsr #28 │ │ │ │ + rsbeq r2, r6, sl, lsr #14 │ │ │ │ + subeq r0, pc, r8, asr lr @ │ │ │ │ + subeq r0, pc, r0, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb857c <__bss_end__@@Base+0xfe2a8a5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5364 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ svc 0x0032f7fc │ │ │ │ - strhteq r2, [r6], #-168 @ 0xffffff58 │ │ │ │ - ldrdeq pc, [pc], #-234 @ │ │ │ │ - subeq pc, pc, lr, ror #29 │ │ │ │ + rsbeq r2, r6, r0, lsl #22 │ │ │ │ + subeq pc, pc, r2, lsr #30 │ │ │ │ + subeq pc, pc, r6, lsr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb85ac <__bss_end__@@Base+0xfe2a8a8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5394 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x001af7fc │ │ │ │ - rsbeq r2, r6, r0, ror #25 │ │ │ │ - subeq pc, pc, sl, lsr #29 │ │ │ │ - strheq pc, [pc], #-238 @ │ │ │ │ + rsbeq r2, r6, r8, lsr #26 │ │ │ │ + strdeq pc, [pc], #-226 @ │ │ │ │ + subeq pc, pc, r6, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb85dc <__bss_end__@@Base+0xfe2a8abc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a53c4 │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x0002f7fc │ │ │ │ - strhteq r2, [r6], #-192 @ 0xffffff40 │ │ │ │ - subseq pc, r3, r6, ror r7 @ │ │ │ │ - @ instruction: 0x0053f79e │ │ │ │ + strdeq r2, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq pc, [r3], #-126 @ 0xffffff82 @ │ │ │ │ + subseq pc, r3, r6, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb860c <__bss_end__@@Base+0xfe2a8aec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a53f4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 7, pc, cr10, cr12, {7} @ │ │ │ │ - ldrdeq r3, [r6], #-20 @ 0xffffffec @ │ │ │ │ - subeq pc, pc, sl, asr #28 │ │ │ │ - subeq pc, pc, lr, asr lr @ │ │ │ │ + rsbeq r3, r6, ip, lsl r2 │ │ │ │ + umaaleq pc, pc, r2, lr @ │ │ │ │ + subeq pc, pc, r6, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb863c <__bss_end__@@Base+0xfe2a8b1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5424 │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eed4 │ │ │ │ - rsbeq r3, r6, r6, lsr #3 │ │ │ │ - subseq r0, r4, ip, asr #2 │ │ │ │ - subseq r0, r4, r4, ror #2 │ │ │ │ + rsbeq r3, r6, lr, ror #3 │ │ │ │ + @ instruction: 0x00540194 │ │ │ │ + subseq r0, r4, ip, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb866c <__bss_end__@@Base+0xfe2a8b4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5454 │ │ │ │ eorvs pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 5, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - rsbeq r3, r6, r4, ror r1 │ │ │ │ - subseq r0, r4, r6, lsl r0 │ │ │ │ - subseq r0, r4, r6, asr r1 │ │ │ │ + strhteq r3, [r6], #-28 @ 0xffffffe4 │ │ │ │ + subseq r0, r4, lr, asr r0 │ │ │ │ + @ instruction: 0x0054019e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb869c <__bss_end__@@Base+0xfe2a8b7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5484 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eea4 │ │ │ │ - rsbeq r3, r6, r6, asr #2 │ │ │ │ - subeq r7, pc, r8, lsr #31 │ │ │ │ - strheq r7, [pc], #-252 @ │ │ │ │ + rsbeq r3, r6, lr, lsl #3 │ │ │ │ + strdeq r7, [pc], #-240 @ │ │ │ │ + subeq r8, pc, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb86cc <__bss_end__@@Base+0xfe2a8bac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b 171f4d4 <__bss_end__@@Base+0xc0f9b4> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ blt 151f4e4 <__bss_end__@@Base+0xa0f9c4> │ │ │ │ - subseq r0, r4, lr, lsl r1 │ │ │ │ + subseq r0, r4, r6, ror #2 │ │ │ │ rsbseq r9, r8, r6, ror r7 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - subseq r0, r4, lr, lsl r1 │ │ │ │ + subseq r0, r4, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb870c <__bss_end__@@Base+0xfe2a8bec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a54f4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee6c │ │ │ │ - rsbeq r3, r6, r6, asr r5 │ │ │ │ - subeq r0, pc, r0, asr ip @ │ │ │ │ - subeq r0, pc, r8, ror #24 │ │ │ │ + mlseq r6, lr, r5, r3 │ │ │ │ + umaaleq r0, pc, r8, ip @ │ │ │ │ + strheq r0, [pc], #-192 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb873c <__bss_end__@@Base+0xfe2a8c1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365524 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbeq r4, r6, lr, ror #23 │ │ │ │ - subeq r7, pc, r8, lsl #30 │ │ │ │ - subeq r7, pc, lr, lsl pc @ │ │ │ │ + rsbeq r4, r6, r6, lsr ip │ │ │ │ + subeq r7, pc, r0, asr pc @ │ │ │ │ + subeq r7, pc, r6, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8768 <__bss_end__@@Base+0xfe2a8c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5550 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - ldrdeq r4, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq r6, [r4], #-254 @ 0xffffff02 │ │ │ │ - ldrsbeq r6, [r4], #-242 @ 0xffffff0e │ │ │ │ + rsbeq r4, r6, r4, lsr #26 │ │ │ │ + subseq r7, r4, r6 │ │ │ │ + subseq r7, r4, sl, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8798 <__bss_end__@@Base+0xfe2a8c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5580 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcr 7, 1, pc, cr4, cr12, {7} @ │ │ │ │ - rsbeq r4, r6, ip, lsr #25 │ │ │ │ - subseq r6, r4, lr, lsl #31 │ │ │ │ - ldrheq r6, [r4], #-246 @ 0xffffff0a │ │ │ │ + strdeq r4, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq r6, [r4], #-246 @ 0xffffff0a │ │ │ │ + ldrsheq r6, [r4], #-254 @ 0xffffff02 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb87c8 <__bss_end__@@Base+0xfe2a8ca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a55b0 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 0, pc, cr12, cr12, {7} @ │ │ │ │ - rsbeq r4, r6, ip, ror ip │ │ │ │ - subseq r6, r4, lr, asr pc │ │ │ │ - @ instruction: 0x00546f9a │ │ │ │ + rsbeq r4, r6, r4, asr #25 │ │ │ │ + subseq r6, r4, r6, lsr #31 │ │ │ │ + subseq r6, r4, r2, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb87f8 <__bss_end__@@Base+0xfe2a8cd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3655e0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r5, r6, lr, asr #8 │ │ │ │ - subeq r0, pc, r4, ror #22 │ │ │ │ - subeq r0, pc, lr, ror fp @ │ │ │ │ + mlseq r6, r6, r4, r5 │ │ │ │ + subeq r0, pc, ip, lsr #23 │ │ │ │ + subeq r0, pc, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8824 <__bss_end__@@Base+0xfe2a8d04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a560c │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldcl 7, cr15, [lr, #1008] @ 0x3f0 │ │ │ │ - rsbeq r5, r6, r0, lsr #8 │ │ │ │ - subseq r9, r4, lr, ror #4 │ │ │ │ - subseq r9, r4, lr, ror r2 │ │ │ │ + rsbeq r5, r6, r8, ror #8 │ │ │ │ + ldrheq r9, [r4], #-38 @ 0xffffffda │ │ │ │ + subseq r9, r4, r6, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8854 <__bss_end__@@Base+0xfe2a8d34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36563c │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ - strhteq r5, [r6], #-254 @ 0xffffff02 │ │ │ │ - subseq pc, r4, r4, lsr #3 │ │ │ │ - subseq pc, r4, r6, ror #3 │ │ │ │ + rsbeq r6, r6, r6 │ │ │ │ + subseq pc, r4, ip, ror #3 │ │ │ │ + subseq pc, r4, lr, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8880 <__bss_end__@@Base+0xfe2a8d60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5668 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edb2 │ │ │ │ - mlseq r6, r2, pc, r5 @ │ │ │ │ - ldrdeq r0, [pc], #-172 @ │ │ │ │ - strdeq r0, [pc], #-164 @ │ │ │ │ + ldrdeq r5, [r6], #-250 @ 0xffffff06 @ │ │ │ │ + subeq r0, pc, r4, lsr #22 │ │ │ │ + subeq r0, pc, ip, lsr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb88b0 <__bss_end__@@Base+0xfe2a8d90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5698 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed9a │ │ │ │ - rsbeq r6, r6, r6, ror fp │ │ │ │ - @ instruction: 0x00552490 │ │ │ │ - subseq r2, r5, ip, lsl #11 │ │ │ │ + strhteq r6, [r6], #-190 @ 0xffffff42 │ │ │ │ + ldrsbeq r2, [r5], #-72 @ 0xffffffb8 │ │ │ │ + ldrsbeq r2, [r5], #-84 @ 0xffffffac │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb88e0 <__bss_end__@@Base+0xfe2a8dc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a56c8 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ stc 7, cr15, [r0, #1008] @ 0x3f0 │ │ │ │ - rsbeq r6, r6, r4, lsr #25 │ │ │ │ - subseq r2, r5, sl, ror fp │ │ │ │ - subseq r2, r5, sl, lsl #23 │ │ │ │ + rsbeq r6, r6, ip, ror #25 │ │ │ │ + subseq r2, r5, r2, asr #23 │ │ │ │ + ldrsbeq r2, [r5], #-178 @ 0xffffff4e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8910 <__bss_end__@@Base+0xfe2a8df0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a56f8 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stcl 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r7, r6, r8, lsl #11 │ │ │ │ - subeq ip, pc, sl, asr #4 │ │ │ │ - subseq r4, r1, sl, asr #18 │ │ │ │ + ldrdeq r7, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + umaaleq ip, pc, r2, r2 @ │ │ │ │ + @ instruction: 0x00514992 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8940 <__bss_end__@@Base+0xfe2a8e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5728 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [r0, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r7, r6, r8, asr r5 │ │ │ │ - subeq ip, pc, sl, lsl r2 @ │ │ │ │ - subseq r4, r1, sl, lsl r9 │ │ │ │ + rsbeq r7, r6, r0, lsr #11 │ │ │ │ + subeq ip, pc, r2, ror #4 │ │ │ │ + subseq r4, r1, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8970 <__bss_end__@@Base+0xfe2a8e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5758 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r7, r6, r8, lsr #10 │ │ │ │ - subeq ip, pc, sl, ror #3 │ │ │ │ - subseq r4, r1, sl, ror #17 │ │ │ │ + rsbeq r7, r6, r0, ror r5 │ │ │ │ + subeq ip, pc, r2, lsr r2 @ │ │ │ │ + subseq r4, r1, r2, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb89a0 <__bss_end__@@Base+0xfe2a8e80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5788 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r8, r6, r0, ror #5 │ │ │ │ - subseq r4, r5, r6, lsl ip │ │ │ │ - subseq r4, r5, r6, ror ip │ │ │ │ + rsbeq r8, r6, r8, lsr #6 │ │ │ │ + subseq r4, r5, lr, asr ip │ │ │ │ + ldrheq r4, [r5], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb89d0 <__bss_end__@@Base+0xfe2a8eb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3657b8 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - mlseq r6, r2, r9, r8 │ │ │ │ - subseq r7, r5, r0, lsl #2 │ │ │ │ - @ instruction: 0x00501796 │ │ │ │ + ldrdeq r8, [r6], #-154 @ 0xffffff66 @ │ │ │ │ + subseq r7, r5, r8, asr #2 │ │ │ │ + ldrsbeq r1, [r0], #-126 @ 0xffffff82 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb89fc <__bss_end__@@Base+0xfe2a8edc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a57e4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldcl 7, cr15, [r2], #1008 @ 0x3f0 │ │ │ │ - rsbeq pc, r6, r4, asr r5 @ │ │ │ │ - subeq ip, pc, lr, asr r1 @ │ │ │ │ - subeq ip, pc, r2, ror r1 @ │ │ │ │ + mlseq r6, ip, r5, pc @ │ │ │ │ + subeq ip, pc, r6, lsr #3 │ │ │ │ + strheq ip, [pc], #-26 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8a2c <__bss_end__@@Base+0xfe2a8f0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5814 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecdc │ │ │ │ - rsbeq pc, r6, r0, ror #16 │ │ │ │ - subeq ip, pc, lr, lsr #2 │ │ │ │ - subseq r4, r1, r0, lsr r8 │ │ │ │ + rsbeq pc, r6, r8, lsr #17 │ │ │ │ + subeq ip, pc, r6, ror r1 @ │ │ │ │ + subseq r4, r1, r8, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8a5c <__bss_end__@@Base+0xfe2a8f3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5844 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbeq pc, r6, r0, lsr r8 @ │ │ │ │ - strdeq ip, [pc], #-14 @ │ │ │ │ - ldrsheq r4, [r1], #-126 @ 0xffffff82 │ │ │ │ + rsbeq pc, r6, r8, ror r8 @ │ │ │ │ + subeq ip, pc, r6, asr #2 │ │ │ │ + subseq r4, r1, r6, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8a8c <__bss_end__@@Base+0xfe2a8f6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5874 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [sl], #1008 @ 0x3f0 │ │ │ │ - rsbeq pc, r6, ip, lsl r9 @ │ │ │ │ - subeq ip, pc, lr, asr #1 │ │ │ │ - subseq r4, r1, lr, asr #15 │ │ │ │ + rsbeq pc, r6, r4, ror #18 │ │ │ │ + subeq ip, pc, r6, lsl r1 @ │ │ │ │ + subseq r4, r1, r6, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8abc <__bss_end__@@Base+0xfe2a8f9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a58a4 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbeq r0, r7, r4, asr #12 │ │ │ │ - subeq fp, pc, r6, lsl #14 │ │ │ │ - ldrsheq fp, [r2], #-214 @ 0xffffff2a │ │ │ │ + rsbeq r0, r7, ip, lsl #13 │ │ │ │ + subeq fp, pc, lr, asr #14 │ │ │ │ + subseq fp, r2, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8aec <__bss_end__@@Base+0xfe2a8fcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a58d4 │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec7c │ │ │ │ - rsbeq r0, r7, r6, lsl r6 │ │ │ │ - subseq r2, r6, r4, lsl #10 │ │ │ │ - ldrsheq r2, [r6], #-84 @ 0xffffffac │ │ │ │ + rsbeq r0, r7, lr, asr r6 │ │ │ │ + subseq r2, r6, ip, asr #10 │ │ │ │ + subseq r2, r6, ip, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8b1c <__bss_end__@@Base+0xfe2a8ffc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5904 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec64 │ │ │ │ - rsbeq r0, r7, r6, ror #11 │ │ │ │ - subeq r0, pc, r0, asr #16 │ │ │ │ - subeq r0, pc, r8, asr r8 @ │ │ │ │ + rsbeq r0, r7, lr, lsr #12 │ │ │ │ + subeq r0, pc, r8, lsl #17 │ │ │ │ + subeq r0, pc, r0, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8b4c <__bss_end__@@Base+0xfe2a902c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5934 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mcrr 7, 15, pc, sl, cr12 @ │ │ │ │ - rsbeq r0, r7, r0, lsl ip │ │ │ │ - subeq pc, pc, sl, lsl #18 │ │ │ │ - subeq pc, pc, lr, lsl r9 @ │ │ │ │ + rsbeq r0, r7, r8, asr ip │ │ │ │ + subeq pc, pc, r2, asr r9 @ │ │ │ │ + subeq pc, pc, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8b7c <__bss_end__@@Base+0xfe2a905c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5964 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec34 │ │ │ │ - rsbeq r0, r7, r2, ror #23 │ │ │ │ - subeq r7, pc, r8, asr #21 │ │ │ │ - ldrdeq r7, [pc], #-172 @ │ │ │ │ + rsbeq r0, r7, sl, lsr #24 │ │ │ │ + subeq r7, pc, r0, lsl fp @ │ │ │ │ + subeq r7, pc, r4, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8bac <__bss_end__@@Base+0xfe2a908c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5994 │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldc 7, cr15, [sl], {252} @ 0xfc │ │ │ │ - rsbeq r1, r7, r0, lsr #2 │ │ │ │ - @ instruction: 0x00565492 │ │ │ │ - ldrsbeq r6, [r6], #-58 @ 0xffffffc6 │ │ │ │ + rsbeq r1, r7, r8, ror #2 │ │ │ │ + ldrsbeq r5, [r6], #-74 @ 0xffffffb6 │ │ │ │ + subseq r6, r6, r2, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8bdc <__bss_end__@@Base+0xfe2a90bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a59c4 │ │ │ │ rsbsmi pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbeq r1, r7, ip, lsl r4 │ │ │ │ - subseq r9, r2, r6, lsl #10 │ │ │ │ - subseq r7, r6, r6, ror #21 │ │ │ │ + rsbeq r1, r7, r4, ror #8 │ │ │ │ + subseq r9, r2, lr, asr #10 │ │ │ │ + subseq r7, r6, lr, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c0c <__bss_end__@@Base+0xfe2a90ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a59f4 │ │ │ │ addsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ bl ffd1fa18 <__bss_end__@@Base+0xff20fef8> │ │ │ │ - rsbeq r1, r7, ip, ror #7 │ │ │ │ - ldrsbeq r9, [r2], #-70 @ 0xffffffba │ │ │ │ - ldrheq r7, [r6], #-166 @ 0xffffff5a │ │ │ │ + rsbeq r1, r7, r4, lsr r4 │ │ │ │ + subseq r9, r2, lr, lsl r5 │ │ │ │ + ldrsheq r7, [r6], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c3c <__bss_end__@@Base+0xfe2a911c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5a24 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl ff71fa48 <__bss_end__@@Base+0xfec0ff28> │ │ │ │ - rsbeq r1, r7, r4, asr r7 │ │ │ │ - subseq sl, r6, r6, lsl r3 │ │ │ │ - ldrsheq sl, [r6], #-66 @ 0xffffffbe │ │ │ │ + mlseq r7, ip, r7, r1 │ │ │ │ + subseq sl, r6, lr, asr r3 │ │ │ │ + subseq sl, r6, sl, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c6c <__bss_end__@@Base+0xfe2a914c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5a54 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ bl ff11fa78 <__bss_end__@@Base+0xfe60ff58> │ │ │ │ - rsbeq r1, r7, r4, lsr #14 │ │ │ │ - subseq sl, r6, r6, ror #5 │ │ │ │ - ldrsbeq sl, [r6], #-78 @ 0xffffffb2 │ │ │ │ + rsbeq r1, r7, ip, ror #14 │ │ │ │ + subseq sl, r6, lr, lsr #6 │ │ │ │ + subseq sl, r6, r6, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8c9c <__bss_end__@@Base+0xfe2a917c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5a84 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eba4 │ │ │ │ - strhteq r1, [r7], #-180 @ 0xffffff4c │ │ │ │ - strheq pc, [pc], #-122 @ │ │ │ │ - ldrdeq pc, [pc], #-112 @ │ │ │ │ + strdeq r1, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + subeq pc, pc, r2, lsl #16 │ │ │ │ + subeq pc, pc, r8, lsl r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8ccc <__bss_end__@@Base+0xfe2a91ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ab4 │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl fe51fad8 <__bss_end__@@Base+0xfda0ffb8> │ │ │ │ - rsbeq r1, r7, r4, lsl #23 │ │ │ │ - subseq fp, r6, r6, lsr #22 │ │ │ │ - subseq fp, r6, r2, lsr fp │ │ │ │ + rsbeq r1, r7, ip, asr #23 │ │ │ │ + subseq fp, r6, lr, ror #22 │ │ │ │ + subseq fp, r6, sl, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8cfc <__bss_end__@@Base+0xfe2a91dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ae4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb74 │ │ │ │ - rsbeq r1, r7, r8, lsr #31 │ │ │ │ - subeq pc, pc, sl, asr r7 @ │ │ │ │ - subeq pc, pc, r0, ror r7 @ │ │ │ │ + strdeq r1, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + subeq pc, pc, r2, lsr #15 │ │ │ │ + strheq pc, [pc], #-120 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8d2c <__bss_end__@@Base+0xfe2a920c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5b14 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - rsbeq r2, r7, r6, asr #32 │ │ │ │ - subseq r2, r7, r0, asr #11 │ │ │ │ - subseq r2, r7, r8, ror #13 │ │ │ │ + rsbeq r2, r7, lr, lsl #1 │ │ │ │ + subseq r2, r7, r8, lsl #12 │ │ │ │ + subseq r2, r7, r0, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8d5c <__bss_end__@@Base+0xfe2a923c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5b44 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb44 │ │ │ │ - rsbeq r2, r7, r6, lsl r0 │ │ │ │ - @ instruction: 0x00572590 │ │ │ │ - ldrsbeq r2, [r7], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r2, r7, lr, asr r0 │ │ │ │ + ldrsbeq r2, [r7], #-88 @ 0xffffffa8 │ │ │ │ + subseq r2, r7, r0, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8d8c <__bss_end__@@Base+0xfe2a926c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5b74 │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl d1fb98 <__bss_end__@@Base+0x210078> │ │ │ │ - rsbeq r2, r7, r8, lsr r1 │ │ │ │ - subseq r2, r7, sl, lsr #17 │ │ │ │ - ldrheq r4, [r8], #-162 @ 0xffffff5e │ │ │ │ + rsbeq r2, r7, r0, lsl #3 │ │ │ │ + ldrsheq r2, [r7], #-130 @ 0xffffff7e │ │ │ │ + ldrsheq r4, [r8], #-170 @ 0xffffff56 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8dbc <__bss_end__@@Base+0xfe2a929c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365ba4 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 79fbc4 <_IO_stdin_used@@Base+0x52374> │ │ │ │ - strhteq r2, [r7], #-62 @ 0xffffffc2 │ │ │ │ - subseq r2, r7, r0, asr #28 │ │ │ │ - subseq r2, r7, lr, asr #28 │ │ │ │ + bl 79fbc4 <_IO_stdin_used@@Base+0x5232c> │ │ │ │ + rsbeq r2, r7, r6, lsl #8 │ │ │ │ + subseq r2, r7, r8, lsl #29 │ │ │ │ + @ instruction: 0x00572e96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8de8 <__bss_end__@@Base+0xfe2a92c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365bd0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 21fbf0 │ │ │ │ - rsbeq r2, r7, r6, asr #8 │ │ │ │ - subeq r0, pc, r4, ror r5 @ │ │ │ │ - subeq r0, pc, lr, lsl #11 │ │ │ │ + rsbeq r2, r7, lr, lsl #9 │ │ │ │ + strheq r0, [pc], #-92 @ │ │ │ │ + ldrdeq r0, [pc], #-86 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e14 <__bss_end__@@Base+0xfe2a92f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5bfc │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae8 │ │ │ │ - rsbeq r2, r7, sl, lsl r4 │ │ │ │ - subseq r3, r7, r0, lsr #32 │ │ │ │ - subseq r3, r7, r0, asr #32 │ │ │ │ + rsbeq r2, r7, r2, ror #8 │ │ │ │ + subseq r3, r7, r8, rrx │ │ │ │ + subseq r3, r7, r8, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e44 <__bss_end__@@Base+0xfe2a9324> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5c2c │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ b ff61fc50 <__bss_end__@@Base+0xfeb10130> │ │ │ │ - rsbeq r2, r7, r8, ror #7 │ │ │ │ - subseq r2, r7, lr, ror #31 │ │ │ │ - subseq r2, r7, lr, lsr #18 │ │ │ │ + rsbeq r2, r7, r0, lsr r4 │ │ │ │ + subseq r3, r7, r6, lsr r0 │ │ │ │ + subseq r2, r7, r6, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8e74 <__bss_end__@@Base+0xfe2a9354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365c5c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff09fc7c <__bss_end__@@Base+0xfe59015c> │ │ │ │ - rsbeq r2, r7, sl, ror r7 │ │ │ │ - subeq r0, pc, r8, ror #9 │ │ │ │ - subseq fp, r2, lr, ror #4 │ │ │ │ + rsbeq r2, r7, r2, asr #15 │ │ │ │ + subeq r0, pc, r0, lsr r5 @ │ │ │ │ + ldrheq fp, [r2], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8ea0 <__bss_end__@@Base+0xfe2a9380> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5c88 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaa2 │ │ │ │ - rsbeq r2, r7, lr, asr #14 │ │ │ │ - strheq r0, [pc], #-76 @ │ │ │ │ - ldrdeq r0, [pc], #-68 @ │ │ │ │ + mlseq r7, r6, r7, r2 │ │ │ │ + subeq r0, pc, r4, lsl #10 │ │ │ │ + subeq r0, pc, ip, lsl r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8ed0 <__bss_end__@@Base+0xfe2a93b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365cb8 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe51fcd8 <__bss_end__@@Base+0xfda101b8> │ │ │ │ - rsbeq r2, r7, sl, asr ip │ │ │ │ - subseq r3, r7, ip, lsr #27 │ │ │ │ - ldrheq r3, [r7], #-222 @ 0xffffff22 │ │ │ │ + rsbeq r2, r7, r2, lsr #25 │ │ │ │ + ldrsheq r3, [r7], #-212 @ 0xffffff2c │ │ │ │ + subseq r3, r7, r6, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8efc <__bss_end__@@Base+0xfe2a93dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ce4 │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b 1f1fd08 <__bss_end__@@Base+0x14101e8> │ │ │ │ - rsbeq r4, r7, r0, lsr r4 │ │ │ │ - ldrheq r9, [r7], #-26 @ 0xffffffe6 │ │ │ │ - subseq r9, r7, r6, asr #8 │ │ │ │ + rsbeq r4, r7, r8, ror r4 │ │ │ │ + subseq r9, r7, r2, lsl #4 │ │ │ │ + subseq r9, r7, lr, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8f2c <__bss_end__@@Base+0xfe2a940c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5d14 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea5c │ │ │ │ - strhteq r4, [r7], #-158 @ 0xffffff62 │ │ │ │ - subeq r0, pc, r0, lsr r4 @ │ │ │ │ - ldrheq fp, [r2], #-20 @ 0xffffffec │ │ │ │ + rsbeq r4, r7, r6, lsl #20 │ │ │ │ + subeq r0, pc, r8, ror r4 @ │ │ │ │ + ldrsheq fp, [r2], #-28 @ 0xffffffe4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8f5c <__bss_end__@@Base+0xfe2a943c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5d44 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea44 │ │ │ │ - rsbeq r4, r7, lr, lsl #19 │ │ │ │ - subeq r0, pc, r0, lsl #8 │ │ │ │ - subeq r0, pc, r8, lsl r4 @ │ │ │ │ + ldrdeq r4, [r7], #-150 @ 0xffffff6a @ │ │ │ │ + subeq r0, pc, r8, asr #8 │ │ │ │ + subeq r0, pc, r0, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8f8c <__bss_end__@@Base+0xfe2a946c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5d74 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b d1fd98 <__bss_end__@@Base+0x210278> │ │ │ │ - rsbeq r4, r7, lr, asr r9 │ │ │ │ - ldrheq sl, [r7], #-244 @ 0xffffff0c │ │ │ │ - subseq r7, r1, lr, ror #18 │ │ │ │ + rsbeq r4, r7, r6, lsr #19 │ │ │ │ + ldrsheq sl, [r7], #-252 @ 0xffffff04 │ │ │ │ + ldrheq r7, [r1], #-150 @ 0xffffff6a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8fbc <__bss_end__@@Base+0xfe2a949c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5da4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea14 │ │ │ │ - rsbeq r4, r7, lr, ror pc │ │ │ │ - subeq r0, pc, r0, lsr #7 │ │ │ │ - subseq fp, r2, r4, lsr #2 │ │ │ │ + rsbeq r4, r7, r6, asr #31 │ │ │ │ + subeq r0, pc, r8, ror #7 │ │ │ │ + subseq fp, r2, ip, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb8fec <__bss_end__@@Base+0xfe2a94cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5dd4 │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9fa │ │ │ │ - rsbeq r4, r7, ip, asr #30 │ │ │ │ - subseq sp, r9, r6, ror r9 │ │ │ │ - subseq r7, r1, ip, lsl #18 │ │ │ │ + mlseq r7, r4, pc, r4 @ │ │ │ │ + ldrheq sp, [r9], #-158 @ 0xffffff62 │ │ │ │ + subseq r7, r1, r4, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9020 <__bss_end__@@Base+0xfe2a9500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5e08 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - rsbeq r4, r7, r8, lsl pc │ │ │ │ - subseq sp, r9, r2, asr #18 │ │ │ │ - ldrsbeq r7, [r1], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r4, r7, r0, ror #30 │ │ │ │ + subseq sp, r9, sl, lsl #19 │ │ │ │ + subseq r7, r1, r0, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9054 <__bss_end__@@Base+0xfe2a9534> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5e3c │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c6 │ │ │ │ - rsbeq r4, r7, r4, ror #29 │ │ │ │ - subseq sp, r9, lr, lsl #18 │ │ │ │ - subseq r7, r1, r4, lsr #17 │ │ │ │ + rsbeq r4, r7, ip, lsr #30 │ │ │ │ + subseq sp, r9, r6, asr r9 │ │ │ │ + subseq r7, r1, ip, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9088 <__bss_end__@@Base+0xfe2a9568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5e70 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ac │ │ │ │ - strhteq r4, [r7], #-224 @ 0xffffff20 │ │ │ │ - ldrsbeq sp, [r9], #-138 @ 0xffffff76 │ │ │ │ - subseq r7, r1, r0, ror r8 │ │ │ │ + strdeq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + subseq sp, r9, r2, lsr #18 │ │ │ │ + ldrheq r7, [r1], #-136 @ 0xffffff78 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb90bc <__bss_end__@@Base+0xfe2a959c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5ea4 │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e992 │ │ │ │ - rsbeq r4, r7, ip, ror lr │ │ │ │ - subseq sp, r9, r6, lsr #17 │ │ │ │ - subseq r7, r1, ip, lsr r8 │ │ │ │ + rsbeq r4, r7, r4, asr #29 │ │ │ │ + subseq sp, r9, lr, ror #17 │ │ │ │ + subseq r7, r1, r4, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb90f0 <__bss_end__@@Base+0xfe2a95d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a5ed8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmdb r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r7, sl, asr #28 │ │ │ │ - subeq r0, pc, ip, ror #4 │ │ │ │ - subeq r0, pc, r2, lsl #5 │ │ │ │ + mlseq r7, r2, lr, r4 │ │ │ │ + strheq r0, [pc], #-36 @ │ │ │ │ + subeq r0, pc, sl, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9120 <__bss_end__@@Base+0xfe2a9600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5f08 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e960 │ │ │ │ - rsbeq r4, r7, r8, lsl lr │ │ │ │ - subseq sp, r9, r2, asr #16 │ │ │ │ - ldrsbeq r7, [r1], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r4, r7, r0, ror #28 │ │ │ │ + subseq sp, r9, sl, lsl #17 │ │ │ │ + subseq r7, r1, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9154 <__bss_end__@@Base+0xfe2a9634> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5f3c │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e946 │ │ │ │ - rsbeq r4, r7, r4, ror #27 │ │ │ │ - subseq sp, r9, lr, lsl #16 │ │ │ │ - subseq r7, r1, r4, lsr #15 │ │ │ │ + rsbeq r4, r7, ip, lsr #28 │ │ │ │ + subseq sp, r9, r6, asr r8 │ │ │ │ + subseq r7, r1, ip, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9188 <__bss_end__@@Base+0xfe2a9668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5f70 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e92c │ │ │ │ - strhteq r4, [r7], #-208 @ 0xffffff30 │ │ │ │ - ldrsbeq sp, [r9], #-122 @ 0xffffff86 │ │ │ │ - subseq r7, r1, r0, ror r7 │ │ │ │ + strdeq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + subseq sp, r9, r2, lsr #16 │ │ │ │ + ldrheq r7, [r1], #-120 @ 0xffffff88 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb91bc <__bss_end__@@Base+0xfe2a969c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5fa4 │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e912 │ │ │ │ - rsbeq r4, r7, ip, ror sp │ │ │ │ - subseq sp, r9, r6, lsr #15 │ │ │ │ - subseq ip, r7, r8, lsl r7 │ │ │ │ + rsbeq r4, r7, r4, asr #27 │ │ │ │ + subseq sp, r9, lr, ror #15 │ │ │ │ + subseq ip, r7, r0, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb91f0 <__bss_end__@@Base+0xfe2a96d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e5fd8 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8f8 │ │ │ │ - rsbeq r4, r7, r8, asr #26 │ │ │ │ - subseq sp, r9, r2, ror r7 │ │ │ │ - subseq r7, r1, r8, lsl #14 │ │ │ │ + mlseq r7, r0, sp, r4 │ │ │ │ + ldrheq sp, [r9], #-122 @ 0xffffff86 │ │ │ │ + subseq r7, r1, r0, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9224 <__bss_end__@@Base+0xfe2a9704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e600c │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8de │ │ │ │ - rsbeq r4, r7, r4, lsl sp │ │ │ │ - subseq sp, r9, lr, lsr r7 │ │ │ │ - subseq ip, r7, r4, lsl #14 │ │ │ │ + rsbeq r4, r7, ip, asr sp │ │ │ │ + subseq sp, r9, r6, lsl #15 │ │ │ │ + subseq ip, r7, ip, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9258 <__bss_end__@@Base+0xfe2a9738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e6040 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8c4 │ │ │ │ - rsbeq r4, r7, r0, ror #25 │ │ │ │ - subseq sp, r9, sl, lsl #14 │ │ │ │ - ldrsheq ip, [r7], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r4, r7, r8, lsr #26 │ │ │ │ + subseq sp, r9, r2, asr r7 │ │ │ │ + subseq ip, r7, r8, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb928c <__bss_end__@@Base+0xfe2a976c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e6074 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8aa │ │ │ │ - rsbeq r4, r7, ip, lsr #25 │ │ │ │ - ldrsbeq sp, [r9], #-102 @ 0xffffff9a │ │ │ │ - subseq r7, r1, ip, ror #12 │ │ │ │ + strdeq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + subseq sp, r9, lr, lsl r7 │ │ │ │ + ldrheq r7, [r1], #-100 @ 0xffffff9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb92c0 <__bss_end__@@Base+0xfe2a97a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e60a8 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e890 │ │ │ │ - rsbeq r4, r7, r8, ror ip │ │ │ │ - subseq sp, r9, r2, lsr #13 │ │ │ │ - subseq r7, r1, r8, lsr r6 │ │ │ │ + rsbeq r4, r7, r0, asr #25 │ │ │ │ + subseq sp, r9, sl, ror #13 │ │ │ │ + subseq r7, r1, r0, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb92f4 <__bss_end__@@Base+0xfe2a97d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e60dc │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e876 │ │ │ │ - rsbeq r4, r7, r4, asr #24 │ │ │ │ - subseq sp, r9, lr, ror #12 │ │ │ │ - subseq r7, r1, r4, lsl #12 │ │ │ │ + rsbeq r4, r7, ip, lsl #25 │ │ │ │ + ldrheq sp, [r9], #-102 @ 0xffffff9a │ │ │ │ + subseq r7, r1, ip, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9328 <__bss_end__@@Base+0xfe2a9808> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366110 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r6, r7, lr, asr r0 │ │ │ │ - subseq lr, r7, ip, lsr #11 │ │ │ │ - subseq lr, r7, r6, asr #11 │ │ │ │ + rsbeq r6, r7, r6, lsr #1 │ │ │ │ + ldrsheq lr, [r7], #-84 @ 0xffffffac │ │ │ │ + subseq lr, r7, lr, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9354 <__bss_end__@@Base+0xfe2a9834> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a613c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e848 │ │ │ │ - rsbeq r6, r7, r2, lsr r0 │ │ │ │ - subseq lr, r7, ip, lsr #11 │ │ │ │ - subseq r7, r1, r8, lsr #11 │ │ │ │ + rsbeq r6, r7, sl, ror r0 │ │ │ │ + ldrsheq lr, [r7], #-84 @ 0xffffffac │ │ │ │ + ldrsheq r7, [r1], #-80 @ 0xffffffb0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9384 <__bss_end__@@Base+0xfe2a9864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a616c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e830 │ │ │ │ - strhteq r6, [r7], #-22 @ 0xffffffea │ │ │ │ - subseq pc, r9, ip, asr #2 │ │ │ │ - subseq lr, r7, r4, lsr r7 │ │ │ │ + strdeq r6, [r7], #-30 @ 0xffffffe2 @ │ │ │ │ + @ instruction: 0x0059f194 │ │ │ │ + subseq lr, r7, ip, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb93b4 <__bss_end__@@Base+0xfe2a9894> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a619c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e818 │ │ │ │ - rsbeq r6, r7, r6, lsl #3 │ │ │ │ - subseq pc, r9, ip, lsl r1 @ │ │ │ │ - subseq lr, r7, r0, lsl r7 │ │ │ │ + rsbeq r6, r7, lr, asr #3 │ │ │ │ + subseq pc, r9, r4, ror #2 │ │ │ │ + subseq lr, r7, r8, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb93e4 <__bss_end__@@Base+0xfe2a98c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a61cc │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ svc 0x00fef7fb │ │ │ │ - rsbeq r6, r7, r4, asr r1 │ │ │ │ - subseq pc, r9, sl, ror #1 │ │ │ │ - subseq lr, r7, r6, lsl #14 │ │ │ │ + mlseq r7, ip, r1, r6 │ │ │ │ + subseq pc, r9, r2, lsr r1 @ │ │ │ │ + subseq lr, r7, lr, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9414 <__bss_end__@@Base+0xfe2a98f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r8, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9428 <__bss_end__@@Base+0xfe2a9908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6210 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efde │ │ │ │ - rsbeq r6, r7, r2, asr #20 │ │ │ │ - subeq pc, lr, r4, lsr pc @ │ │ │ │ - subeq pc, lr, ip, asr #30 │ │ │ │ + rsbeq r6, r7, sl, lsl #21 │ │ │ │ + subeq pc, lr, ip, ror pc @ │ │ │ │ + umaaleq pc, lr, r4, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9458 <__bss_end__@@Base+0xfe2a9938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3814] @ 0xfffff11a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efbc │ │ │ │ - rsbeq r6, r7, r2, ror #22 │ │ │ │ - ldrheq r3, [r8], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x00517490 │ │ │ │ + rsbeq r6, r7, sl, lsr #23 │ │ │ │ + subseq r4, r8, r0 │ │ │ │ + ldrsbeq r7, [r1], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb949c <__bss_end__@@Base+0xfe2a997c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6284 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ svc 0x00a2f7fb │ │ │ │ - rsbeq r6, r7, r0, lsr fp │ │ │ │ - subseq r3, r8, r6, lsl #31 │ │ │ │ - subseq r7, r1, lr, asr r4 │ │ │ │ + rsbeq r6, r7, r8, ror fp │ │ │ │ + subseq r3, r8, lr, asr #31 │ │ │ │ + subseq r7, r1, r6, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb94cc <__bss_end__@@Base+0xfe2a99ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a62b4 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ svc 0x008af7fb │ │ │ │ - rsbeq r6, r7, r0, lsl #22 │ │ │ │ - subseq r3, r8, r6, asr pc │ │ │ │ - subseq r7, r1, lr, lsr #8 │ │ │ │ + rsbeq r6, r7, r8, asr #22 │ │ │ │ + @ instruction: 0x00583f9e │ │ │ │ + subseq r7, r1, r6, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb94fc <__bss_end__@@Base+0xfe2a99dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a62e4 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ svc 0x0072f7fb │ │ │ │ - ldrdeq r6, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r3, r8, r6, lsr #30 │ │ │ │ - ldrsheq r7, [r1], #-62 @ 0xffffffc2 │ │ │ │ + rsbeq r6, r7, r8, lsl fp │ │ │ │ + subseq r3, r8, lr, ror #30 │ │ │ │ + subseq r7, r1, r6, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb952c <__bss_end__@@Base+0xfe2a9a0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6314 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ svc 0x005af7fb │ │ │ │ - rsbeq r6, r7, r0, lsr #21 │ │ │ │ - ldrsheq r3, [r8], #-230 @ 0xffffff1a │ │ │ │ - subseq r7, r1, lr, asr #7 │ │ │ │ + rsbeq r6, r7, r8, ror #21 │ │ │ │ + subseq r3, r8, lr, lsr pc │ │ │ │ + subseq r7, r1, r6, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb955c <__bss_end__@@Base+0xfe2a9a3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6344 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ svc 0x0042f7fb │ │ │ │ - rsbeq r6, r7, r0, ror sl │ │ │ │ - subseq r3, r8, r6, asr #29 │ │ │ │ - @ instruction: 0x0051739e │ │ │ │ + strhteq r6, [r7], #-168 @ 0xffffff58 │ │ │ │ + subseq r3, r8, lr, lsl #30 │ │ │ │ + subseq r7, r1, r6, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb958c <__bss_end__@@Base+0xfe2a9a6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366374 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x002cf7fb │ │ │ │ - rsbeq r7, r7, lr, asr #1 │ │ │ │ - subseq lr, r7, r8, asr #6 │ │ │ │ - subseq lr, r7, r2, ror #6 │ │ │ │ + rsbeq r7, r7, r6, lsl r1 │ │ │ │ + @ instruction: 0x0057e390 │ │ │ │ + subseq lr, r7, sl, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb95b8 <__bss_end__@@Base+0xfe2a9a98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a63a0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ svc 0x0014f7fb │ │ │ │ - rsbeq r7, r7, r2, lsr #6 │ │ │ │ - subeq pc, lr, r4, lsr #27 │ │ │ │ - strheq pc, [lr], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq r7, r7, sl, ror #6 │ │ │ │ + subeq pc, lr, ip, ror #27 │ │ │ │ + subeq pc, lr, r2, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb95e8 <__bss_end__@@Base+0xfe2a9ac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a63d0 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbeq r7, r7, r8, lsl #10 │ │ │ │ - subseq r4, r8, r6, lsr #31 │ │ │ │ - subseq r5, r8, r2, lsr #32 │ │ │ │ + rsbeq r7, r7, r0, asr r5 │ │ │ │ + subseq r4, r8, lr, ror #31 │ │ │ │ + subseq r5, r8, sl, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9618 <__bss_end__@@Base+0xfe2a9af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6400 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 7, pc, cr4, cr11, {7} @ │ │ │ │ - ldrdeq r7, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r4, r8, r6, ror pc │ │ │ │ - ldrsheq r4, [r8], #-242 @ 0xffffff0e │ │ │ │ + rsbeq r7, r7, r0, lsr #10 │ │ │ │ + ldrheq r4, [r8], #-254 @ 0xffffff02 │ │ │ │ + subseq r5, r8, sl, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9648 <__bss_end__@@Base+0xfe2a9b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6430 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ mcr 7, 6, pc, cr12, cr11, {7} @ │ │ │ │ - strdeq r7, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x0058549e │ │ │ │ - ldrheq r7, [r1], #-34 @ 0xffffffde │ │ │ │ + rsbeq r7, r7, ip, lsr r8 │ │ │ │ + subseq r5, r8, r6, ror #9 │ │ │ │ + ldrsheq r7, [r1], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9678 <__bss_end__@@Base+0xfe2a9b58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6460 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ mrc 7, 5, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbeq r7, r7, r4, asr #15 │ │ │ │ - subseq r5, r8, lr, ror #8 │ │ │ │ - subseq r5, r8, r6, lsr #9 │ │ │ │ + rsbeq r7, r7, ip, lsl #16 │ │ │ │ + ldrheq r5, [r8], #-70 @ 0xffffffba │ │ │ │ + subseq r5, r8, lr, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb96a8 <__bss_end__@@Base+0xfe2a9b88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366490 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 4, APSR_nzcv, cr14, cr11, {7} │ │ │ │ - rsbeq r8, r7, r6, asr #5 │ │ │ │ - strheq pc, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - subseq sl, r2, sl, lsr sl │ │ │ │ + rsbeq r8, r7, lr, lsl #6 │ │ │ │ + strdeq pc, [lr], #-204 @ 0xffffff34 │ │ │ │ + subseq sl, r2, r2, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb96d4 <__bss_end__@@Base+0xfe2a9bb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a64bc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mcr 7, 4, pc, cr6, cr11, {7} @ │ │ │ │ - rsbeq r8, r7, lr, lsl #6 │ │ │ │ - subeq pc, lr, r8, lsl #25 │ │ │ │ - umaaleq pc, lr, lr, ip @ │ │ │ │ + rsbeq r8, r7, r6, asr r3 │ │ │ │ + ldrdeq pc, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq pc, lr, r6, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9704 <__bss_end__@@Base+0xfe2a9be4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3664ec │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbeq r8, r7, r6, asr sl │ │ │ │ - subseq fp, r8, r8, ror r7 │ │ │ │ - subseq fp, r8, sl, lsl #15 │ │ │ │ + mlseq r7, lr, sl, r8 │ │ │ │ + subseq fp, r8, r0, asr #15 │ │ │ │ + ldrsbeq fp, [r8], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9730 <__bss_end__@@Base+0xfe2a9c10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6518 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 2, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - ldrdeq r8, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - subseq fp, r8, lr, ror sl │ │ │ │ - subseq fp, r8, sl, lsl #21 │ │ │ │ + rsbeq r8, r7, r0, lsr #22 │ │ │ │ + subseq fp, r8, r6, asr #21 │ │ │ │ + ldrsbeq fp, [r8], #-162 @ 0xffffff5e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9760 <__bss_end__@@Base+0xfe2a9c40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6548 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mcr 7, 2, pc, cr0, cr11, {7} @ │ │ │ │ - rsbeq r8, r7, r4, ror #25 │ │ │ │ - subseq ip, r8, lr, asr #13 │ │ │ │ - subseq ip, r8, sl, ror r8 │ │ │ │ + rsbeq r8, r7, ip, lsr #26 │ │ │ │ + subseq ip, r8, r6, lsl r7 │ │ │ │ + subseq ip, r8, r2, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9790 <__bss_end__@@Base+0xfe2a9c70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6578 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee2a │ │ │ │ - ldrdeq r9, [r7], #-30 @ 0xffffffe2 @ │ │ │ │ - subseq lr, r8, ip, ror #15 │ │ │ │ - subseq r7, r1, ip, ror #2 │ │ │ │ + rsbeq r9, r7, r6, lsr #4 │ │ │ │ + subseq lr, r8, r4, lsr r8 │ │ │ │ + ldrheq r7, [r1], #-20 @ 0xffffffec │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb97c0 <__bss_end__@@Base+0xfe2a9ca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a65a8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee12 │ │ │ │ - rsbeq r9, r7, lr, lsr #3 │ │ │ │ - umaaleq pc, lr, ip, fp @ │ │ │ │ - strheq pc, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq r9, [r7], #-22 @ 0xffffffea @ │ │ │ │ + subeq pc, lr, r4, ror #23 │ │ │ │ + strdeq pc, [lr], #-188 @ 0xffffff44 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb97f0 <__bss_end__@@Base+0xfe2a9cd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a65d8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edfa │ │ │ │ - rsbeq r9, r7, sl, ror #11 │ │ │ │ - subeq pc, lr, ip, ror #22 │ │ │ │ - subeq pc, lr, r4, lsl #23 │ │ │ │ + rsbeq r9, r7, r2, lsr r6 │ │ │ │ + strheq pc, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + subeq pc, lr, ip, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9820 <__bss_end__@@Base+0xfe2a9d00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6608 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ede2 │ │ │ │ - mlseq r7, r2, sp, r9 │ │ │ │ - subseq r1, r9, r8, lsl r7 │ │ │ │ - subseq r1, r9, ip, lsl #15 │ │ │ │ + ldrdeq r9, [r7], #-218 @ 0xffffff26 @ │ │ │ │ + subseq r1, r9, r0, ror #14 │ │ │ │ + ldrsbeq r1, [r9], #-116 @ 0xffffff8c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9850 <__bss_end__@@Base+0xfe2a9d30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6638 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ - rsbeq r9, r7, r0, ror #26 │ │ │ │ - subseq r1, r9, r6, ror #13 │ │ │ │ - subseq r1, r9, sl, ror #14 │ │ │ │ + rsbeq r9, r7, r8, lsr #27 │ │ │ │ + subseq r1, r9, lr, lsr #14 │ │ │ │ + ldrheq r1, [r9], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9880 <__bss_end__@@Base+0xfe2a9d60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6668 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldc 7, cr15, [r0, #1004]! @ 0x3ec │ │ │ │ - rsbeq r9, r7, r0, lsr sp │ │ │ │ - ldrheq r1, [r9], #-102 @ 0xffffff9a │ │ │ │ - subseq r1, r9, sl, asr #14 │ │ │ │ + rsbeq r9, r7, r8, ror sp │ │ │ │ + ldrsheq r1, [r9], #-110 @ 0xffffff92 │ │ │ │ + @ instruction: 0x00591792 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb98b0 <__bss_end__@@Base+0xfe2a9d90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6698 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed9a │ │ │ │ - rsbeq r9, r7, r2, lsl #26 │ │ │ │ - subseq r1, r9, r8, lsl #13 │ │ │ │ - subseq r1, r9, r4, asr r7 │ │ │ │ + rsbeq r9, r7, sl, asr #26 │ │ │ │ + ldrsbeq r1, [r9], #-96 @ 0xffffffa0 │ │ │ │ + @ instruction: 0x0059179c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb98e0 <__bss_end__@@Base+0xfe2a9dc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a66c8 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed82 │ │ │ │ - ldrdeq r9, [r7], #-194 @ 0xffffff3e @ │ │ │ │ - subseq r1, r9, r8, asr r6 │ │ │ │ - subseq r1, r9, ip, asr #13 │ │ │ │ + rsbeq r9, r7, sl, lsl sp │ │ │ │ + subseq r1, r9, r0, lsr #13 │ │ │ │ + subseq r1, r9, r4, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9910 <__bss_end__@@Base+0xfe2a9df0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a66f8 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6a │ │ │ │ - rsbeq r9, r7, r2, lsr #25 │ │ │ │ - subseq r1, r9, r8, lsr #12 │ │ │ │ - subseq r1, r9, r4, lsr r7 │ │ │ │ + rsbeq r9, r7, sl, ror #25 │ │ │ │ + subseq r1, r9, r0, ror r6 │ │ │ │ + subseq r1, r9, ip, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9940 <__bss_end__@@Base+0xfe2a9e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6728 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - ldrdeq r9, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r2, r9, lr, lsl #10 │ │ │ │ - subseq r2, r9, r2, asr #10 │ │ │ │ + rsbeq r9, r7, r0, lsr #30 │ │ │ │ + subseq r2, r9, r6, asr r5 │ │ │ │ + subseq r2, r9, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9970 <__bss_end__@@Base+0xfe2a9e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366758 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq sl, r7, r2, lsr r7 │ │ │ │ - subseq r5, r9, r8, ror r9 │ │ │ │ - subseq r7, r1, r2, asr #10 │ │ │ │ + rsbeq sl, r7, sl, ror r7 │ │ │ │ + subseq r5, r9, r0, asr #19 │ │ │ │ + subseq r7, r1, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb999c <__bss_end__@@Base+0xfe2a9e7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r4, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb99b0 <__bss_end__@@Base+0xfe2a9e90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6798 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed1a │ │ │ │ - rsbeq sl, r7, sl, ror #31 │ │ │ │ - subeq pc, lr, ip, lsr #19 │ │ │ │ - subeq pc, lr, r4, asr #19 │ │ │ │ + rsbeq fp, r7, r2, lsr r0 │ │ │ │ + strdeq pc, [lr], #-148 @ 0xffffff6c │ │ │ │ + subeq pc, lr, ip, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb99e0 <__bss_end__@@Base+0xfe2a9ec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a67c8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed02 │ │ │ │ - strdeq fp, [r7], #-30 @ 0xffffffe2 @ │ │ │ │ - subeq pc, lr, ip, ror r9 @ │ │ │ │ - umaaleq pc, lr, r4, r9 @ │ │ │ │ + rsbeq fp, r7, r6, asr #4 │ │ │ │ + subeq pc, lr, r4, asr #19 │ │ │ │ + ldrdeq pc, [lr], #-156 @ 0xffffff64 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a10 <__bss_end__@@Base+0xfe2a9ef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3667f8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - strhteq fp, [r7], #-54 @ 0xffffffca │ │ │ │ - subeq pc, lr, ip, asr #18 │ │ │ │ - subeq pc, lr, r6, ror #18 │ │ │ │ + strdeq fp, [r7], #-62 @ 0xffffffc2 @ │ │ │ │ + umaaleq pc, lr, r4, r9 @ │ │ │ │ + subeq pc, lr, lr, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a3c <__bss_end__@@Base+0xfe2a9f1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366824 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - mlseq r7, sl, r6, ip │ │ │ │ - subeq pc, lr, r0, lsr #18 │ │ │ │ - subeq pc, lr, sl, lsr r9 @ │ │ │ │ + rsbeq ip, r7, r2, ror #13 │ │ │ │ + subeq pc, lr, r8, ror #18 │ │ │ │ + subeq pc, lr, r2, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a68 <__bss_end__@@Base+0xfe2a9f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366850 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], #1004 @ 0x3ec │ │ │ │ - rsbeq ip, r7, r2, lsl r8 │ │ │ │ - strdeq pc, [lr], #-132 @ 0xffffff7c │ │ │ │ - subeq pc, lr, lr, lsl #18 │ │ │ │ + rsbeq ip, r7, sl, asr r8 │ │ │ │ + subeq pc, lr, ip, lsr r9 @ │ │ │ │ + subeq pc, lr, r6, asr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9a94 <__bss_end__@@Base+0xfe2a9f74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36687c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ - strhteq ip, [r7], #-194 @ 0xffffff3e │ │ │ │ - subeq pc, lr, r8, asr #17 │ │ │ │ - subeq pc, lr, r2, ror #17 │ │ │ │ + strdeq ip, [r7], #-202 @ 0xffffff36 @ │ │ │ │ + subeq pc, lr, r0, lsl r9 @ │ │ │ │ + subeq pc, lr, sl, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ac0 <__bss_end__@@Base+0xfe2a9fa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3668a8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {251} @ 0xfb │ │ │ │ - rsbeq sp, r7, sl, lsr #1 │ │ │ │ - umaaleq pc, lr, ip, r8 @ │ │ │ │ - strheq pc, [lr], #-134 @ 0xffffff7a @ │ │ │ │ + strdeq sp, [r7], #-2 @ │ │ │ │ + subeq pc, lr, r4, ror #17 │ │ │ │ + strdeq pc, [lr], #-142 @ 0xffffff72 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9aec <__bss_end__@@Base+0xfe2a9fcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3668d4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq sp, r7, lr, lsr #4 │ │ │ │ - subeq pc, lr, r0, ror r8 @ │ │ │ │ - subeq pc, lr, sl, lsl #17 │ │ │ │ + rsbeq sp, r7, r6, ror r2 │ │ │ │ + strheq pc, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq pc, [lr], #-130 @ 0xffffff7e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b18 <__bss_end__@@Base+0xfe2a9ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366900 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq sp, r7, r6, lsr #15 │ │ │ │ - subeq pc, lr, r4, asr #16 │ │ │ │ - subeq pc, lr, lr, asr r8 @ │ │ │ │ + rsbeq sp, r7, lr, ror #15 │ │ │ │ + subeq pc, lr, ip, lsl #17 │ │ │ │ + subeq pc, lr, r6, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b44 <__bss_end__@@Base+0xfe2aa024> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36692c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r0, cr11 @ │ │ │ │ - rsbeq sp, r7, r6, asr #23 │ │ │ │ - subeq pc, lr, r8, lsl r8 @ │ │ │ │ - subeq pc, lr, r2, lsr r8 @ │ │ │ │ + rsbeq sp, r7, lr, lsl #24 │ │ │ │ + subeq pc, lr, r0, ror #16 │ │ │ │ + subeq pc, lr, sl, ror r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b70 <__bss_end__@@Base+0xfe2aa050> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366958 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl], #-1004 @ 0xfffffc14 │ │ │ │ - mlseq r7, sl, lr, sp │ │ │ │ - subeq pc, lr, ip, ror #15 │ │ │ │ - subeq pc, lr, r6, lsl #16 │ │ │ │ + rsbeq sp, r7, r2, ror #29 │ │ │ │ + subeq pc, lr, r4, lsr r8 @ │ │ │ │ + subeq pc, lr, lr, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9b9c <__bss_end__@@Base+0xfe2aa07c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366984 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], #-1004 @ 0xfffffc14 │ │ │ │ - mlseq r7, r2, r6, lr │ │ │ │ - subeq pc, lr, r0, asr #15 │ │ │ │ - ldrdeq pc, [lr], #-122 @ 0xffffff86 │ │ │ │ + ldrdeq lr, [r7], #-106 @ 0xffffff96 @ │ │ │ │ + subeq pc, lr, r8, lsl #16 │ │ │ │ + subeq pc, lr, r2, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9bc8 <__bss_end__@@Base+0xfe2aa0a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3669b0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], {251} @ 0xfb │ │ │ │ - strdeq lr, [r7], #-162 @ 0xffffff5e @ │ │ │ │ - umaaleq pc, lr, r4, r7 @ │ │ │ │ - subeq pc, lr, lr, lsr #15 │ │ │ │ + rsbeq lr, r7, sl, lsr fp │ │ │ │ + ldrdeq pc, [lr], #-124 @ 0xffffff84 │ │ │ │ + strdeq pc, [lr], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9bf4 <__bss_end__@@Base+0xfe2aa0d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3669dc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl a09f8 │ │ │ │ - rsbeq pc, r7, r6, lsr r0 @ │ │ │ │ - subeq pc, lr, r8, ror #14 │ │ │ │ - subeq pc, lr, r2, lsl #15 │ │ │ │ + rsbeq pc, r7, lr, ror r0 @ │ │ │ │ + strheq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + subeq pc, lr, sl, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9c20 <__bss_end__@@Base+0xfe2aa100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366a08 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffb20a24 <__bss_end__@@Base+0xff010f04> │ │ │ │ - rsbeq pc, r7, lr, asr #13 │ │ │ │ - subeq pc, lr, ip, lsr r7 @ │ │ │ │ - subeq pc, lr, r6, asr r7 @ │ │ │ │ + rsbeq pc, r7, r6, lsl r7 @ │ │ │ │ + subeq pc, lr, r4, lsl #15 │ │ │ │ + umaaleq pc, lr, lr, r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9c4c <__bss_end__@@Base+0xfe2aa12c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6a34 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl ff520a54 <__bss_end__@@Base+0xfea10f34> │ │ │ │ - rsbeq pc, r7, r4, asr #13 │ │ │ │ - ldrheq pc, [fp], #-38 @ 0xffffffda @ │ │ │ │ - ldrsbeq pc, [fp], #-58 @ 0xffffffc6 @ │ │ │ │ + rsbeq pc, r7, ip, lsl #14 │ │ │ │ + ldrsheq pc, [fp], #-46 @ 0xffffffd2 @ │ │ │ │ + subseq pc, fp, r2, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9c7c <__bss_end__@@Base+0xfe2aa15c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6a64 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb4 │ │ │ │ - mlseq r7, r6, r7, pc @ │ │ │ │ - subseq pc, fp, r4, asr #8 │ │ │ │ - subseq pc, fp, ip, asr r4 @ │ │ │ │ + ldrdeq pc, [r7], #-126 @ 0xffffff82 @ │ │ │ │ + subseq pc, fp, ip, lsl #9 │ │ │ │ + subseq pc, fp, r4, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9cac <__bss_end__@@Base+0xfe2aa18c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366a94 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe9a0ab0 <__bss_end__@@Base+0xfde90f90> │ │ │ │ - rsbeq pc, r7, r2, lsr r8 @ │ │ │ │ - strheq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - subeq pc, lr, sl, asr #13 │ │ │ │ + rsbeq pc, r7, sl, ror r8 @ │ │ │ │ + strdeq pc, [lr], #-104 @ 0xffffff98 │ │ │ │ + subeq pc, lr, r2, lsl r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9cd8 <__bss_end__@@Base+0xfe2aa1b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366ac0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe420adc <__bss_end__@@Base+0xfd910fbc> │ │ │ │ - rsbeq pc, r7, sl, asr sl @ │ │ │ │ - subeq pc, lr, r4, lsl #13 │ │ │ │ - subseq sl, r2, sl, lsl #8 │ │ │ │ + rsbeq pc, r7, r2, lsr #21 │ │ │ │ + subeq pc, lr, ip, asr #13 │ │ │ │ + subseq sl, r2, r2, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d04 <__bss_end__@@Base+0xfe2aa1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6aec │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl 1e20b0c <__bss_end__@@Base+0x1310fec> │ │ │ │ - rsbeq pc, r7, ip, lsr #20 │ │ │ │ - subseq pc, fp, r6, ror fp @ │ │ │ │ - subseq pc, fp, sl, asr #23 │ │ │ │ + rsbeq pc, r7, r4, ror sl @ │ │ │ │ + ldrheq pc, [fp], #-190 @ 0xffffff42 @ │ │ │ │ + subseq pc, fp, r2, lsl ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d34 <__bss_end__@@Base+0xfe2aa214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6b1c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb58 │ │ │ │ - strdeq pc, [r7], #-158 @ 0xffffff62 @ │ │ │ │ - subeq pc, lr, r8, lsr #12 │ │ │ │ - subeq pc, lr, r0, asr #12 │ │ │ │ + rsbeq pc, r7, r6, asr #20 │ │ │ │ + subeq pc, lr, r0, ror r6 @ │ │ │ │ + subeq pc, lr, r8, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d64 <__bss_end__@@Base+0xfe2aa244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6b4c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - strdeq pc, [r7], #-202 @ 0xffffff36 @ │ │ │ │ - strdeq pc, [lr], #-88 @ 0xffffffa8 │ │ │ │ - subseq sl, r2, ip, ror r3 │ │ │ │ + rsbeq pc, r7, r2, asr #26 │ │ │ │ + subeq pc, lr, r0, asr #12 │ │ │ │ + subseq sl, r2, r4, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9d94 <__bss_end__@@Base+0xfe2aa274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6b7c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb28 │ │ │ │ - rsbeq pc, r7, sl, asr #25 │ │ │ │ - @ instruction: 0x005bfd94 │ │ │ │ - subseq r8, r5, ip, asr #10 │ │ │ │ + rsbeq pc, r7, r2, lsl sp @ │ │ │ │ + ldrsbeq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00558594 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9dc4 <__bss_end__@@Base+0xfe2aa2a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6bac │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb10 │ │ │ │ - rsbeq pc, r7, r2, ror #29 │ │ │ │ - umaaleq pc, lr, r8, r5 @ │ │ │ │ - subseq sl, r2, ip, lsl r3 │ │ │ │ + rsbeq pc, r7, sl, lsr #30 │ │ │ │ + subeq pc, lr, r0, ror #11 │ │ │ │ + subseq sl, r2, r4, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9df4 <__bss_end__@@Base+0xfe2aa2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6bdc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaf8 │ │ │ │ - strhteq pc, [r7], #-226 @ 0xffffff1e @ │ │ │ │ - subeq pc, lr, r8, ror #10 │ │ │ │ - subeq pc, lr, r0, lsl #11 │ │ │ │ + strdeq pc, [r7], #-234 @ 0xffffff16 @ │ │ │ │ + strheq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + subeq pc, lr, r8, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9e24 <__bss_end__@@Base+0xfe2aa304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366c0c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffaa0c28 <__bss_end__@@Base+0xfef91108> │ │ │ │ - strhteq pc, [r7], #-254 @ 0xffffff02 @ │ │ │ │ - subseq r0, ip, ip, lsl #6 │ │ │ │ - subseq r0, ip, lr, lsl r3 │ │ │ │ + rsbeq r0, r8, r6 │ │ │ │ + subseq r0, ip, r4, asr r3 │ │ │ │ + subseq r0, ip, r6, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9e50 <__bss_end__@@Base+0xfe2aa330> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366c38 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff520c54 <__bss_end__@@Base+0xfea11134> │ │ │ │ - ldrdeq pc, [r7], #-254 @ 0xffffff02 @ │ │ │ │ - subeq pc, lr, ip, lsl #10 │ │ │ │ - subeq pc, lr, r6, lsr #10 │ │ │ │ + rsbeq r0, r8, r6, lsr #32 │ │ │ │ + subeq pc, lr, r4, asr r5 @ │ │ │ │ + subeq pc, lr, lr, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9e7c <__bss_end__@@Base+0xfe2aa35c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366c64 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fefa0c80 <__bss_end__@@Base+0xfe491160> │ │ │ │ - strdeq pc, [r7], #-250 @ 0xffffff06 @ │ │ │ │ - subeq pc, lr, r0, ror #9 │ │ │ │ - strdeq pc, [lr], #-74 @ 0xffffffb6 │ │ │ │ + rsbeq r0, r8, r2, asr #32 │ │ │ │ + subeq pc, lr, r8, lsr #10 │ │ │ │ + subeq pc, lr, r2, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ea8 <__bss_end__@@Base+0xfe2aa388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366c90 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fea20cac <__bss_end__@@Base+0xfdf1118c> │ │ │ │ - rsbeq r0, r8, lr, lsr r0 │ │ │ │ - strheq pc, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - subseq sl, r2, sl, lsr r2 │ │ │ │ + rsbeq r0, r8, r6, lsl #1 │ │ │ │ + strdeq pc, [lr], #-76 @ 0xffffffb4 │ │ │ │ + subseq sl, r2, r2, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ed4 <__bss_end__@@Base+0xfe2aa3b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6cbc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea88 │ │ │ │ - rsbeq r0, r8, r6, lsr r0 │ │ │ │ - subeq pc, lr, r8, lsl #9 │ │ │ │ - subseq sl, r2, ip, lsl #4 │ │ │ │ + rsbeq r0, r8, lr, ror r0 │ │ │ │ + ldrdeq pc, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subseq sl, r2, r4, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f04 <__bss_end__@@Base+0xfe2aa3e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6cec │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea70 │ │ │ │ - rsbeq r0, r8, r6 │ │ │ │ - subeq pc, lr, r8, asr r4 @ │ │ │ │ - subeq pc, lr, r0, ror r4 @ │ │ │ │ + rsbeq r0, r8, lr, asr #32 │ │ │ │ + subeq pc, lr, r0, lsr #9 │ │ │ │ + strheq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f34 <__bss_end__@@Base+0xfe2aa414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6d1c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea58 │ │ │ │ - rsbeq r0, r8, r2, ror #1 │ │ │ │ - subeq pc, lr, r8, lsr #8 │ │ │ │ - subeq pc, lr, r0, asr #8 │ │ │ │ + rsbeq r0, r8, sl, lsr #2 │ │ │ │ + subeq pc, lr, r0, ror r4 @ │ │ │ │ + subeq pc, lr, r8, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f64 <__bss_end__@@Base+0xfe2aa444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366d4c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 12a0d68 <__bss_end__@@Base+0x791248> │ │ │ │ - rsbeq r0, r8, r6, asr r1 │ │ │ │ - strdeq pc, [lr], #-56 @ 0xffffffc8 │ │ │ │ - subseq sl, r2, lr, ror r1 │ │ │ │ + mlseq r8, lr, r1, r0 │ │ │ │ + subeq pc, lr, r0, asr #8 │ │ │ │ + subseq sl, r2, r6, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9f90 <__bss_end__@@Base+0xfe2aa470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6d78 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea2a │ │ │ │ - rsbeq r0, r8, sl, lsr #2 │ │ │ │ - subeq pc, lr, ip, asr #7 │ │ │ │ - subeq pc, lr, r4, ror #7 │ │ │ │ + rsbeq r0, r8, r2, ror r1 │ │ │ │ + subeq pc, lr, r4, lsl r4 @ │ │ │ │ + subeq pc, lr, ip, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9fc0 <__bss_end__@@Base+0xfe2aa4a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6da8 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ - b 6a0dc8 │ │ │ │ - strdeq r0, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r0, ip, r6, lsl #20 │ │ │ │ - subseq r0, ip, lr, lsl sl │ │ │ │ + b 6a0dc8 │ │ │ │ + rsbeq r0, r8, r0, asr #4 │ │ │ │ + subseq r0, ip, lr, asr #20 │ │ │ │ + subseq r0, ip, r6, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb9ff0 <__bss_end__@@Base+0xfe2aa4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6dd8 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ ldmib r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r8, asr #3 │ │ │ │ - ldrsbeq r0, [ip], #-150 @ 0xffffff6a │ │ │ │ - subseq r0, ip, r2, lsr #20 │ │ │ │ + rsbeq r0, r8, r0, lsl r2 │ │ │ │ + subseq r0, ip, lr, lsl sl │ │ │ │ + subseq r0, ip, sl, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba020 <__bss_end__@@Base+0xfe2aa500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366e08 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r2, lsl #8 │ │ │ │ - subseq r1, ip, r0, ror #3 │ │ │ │ - ldrsheq r1, [ip], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq r0, r8, sl, asr #8 │ │ │ │ + subseq r1, ip, r8, lsr #4 │ │ │ │ + subseq r1, ip, r2, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba04c <__bss_end__@@Base+0xfe2aa52c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6e34 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9cc │ │ │ │ - ldrdeq r0, [r8], #-54 @ 0xffffffca @ │ │ │ │ - ldrheq r1, [ip], #-20 @ 0xffffffec │ │ │ │ - subseq r1, ip, ip, asr #3 │ │ │ │ + rsbeq r0, r8, lr, lsl r4 │ │ │ │ + ldrsheq r1, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subseq r1, ip, r4, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba07c <__bss_end__@@Base+0xfe2aa55c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6e64 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9b4 │ │ │ │ - rsbeq r0, r8, r6, lsr #7 │ │ │ │ - subseq r1, ip, r4, lsl #3 │ │ │ │ - ldrheq r1, [ip], #-16 │ │ │ │ + rsbeq r0, r8, lr, ror #7 │ │ │ │ + subseq r1, ip, ip, asr #3 │ │ │ │ + ldrsheq r1, [ip], #-24 @ 0xffffffe8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba0ac <__bss_end__@@Base+0xfe2aa58c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6e94 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e99c │ │ │ │ - rsbeq r0, r8, r6, ror r3 │ │ │ │ - subseq r1, ip, r4, asr r1 │ │ │ │ - subseq r1, ip, r0, lsl #3 │ │ │ │ + strhteq r0, [r8], #-62 @ 0xffffffc2 │ │ │ │ + @ instruction: 0x005c119c │ │ │ │ + subseq r1, ip, r8, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba0dc <__bss_end__@@Base+0xfe2aa5bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6ec4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e984 │ │ │ │ - rsbeq r0, r8, lr, lsl r8 │ │ │ │ - subeq pc, lr, r0, lsl #5 │ │ │ │ - umaaleq pc, lr, r8, r2 @ │ │ │ │ + rsbeq r0, r8, r6, ror #16 │ │ │ │ + subeq pc, lr, r8, asr #5 │ │ │ │ + subeq pc, lr, r0, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba10c <__bss_end__@@Base+0xfe2aa5ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6ef4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e96c │ │ │ │ - rsbeq r0, r8, r2, lsl #17 │ │ │ │ - subeq pc, lr, r0, asr r2 @ │ │ │ │ - ldrsbeq r9, [r2], #-244 @ 0xffffff0c │ │ │ │ + rsbeq r0, r8, sl, asr #17 │ │ │ │ + umaaleq pc, lr, r8, r2 @ │ │ │ │ + subseq sl, r2, ip, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba13c <__bss_end__@@Base+0xfe2aa61c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366f24 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r2, lsl #20 │ │ │ │ - subeq pc, lr, r0, lsr #4 │ │ │ │ - subseq r9, r2, r6, lsr #31 │ │ │ │ + rsbeq r0, r8, sl, asr #20 │ │ │ │ + subeq pc, lr, r8, ror #4 │ │ │ │ + subseq r9, r2, lr, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba168 <__bss_end__@@Base+0xfe2aa648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6f50 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e93e │ │ │ │ - ldrdeq r0, [r8], #-150 @ 0xffffff6a @ │ │ │ │ - strdeq pc, [lr], #-20 @ 0xffffffec │ │ │ │ - subeq pc, lr, ip, lsl #4 │ │ │ │ + rsbeq r0, r8, lr, lsl sl │ │ │ │ + subeq pc, lr, ip, lsr r2 @ │ │ │ │ + subeq pc, lr, r4, asr r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba198 <__bss_end__@@Base+0xfe2aa678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6f80 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e926 │ │ │ │ - rsbeq r0, r8, r2, lsl #29 │ │ │ │ - subeq r6, pc, ip, lsr #9 │ │ │ │ - subeq r6, pc, r0, asr #9 │ │ │ │ + rsbeq r0, r8, sl, asr #29 │ │ │ │ + strdeq r6, [pc], #-68 @ │ │ │ │ + subeq r6, pc, r8, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba1c8 <__bss_end__@@Base+0xfe2aa6a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 366fb0 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r0, r8, lr, asr #30 │ │ │ │ - ldrsheq r1, [r0], #-24 @ 0xffffffe8 │ │ │ │ - subseq r1, r0, lr, lsl #4 │ │ │ │ + mlseq r8, r6, pc, r0 @ │ │ │ │ + subseq r1, r0, r0, asr #4 │ │ │ │ + subseq r1, r0, r6, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba1f4 <__bss_end__@@Base+0xfe2aa6d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a6fdc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8f8 │ │ │ │ - rsbeq r0, r8, r2, lsr #30 │ │ │ │ - subseq r1, r0, ip, asr #3 │ │ │ │ - subseq r1, r0, ip, lsl r2 │ │ │ │ + rsbeq r0, r8, sl, ror #30 │ │ │ │ + subseq r1, r0, r4, lsl r2 │ │ │ │ + subseq r1, r0, r4, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba224 <__bss_end__@@Base+0xfe2aa704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a700c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8e0 │ │ │ │ - strdeq r0, [r8], #-226 @ 0xffffff1e @ │ │ │ │ - @ instruction: 0x0050119c │ │ │ │ - subseq r1, r0, ip, ror #3 │ │ │ │ + rsbeq r0, r8, sl, lsr pc │ │ │ │ + subseq r1, r0, r4, ror #3 │ │ │ │ + subseq r1, r0, r4, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba254 <__bss_end__@@Base+0xfe2aa734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36703c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r0, r8, r2, lsr #30 │ │ │ │ - subseq r1, r0, ip, ror #2 │ │ │ │ - ldrheq r1, [r0], #-30 @ 0xffffffe2 │ │ │ │ + rsbeq r0, r8, sl, ror #30 │ │ │ │ + ldrheq r1, [r0], #-20 @ 0xffffffec │ │ │ │ + subseq r1, r0, r6, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba280 <__bss_end__@@Base+0xfe2aa760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7068 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8b2 │ │ │ │ - strdeq r0, [r8], #-230 @ 0xffffff1a @ │ │ │ │ - subseq r1, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x00501190 │ │ │ │ + rsbeq r0, r8, lr, lsr pc │ │ │ │ + subseq r1, r0, r8, lsl #3 │ │ │ │ + ldrsbeq r1, [r0], #-24 @ 0xffffffe8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba2b0 <__bss_end__@@Base+0xfe2aa790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7098 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e89a │ │ │ │ - rsbeq r0, r8, r6, asr #29 │ │ │ │ - subseq r1, r0, r0, lsl r1 │ │ │ │ - subseq r1, r0, r0, ror #2 │ │ │ │ + rsbeq r0, r8, lr, lsl #30 │ │ │ │ + subseq r1, r0, r8, asr r1 │ │ │ │ + subseq r1, r0, r8, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba2e0 <__bss_end__@@Base+0xfe2aa7c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a70c8 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e882 │ │ │ │ - ldrdeq r1, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r3, ip, sl, lsl #5 │ │ │ │ - ldrsbeq r3, [ip], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r1, r8, r8, lsl r6 │ │ │ │ + ldrsbeq r3, [ip], #-34 @ 0xffffffde │ │ │ │ + subseq r3, ip, r0, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba310 <__bss_end__@@Base+0xfe2aa7f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a70f8 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmda r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r8, ip, lsr r8 │ │ │ │ - subseq r3, ip, r6, ror #20 │ │ │ │ - ldrsheq r4, [r5], #-150 @ 0xffffff6a │ │ │ │ + rsbeq r1, r8, r4, lsl #17 │ │ │ │ + subseq r3, ip, lr, lsr #21 │ │ │ │ + subseq r4, r5, lr, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba340 <__bss_end__@@Base+0xfe2aa820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7128 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmda r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r8, ip, lsl #16 │ │ │ │ - subseq r3, ip, r6, lsr sl │ │ │ │ - subseq r4, r5, r6, asr #19 │ │ │ │ + rsbeq r1, r8, r4, asr r8 │ │ │ │ + subseq r3, ip, lr, ror sl │ │ │ │ + subseq r4, r5, lr, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba370 <__bss_end__@@Base+0xfe2aa850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7158 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmda r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdeq r1, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r3, ip, r6, lsl #20 │ │ │ │ + rsbeq r1, r8, r4, lsr #16 │ │ │ │ subseq r3, ip, lr, asr #20 │ │ │ │ + @ instruction: 0x005c3a96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba3a0 <__bss_end__@@Base+0xfe2aa880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367188 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r1, r8, lr, lsl #20 │ │ │ │ - subseq r3, ip, r0, ror #30 │ │ │ │ - subseq r3, ip, sl, ror pc │ │ │ │ + rsbeq r1, r8, r6, asr sl │ │ │ │ + subseq r3, ip, r8, lsr #31 │ │ │ │ + subseq r3, ip, r2, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba3cc <__bss_end__@@Base+0xfe2aa8ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a71b4 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e80c │ │ │ │ - rsbeq r5, r8, r6, asr #5 │ │ │ │ - subseq r5, ip, r0, lsl r4 │ │ │ │ - subseq r5, ip, r8, lsr #8 │ │ │ │ + rsbeq r5, r8, lr, lsl #6 │ │ │ │ + subseq r5, ip, r8, asr r4 │ │ │ │ + subseq r5, ip, r0, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ + @ instruction: 0xf0bd4478 │ │ │ │ + svclt 0x0000b015 │ │ │ │ andeq r2, r0, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + @ instruction: 0xf0bd4478 │ │ │ │ + svclt 0x0000b00d │ │ │ │ andeq r7, r3, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + @ instruction: 0xf0bd4478 │ │ │ │ + svclt 0x0000b005 │ │ │ │ strdeq r8, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7fd │ │ │ │ andeq r9, r3, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ andeq r9, r3, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ andeq sp, r3, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ muleq r4, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ + svclt 0x0000b7dd │ │ │ │ muleq r4, r5, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ + svclt 0x0000b7d5 │ │ │ │ @ instruction: 0x000441b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ + svclt 0x0000b7cd │ │ │ │ andeq r5, r4, sp, lsl #12 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ + svclt 0x0000b7c5 │ │ │ │ andeq r6, r4, r9, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b795 │ │ │ │ + svclt 0x0000b7bd │ │ │ │ andeq sp, r5, sp, lsl r8 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedba4bc <__bss_end__@@Base+0xfe2aa99c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 262f64 │ │ │ │ bmi e4f4e0 <__bss_end__@@Base+0x33f9c0> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2669,1118 +2669,1118 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedf46fe <__bss_end__@@Base+0xfe2e4bde> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3a4718 │ │ │ │ blne 1924870 <__bss_end__@@Base+0xe14d50> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 324722 │ │ │ │ - blx 61f72a │ │ │ │ + blx 61f72a │ │ │ │ blx feb2773e <__bss_end__@@Base+0xfe017c1e> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 72f390 │ │ │ │ + blmi 72f390 │ │ │ │ b 12e548c <__bss_end__@@Base+0x7d596c> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6bb4b4 │ │ │ │ + bmi 6bb4b4 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c14478 │ │ │ │ - andcs pc, r1, r5, ror r2 @ │ │ │ │ + mulcs r1, sp, r2 │ │ │ │ svc 0x0044f7fc │ │ │ │ svc 0x0056f7fa │ │ │ │ rsbseq r7, r8, sl, lsl #19 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ addeq r7, r8, ip, lsr #11 │ │ │ │ addeq r7, r8, lr, ror #10 │ │ │ │ rsbseq r7, r8, r6, lsl #18 │ │ │ │ - umaaleq r7, pc, r8, r4 @ │ │ │ │ + subeq r7, pc, r0, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b71b │ │ │ │ + svclt 0x0000b743 │ │ │ │ ldrdeq fp, [r6], -r1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b713 │ │ │ │ + svclt 0x0000b73b │ │ │ │ andeq r2, r7, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b70b │ │ │ │ + svclt 0x0000b733 │ │ │ │ andeq r3, r7, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b703 │ │ │ │ + svclt 0x0000b72b │ │ │ │ andeq r3, r7, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6fb │ │ │ │ + svclt 0x0000b723 │ │ │ │ andeq r3, r7, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6f3 │ │ │ │ + svclt 0x0000b71b │ │ │ │ andeq r5, r7, sp, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6eb │ │ │ │ + svclt 0x0000b713 │ │ │ │ andeq r7, r7, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6e3 │ │ │ │ + svclt 0x0000b70b │ │ │ │ andeq r8, r7, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6db │ │ │ │ + svclt 0x0000b703 │ │ │ │ andeq sl, r7, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6d3 │ │ │ │ + svclt 0x0000b6fb │ │ │ │ ldrdeq fp, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6cb │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ strdeq sp, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6c3 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ andeq lr, r7, r9, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6bb │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ strdeq r0, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6b3 │ │ │ │ + svclt 0x0000b6db │ │ │ │ muleq r8, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6ab │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ andeq r3, r8, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b6a3 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ andeq r4, r8, r9, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b69b │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ @ instruction: 0x000854b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b693 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ andeq r6, r8, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b68b │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ andeq r6, r8, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b683 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ andeq r6, r8, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b67b │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ andeq r6, r8, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b673 │ │ │ │ + svclt 0x0000b69b │ │ │ │ andeq r7, r8, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b66b │ │ │ │ + svclt 0x0000b693 │ │ │ │ strdeq r7, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b663 │ │ │ │ + svclt 0x0000b68b │ │ │ │ ldrdeq r8, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b65b │ │ │ │ + svclt 0x0000b683 │ │ │ │ andeq r9, r8, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b653 │ │ │ │ + svclt 0x0000b67b │ │ │ │ andeq r9, r8, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b64b │ │ │ │ + svclt 0x0000b673 │ │ │ │ strdeq sl, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b643 │ │ │ │ + svclt 0x0000b66b │ │ │ │ andeq fp, r8, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b63b │ │ │ │ + svclt 0x0000b663 │ │ │ │ andeq fp, r8, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b633 │ │ │ │ + svclt 0x0000b65b │ │ │ │ @ instruction: 0x000915b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b62b │ │ │ │ + svclt 0x0000b653 │ │ │ │ andeq r4, r9, r1, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b623 │ │ │ │ + svclt 0x0000b64b │ │ │ │ andeq r4, r9, r9, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b61b │ │ │ │ + svclt 0x0000b643 │ │ │ │ andeq r8, r9, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b613 │ │ │ │ + svclt 0x0000b63b │ │ │ │ andeq r8, r9, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b60b │ │ │ │ + svclt 0x0000b633 │ │ │ │ andeq r9, r9, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b603 │ │ │ │ + svclt 0x0000b62b │ │ │ │ @ instruction: 0x00099cbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5fb │ │ │ │ + svclt 0x0000b623 │ │ │ │ andeq r9, r9, r9, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5f3 │ │ │ │ + svclt 0x0000b61b │ │ │ │ ldrdeq sl, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5eb │ │ │ │ + svclt 0x0000b613 │ │ │ │ andeq r0, sl, r9, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5e3 │ │ │ │ + svclt 0x0000b60b │ │ │ │ andeq r7, fp, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5db │ │ │ │ + svclt 0x0000b603 │ │ │ │ andeq r8, fp, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5d3 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ andeq ip, fp, r5, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5cb │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ muleq fp, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5c3 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ andeq r0, ip, r9, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5bb │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ andeq r1, ip, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5b3 │ │ │ │ + svclt 0x0000b5db │ │ │ │ strdeq r2, [ip], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5ab │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ ldrdeq r2, [ip], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b5a3 │ │ │ │ + svclt 0x0000b5cb │ │ │ │ ldrdeq r6, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b59b │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ andeq r6, ip, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b593 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ andeq r6, ip, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b58b │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ ldrdeq ip, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b583 │ │ │ │ + svclt 0x0000b5ab │ │ │ │ andeq sp, ip, r5, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b57b │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ andeq lr, ip, r5, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b573 │ │ │ │ + svclt 0x0000b59b │ │ │ │ andeq lr, ip, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b56b │ │ │ │ + svclt 0x0000b593 │ │ │ │ andeq pc, ip, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b563 │ │ │ │ + svclt 0x0000b58b │ │ │ │ andeq pc, ip, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b55b │ │ │ │ + svclt 0x0000b583 │ │ │ │ andeq pc, ip, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b553 │ │ │ │ + svclt 0x0000b57b │ │ │ │ andeq pc, ip, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b54b │ │ │ │ + svclt 0x0000b573 │ │ │ │ ldrdeq r0, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b543 │ │ │ │ + svclt 0x0000b56b │ │ │ │ andeq r1, sp, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b53b │ │ │ │ + svclt 0x0000b563 │ │ │ │ andeq r1, sp, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b533 │ │ │ │ + svclt 0x0000b55b │ │ │ │ @ instruction: 0x000d1db1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b52b │ │ │ │ + svclt 0x0000b553 │ │ │ │ andeq r2, sp, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b523 │ │ │ │ + svclt 0x0000b54b │ │ │ │ ldrdeq r2, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b51b │ │ │ │ + svclt 0x0000b543 │ │ │ │ andeq r2, sp, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b513 │ │ │ │ + svclt 0x0000b53b │ │ │ │ strdeq r2, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b50b │ │ │ │ + svclt 0x0000b533 │ │ │ │ andeq r3, sp, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b503 │ │ │ │ + svclt 0x0000b52b │ │ │ │ andeq r3, sp, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4fb │ │ │ │ + svclt 0x0000b523 │ │ │ │ andeq r5, sp, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4f3 │ │ │ │ + svclt 0x0000b51b │ │ │ │ strdeq r5, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4eb │ │ │ │ + svclt 0x0000b513 │ │ │ │ andeq r6, sp, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4e3 │ │ │ │ + svclt 0x0000b50b │ │ │ │ andeq r7, sp, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4db │ │ │ │ + svclt 0x0000b503 │ │ │ │ andeq r7, sp, r5, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4d3 │ │ │ │ + svclt 0x0000b4fb │ │ │ │ andeq r9, sp, sp, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4cb │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ andeq ip, sp, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4c3 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ andeq r1, lr, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4bb │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ andeq r8, lr, r1, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4b3 │ │ │ │ + svclt 0x0000b4db │ │ │ │ @ instruction: 0x000e9cb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4ab │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ andeq r0, pc, r1, lsr r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b4a3 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ andeq r3, pc, r5, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b49b │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ strdeq r5, [pc], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b493 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ andeq r9, pc, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b48b │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ muleq pc, sp, sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b483 │ │ │ │ + svclt 0x0000b4ab │ │ │ │ strdeq ip, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b47b │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ andeq lr, pc, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b473 │ │ │ │ + svclt 0x0000b49b │ │ │ │ andseq r4, r0, r5, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b46b │ │ │ │ + svclt 0x0000b493 │ │ │ │ andseq r5, r0, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b463 │ │ │ │ + svclt 0x0000b48b │ │ │ │ @ instruction: 0x001054bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b45b │ │ │ │ + svclt 0x0000b483 │ │ │ │ andseq r6, r0, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b453 │ │ │ │ + svclt 0x0000b47b │ │ │ │ andseq r7, r0, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b44b │ │ │ │ + svclt 0x0000b473 │ │ │ │ andseq r9, r1, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b443 │ │ │ │ + svclt 0x0000b46b │ │ │ │ andseq sl, r1, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b43b │ │ │ │ + svclt 0x0000b463 │ │ │ │ andseq fp, r1, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b433 │ │ │ │ + svclt 0x0000b45b │ │ │ │ andseq fp, r1, r5, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b42b │ │ │ │ + svclt 0x0000b453 │ │ │ │ andseq sp, r1, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b423 │ │ │ │ + svclt 0x0000b44b │ │ │ │ andseq sp, r1, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b41b │ │ │ │ + svclt 0x0000b443 │ │ │ │ andseq r0, r2, sp, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b413 │ │ │ │ + svclt 0x0000b43b │ │ │ │ andseq r5, r2, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b40b │ │ │ │ + svclt 0x0000b433 │ │ │ │ andseq r6, r2, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b403 │ │ │ │ + svclt 0x0000b42b │ │ │ │ andseq ip, r2, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3fb │ │ │ │ + svclt 0x0000b423 │ │ │ │ @ instruction: 0x0012cbdd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3f3 │ │ │ │ + svclt 0x0000b41b │ │ │ │ andseq ip, r2, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3eb │ │ │ │ + svclt 0x0000b413 │ │ │ │ andseq ip, r2, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3e3 │ │ │ │ + svclt 0x0000b40b │ │ │ │ @ instruction: 0x0012d3d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3db │ │ │ │ + svclt 0x0000b403 │ │ │ │ andseq sp, r2, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3d3 │ │ │ │ + svclt 0x0000b3fb │ │ │ │ andseq sp, r2, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3cb │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ andseq sp, r2, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3c3 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ ldrheq lr, [r2], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3bb │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ mulseq r2, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3b3 │ │ │ │ + svclt 0x0000b3db │ │ │ │ andseq pc, r2, r1, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3ab │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ andseq r3, r3, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b3a3 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ andseq r7, r3, r5, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b39b │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ @ instruction: 0x00138fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b393 │ │ │ │ + svclt 0x0000b3bb │ │ │ │ andseq fp, r3, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b38b │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ andseq ip, r3, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b383 │ │ │ │ + svclt 0x0000b3ab │ │ │ │ andseq r1, r4, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b37b │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ andseq r6, r4, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b373 │ │ │ │ + svclt 0x0000b39b │ │ │ │ andseq sl, r4, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b36b │ │ │ │ + svclt 0x0000b393 │ │ │ │ andseq sp, r4, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b363 │ │ │ │ + svclt 0x0000b38b │ │ │ │ andseq lr, r4, sp, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b35b │ │ │ │ + svclt 0x0000b383 │ │ │ │ andseq lr, r4, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b353 │ │ │ │ + svclt 0x0000b37b │ │ │ │ andseq r3, r5, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b34b │ │ │ │ + svclt 0x0000b373 │ │ │ │ andseq r3, r5, r9, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b343 │ │ │ │ + svclt 0x0000b36b │ │ │ │ andseq r7, r5, r5, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b33b │ │ │ │ + svclt 0x0000b363 │ │ │ │ andseq r7, r5, r5, lsr #16 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b333 │ │ │ │ + svclt 0x0000b35b │ │ │ │ andseq r7, r5, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b32b │ │ │ │ + svclt 0x0000b353 │ │ │ │ andseq sl, r5, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b323 │ │ │ │ + svclt 0x0000b34b │ │ │ │ andseq fp, r5, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b31b │ │ │ │ + svclt 0x0000b343 │ │ │ │ andseq fp, r5, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b313 │ │ │ │ + svclt 0x0000b33b │ │ │ │ andseq ip, r5, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b30b │ │ │ │ + svclt 0x0000b333 │ │ │ │ @ instruction: 0x0015cff1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b303 │ │ │ │ + svclt 0x0000b32b │ │ │ │ andseq sp, r5, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2fb │ │ │ │ + svclt 0x0000b323 │ │ │ │ andseq pc, r5, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2f3 │ │ │ │ + svclt 0x0000b31b │ │ │ │ andseq pc, r5, r9, ror r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2eb │ │ │ │ + svclt 0x0000b313 │ │ │ │ andseq r2, r6, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2e3 │ │ │ │ + svclt 0x0000b30b │ │ │ │ @ instruction: 0x001634f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2db │ │ │ │ + svclt 0x0000b303 │ │ │ │ @ instruction: 0x001687d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2d3 │ │ │ │ + svclt 0x0000b2fb │ │ │ │ @ instruction: 0x0016dafd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2cb │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ andseq r3, r7, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2c3 │ │ │ │ + svclt 0x0000b2eb │ │ │ │ andseq r4, r7, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2bb │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ andseq sl, r7, sp, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2b3 │ │ │ │ + svclt 0x0000b2db │ │ │ │ andseq fp, r7, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2ab │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ andseq fp, r7, r1, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b2a3 │ │ │ │ + svclt 0x0000b2cb │ │ │ │ andseq fp, r7, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b29b │ │ │ │ + svclt 0x0000b2c3 │ │ │ │ andseq ip, r7, r1, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b293 │ │ │ │ + svclt 0x0000b2bb │ │ │ │ andseq ip, r7, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b28b │ │ │ │ + svclt 0x0000b2b3 │ │ │ │ andseq sp, r7, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b283 │ │ │ │ + svclt 0x0000b2ab │ │ │ │ andseq sp, r7, r5, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b27b │ │ │ │ + svclt 0x0000b2a3 │ │ │ │ ldrsbeq lr, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b273 │ │ │ │ + svclt 0x0000b29b │ │ │ │ andseq lr, r7, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b26b │ │ │ │ + svclt 0x0000b293 │ │ │ │ andseq pc, r7, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b263 │ │ │ │ + svclt 0x0000b28b │ │ │ │ mulseq r8, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b25b │ │ │ │ + svclt 0x0000b283 │ │ │ │ andseq r0, r8, r9, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b253 │ │ │ │ + svclt 0x0000b27b │ │ │ │ andseq r1, r8, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b24b │ │ │ │ + svclt 0x0000b273 │ │ │ │ @ instruction: 0x00184ed1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b243 │ │ │ │ + svclt 0x0000b26b │ │ │ │ andseq r6, r8, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b23b │ │ │ │ + svclt 0x0000b263 │ │ │ │ andseq r6, r8, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b233 │ │ │ │ + svclt 0x0000b25b │ │ │ │ andseq r7, r8, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b22b │ │ │ │ + svclt 0x0000b253 │ │ │ │ andseq r7, r8, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b223 │ │ │ │ + svclt 0x0000b24b │ │ │ │ andseq sp, r8, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b21b │ │ │ │ + svclt 0x0000b243 │ │ │ │ andseq lr, r8, r5, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b213 │ │ │ │ + svclt 0x0000b23b │ │ │ │ andseq r1, r9, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b20b │ │ │ │ + svclt 0x0000b233 │ │ │ │ andseq r3, r9, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b203 │ │ │ │ + svclt 0x0000b22b │ │ │ │ andseq r6, r9, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1fb │ │ │ │ + svclt 0x0000b223 │ │ │ │ andseq r8, r9, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1f3 │ │ │ │ + svclt 0x0000b21b │ │ │ │ andseq sl, r9, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1eb │ │ │ │ + svclt 0x0000b213 │ │ │ │ andseq sl, r9, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1e3 │ │ │ │ + svclt 0x0000b20b │ │ │ │ @ instruction: 0x0019d9b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1db │ │ │ │ + svclt 0x0000b203 │ │ │ │ andseq r3, sl, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1d3 │ │ │ │ + svclt 0x0000b1fb │ │ │ │ andseq r4, sl, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1cb │ │ │ │ + svclt 0x0000b1f3 │ │ │ │ mulseq sl, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1c3 │ │ │ │ + svclt 0x0000b1eb │ │ │ │ andseq r4, sl, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1bb │ │ │ │ + svclt 0x0000b1e3 │ │ │ │ @ instruction: 0x001a48b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1b3 │ │ │ │ + svclt 0x0000b1db │ │ │ │ @ instruction: 0x001a49bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1ab │ │ │ │ + svclt 0x0000b1d3 │ │ │ │ andseq r4, sl, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b1a3 │ │ │ │ + svclt 0x0000b1cb │ │ │ │ @ instruction: 0x001a4bf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b19b │ │ │ │ + svclt 0x0000b1c3 │ │ │ │ andseq r4, sl, r1, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b193 │ │ │ │ + svclt 0x0000b1bb │ │ │ │ andseq r4, sl, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b18b │ │ │ │ + svclt 0x0000b1b3 │ │ │ │ mulseq sl, r9, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b183 │ │ │ │ + svclt 0x0000b1ab │ │ │ │ andseq r5, sl, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b17b │ │ │ │ + svclt 0x0000b1a3 │ │ │ │ @ instruction: 0x001a53d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b173 │ │ │ │ + svclt 0x0000b19b │ │ │ │ andseq r9, sl, r9, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b193 │ │ │ │ @ instruction: 0x001a98b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b18b │ │ │ │ andseq sl, sl, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b15b │ │ │ │ + svclt 0x0000b183 │ │ │ │ andseq sl, sl, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b153 │ │ │ │ + svclt 0x0000b17b │ │ │ │ andseq sl, sl, r9, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b14b │ │ │ │ + svclt 0x0000b173 │ │ │ │ @ instruction: 0x001aa6b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b143 │ │ │ │ + svclt 0x0000b16b │ │ │ │ andseq sl, sl, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b13b │ │ │ │ + svclt 0x0000b163 │ │ │ │ mulseq sl, r1, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b133 │ │ │ │ + svclt 0x0000b15b │ │ │ │ andseq sl, sl, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b12b │ │ │ │ + svclt 0x0000b153 │ │ │ │ andseq sl, sl, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b123 │ │ │ │ + svclt 0x0000b14b │ │ │ │ mulseq sl, r1, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b11b │ │ │ │ + svclt 0x0000b143 │ │ │ │ andseq fp, sl, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b113 │ │ │ │ + svclt 0x0000b13b │ │ │ │ @ instruction: 0x001ab3bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b10b │ │ │ │ + svclt 0x0000b133 │ │ │ │ andseq fp, sl, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b103 │ │ │ │ + svclt 0x0000b12b │ │ │ │ andseq fp, sl, r9, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0fb │ │ │ │ + svclt 0x0000b123 │ │ │ │ andseq fp, sl, r9, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0f3 │ │ │ │ + svclt 0x0000b11b │ │ │ │ andseq fp, sl, r9, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0eb │ │ │ │ + svclt 0x0000b113 │ │ │ │ andseq fp, sl, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0e3 │ │ │ │ + svclt 0x0000b10b │ │ │ │ andseq fp, sl, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0db │ │ │ │ + svclt 0x0000b103 │ │ │ │ andseq ip, sl, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0d3 │ │ │ │ + svclt 0x0000b0fb │ │ │ │ mulseq sl, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0cb │ │ │ │ + svclt 0x0000b0f3 │ │ │ │ @ instruction: 0x001b41d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0c3 │ │ │ │ + svclt 0x0000b0eb │ │ │ │ @ instruction: 0x001b42bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0bb │ │ │ │ + svclt 0x0000b0e3 │ │ │ │ andseq r5, fp, r1, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0b3 │ │ │ │ + svclt 0x0000b0db │ │ │ │ andseq r5, fp, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0ab │ │ │ │ + svclt 0x0000b0d3 │ │ │ │ andseq r6, fp, r1, lsr r0 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b0a3 │ │ │ │ + svclt 0x0000b0cb │ │ │ │ @ instruction: 0x001b61b1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b09b │ │ │ │ + svclt 0x0000b0c3 │ │ │ │ andseq sl, fp, r5, lsr #11 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - sublt pc, ip, #186 @ 0xba │ │ │ │ + rsbslt pc, r4, #186 @ 0xba │ │ │ │ addeq r7, r8, r6, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b0b5 │ │ │ │ andseq r8, ip, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b0ad │ │ │ │ andseq r9, ip, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b0a5 │ │ │ │ andseq fp, ip, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b09d │ │ │ │ andseq r0, lr, r9, asr ip │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b095 │ │ │ │ @ instruction: 0x001e53d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b08d │ │ │ │ andseq r6, lr, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b085 │ │ │ │ andseq r7, lr, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b055 │ │ │ │ + svclt 0x0000b07d │ │ │ │ andseq r8, lr, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b04d │ │ │ │ + svclt 0x0000b075 │ │ │ │ andseq r8, lr, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b045 │ │ │ │ + svclt 0x0000b06d │ │ │ │ andseq r9, lr, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b03d │ │ │ │ + svclt 0x0000b065 │ │ │ │ @ instruction: 0x001e9cb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b035 │ │ │ │ + svclt 0x0000b05d │ │ │ │ andseq sl, lr, r1, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ + svclt 0x0000b055 │ │ │ │ andseq sl, lr, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ + svclt 0x0000b04d │ │ │ │ @ instruction: 0x001ea5d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b045 │ │ │ │ andseq sl, lr, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b03d │ │ │ │ @ instruction: 0x001eb4d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ + svclt 0x0000b035 │ │ │ │ @ instruction: 0x001eb8bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bc4478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ + svclt 0x0000b02d │ │ │ │ andseq fp, lr, r1, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7fd │ │ │ │ + @ instruction: 0xf0bc4478 │ │ │ │ + svclt 0x0000b025 │ │ │ │ andseq fp, lr, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7f5 │ │ │ │ + @ instruction: 0xf0bc4478 │ │ │ │ + svclt 0x0000b01d │ │ │ │ andseq ip, lr, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ + @ instruction: 0xf0bc4478 │ │ │ │ + svclt 0x0000b015 │ │ │ │ andseq ip, lr, r9, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + @ instruction: 0xf0bc4478 │ │ │ │ + svclt 0x0000b00d │ │ │ │ andseq lr, lr, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + @ instruction: 0xf0bc4478 │ │ │ │ + svclt 0x0000b005 │ │ │ │ andseq lr, lr, r1, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7fd │ │ │ │ @ instruction: 0x001ef7f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ andseq r3, pc, r1, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ andseq r8, pc, r5, asr #29 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ eoreq r1, r0, r5, lsr #9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ + svclt 0x0000b7dd │ │ │ │ eoreq r1, r0, r1, lsr #26 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strhlt pc, [r6, #-10]! @ │ │ │ │ + strhlt pc, [lr, sl] @ │ │ │ │ ldrdeq r8, [r8], r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ strdeq pc, [r0], -r1 @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ eoreq r4, r1, r5, ror #30 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrhlt pc, [r0, #-10] @ │ │ │ │ + ldrhlt pc, [r8, #-10]! @ │ │ │ │ addeq r8, r9, r6, ror #17 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbb4b4 <__bss_end__@@Base+0xfe2ab994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 8904d4 │ │ │ │ + blmi 8904d4 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf646f039 │ │ │ │ + @ instruction: 0xf66ef039 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - pldw [r6, pc, lsr #1] │ │ │ │ + @ instruction: 0xf7bef0af │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 67a674 │ │ │ │ + blmi 67a674 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 32cf10 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf786f0af │ │ │ │ + @ instruction: 0xf7aef0af │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ @ instruction: 0x00786992 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ andeq r4, r0, r8, lsr #12 │ │ │ │ - subseq ip, r4, r6, lsl #22 │ │ │ │ + subseq ip, r4, lr, asr #22 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - ldrsheq ip, [r4], #-170 @ 0xffffff56 │ │ │ │ + subseq ip, r4, r2, asr #22 │ │ │ │ andeq r4, r0, r0, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b74b │ │ │ │ + svclt 0x0000b773 │ │ │ │ eoreq fp, r1, r1, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b743 │ │ │ │ + svclt 0x0000b76b │ │ │ │ eoreq ip, r1, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b73b │ │ │ │ + svclt 0x0000b763 │ │ │ │ eoreq ip, r1, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b733 │ │ │ │ + svclt 0x0000b75b │ │ │ │ eoreq sp, r1, r9, asr #17 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0ba207c │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b107 │ │ │ │ addeq r8, r9, ip, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b747 │ │ │ │ eoreq r4, r2, r1, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b73f │ │ │ │ eoreq r7, r2, r1, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b737 │ │ │ │ eoreq r7, r2, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b72f │ │ │ │ eoreq r1, r3, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b727 │ │ │ │ strdeq r1, [r3], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b71f │ │ │ │ strhteq r1, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b717 │ │ │ │ eoreq r3, r6, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ eoreq fp, r6, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b707 │ │ │ │ eoreq ip, r7, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ mlaeq r7, sp, r2, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbb638 <__bss_end__@@Base+0xfe2abb18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ebe0 │ │ │ │ @ instruction: 0xf0ba0040 │ │ │ │ - bmi 860b78 │ │ │ │ - blmi 835654 │ │ │ │ + bmi 860c18 │ │ │ │ + blmi 835654 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldm r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3789,586 +3789,586 @@ │ │ │ │ smlatbcs r0, r6, r8, lr │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf0c66064 │ │ │ │ - stmdami sl, {r0, r1, r2, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r2, r3, r5, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - @ instruction: 0xb1baf0e9 │ │ │ │ + mvnlt pc, r9, ror #1 │ │ │ │ addeq r8, sl, sl, lsl r5 │ │ │ │ ldrshteq r6, [r8], #-120 @ 0xffffff88 │ │ │ │ @ instruction: 0x00004dbc │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r2, r0, r8, asr sp │ │ │ │ muleq r0, ip, r7 │ │ │ │ eoreq lr, r7, pc, asr #11 │ │ │ │ ldrdeq lr, [r7], -r9 @ │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s64 q10, , │ │ │ │ svclt 0x0000bb2b │ │ │ │ - rsbeq r5, r6, r8, asr #28 │ │ │ │ + mlseq r6, r0, lr, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b675 │ │ │ │ + svclt 0x0000b69d │ │ │ │ eoreq r4, r8, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b66d │ │ │ │ + svclt 0x0000b695 │ │ │ │ mlaeq r8, r9, r0, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b665 │ │ │ │ + svclt 0x0000b68d │ │ │ │ eoreq r6, r8, r1, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b65d │ │ │ │ + svclt 0x0000b685 │ │ │ │ eoreq sl, r8, r1, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b655 │ │ │ │ + svclt 0x0000b67d │ │ │ │ eoreq sl, r8, sp, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b64d │ │ │ │ + svclt 0x0000b675 │ │ │ │ strhteq sl, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b645 │ │ │ │ + svclt 0x0000b66d │ │ │ │ strhteq sl, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b63d │ │ │ │ + svclt 0x0000b665 │ │ │ │ eoreq sp, r8, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b635 │ │ │ │ + svclt 0x0000b65d │ │ │ │ eoreq r0, r9, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b655 │ │ │ │ ldrdeq r3, [r9], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b64d │ │ │ │ eoreq r3, r9, r9, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b645 │ │ │ │ eoreq r4, r9, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b63d │ │ │ │ eoreq r5, r9, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b635 │ │ │ │ + eorseq r2, r3, r5, lsr #11 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b62d │ │ │ │ + eorseq r4, r3, r9, lsr #23 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b625 │ │ │ │ + eorseq r5, r3, r1, lsr r3 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b61d │ │ │ │ + eorseq r8, r3, r1, asr #4 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b615 │ │ │ │ + eorseq r9, r3, r1, asr #7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b60d │ │ │ │ - eorseq r2, r3, r1, asr #10 │ │ │ │ + eorseq fp, r3, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b605 │ │ │ │ - eorseq r4, r3, r5, asr #22 │ │ │ │ + eorseq ip, r3, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5fd │ │ │ │ - eorseq r5, r3, r9, asr #5 │ │ │ │ + mlaseq r3, r5, r8, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5f5 │ │ │ │ - ldrsbteq r8, [r3], -r9 │ │ │ │ + eorseq lr, r3, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5ed │ │ │ │ - eorseq r9, r3, r9, asr r3 │ │ │ │ + ldrsbteq pc, [r3], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5e5 │ │ │ │ - eorseq fp, r3, r1, ror #3 │ │ │ │ + eorseq r4, r4, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5dd │ │ │ │ - eorseq ip, r3, r1, asr #4 │ │ │ │ + eorseq r7, r4, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5d5 │ │ │ │ - eorseq sp, r3, sp, lsr #16 │ │ │ │ + eorseq r7, r4, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5cd │ │ │ │ - eorseq lr, r3, sp, asr r3 │ │ │ │ + mlaseq r4, r1, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5c5 │ │ │ │ - eorseq pc, r3, r5, ror r1 @ │ │ │ │ + eorseq sl, r4, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5bd │ │ │ │ - eorseq r4, r4, sp, lsr #23 │ │ │ │ + eorseq pc, r4, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5b5 │ │ │ │ - ldrhteq r7, [r4], -r5 │ │ │ │ + eorseq r5, r5, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5ad │ │ │ │ - eorseq r7, r4, r9, ror r5 │ │ │ │ + eorseq r5, r5, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b5a5 │ │ │ │ - eorseq r9, r4, r9, lsr #26 │ │ │ │ + eorseq r1, r6, r9, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b59d │ │ │ │ - eorseq sl, r4, r1, lsr #21 │ │ │ │ + eorseq r3, r6, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b595 │ │ │ │ - eorseq pc, r4, r9, lsl lr @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ - eorseq r5, r5, r5, lsr #1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ - ldrshteq r5, [r5], -r1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ - eorseq r1, r6, r1, asr #28 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ - ldrshteq r3, [r6], -sp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ - ldrhteq r4, [r6], -r1 │ │ │ │ + eorseq r4, r6, r9, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbb90c <__bss_end__@@Base+0xfe2abdec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4e86d4 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs lr, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000bbbd │ │ │ │ - eorseq ip, r6, r3, lsr #10 │ │ │ │ + eorseq ip, r6, fp, lsl #11 │ │ │ │ ldrsbteq r3, [lr], #-110 @ 0xffffff92 │ │ │ │ ldrshteq r2, [lr], #-200 @ 0xffffff38 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b56b │ │ │ │ + eorseq lr, r6, r9, ror lr │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b563 │ │ │ │ + eorseq pc, r6, r5, asr #1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b55b │ │ │ │ + eorseq r1, r7, r9, lsr #5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b553 │ │ │ │ + eorseq r2, r7, r1, asr r9 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b54b │ │ │ │ + eorseq r2, r7, r9, lsr #22 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b543 │ │ │ │ - eorseq lr, r6, r1, lsl lr │ │ │ │ + ldrhteq r3, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b53b │ │ │ │ - eorseq pc, r6, sp, asr r0 @ │ │ │ │ + eorseq r3, r7, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b533 │ │ │ │ - eorseq r1, r7, r1, asr #4 │ │ │ │ + eorseq r3, r7, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b52b │ │ │ │ - eorseq r2, r7, r9, ror #17 │ │ │ │ + eorseq r4, r7, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b523 │ │ │ │ - eorseq r2, r7, r1, asr #21 │ │ │ │ + ldrshteq r5, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b51b │ │ │ │ - eorseq r3, r7, r1, asr r4 │ │ │ │ + eorseq r9, r7, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b513 │ │ │ │ - eorseq r3, r7, sp, asr r4 │ │ │ │ + eorseq sl, r7, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b50b │ │ │ │ - eorseq r3, r7, sp, asr r7 │ │ │ │ + eorseq pc, r7, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b503 │ │ │ │ - ldrhteq r4, [r7], -sp │ │ │ │ + eorseq pc, r7, sp, lsr r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4fb │ │ │ │ - eorseq r5, r7, r9, lsl #5 │ │ │ │ + ldrhteq pc, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4f3 │ │ │ │ - ldrhteq r9, [r7], -r9 │ │ │ │ + eorseq r0, r8, r5, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4eb │ │ │ │ - ldrshteq sl, [r7], -r5 │ │ │ │ + eorseq r0, r8, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4e3 │ │ │ │ - eorseq pc, r7, r5, lsl #6 │ │ │ │ + eorseq r2, r8, r5, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4db │ │ │ │ - ldrsbteq pc, [r7], -r5 @ │ │ │ │ + eorseq r3, r8, r1, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4d3 │ │ │ │ - eorseq pc, r7, r9, asr #30 │ │ │ │ + eorseq r5, r8, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4cb │ │ │ │ - eorseq r0, r8, sp, lsl #18 │ │ │ │ + eorseq r6, r8, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4c3 │ │ │ │ - eorseq r0, r8, r5, ror #24 │ │ │ │ + eorseq r7, r8, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4bb │ │ │ │ - eorseq r2, r8, sp, lsl #18 │ │ │ │ + mlaseq r8, r1, r6, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4b3 │ │ │ │ - eorseq r3, r8, r9, lsl #16 │ │ │ │ + ldrhteq pc, [r8], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4ab │ │ │ │ - ldrhteq r5, [r8], -sp │ │ │ │ + eorseq r0, r9, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b4a3 │ │ │ │ - eorseq r6, r8, r1, ror #24 │ │ │ │ + eorseq r0, r9, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b49b │ │ │ │ - ldrhteq r7, [r8], -sp │ │ │ │ + ldrshteq r0, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b493 │ │ │ │ - eorseq pc, r8, r9, lsr #12 │ │ │ │ + eorseq r1, r9, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b48b │ │ │ │ - eorseq pc, r8, r9, asr #28 │ │ │ │ + eorseq r3, r9, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b483 │ │ │ │ - eorseq r0, r9, sp, ror r1 │ │ │ │ + eorseq r4, r9, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b47b │ │ │ │ - eorseq r0, r9, sp, lsr r9 │ │ │ │ + eorseq r4, r9, r9, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b473 │ │ │ │ - eorseq r0, r9, sp, lsl #23 │ │ │ │ + eorseq r4, r9, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b46b │ │ │ │ - eorseq r1, r9, sp, asr r0 │ │ │ │ + mlaseq r9, r5, r0, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b463 │ │ │ │ - eorseq r3, r9, sp, asr lr │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b45b │ │ │ │ - eorseq r4, r9, r1, ror #2 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b453 │ │ │ │ - ldrsbteq r4, [r9], -r1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b44b │ │ │ │ - ldrhteq r4, [r9], -r5 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b443 │ │ │ │ - eorseq r5, r9, sp, lsr #32 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b43b │ │ │ │ - eorseq r3, sl, r9, ror #15 │ │ │ │ + eorseq r3, sl, r1, asr r8 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strblt pc, [ip, #185]! @ 0xb9 @ │ │ │ │ + @ instruction: 0xb614f0b9 │ │ │ │ @ instruction: 0x008a83be │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbbb7c <__bss_end__@@Base+0xfe2ac05c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #8 │ │ │ │ - @ instruction: 0xf104ff01 │ │ │ │ + @ instruction: 0xf104ff35 │ │ │ │ vrev64.32 q0, q8 │ │ │ │ - @ instruction: 0xf104fefd │ │ │ │ + @ instruction: 0xf104ff31 │ │ │ │ vrev32.32 q0, q0 │ │ │ │ - @ instruction: 0xf104fef9 │ │ │ │ + @ instruction: 0xf104ff2d │ │ │ │ vshr.u64 q0, q8, #8 │ │ │ │ - @ instruction: 0xf504fef5 │ │ │ │ + @ instruction: 0xf504ff29 │ │ │ │ vshr.u64 d7, d0, #8 │ │ │ │ - @ instruction: 0xf104fef1 │ │ │ │ + @ instruction: 0xf104ff25 │ │ │ │ vshr.u32 d0, d16, #8 │ │ │ │ - strtmi pc, [r0], -sp, ror #29 │ │ │ │ - mcr2 3, 7, pc, cr10, cr8, {5} @ │ │ │ │ + strtmi pc, [r0], -r1, lsr #30 │ │ │ │ + @ instruction: 0xff1ef3b8 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - mcr2 3, 7, pc, cr6, cr8, {5} @ │ │ │ │ + @ instruction: 0xff1af3b8 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - mcr2 3, 7, pc, cr2, cr8, {5} @ │ │ │ │ + @ instruction: 0xff16f3b8 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - mrc2 3, 6, pc, cr14, cr8, {5} │ │ │ │ + @ instruction: 0xff12f3b8 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - mrc2 3, 6, pc, cr10, cr8, {5} │ │ │ │ + @ instruction: 0xff0ef3b8 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - mrc2 3, 6, pc, cr6, cr8, {5} │ │ │ │ + @ instruction: 0xff0af3b8 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - mrc2 3, 6, pc, cr2, cr8, {5} │ │ │ │ + @ instruction: 0xff06f3b8 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - mcr2 3, 6, pc, cr14, cr8, {5} @ │ │ │ │ + @ instruction: 0xff02f3b8 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - mcr2 3, 6, pc, cr10, cr8, {5} @ │ │ │ │ + mrc2 3, 7, pc, cr14, cr8, {5} │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - mcr2 3, 6, pc, cr6, cr8, {5} @ │ │ │ │ + mrc2 3, 7, pc, cr10, cr8, {5} │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - mcr2 3, 6, pc, cr2, cr8, {5} @ │ │ │ │ + mrc2 3, 7, pc, cr6, cr8, {5} │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - mrc2 3, 5, pc, cr14, cr8, {5} │ │ │ │ + mrc2 3, 7, pc, cr2, cr8, {5} │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - mrc2 3, 5, pc, cr10, cr8, {5} │ │ │ │ + mcr2 3, 7, pc, cr14, cr8, {5} @ │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - mrc2 3, 5, pc, cr6, cr8, {5} │ │ │ │ + mcr2 3, 7, pc, cr10, cr8, {5} @ │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - mrc2 3, 5, pc, cr2, cr8, {5} │ │ │ │ + mcr2 3, 7, pc, cr6, cr8, {5} @ │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - mcr2 3, 5, pc, cr14, cr8, {5} @ │ │ │ │ + mcr2 3, 7, pc, cr2, cr8, {5} @ │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - mcr2 3, 5, pc, cr10, cr8, {5} @ │ │ │ │ + mrc2 3, 6, pc, cr14, cr8, {5} │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - mcr2 3, 5, pc, cr6, cr8, {5} @ │ │ │ │ + mrc2 3, 6, pc, cr10, cr8, {5} │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - mcr2 3, 5, pc, cr2, cr8, {5} @ │ │ │ │ + mrc2 3, 6, pc, cr6, cr8, {5} │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - mrc2 3, 4, pc, cr14, cr8, {5} │ │ │ │ + mrc2 3, 6, pc, cr2, cr8, {5} │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - mrc2 3, 4, pc, cr10, cr8, {5} │ │ │ │ + mcr2 3, 6, pc, cr14, cr8, {5} @ │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - mrc2 3, 4, pc, cr6, cr8, {5} │ │ │ │ + mcr2 3, 6, pc, cr10, cr8, {5} @ │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - mrclt 3, 4, APSR_nzcv, cr0, cr8, {5} │ │ │ │ + mcrlt 3, 6, pc, cr4, cr8, {5} @ │ │ │ │ rsbseq r9, r5, r4, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ - eorseq lr, fp, sp, asr #27 │ │ │ │ + svclt 0x0000b3d5 │ │ │ │ + eorseq lr, fp, r5, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ - eorseq pc, fp, r1, ror r0 @ │ │ │ │ + svclt 0x0000b3cd │ │ │ │ + ldrsbteq pc, [fp], -r9 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ - eorseq r1, ip, r5, asr #3 │ │ │ │ + svclt 0x0000b3c5 │ │ │ │ + eorseq r1, ip, sp, lsr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ - eorseq r2, ip, r5, lsl #24 │ │ │ │ + svclt 0x0000b3bd │ │ │ │ + eorseq r2, ip, sp, ror #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ - ldrshteq r3, [ip], -r5 │ │ │ │ + svclt 0x0000b3b5 │ │ │ │ + eorseq r3, ip, sp, asr r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ - eorseq fp, ip, r9, asr #5 │ │ │ │ + svclt 0x0000b3ad │ │ │ │ + eorseq fp, ip, r1, lsr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ - eorseq fp, ip, r1, ror pc │ │ │ │ + svclt 0x0000b3a5 │ │ │ │ + ldrsbteq fp, [ip], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ - eorseq ip, ip, r5, lsl #12 │ │ │ │ + svclt 0x0000b39d │ │ │ │ + eorseq ip, ip, sp, ror #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ - eorseq pc, ip, r9, lsr #8 │ │ │ │ + svclt 0x0000b395 │ │ │ │ + mlaseq ip, r1, r4, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbbd0c <__bss_end__@@Base+0xfe2ac1ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0b99001 │ │ │ │ - stmdals r1, {r0, r2, r4, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r2, r3, r4, r5, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3a2c9c │ │ │ │ - movtlt pc, #57549 @ 0xe0cd @ │ │ │ │ + cmnplt r6, #205 @ p-variant is OBSOLETE @ 0xcd │ │ │ │ addeq r8, sl, r6, asr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b377 │ │ │ │ + eorseq sl, sp, r1, lsl #21 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b36f │ │ │ │ + eorseq lr, sp, r5, lsr r1 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b367 │ │ │ │ + eorseq lr, sp, sp, lsr #15 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b35f │ │ │ │ + eorseq r3, lr, r9, lsl r2 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b357 │ │ │ │ + eorseq fp, pc, r9, lsr r4 @ │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b34f │ │ │ │ - eorseq sl, sp, r9, lsl sl │ │ │ │ + eorseq ip, pc, sp, lsr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b347 │ │ │ │ - eorseq lr, sp, sp, asr #1 │ │ │ │ + eorseq lr, pc, r1, lsr #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b33f │ │ │ │ - eorseq lr, sp, r5, asr #14 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrshteq lr, [pc], -sp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b337 │ │ │ │ - ldrhteq r3, [lr], -r1 │ │ │ │ + eorseq pc, pc, r9, asr #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b32f │ │ │ │ - eorseq fp, pc, r9, ror #7 │ │ │ │ + subeq r0, r0, r1, lsl #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b327 │ │ │ │ - eorseq ip, pc, sp, asr r8 @ │ │ │ │ + subeq r2, r0, r9, asr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b31f │ │ │ │ - ldrsbteq lr, [pc], -r1 │ │ │ │ + subeq r4, r0, r1, ror #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b317 │ │ │ │ - eorseq lr, pc, sp, lsr #23 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + ldrdeq r7, [r0], #-109 @ 0xffffff93 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b30f │ │ │ │ - ldrshteq pc, [pc], -r9 @ │ │ │ │ + subeq ip, r0, r5, rrx │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b307 │ │ │ │ - subeq r0, r0, r1, lsr r5 │ │ │ │ + subeq sp, r0, sp, asr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2ff │ │ │ │ - strdeq r2, [r0], #-41 @ 0xffffffd7 │ │ │ │ + subeq lr, r0, r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2f7 │ │ │ │ - subeq r4, r0, r1, lsl sp │ │ │ │ + umaaleq lr, r0, r5, r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2ef │ │ │ │ - subeq r7, r0, sp, lsl #13 │ │ │ │ + subeq r4, r1, sp, lsl #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2e7 │ │ │ │ - subeq ip, r0, r5, lsl r0 │ │ │ │ + subeq r6, r1, sp, lsr r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2df │ │ │ │ - subeq sp, r0, sp, ror r9 │ │ │ │ + subeq r8, r1, r5, ror r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2d7 │ │ │ │ - strheq sp, [r0], #-245 @ 0xffffff0b │ │ │ │ + subeq ip, r1, r1, lsl #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2cf │ │ │ │ - subeq lr, r0, r5, asr #12 │ │ │ │ + subeq r0, r2, r1, lsr #32 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2c7 │ │ │ │ - subeq r4, r1, sp, lsr r0 │ │ │ │ + subeq r0, r2, r1, asr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2bf │ │ │ │ - subeq r5, r1, sp, ror #31 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subeq r3, r2, r1, lsl #4 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2b7 │ │ │ │ - subeq r8, r1, r5, lsr #14 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrdeq ip, [r2], #-165 @ 0xffffff5b │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2af │ │ │ │ - strheq ip, [r1], #-113 @ 0xffffff8f │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + strdeq ip, [r2], #-225 @ 0xffffff1f │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b2a7 │ │ │ │ - ldrdeq pc, [r1], #-241 @ 0xffffff0f │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subeq sp, r2, sp, lsr #25 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b29f │ │ │ │ - strdeq r0, [r2], #-1 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subeq lr, r2, r5, asr r2 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b297 │ │ │ │ - strheq r3, [r2], #-17 @ 0xffffffef │ │ │ │ + subeq lr, r2, r5, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b28f │ │ │ │ - subeq ip, r2, r5, lsl #21 │ │ │ │ + strheq lr, [r2], #-77 @ 0xffffffb3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b287 │ │ │ │ - subeq ip, r2, r1, lsr #29 │ │ │ │ + subeq lr, r2, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b27f │ │ │ │ - subeq sp, r2, sp, asr ip │ │ │ │ + subeq pc, r2, r5, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b277 │ │ │ │ - subeq lr, r2, r5, lsl #4 │ │ │ │ + subeq r2, r3, sp, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b26f │ │ │ │ - subeq lr, r2, r5, asr r2 │ │ │ │ + subeq r2, r3, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b267 │ │ │ │ - subeq lr, r2, sp, ror #8 │ │ │ │ + subeq r2, r3, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b25f │ │ │ │ - subeq lr, r2, r1, asr #19 │ │ │ │ + subeq r5, r3, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b257 │ │ │ │ - strdeq lr, [r2], #-245 @ 0xffffff0b │ │ │ │ + ldrdeq r5, [r3], #-97 @ 0xffffff9f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ svclt 0x0000b24f │ │ │ │ - subeq r2, r3, sp, asr #3 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ - strheq r2, [r3], #-89 @ 0xffffffa7 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ - strdeq r2, [r3], #-217 @ 0xffffff27 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ - subeq r5, r3, r1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ - subeq r5, r3, r1, lsl #13 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ - subeq r5, r3, r1, ror #21 │ │ │ │ + subeq r5, r3, r1, lsr fp │ │ │ │ │ │ │ │ 00264d8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (264dfc ) │ │ │ │ @@ -4391,644 +4391,644 @@ │ │ │ │ ldr r1, [pc, #68] @ (264e0c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71f078 │ │ │ │ + bl 71f0c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (264e10 ) │ │ │ │ ldr r3, [pc, #32] @ (264e00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 264df6 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 69df20 │ │ │ │ + bl 69df70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r6, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #6] │ │ │ │ lsls r2, r1, #2 │ │ │ │ - str r1, [sp, #340] @ 0x154 │ │ │ │ + str r1, [sp, #660] @ 0x294 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #32] @ (264e30 ) │ │ │ │ + ldr r6, [pc, #320] @ (264f50 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r6, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #6] │ │ │ │ + ldrb r5, [r7, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r5, #6] │ │ │ │ + ldrb r1, [r7, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r4, #6] │ │ │ │ + ldrb r5, [r6, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r4, #6] │ │ │ │ + ldrb r1, [r6, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r3, #6] │ │ │ │ + ldrb r5, [r5, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r3, #6] │ │ │ │ + ldrb r1, [r5, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r2, #6] │ │ │ │ + ldrb r5, [r4, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r2, #6] │ │ │ │ + ldrb r1, [r4, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r1, #6] │ │ │ │ + ldrb r5, [r3, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r1, #6] │ │ │ │ + ldrb r1, [r3, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r0, #6] │ │ │ │ + ldrb r5, [r2, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r0, #6] │ │ │ │ + ldrb r1, [r2, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r7, #5] │ │ │ │ + ldrb r5, [r1, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r7, #5] │ │ │ │ + ldrb r1, [r1, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r6, #5] │ │ │ │ + ldrb r5, [r0, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r6, #5] │ │ │ │ + ldrb r1, [r0, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #5] │ │ │ │ + ldrb r5, [r7, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r5, #5] │ │ │ │ + ldrb r1, [r7, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r4, #5] │ │ │ │ + ldrb r5, [r6, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r4, #5] │ │ │ │ + ldrb r1, [r6, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r3, #5] │ │ │ │ + ldrb r5, [r5, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r3, #5] │ │ │ │ + ldrb r1, [r5, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r2, #5] │ │ │ │ + ldrb r5, [r4, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264f90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r2, #5] │ │ │ │ + ldrb r1, [r4, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r1, #5] │ │ │ │ + ldrb r5, [r3, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r1, #5] │ │ │ │ + ldrb r1, [r3, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r0, #5] │ │ │ │ + ldrb r5, [r2, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r0, #5] │ │ │ │ + ldrb r1, [r2, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264fe0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r7, #4] │ │ │ │ + ldrb r5, [r1, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (264ff0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r7, #4] │ │ │ │ + ldrb r1, [r1, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265000 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r6, #4] │ │ │ │ + ldrb r5, [r0, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265010 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r6, #4] │ │ │ │ + ldrb r1, [r0, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265020 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #4] │ │ │ │ + ldrb r5, [r7, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265030 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r5, #4] │ │ │ │ + ldrb r1, [r7, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265040 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r4, #4] │ │ │ │ + ldrb r5, [r6, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265050 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r4, #4] │ │ │ │ + ldrb r1, [r6, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265060 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r3, #4] │ │ │ │ + ldrb r5, [r5, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265070 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r3, #4] │ │ │ │ + ldrb r1, [r5, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265080 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r2, #4] │ │ │ │ + ldrb r5, [r4, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265090 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r2, #4] │ │ │ │ + ldrb r1, [r4, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r1, #4] │ │ │ │ + ldrb r5, [r3, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r1, #4] │ │ │ │ + ldrb r1, [r3, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r0, #4] │ │ │ │ + ldrb r5, [r2, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r0, #4] │ │ │ │ + ldrb r1, [r2, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r7, #3] │ │ │ │ + ldrb r5, [r1, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2650f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ + ldrb r1, [r1, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265100 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r6, #3] │ │ │ │ + ldrb r5, [r0, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265110 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r6, #3] │ │ │ │ + ldrb r1, [r0, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265120 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #3] │ │ │ │ + ldrb r5, [r7, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265130 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r5, #3] │ │ │ │ + ldrb r1, [r7, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265140 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r4, #3] │ │ │ │ + ldrb r5, [r6, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265150 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r4, #3] │ │ │ │ + ldrb r1, [r6, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265160 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r3, #3] │ │ │ │ + ldrb r5, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265170 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r3, #3] │ │ │ │ + ldrb r1, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265180 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r2, #3] │ │ │ │ + ldrb r5, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265190 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r2, #3] │ │ │ │ + ldrb r1, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r1, #3] │ │ │ │ + ldrb r5, [r3, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r1, #3] │ │ │ │ + ldrb r1, [r3, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r0, #3] │ │ │ │ + ldrb r5, [r2, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r0, #3] │ │ │ │ + ldrb r1, [r2, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r7, #2] │ │ │ │ + ldrb r5, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2651f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r7, #2] │ │ │ │ + ldrb r1, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265200 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r6, #2] │ │ │ │ + ldrb r5, [r0, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265210 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r6, #2] │ │ │ │ + ldrb r1, [r0, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265220 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #2] │ │ │ │ + ldrb r5, [r7, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265230 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r5, #2] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265240 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r4, #2] │ │ │ │ + ldrb r5, [r6, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265250 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r4, #2] │ │ │ │ + ldrb r1, [r6, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265260 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r3, #2] │ │ │ │ + ldrb r5, [r5, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265270 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r3, #2] │ │ │ │ + ldrb r1, [r5, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265280 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r2, #2] │ │ │ │ + ldrb r5, [r4, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265290 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r2, #2] │ │ │ │ + ldrb r1, [r4, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r1, #2] │ │ │ │ + ldrb r5, [r3, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r1, #2] │ │ │ │ + ldrb r1, [r3, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r0, #2] │ │ │ │ + ldrb r5, [r2, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r0, #2] │ │ │ │ + ldrb r1, [r2, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r7, #1] │ │ │ │ + ldrb r5, [r1, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2652f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r7, #1] │ │ │ │ + ldrb r1, [r1, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265300 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r6, #1] │ │ │ │ + ldrb r5, [r0, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265310 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r6, #1] │ │ │ │ + ldrb r1, [r0, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265320 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #1] │ │ │ │ + ldrb r5, [r7, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265330 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r5, #1] │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265340 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r4, #1] │ │ │ │ + ldrb r5, [r6, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265350 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r4, #1] │ │ │ │ + ldrb r1, [r6, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265360 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r5, [r3, #1] │ │ │ │ + ldrb r5, [r5, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265370 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - ldrb r1, [r3, #1] │ │ │ │ + ldrb r1, [r5, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 265458 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5180,55 +5180,55 @@ │ │ │ │ ldr r0, [pc, #32] @ (265524 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ add r2, pc, #504 @ (adr r2, 265708 <_start@@Base+0x74>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ - b.n 2657b4 <_start@@Base+0x120> │ │ │ │ + b.n 265844 <_start@@Base+0x1b0> │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf0e6005b │ │ │ │ - @ instruction: 0xf0f8005b │ │ │ │ - b.n 26579c <_start@@Base+0x108> │ │ │ │ + @ instruction: 0xf12e005b │ │ │ │ + adc.w r0, r0, #91 @ 0x5b │ │ │ │ + b.n 26582c <_start@@Base+0x198> │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf0d4005b │ │ │ │ - add.w r0, r2, #91 @ 0x5b │ │ │ │ + adds.w r0, ip, #91 @ 0x5b │ │ │ │ + adc.w r0, sl, #91 @ 0x5b │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (265550 ) │ │ │ │ ldr r1, [pc, #24] @ (265554 ) │ │ │ │ ldr r0, [pc, #28] @ (265558 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 74d830 │ │ │ │ + bl 74d880 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 728ed8 │ │ │ │ + b.w 728f28 │ │ │ │ nop │ │ │ │ - subs r2, #65 @ 0x41 │ │ │ │ + subs r2, #145 @ 0x91 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #115 @ 0x73 │ │ │ │ + adds r4, #195 @ 0xc3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #213 @ 0xd5 │ │ │ │ + adds r5, #37 @ 0x25 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265568 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 71e544 │ │ │ │ + b.w 71e594 │ │ │ │ nop │ │ │ │ add r3, pc, #440 @ (adr r3, 265724 <_start@@Base+0x90>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (265578 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - bkpt 0x002d │ │ │ │ + bkpt 0x007d │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (26561c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5237,15 +5237,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (265624 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ ldr r0, [pc, #128] @ (265628 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 25f8bc │ │ │ │ @@ -5273,15 +5273,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 719d5c │ │ │ │ + bl 719dac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2655ba │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5292,15 +5292,15 @@ │ │ │ │ nop │ │ │ │ ldrsb r6, [r7, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #984 @ (adr r3, 265a00 <_start@@Base+0x36c>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #784 @ (adr r3, 265940 <_start@@Base+0x2ac>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ ldrsb r6, [r0, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (26564c ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5311,43 +5311,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ add r3, pc, #760 @ (adr r3, 265948 <_start@@Base+0x2b4>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ - subs r1, r6, #5 │ │ │ │ + subs r1, r0, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265660 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 71e544 │ │ │ │ + b.w 71e594 │ │ │ │ nop │ │ │ │ add r3, pc, #680 @ (adr r3, 26590c <_start@@Base+0x278>) │ │ │ │ lsls r2, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (265670 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #29 │ │ │ │ + lsrs r1, r6, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265680 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #29 │ │ │ │ + lsrs r5, r5, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (265690 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 7201d4 │ │ │ │ + b.w 720224 │ │ │ │ nop │ │ │ │ - asrs r5, r7, #6 │ │ │ │ + asrs r5, r1, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265694 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5464,15 +5464,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2657a4 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ str r6, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (265888 <_start@@Base+0x1f4>) │ │ │ │ @@ -5507,15 +5507,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 2603f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5d53d8 │ │ │ │ + bl 5d5440 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 260610 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 265846 <_start@@Base+0x1b2> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5529,15 +5529,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (26589c <_start@@Base+0x208>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5559,29 +5559,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #241 @ 0xf1 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [pc, #104] @ (265900 <_start@@Base+0x26c>) │ │ │ │ + ldr r6, [pc, #392] @ (265a20 <_start@@Base+0x38c>) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r3, #6] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r4, #4] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #848] @ (265bf4 <_start@@Base+0x560>) │ │ │ │ + ldr r6, [pc, #112] @ (265914 <_start@@Base+0x280>) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (26590c <_start@@Base+0x278>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5593,19 +5593,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26755c │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 2658da <_start@@Base+0x246> │ │ │ │ movs r1, #1 │ │ │ │ blx 25da18 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 72f29c │ │ │ │ + bl 72f2ec │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 71eab0 │ │ │ │ + bl 71eb00 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 25df90 │ │ │ │ @@ -5618,31 +5618,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (26598c <_start@@Base+0x2f8>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 265962 <_start@@Base+0x2ce> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #80] @ 265990 <_start@@Base+0x2fc> │ │ │ │ ldr r2, [pc, #80] @ (265994 <_start@@Base+0x300>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ cbz r0, 265962 <_start@@Base+0x2ce> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 26597a <_start@@Base+0x2e6> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5654,68 +5654,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 429194 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 429980 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #40] @ (2659bc <_start@@Base+0x328>) │ │ │ │ + ldr r5, [pc, #328] @ (265adc <_start@@Base+0x448>) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (265a70 <_start@@Base+0x3dc>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (265a74 <_start@@Base+0x3e0>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #192] @ (265a78 <_start@@Base+0x3e4>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ bl 2ee978 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 25dc58 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (265a7c <_start@@Base+0x3e8>) │ │ │ │ blx 25dc58 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 71ea00 │ │ │ │ + bl 71ea50 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 72f290 │ │ │ │ + bl 72f2e0 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5737,19 +5737,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4e2f88 │ │ │ │ nop │ │ │ │ - bpl.n 2659ec <_start@@Base+0x358> │ │ │ │ + bvs.n 265a7c <_start@@Base+0x3e8> │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [pc, #600] @ (265cd0 ) │ │ │ │ + ldr r4, [pc, #888] @ (265df0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #30] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r6, [r3, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [pc, #256] @ (265b84 <_start@@Base+0x4f0>) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5762,35 +5762,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (265b38 <_start@@Base+0x4a4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (265b3c <_start@@Base+0x4a8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (265b40 <_start@@Base+0x4ac>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (265b44 <_start@@Base+0x4b0>) │ │ │ │ ldr r1, [pc, #124] @ (265b48 <_start@@Base+0x4b4>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #108] @ (265b4c <_start@@Base+0x4b8>) │ │ │ │ ldr r3, [pc, #112] @ (265b50 <_start@@Base+0x4bc>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (265b54 <_start@@Base+0x4c0>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5819,27 +5819,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #720] @ (265e04 ) │ │ │ │ + ldr r3, [pc, #1008] @ (265f24 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 265a8c <_start@@Base+0x3f8> │ │ │ │ + bmi.n 265b1c <_start@@Base+0x488> │ │ │ │ lsls r7, r1, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5904,18 +5904,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4291e8 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (265c68 <_start@@Base+0x5d4>) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 729938 │ │ │ │ + bl 729988 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265bd0 <_start@@Base+0x53c> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 265c4c <_start@@Base+0x5b8> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -5925,23 +5925,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 72993c │ │ │ │ + bl 72998c │ │ │ │ b.n 265bd0 <_start@@Base+0x53c> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r2, [r1, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265c6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6002,29 +6002,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r1, [pc, #100] @ (265d70 ) │ │ │ │ ldr r2, [pc, #104] @ (265d74 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (265d78 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d6534 │ │ │ │ + bl 5d659c │ │ │ │ cbz r0, 265d52 │ │ │ │ ldr r2, [pc, #80] @ (265d7c ) │ │ │ │ ldr r3, [pc, #60] @ (265d6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -6036,29 +6036,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #360] @ (265ed4 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #264] @ (265e7c ) │ │ │ │ + ldr r1, [pc, #552] @ (265f9c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r1, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [pc, #136] @ (265e08 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00265d80 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6083,15 +6083,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 429744 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 4297b0 │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ + ldrb r6, [r5, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265dd8 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -6145,16 +6145,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (265ecc ) │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6528 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d6590 │ │ │ │ ldr r3, [pc, #84] @ (265ed0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 265e98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -6175,63 +6175,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265e84 │ │ │ │ ldr r0, [pc, #44] @ (265edc ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ - @ instruction: 0x47ee │ │ │ │ + ldr r0, [pc, #216] @ (265f9c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r5, [pc, #848] @ (266220 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #880] @ (266248 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265ee0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (265f7c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ ldr r2, [pc, #132] @ (265f80 ) │ │ │ │ ldr r1, [pc, #132] @ (265f84 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 265f56 │ │ │ │ cbz r4, 265f68 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ cbz r0, 265f40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da748 │ │ │ │ + bl 5da7b0 │ │ │ │ cbnz r0, 265f40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6257,27 +6257,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (265f94 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx sl │ │ │ │ + @ instruction: 0x479a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - beq.n 266060 │ │ │ │ + beq.n 265ef0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r0, [r0, #6] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r7, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265f98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6285,15 +6285,15 @@ │ │ │ │ bl 2679e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (266014 ) │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 265fd4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 25e4e4 │ │ │ │ cbnz r0, 265fe8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6318,15 +6318,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 26608c │ │ │ │ sub sp, #20 │ │ │ │ @@ -6335,50 +6335,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (266094 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7bc │ │ │ │ bl 265f98 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 266072 │ │ │ │ ldr r0, [pc, #60] @ (266098 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 724cec │ │ │ │ + bl 724d3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r0, [pc, #40] @ (26609c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 724cec │ │ │ │ + bl 724d3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r4, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - orns r0, sl, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf0c20052 │ │ │ │ │ │ │ │ 002660a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #144] @ (266140 ) │ │ │ │ @@ -6392,27 +6392,27 @@ │ │ │ │ cbz r3, 26611a │ │ │ │ mov r4, r0 │ │ │ │ bl 2679e8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 265ee0 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 266128 │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7bc │ │ │ │ ldr r3, [pc, #112] @ (266148 ) │ │ │ │ ldr r2, [pc, #112] @ (26614c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (266150 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #96] @ (266154 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6425,41 +6425,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (266158 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #48] @ (26615c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ mov r0, r4 │ │ │ │ blx 26083c │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r3, [pc, #584] @ (266390 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r7} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r0, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266160 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6505,73 +6505,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (266238 ) │ │ │ │ bl 2679e8 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ ldr r1, [pc, #80] @ (26623c ) │ │ │ │ ldr r2, [pc, #80] @ (266240 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 26620c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5dab08 │ │ │ │ + bl 5dab70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (266244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 724cec │ │ │ │ + bl 724d3c │ │ │ │ ldr r1, [pc, #36] @ (266248 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25fd08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25f0a4 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r0, ip │ │ │ │ + add r8, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #29] │ │ │ │ + strb r0, [r5, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 266648 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (266330 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #204] @ (266334 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (266338 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 25e458 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 2662da │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -6631,57 +6631,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (266358 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2662a4 │ │ │ │ nop │ │ │ │ - add sl, r2 │ │ │ │ + add sl, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #17] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + ldrb r2, [r4, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + ldrb r2, [r0, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026635c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r3, [pc, #1540] @ 266980 │ │ │ │ ldr.w r2, [pc, #1540] @ 266984 │ │ │ │ ldr.w r1, [pc, #1540] @ 266988 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 26663c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6870,30 +6870,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (266994 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 266462 │ │ │ │ ldr r3, [pc, #944] @ (266998 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (26699c ) │ │ │ │ ldr r1, [pc, #944] @ (2669a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6952,15 +6952,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -7002,15 +7002,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2668c0 │ │ │ │ @@ -7025,15 +7025,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2666b0 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (2669b0 ) │ │ │ │ ldr r4, [pc, #564] @ (2669b4 ) │ │ │ │ @@ -7042,15 +7042,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (2669b8 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 2664c2 │ │ │ │ ldr r3, [pc, #528] @ (2669bc ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -7058,15 +7058,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (2669c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2664d2 │ │ │ │ ldr r3, [pc, #500] @ (2669c8 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -7074,15 +7074,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (2669d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -7107,15 +7107,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (2669dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 266736 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2664e4 │ │ │ │ ldr r3, [pc, #392] @ (2669e0 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -7123,15 +7123,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (2669e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2664f4 │ │ │ │ ldr r3, [pc, #364] @ (2669ec ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -7139,15 +7139,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (2669f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 266504 │ │ │ │ ldr r3, [pc, #336] @ (2669f8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -7155,15 +7155,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (266a00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2665fe │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 26691a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -7172,15 +7172,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 2666b0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 26691a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -7189,15 +7189,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2666b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2666b0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7205,15 +7205,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 2666b0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2667ea │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7227,79 +7227,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 266704 │ │ │ │ nop │ │ │ │ - muls r4, r6 │ │ │ │ + bics r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r6 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r1 │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r5, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #23] │ │ │ │ + strb r6, [r4, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #216 @ 0xd8 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #118 @ 0x76 │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r0, #11] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #72 @ 0x48 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + strb r2, [r5, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #32 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r7, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #17] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #226 @ 0xe2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r7, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #114 @ 0x72 │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r7, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r5, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266a04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7312,25 +7312,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (266c48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #532] @ (266c4c ) │ │ │ │ ldr r2, [pc, #536] @ (266c50 ) │ │ │ │ ldr r1, [pc, #536] @ (266c54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 266ac2 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7356,27 +7356,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 266a5a │ │ │ │ ldr r3, [pc, #444] @ (266c58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #436] @ (266c5c ) │ │ │ │ ldr r2, [pc, #440] @ (266c60 ) │ │ │ │ ldr r1, [pc, #440] @ (266c64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 266b64 │ │ │ │ ldr r3, [pc, #420] @ (266c68 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (266c6c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7391,21 +7391,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266bf0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 266bc2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #368] @ (266c70 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 266b30 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 266b9e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 266b8e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7422,27 +7422,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266b22 │ │ │ │ ldr r3, [pc, #312] @ (266c74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #300] @ (266c78 ) │ │ │ │ ldr r2, [pc, #304] @ (266c7c ) │ │ │ │ ldr r1, [pc, #304] @ (266c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (266c84 ) │ │ │ │ ldr r3, [pc, #216] @ (266c44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7480,114 +7480,114 @@ │ │ │ │ bne.n 266ada │ │ │ │ b.n 266b28 │ │ │ │ ldr r3, [pc, #176] @ (266c74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #180] @ (266c88 ) │ │ │ │ ldr r2, [pc, #180] @ (266c8c ) │ │ │ │ ldr r1, [pc, #184] @ (266c90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 266b64 │ │ │ │ ldr r3, [pc, #100] @ (266c58 ) │ │ │ │ ldr r4, [pc, #160] @ (266c94 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #148] @ (266c98 ) │ │ │ │ ldr r1, [pc, #148] @ (266c9c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 266b64 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #120] @ (266ca0 ) │ │ │ │ ldr r2, [pc, #120] @ (266ca4 ) │ │ │ │ ldr r1, [pc, #124] @ (266ca8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ b.n 266b22 │ │ │ │ nop │ │ │ │ tst r4, r6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ tst r2, r5 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r5, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #46 @ 0x2e │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #15] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #112] @ 0x70 │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r6, r4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r7, #8] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r3, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266cac : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7662,15 +7662,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (266db0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7681,29 +7681,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (266dbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 266d72 │ │ │ │ bl 260968 │ │ │ │ nop │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r0, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r5, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (266dd4 ) │ │ │ │ ldr r2, [pc, #20] @ (266dd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (266ddc ) │ │ │ │ @@ -7711,22 +7711,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #6] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (266dec ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ nop │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (266e44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7746,44 +7746,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4295b0 │ │ │ │ subs r6, #74 @ 0x4a │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266e50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (266e8c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 71ea00 │ │ │ │ + bl 71ea50 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 71ea00 │ │ │ │ + bl 71ea50 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71ea00 │ │ │ │ + b.w 71ea50 │ │ │ │ nop │ │ │ │ movs r3, #82 @ 0x52 │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 00266e90 : │ │ │ │ ldr r3, [pc, #20] @ (266ea8 ) │ │ │ │ ldr r2, [pc, #24] @ (266eac ) │ │ │ │ @@ -7799,28 +7799,28 @@ │ │ │ │ bx r3 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #20 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266eb8 : │ │ │ │ ldr r0, [pc, #12] @ (266ec8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (266ecc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ + ldr r0, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00266ed0 : │ │ │ │ ldr r3, [pc, #40] @ (266efc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 266ef2 │ │ │ │ @@ -7932,33 +7932,33 @@ │ │ │ │ nop │ │ │ │ subs r5, #44 @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ lsls r0, r1, #2 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + strb r0, [r0, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + subs r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267004 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8005,15 +8005,15 @@ │ │ │ │ nop │ │ │ │ subs r4, #54 @ 0x36 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #142 @ 0x8e │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r1, #98 @ 0x62 │ │ │ │ lsls r0, r1, #2 │ │ │ │ ldrh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00267090 : │ │ │ │ @@ -8120,15 +8120,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #120 @ 0x78 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r0, #126 @ 0x7e │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ ... │ │ │ │ │ │ │ │ 002671a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8251,15 +8251,15 @@ │ │ │ │ bgt.n 2672ba │ │ │ │ ldr r0, [pc, #116] @ (267344 ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (267348 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8285,35 +8285,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #86 @ 0x56 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #5 │ │ │ │ lsls r0, r1, #2 │ │ │ │ ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r2, r2, #4 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r4, [r6, #96] @ 0x60 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, r4, #3 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267358 : │ │ │ │ ldr r2, [pc, #104] @ (2673c4 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (2673c8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8344,30 +8344,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 71eb38 │ │ │ │ + bl 71eb88 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #0 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - str r2, [r1, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002673d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8432,21 +8432,21 @@ │ │ │ │ nop │ │ │ │ subs r0, #96 @ 0x60 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r7, #6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r0, #6 │ │ │ │ lsls r0, r1, #2 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267494 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8489,23 +8489,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2674e4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 71eaf8 │ │ │ │ + bl 71eb48 │ │ │ │ b.n 2674e4 │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r0, #4 │ │ │ │ lsls r0, r1, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, r1, #3 │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 00267520 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8601,15 +8601,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267692 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 267672 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -8625,20 +8625,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 267606 │ │ │ │ ldr r1, [pc, #96] @ (2676b8 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r0, [pc, #84] @ (2676bc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 71eb38 │ │ │ │ + b.w 71eb88 │ │ │ │ bl 4297b0 │ │ │ │ bl 2671dc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 267358 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -8648,22 +8648,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 26761c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ adds r6, #126 @ 0x7e │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r2, r1, r5 │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 002676c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8731,25 +8731,25 @@ │ │ │ │ bpl.n 267724 │ │ │ │ ldr r0, [pc, #32] @ (267790 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 267724 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r2, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267794 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8786,25 +8786,25 @@ │ │ │ │ bpl.n 2677c6 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (267810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2677c6 │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00267814 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8935,27 +8935,27 @@ │ │ │ │ lsls r0, r1, #2 │ │ │ │ │ │ │ │ 00267940 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267960 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267980 : │ │ │ │ @@ -8963,89 +8963,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (2679dc ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 2679b2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr.w ip, [pc, #40] @ 2679e0 │ │ │ │ ldr r3, [pc, #40] @ (2679e4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 70e834 │ │ │ │ + b.w 70e884 │ │ │ │ adds r2, #190 @ 0xbe │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #496] @ (267bd4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #880] @ (267d58 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002679e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267a08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267a28 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00267a48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5c95e8 │ │ │ │ + bl 5c9650 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -10381,19 +10381,19 @@ │ │ │ │ mov.w r3, #410 @ 0x19a │ │ │ │ b.w 267bc8 │ │ │ │ mov.w r3, #422 @ 0x1a6 │ │ │ │ b.w 267bc8 │ │ │ │ mov.w r3, #430 @ 0x1ae │ │ │ │ b.w 267bc8 │ │ │ │ nop │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #164 @ 0xa4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ands.w r1, r1, #31 │ │ │ │ beq.w 26a4a6 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ moveq.w r3, #436 @ 0x1b4 │ │ │ │ b.w 267bc8 │ │ │ │ @@ -11275,15 +11275,15 @@ │ │ │ │ b.w 267bc8 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ b.w 267bc8 │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ b.w 267bc8 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ b.w 267bc8 │ │ │ │ - subs r6, r3, #2 │ │ │ │ + subs r6, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #417 @ 0x1a1 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.w 267fb8 │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ add ip, r1 │ │ │ │ @@ -13375,29 +13375,29 @@ │ │ │ │ b.w 267bc8 │ │ │ │ movw r3, #509 @ 0x1fd │ │ │ │ b.w 267bc8 │ │ │ │ movw r3, #857 @ 0x359 │ │ │ │ b.w 267bc8 │ │ │ │ movw r3, #870 @ 0x366 │ │ │ │ b.w 267bc8 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r0, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r5, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r3, #25 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r0, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #838 @ 0x346 │ │ │ │ b.w 267bc8 │ │ │ │ mov.w r3, #840 @ 0x348 │ │ │ │ b.w 267bc8 │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ b.w 267bc8 │ │ │ │ @@ -15800,61 +15800,61 @@ │ │ │ │ mcrr 0, 7, r0, r0, cr7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r5, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 26ca9c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mrc2 0, 0, r0, cr2, cr6, {2} │ │ │ │ - @ instruction: 0xfa880054 │ │ │ │ - movs r5, #236 @ 0xec │ │ │ │ + mrc2 0, 2, r0, cr10, cr6, {2} │ │ │ │ + @ instruction: 0xfad00054 │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 26ccc4 │ │ │ │ + b.n 26cd54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 26cc44 │ │ │ │ + b.n 26ccd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + svc 228 @ 0xe4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - svc 6 │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + svc 10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 26cb64 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 26cabc │ │ │ │ + ble.n 26cb4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 26cc40 │ │ │ │ + ble.n 26cad0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r1, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ lsls r1, r3, #28 │ │ │ │ bpl.n 26cbb6 │ │ │ │ cbz r4, 26cba6 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -15929,15 +15929,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bcc.n 26cc40 │ │ │ │ movs r2, #32 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ blx 25fc68 │ │ │ │ b.n 26cc4e │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ cmp.w r2, #1008 @ 0x3f0 │ │ │ │ bge.w 26d7f6 │ │ │ │ movw r3, #1007 @ 0x3ef │ │ │ │ cmp r2, r3 │ │ │ │ @@ -18062,61 +18062,61 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ adds r3, #3 │ │ │ │ str r3, [r4, #4] │ │ │ │ strb r0, [r2, r3] │ │ │ │ b.w 26c470 │ │ │ │ nop │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 26df30 │ │ │ │ + bcc.n 26dfc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r0, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r0, #25 │ │ │ │ + asrs r0, r1, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 26de24 │ │ │ │ + bne.n 26deb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r5, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 26df1c │ │ │ │ + bne.n 26dfac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - beq.n 26de9c │ │ │ │ + bne.n 26df2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - beq.n 26de1c │ │ │ │ + beq.n 26deac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - beq.n 26df9c │ │ │ │ + beq.n 26de2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r1, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 34 @ 0x22 │ │ │ │ + svc 106 @ 0x6a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r6, #29 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r4, #19 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 26e8d4 │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #3 │ │ │ │ bls.w 26e412 │ │ │ │ @@ -19353,137 +19353,128 @@ │ │ │ │ b.w 26e332 │ │ │ │ ldr r6, [pc, #960] @ (26f12c ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e332 │ │ │ │ ldr r6, [pc, #956] @ (26f130 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e332 │ │ │ │ - lsrs r2, r0, #17 │ │ │ │ + lsrs r2, r1, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r4, #16 │ │ │ │ + lsrs r2, r5, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + uxth r6, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #832] @ (26f0e0 ) │ │ │ │ + ldr r5, [pc, #96] @ (26ee00 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #432] @ (26ef54 ) │ │ │ │ + ldr r4, [pc, #720] @ (26f074 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stc2 0, cr0, [r8, #308]! @ 0x134 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + ldc2l 0, cr0, [r0, #308]! @ 0x134 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r4, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r3, #29 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #376] @ (26ef4c ) │ │ │ │ + ldr r1, [pc, #664] @ (26f06c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r0, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r1, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r6, #24 │ │ │ │ + lsls r4, r7, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r2, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cdp2 0, 12, cr0, cr10, cr13, {2} │ │ │ │ - cdp2 0, 13, cr0, cr2, cr13, {2} │ │ │ │ - cdp2 0, 13, cr0, cr10, cr13, {2} │ │ │ │ - cdp2 0, 13, cr0, cr14, cr13, {2} │ │ │ │ - stc2 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ - ldc2 0, cr0, [r2, #308]! @ 0x134 │ │ │ │ - ldc2 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ - stc2l 0, cr0, [r2, #308] @ 0x134 │ │ │ │ - stc2l 0, cr0, [sl, #308] @ 0x134 │ │ │ │ - ldc2l 0, cr0, [r2, #308] @ 0x134 │ │ │ │ - ldc2l 0, cr0, [sl, #308] @ 0x134 │ │ │ │ - stc2l 0, cr0, [r2, #308]! @ 0x134 │ │ │ │ - stc2l 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ + vhadd.u16 q0, q1, │ │ │ │ + vhadd.u16 q0, q5, │ │ │ │ + vhadd.u32 q0, q1, │ │ │ │ + vhadd.u32 q0, q3, │ │ │ │ ldc2l 0, cr0, [r2, #308]! @ 0x134 │ │ │ │ ldc2l 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ cdp2 0, 0, cr0, cr2, cr13, {2} │ │ │ │ cdp2 0, 0, cr0, cr10, cr13, {2} │ │ │ │ cdp2 0, 1, cr0, cr2, cr13, {2} │ │ │ │ cdp2 0, 1, cr0, cr10, cr13, {2} │ │ │ │ cdp2 0, 2, cr0, cr2, cr13, {2} │ │ │ │ - @ instruction: 0xfa22004d │ │ │ │ - @ instruction: 0xfa26004d │ │ │ │ - cdp2 0, 5, cr0, cr6, cr13, {2} │ │ │ │ - cdp2 0, 5, cr0, cr10, cr13, {2} │ │ │ │ - cdp2 0, 5, cr0, cr14, cr13, {2} │ │ │ │ - cdp2 0, 5, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 2, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 3, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 3, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 4, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 4, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 5, cr0, cr2, cr13, {2} │ │ │ │ cdp2 0, 5, cr0, cr10, cr13, {2} │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + cdp2 0, 6, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 6, cr0, cr10, cr13, {2} │ │ │ │ + @ instruction: 0xfa6a004d │ │ │ │ + @ instruction: 0xfa6e004d │ │ │ │ + cdp2 0, 9, cr0, cr14, cr13, {2} │ │ │ │ + cdp2 0, 10, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 10, cr0, cr6, cr13, {2} │ │ │ │ + cdp2 0, 10, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 10, cr0, cr2, cr13, {2} │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #776 @ 0x308 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 4, cr0, cr2, cr13, {2} │ │ │ │ - cdp2 0, 4, cr0, cr2, cr13, {2} │ │ │ │ - cdp2 0, 4, cr0, cr2, cr13, {2} │ │ │ │ - cdp2 0, 4, cr0, cr2, cr13, {2} │ │ │ │ - cdp2 0, 4, cr0, cr2, cr13, {2} │ │ │ │ - cdp2 0, 4, cr0, cr6, cr13, {2} │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + cdp2 0, 8, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 8, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 8, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 8, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 8, cr0, cr10, cr13, {2} │ │ │ │ + cdp2 0, 8, cr0, cr14, cr13, {2} │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vld1.8 {d16[2]}, [lr]! │ │ │ │ - strb r2, [r5, #0] │ │ │ │ + @ instruction: 0xfa36004d │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - vld1.8 {d16[2]}, [r6]! │ │ │ │ - vld1.8 {d16[2]}, [r6]! │ │ │ │ - vld1.8 {d16[2]}, [lr]! │ │ │ │ - ldr??.w r0, [r6, #77] @ 0x4d │ │ │ │ - ldr??.w r0, [lr, #77] @ 0x4d │ │ │ │ - @ instruction: 0xfa06004d │ │ │ │ - @ instruction: 0xfa0e004d │ │ │ │ - @ instruction: 0xfa16004d │ │ │ │ - @ instruction: 0xfa1e004d │ │ │ │ - @ instruction: 0xfa26004d │ │ │ │ + @ instruction: 0xfa2e004d │ │ │ │ @ instruction: 0xfa2e004d │ │ │ │ @ instruction: 0xfa36004d │ │ │ │ @ instruction: 0xfa3e004d │ │ │ │ @ instruction: 0xfa46004d │ │ │ │ @ instruction: 0xfa4e004d │ │ │ │ @ instruction: 0xfa56004d │ │ │ │ @ instruction: 0xfa5e004d │ │ │ │ @@ -19497,162 +19488,171 @@ │ │ │ │ @ instruction: 0xfa9e004d │ │ │ │ @ instruction: 0xfaa6004d │ │ │ │ @ instruction: 0xfaae004d │ │ │ │ @ instruction: 0xfab6004d │ │ │ │ @ instruction: 0xfabe004d │ │ │ │ @ instruction: 0xfac6004d │ │ │ │ @ instruction: 0xface004d │ │ │ │ - @ instruction: 0xfad2004d │ │ │ │ - @ instruction: 0xfad2004d │ │ │ │ - @ instruction: 0xfad2004d │ │ │ │ - @ instruction: 0xfada004d │ │ │ │ - @ instruction: 0xfae2004d │ │ │ │ - @ instruction: 0xfaea004d │ │ │ │ - @ instruction: 0xfaf2004d │ │ │ │ - @ instruction: 0xfafa004d │ │ │ │ - @ instruction: 0xfb02004d │ │ │ │ - @ instruction: 0xfb0a004d │ │ │ │ - @ instruction: 0xfb12004d │ │ │ │ + @ instruction: 0xfad6004d │ │ │ │ + @ instruction: 0xfade004d │ │ │ │ + @ instruction: 0xfae6004d │ │ │ │ + @ instruction: 0xfaee004d │ │ │ │ + @ instruction: 0xfaf6004d │ │ │ │ + @ instruction: 0xfafe004d │ │ │ │ + @ instruction: 0xfb06004d │ │ │ │ + @ instruction: 0xfb0e004d │ │ │ │ + @ instruction: 0xfb16004d │ │ │ │ + @ instruction: 0xfb1a004d │ │ │ │ + @ instruction: 0xfb1a004d │ │ │ │ @ instruction: 0xfb1a004d │ │ │ │ @ instruction: 0xfb22004d │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + @ instruction: 0xfb2a004d │ │ │ │ + @ instruction: 0xfb32004d │ │ │ │ + @ instruction: 0xfb3a004d │ │ │ │ + @ instruction: 0xfb42004d │ │ │ │ + @ instruction: 0xfb4a004d │ │ │ │ + @ instruction: 0xfb52004d │ │ │ │ + @ instruction: 0xfb5a004d │ │ │ │ + @ instruction: 0xfb62004d │ │ │ │ + @ instruction: 0xfb6a004d │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r0, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf7c0004d │ │ │ │ - @ instruction: 0xf7c4004d │ │ │ │ - @ instruction: 0xf7c4004d │ │ │ │ - @ instruction: 0xf7c4004d │ │ │ │ - @ instruction: 0xf7c8004d │ │ │ │ - @ instruction: 0xf7c8004d │ │ │ │ - @ instruction: 0xf7c8004d │ │ │ │ - @ instruction: 0xfba8004d │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + strb.w r0, [r8, sp] │ │ │ │ + strb.w r0, [ip, sp] │ │ │ │ + strb.w r0, [ip, sp] │ │ │ │ + strb.w r0, [ip, sp] │ │ │ │ + ldrb.w r0, [r0, sp] │ │ │ │ + ldrb.w r0, [r0, sp] │ │ │ │ + ldrb.w r0, [r0, sp] │ │ │ │ + @ instruction: 0xfbf0004d │ │ │ │ + lsls r0, r1, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf702004d │ │ │ │ - @ instruction: 0xf70e004d │ │ │ │ - @ instruction: 0xf6fe004d │ │ │ │ - movt r0, #2125 @ 0x84d │ │ │ │ - @ instruction: 0xf688004d │ │ │ │ - @ instruction: 0xf688004d │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + @ instruction: 0xf74a004d │ │ │ │ + @ instruction: 0xf756004d │ │ │ │ + @ instruction: 0xf746004d │ │ │ │ + @ instruction: 0xf708004d │ │ │ │ + @ instruction: 0xf6d0004d │ │ │ │ + @ instruction: 0xf6d0004d │ │ │ │ + add r1, sp, #576 @ 0x240 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf67a004d │ │ │ │ - @ instruction: 0xfb4e004d │ │ │ │ - @ instruction: 0xfb76004d │ │ │ │ - @ instruction: 0xfb7a004d │ │ │ │ - @ instruction: 0xfb7e004d │ │ │ │ - @ instruction: 0xfb82004d │ │ │ │ - @ instruction: 0xfb3e004d │ │ │ │ - @ instruction: 0xfb42004d │ │ │ │ - @ instruction: 0xfb22004d │ │ │ │ - @ instruction: 0xf63e004d │ │ │ │ - @ instruction: 0xfb66004d │ │ │ │ - @ instruction: 0xfb6a004d │ │ │ │ - @ instruction: 0xfb6e004d │ │ │ │ - @ instruction: 0xfb72004d │ │ │ │ - @ instruction: 0xfb76004d │ │ │ │ - @ instruction: 0xfb7a004d │ │ │ │ - @ instruction: 0xfb7e004d │ │ │ │ - @ instruction: 0xfb82004d │ │ │ │ + movt r0, #10317 @ 0x284d │ │ │ │ + @ instruction: 0xfb96004d │ │ │ │ + @ instruction: 0xfbbe004d │ │ │ │ + @ instruction: 0xfbc2004d │ │ │ │ + @ instruction: 0xfbc6004d │ │ │ │ + @ instruction: 0xfbca004d │ │ │ │ @ instruction: 0xfb86004d │ │ │ │ @ instruction: 0xfb8a004d │ │ │ │ - @ instruction: 0xfb8e004d │ │ │ │ - @ instruction: 0xfb92004d │ │ │ │ - @ instruction: 0xfb96004d │ │ │ │ - @ instruction: 0xfb9a004d │ │ │ │ - @ instruction: 0xfb9e004d │ │ │ │ - @ instruction: 0xfba2004d │ │ │ │ - @ instruction: 0xfba6004d │ │ │ │ - @ instruction: 0xfbaa004d │ │ │ │ + @ instruction: 0xfb6a004d │ │ │ │ + @ instruction: 0xf686004d │ │ │ │ @ instruction: 0xfbae004d │ │ │ │ @ instruction: 0xfbb2004d │ │ │ │ @ instruction: 0xfbb6004d │ │ │ │ @ instruction: 0xfbba004d │ │ │ │ @ instruction: 0xfbbe004d │ │ │ │ @ instruction: 0xfbc2004d │ │ │ │ @ instruction: 0xfbc6004d │ │ │ │ @ instruction: 0xfbca004d │ │ │ │ @ instruction: 0xfbce004d │ │ │ │ - @ instruction: 0xfbd0004d │ │ │ │ @ instruction: 0xfbd2004d │ │ │ │ - @ instruction: 0xfbd4004d │ │ │ │ @ instruction: 0xfbd6004d │ │ │ │ - @ instruction: 0xfbd8004d │ │ │ │ @ instruction: 0xfbda004d │ │ │ │ - @ instruction: 0xfbdc004d │ │ │ │ @ instruction: 0xfbde004d │ │ │ │ - @ instruction: 0xfbe0004d │ │ │ │ @ instruction: 0xfbe2004d │ │ │ │ - @ instruction: 0xfbe4004d │ │ │ │ @ instruction: 0xfbe6004d │ │ │ │ - @ instruction: 0xfbe8004d │ │ │ │ @ instruction: 0xfbea004d │ │ │ │ - @ instruction: 0xfbec004d │ │ │ │ @ instruction: 0xfbee004d │ │ │ │ - @ instruction: 0xfbf0004d │ │ │ │ @ instruction: 0xfbf2004d │ │ │ │ - @ instruction: 0xfbf4004d │ │ │ │ @ instruction: 0xfbf6004d │ │ │ │ - @ instruction: 0xfbf8004d │ │ │ │ @ instruction: 0xfbfa004d │ │ │ │ - @ instruction: 0xfbfc004d │ │ │ │ @ instruction: 0xfbfe004d │ │ │ │ - stc2 0, cr0, [r0], {77} @ 0x4d │ │ │ │ stc2 0, cr0, [r2], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r4], {77} @ 0x4d │ │ │ │ stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r8], {77} @ 0x4d │ │ │ │ stc2 0, cr0, [sl], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [ip], {77} @ 0x4d │ │ │ │ stc2 0, cr0, [lr], {77} @ 0x4d │ │ │ │ - ldc2 0, cr0, [r0], {77} @ 0x4d │ │ │ │ ldc2 0, cr0, [r2], {77} @ 0x4d │ │ │ │ - ldc2 0, cr0, [r4], {77} @ 0x4d │ │ │ │ ldc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - ldc2 0, cr0, [r4], {77} @ 0x4d │ │ │ │ - ldc2 0, cr0, [r2], {77} @ 0x4d │ │ │ │ - ldc2 0, cr0, [r0], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [lr], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [ip], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [sl], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r8], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - add r6, pc, #184 @ (adr r6, 26f1c8 ) │ │ │ │ + ldc2 0, cr0, [r8], {77} @ 0x4d │ │ │ │ + ldc2 0, cr0, [sl], {77} @ 0x4d │ │ │ │ + ldc2 0, cr0, [ip], {77} @ 0x4d │ │ │ │ + ldc2 0, cr0, [lr], {77} @ 0x4d │ │ │ │ + stc2 0, cr0, [r0], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [r4], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [r6], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [r8], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [sl], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [ip], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [lr], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r0], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r4], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r6], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r8], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [sl], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [ip], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [lr], #-308 @ 0xfffffecc │ │ │ │ + mcrr2 0, 4, r0, r0, cr13 │ │ │ │ + mcrr2 0, 4, r0, r2, cr13 │ │ │ │ + mcrr2 0, 4, r0, r4, cr13 │ │ │ │ + mcrr2 0, 4, r0, r6, cr13 │ │ │ │ + mcrr2 0, 4, r0, r8, cr13 │ │ │ │ + mcrr2 0, 4, r0, sl, cr13 │ │ │ │ + mcrr2 0, 4, r0, ip, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mrrc2 0, 4, r0, r0, cr13 @ │ │ │ │ + mrrc2 0, 4, r0, r2, cr13 │ │ │ │ + mrrc2 0, 4, r0, r4, cr13 │ │ │ │ + mrrc2 0, 4, r0, r6, cr13 │ │ │ │ + mrrc2 0, 4, r0, r8, cr13 │ │ │ │ + mrrc2 0, 4, r0, sl, cr13 │ │ │ │ + mrrc2 0, 4, r0, ip, cr13 │ │ │ │ + mrrc2 0, 4, r0, lr, cr13 │ │ │ │ + mrrc2 0, 4, r0, ip, cr13 │ │ │ │ + mrrc2 0, 4, r0, sl, cr13 │ │ │ │ + mrrc2 0, 4, r0, r8, cr13 │ │ │ │ + mrrc2 0, 4, r0, r6, cr13 │ │ │ │ + mrrc2 0, 4, r0, r4, cr13 │ │ │ │ + mrrc2 0, 4, r0, r2, cr13 │ │ │ │ + mrrc2 0, 4, r0, r0, cr13 @ │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + add r6, pc, #472 @ (adr r6, 26f2e8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #872 @ (adr r6, 26f47c ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 26f19c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #792 @ (adr r6, 26f430 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 26f150 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #712 @ (adr r6, 26f3e4 ) │ │ │ │ + add r6, pc, #1000 @ (adr r6, 26f504 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #504 @ (adr r7, 26f318 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 26f438 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfbde004d │ │ │ │ - @ instruction: 0xfbe2004d │ │ │ │ - @ instruction: 0xfbe6004d │ │ │ │ - @ instruction: 0xfbea004d │ │ │ │ - @ instruction: 0xfbee004d │ │ │ │ + stc2 0, cr0, [r6], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [sl], #-308 @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [lr], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ + ldc2 0, cr0, [r6], #-308 @ 0xfffffecc │ │ │ │ ldr r6, [pc, #580] @ (26f37c ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e332 │ │ │ │ ldr r6, [pc, #576] @ (26f380 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e332 │ │ │ │ ldr r6, [pc, #572] @ (26f384 ) │ │ │ │ @@ -19864,112 +19864,112 @@ │ │ │ │ b.w 26e332 │ │ │ │ ldr r6, [pc, #296] @ (26f498 ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e332 │ │ │ │ ldr r6, [pc, #292] @ (26f49c ) │ │ │ │ add r6, pc │ │ │ │ b.w 26e332 │ │ │ │ - ldrh.w r0, [r6, sp] │ │ │ │ - ldrh.w r0, [sl, sp] │ │ │ │ - ldrh.w r0, [lr, sp] │ │ │ │ - str.w r0, [r2, sp] │ │ │ │ - str.w r0, [r6, sp] │ │ │ │ - str.w r0, [sl, sp] │ │ │ │ - str.w r0, [lr, sp] │ │ │ │ - ldr.w r0, [r2, sp] │ │ │ │ - ldr.w r0, [r6, sp] │ │ │ │ - ldr.w r0, [sl, sp] │ │ │ │ - ldr.w r0, [lr, sp] │ │ │ │ - str??.w r0, [r2, sp] │ │ │ │ - str??.w r0, [r6, sp] │ │ │ │ - str??.w r0, [sl, sp] │ │ │ │ - str??.w r0, [lr, sp] │ │ │ │ - ldr??.w r0, [r2, sp] │ │ │ │ - ldr??.w r0, [r6, sp] │ │ │ │ - ldr??.w r0, [sl, sp] │ │ │ │ ldr??.w r0, [lr, sp] │ │ │ │ strb.w r0, [r2, #77] @ 0x4d │ │ │ │ strb.w r0, [r6, #77] @ 0x4d │ │ │ │ strb.w r0, [sl, #77] @ 0x4d │ │ │ │ strb.w r0, [lr, #77] @ 0x4d │ │ │ │ ldrb.w r0, [r2, #77] @ 0x4d │ │ │ │ ldrb.w r0, [r6, #77] @ 0x4d │ │ │ │ ldrb.w r0, [sl, #77] @ 0x4d │ │ │ │ ldrb.w r0, [lr, #77] @ 0x4d │ │ │ │ - add r2, pc, #232 @ (adr r2, 26f4d4 ) │ │ │ │ + strh.w r0, [r2, #77] @ 0x4d │ │ │ │ + strh.w r0, [r6, #77] @ 0x4d │ │ │ │ + strh.w r0, [sl, #77] @ 0x4d │ │ │ │ + strh.w r0, [lr, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [r2, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [lr, #77] @ 0x4d │ │ │ │ + str.w r0, [r2, #77] @ 0x4d │ │ │ │ + str.w r0, [r6, #77] @ 0x4d │ │ │ │ + str.w r0, [sl, #77] @ 0x4d │ │ │ │ + str.w r0, [lr, #77] @ 0x4d │ │ │ │ + ldr.w r0, [r2, #77] @ 0x4d │ │ │ │ + ldr.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldr.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldr.w r0, [lr, #77] @ 0x4d │ │ │ │ + str??.w r0, [r2, #77] @ 0x4d │ │ │ │ + str??.w r0, [r6, #77] @ 0x4d │ │ │ │ + add r2, pc, #520 @ (adr r2, 26f5f4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #840 @ (adr r1, 26f738 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 26f458 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #312 @ (adr r1, 26f52c ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 26f64c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #440 @ (adr r1, 26f5b0 ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 26f6d0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #552 @ (adr r1, 26f624 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 26f744 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [sl, sp] │ │ │ │ - add r1, pc, #56 @ (adr r1, 26f43c ) │ │ │ │ + str.w r0, [r2, #77] @ 0x4d │ │ │ │ + add r1, pc, #344 @ (adr r1, 26f55c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb87a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str??.w r0, [sl, sp] │ │ │ │ - str??.w r0, [lr, sp] │ │ │ │ - str??.w r0, [lr, sp] │ │ │ │ - str??.w r0, [lr, sp] │ │ │ │ - ldr??.w r0, [r2, sp] │ │ │ │ - ldr??.w r0, [r2, sp] │ │ │ │ - add r4, pc, #856 @ (adr r4, 26f77c ) │ │ │ │ + ldrh.w r0, [r2, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [sl, #77] @ 0x4d │ │ │ │ + ldrh.w r0, [sl, #77] @ 0x4d │ │ │ │ + add r5, pc, #120 @ (adr r5, 26f49c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #776 @ (adr r4, 26f730 ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 26f450 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #696 @ (adr r4, 26f6e4 ) │ │ │ │ + add r4, pc, #984 @ (adr r4, 26f804 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 26f458 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 26f578 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str.w r0, [lr, sp] │ │ │ │ - add r1, pc, #24 @ (adr r1, 26f450 ) │ │ │ │ + ldrb.w r0, [r6, #77] @ 0x4d │ │ │ │ + add r1, pc, #312 @ (adr r1, 26f570 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #184 @ (adr r1, 26f4f4 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 26f614 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #104 @ (adr r1, 26f4a8 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 26f5c8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 26f82c ) │ │ │ │ + add r2, pc, #264 @ (adr r2, 26f54c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #456 @ (adr r1, 26f610 ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 26f730 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #984 @ (adr r0, 26f824 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 26f544 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #728 @ (adr r0, 26f728 ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 26f848 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb.w r0, [r2, sp] │ │ │ │ - ldrb.w r0, [r2, sp] │ │ │ │ - strb.w r0, [lr, sp] │ │ │ │ - strb.w r0, [lr, sp] │ │ │ │ - strb.w r0, [lr, sp] │ │ │ │ - strb.w r0, [lr, sp] │ │ │ │ - add r2, pc, #8 @ (adr r2, 26f474 ) │ │ │ │ + ldr.w r0, [sl, sp] │ │ │ │ + ldr.w r0, [sl, sp] │ │ │ │ + ldr.w r0, [r6, sp] │ │ │ │ + ldr.w r0, [r6, sp] │ │ │ │ + ldr.w r0, [r6, sp] │ │ │ │ + ldr.w r0, [r6, sp] │ │ │ │ + add r2, pc, #296 @ (adr r2, 26f594 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #712] @ (26f738 ) │ │ │ │ + ldr r3, [pc, #1000] @ (26f858 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #840 @ (adr r1, 26f7bc ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 26f4dc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7fa004d │ │ │ │ - add r3, pc, #760 @ (adr r3, 26f774 ) │ │ │ │ + str.w r0, [r2, sp] │ │ │ │ + add r4, pc, #24 @ (adr r4, 26f494 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #776 @ (adr r3, 26f788 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 26f4a8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #824 @ (adr r3, 26f7bc ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 26f4dc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7e2004d │ │ │ │ - @ instruction: 0xf7e2004d │ │ │ │ - @ instruction: 0xf7de004d │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + strh.w r0, [sl, sp] │ │ │ │ + strh.w r0, [sl, sp] │ │ │ │ + strh.w r0, [r6, sp] │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7d6004d │ │ │ │ - ldcl 0, cr0, [r6], #308 @ 0x134 │ │ │ │ - stc 0, cr0, [sl, #-308] @ 0xfffffecc │ │ │ │ + ldrb.w r0, [lr, sp] │ │ │ │ + ldc 0, cr0, [lr, #-308]! @ 0xfffffecc │ │ │ │ + ldcl 0, cr0, [r2, #-308] @ 0xfffffecc │ │ │ │ │ │ │ │ 0026f4a0 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 26bff0 │ │ │ │ nop │ │ │ │ │ │ │ │ 0026f4a8 : │ │ │ │ @@ -20488,15 +20488,15 @@ │ │ │ │ subs r2, #16 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 26f9b8 │ │ │ │ ldr r3, [pc, #8] @ (26f9d8 ) │ │ │ │ add r3, pc │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ b.n 26f9ba │ │ │ │ - uxtb r0, r3 │ │ │ │ + cbz r0, 26fa24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0026f9dc : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 26f9f4 │ │ │ │ @@ -20526,17 +20526,17 @@ │ │ │ │ ldr r3, [pc, #16] @ (26fa30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b.n 26f9e8 │ │ │ │ mov r3, r2 │ │ │ │ b.n 26f9e8 │ │ │ │ - uxth r0, r4 │ │ │ │ + uxtb r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxtb r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0026fa34 : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 26fa4c │ │ │ │ @@ -20609,15 +20609,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 26faac │ │ │ │ ldr r3, [pc, #12] @ (26fadc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ ldrh.w r3, [r3, #100] @ 0x64 │ │ │ │ b.n 26faac │ │ │ │ - cbz r0, 26fb16 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0026fae0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ it ne │ │ │ │ @@ -20772,23 +20772,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r4, r7, #5 │ │ │ │ + adds r4, r0, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #142 @ 0x8e │ │ │ │ + subs r2, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #248 @ 0xf8 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (26fd50 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -20813,15 +20813,15 @@ │ │ │ │ bl 26fb3c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 26fcee │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr r1, [pc, #140] @ (26fd54 ) │ │ │ │ ldr r3, [pc, #140] @ (26fd58 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -20871,25 +20871,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r0, r5, #1 │ │ │ │ + adds r0, r6, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + adds r2, r5, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r1, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -21088,18 +21088,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #360 @ 0x168 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r4, r5, r7 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ + subs r4, r7, r1 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026ff70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -21174,15 +21174,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r4, sp, #400 @ 0x190 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270038 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -21320,23 +21320,23 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + adds r0, r6, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r2, sp, #904 @ 0x388 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + adds r0, r5, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r7, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002701d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -21424,33 +21424,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #408 @ 0x198 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (2702dc ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r6, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -21588,15 +21588,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #896 @ 0x380 │ │ │ │ lsls r7, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r0, sp, #368 @ 0x170 │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldr r5, [pc, #512] @ (27064c ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -21736,21 +21736,21 @@ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #536 @ (adr r7, 2707b4 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ asrs r0, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r7, pc, #88 @ (adr r7, 270604 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002705b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -21916,47 +21916,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270768 : │ │ │ │ ldr r3, [pc, #4] @ (270770 ) │ │ │ │ add r3, pc │ │ │ │ b.n 270698 │ │ │ │ nop │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00270774 : │ │ │ │ ldr r3, [pc, #4] @ (27077c ) │ │ │ │ add r3, pc │ │ │ │ b.n 270698 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (270798 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r3, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -21972,17 +21972,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2707d4 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002707d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -22065,19 +22065,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 270b30 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 270c50 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002708c4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -22156,15 +22156,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldrh r0, [r2, #10] │ │ │ │ lsls r7, r0, #2 │ │ │ │ - stc2l 0, cr0, [r2], {85} @ 0x55 │ │ │ │ + stc2 0, cr0, [sl, #-340] @ 0xfffffeac │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 270a58 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ ldrd r3, ip, [r0, #8] │ │ │ │ @@ -22773,23 +22773,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (271028 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #12 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #12 │ │ │ │ + lsrs r0, r2, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -22874,29 +22874,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 25dc70 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #8 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -23862,54 +23862,55 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vmla.i32 q0, q3, d13[0] │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + vmla.i32 q8, q7, d13[0] │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r3, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vmla.i q0, q7, d1[3] │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + vmla.i16 q8, q3, d5[1] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vmla.i16 q8, q0, d5[1] │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + movs r0, r3 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u16 q8, q4, │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + vmla.i32 q0, q0, d13[0] │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u8 q8, q1, │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + vmla.i q0, q5, d1[3] │ │ │ │ + str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u q0, q0, │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + vhadd.u q8, q4, │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u q8, q5, │ │ │ │ - vmla.i16 q0, q3, d5[1] │ │ │ │ + vmla.i q8, q1, d1[3] │ │ │ │ + vmla.i16 q8, q7, d5[1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 27270c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w r4, [pc, #2700] @ 272710 │ │ │ │ @@ -24858,47 +24859,47 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh.w r0, [r6, sp] │ │ │ │ - ldrh.w r0, [lr, sp] │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + str??.w r0, [lr, sp] │ │ │ │ + strb.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh.w r0, [r0, sp] │ │ │ │ - @ instruction: 0xf78a004d │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + str??.w r0, [r8, sp] │ │ │ │ + @ instruction: 0xf7d2004d │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adcs.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ - sbcs.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + @ instruction: 0xf59e004d │ │ │ │ + subs.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf534004d │ │ │ │ - eor.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + sbcs.w r0, ip, #13434880 @ 0xcd0000 │ │ │ │ + @ instruction: 0xf4d2004d │ │ │ │ + strh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf536004d │ │ │ │ - orns r0, r0, #13434880 @ 0xcd0000 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + sbcs.w r0, lr, #13434880 @ 0xcd0000 │ │ │ │ + @ instruction: 0xf4b8004d │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf52e004d │ │ │ │ - @ instruction: 0xf4b2004d │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + sbcs.w r0, r6, #13434880 @ 0xcd0000 │ │ │ │ + @ instruction: 0xf4fa004d │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + eor.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bic.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + orn r0, ip, #13434880 @ 0xcd0000 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ands.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ + orrs.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 2732d4 │ │ │ │ mov r8, r0 │ │ │ │ @@ -25904,47 +25905,47 @@ │ │ │ │ blx 25dc70 │ │ │ │ strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #28] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrrc 0, 4, r0, r0, cr13 @ │ │ │ │ - stcl 0, cr0, [r8], #-308 @ 0xfffffecc │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldc 0, cr0, [r8], {77} @ 0x4d │ │ │ │ + ldc 0, cr0, [r0], #308 @ 0x134 │ │ │ │ + ldrb r4, [r4, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xeb90004d │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + rsbs r0, r8, sp, lsl #1 │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs.w r0, r4, sp, lsl #1 │ │ │ │ - @ instruction: 0xeade004d │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + subs.w r0, ip, sp, lsl #1 │ │ │ │ + @ instruction: 0xeb26004d │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strd r0, r0, [lr, #-308]! @ 0x134 │ │ │ │ - @ instruction: 0xe98a004d │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + @ instruction: 0xe9b6004d │ │ │ │ + ldrd r0, r0, [r2, #308] @ 0x134 │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strd r0, r0, [ip, #-308] @ 0x134 │ │ │ │ - stmia.w r2!, {r0, r2, r3, r6} │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + @ instruction: 0xe994004d │ │ │ │ + strd r0, r0, [sl], #308 @ 0x134 │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrd r0, r0, [r0, #-308] @ 0x134 │ │ │ │ - stmia.w sl, {r0, r2, r3, r6} │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + @ instruction: 0xe998004d │ │ │ │ + @ instruction: 0xe8d2004d │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strd r0, r0, [r8, #-308] @ 0x134 │ │ │ │ - @ instruction: 0xe8cc004d │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + @ instruction: 0xe990004d │ │ │ │ + ldmdb r4, {r0, r2, r3, r6} │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xe85a004d │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + stmia.w r2!, {r0, r2, r3, r6} │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strex r0, r0, [r8, #308] @ 0x134 │ │ │ │ + ldmia.w r0, {r0, r2, r3, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 273de8 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ ldr.w r4, [pc, #2708] @ 273dec │ │ │ │ @@ -26896,61 +26897,61 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #3] │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #31] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 274070 │ │ │ │ + b.n 274100 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2740a4 │ │ │ │ + b.n 274134 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 274074 │ │ │ │ + b.n 274104 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 273f4c │ │ │ │ + b.n 273fdc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r0, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + udf #158 @ 0x9e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 273d7c │ │ │ │ + ble.n 273e0c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r5, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #90 @ 0x5a │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 273d58 │ │ │ │ + ble.n 273de8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + strb r0, [r2, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 273de8 │ │ │ │ + udf #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r5, #120] @ 0x78 │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 273f00 │ │ │ │ + ble.n 273d90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 273edc │ │ │ │ + ble.n 273d6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 273ec0 │ │ │ │ + ble.n 273f50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 273f3c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -27036,17 +27037,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 273ec4 │ │ │ │ + bgt.n 273f54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -28829,61 +28830,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (275488 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r0, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r3, r4, r7} │ │ │ │ + stmia r7!, {r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -28962,15 +28963,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -28991,15 +28992,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27576e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -29730,49 +29731,49 @@ │ │ │ │ nop │ │ │ │ ldrsb r4, [r4, r6] │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r5] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bkpt 0x00ca │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00e6 │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + itee ne │ │ │ │ + lslne r5, r1, #1 │ │ │ │ + itee cs @ unpredictable │ │ │ │ + lslcs r5, r1, #1 │ │ │ │ + strcc r0, [r4, r2] │ │ │ │ + lslcc r3, r3, #1 │ │ │ │ + bkpt 0x0054 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00fa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x007e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r2, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0004 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [pc, #984] @ (27619c ) │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 276740 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -29856,15 +29857,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -29885,15 +29886,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2760d8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -30661,57 +30662,57 @@ │ │ │ │ ... │ │ │ │ ldr r6, [pc, #432] @ (2768f4 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #968] @ (276b14 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r2, [pc, #240] @ (276840 ) │ │ │ │ + ldr r2, [pc, #528] @ (276960 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + cbnz r2, 276762 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [pc, #848] @ (276aac ) │ │ │ │ + ldr r2, [pc, #112] @ (2767cc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7d2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r8, fp │ │ │ │ + bx r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + mov lr, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r3, r4, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, pc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 276804 │ │ │ │ + push {r2, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2767a0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2767a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - cmp lr, r8 │ │ │ │ + mov r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 276806 │ │ │ │ + cbz r2, 276818 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -30887,23 +30888,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2769a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mvns r4, r4 │ │ │ │ + add r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 2769c6 │ │ │ │ + cbz r0, 2769d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mvns r2, r2 │ │ │ │ + add r2, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 2769e0 │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxth r0, r0 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 276a32 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -30966,17 +30967,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - orrs r4, r2 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r6, 276a90 │ │ │ │ + cbz r6, 276aa2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -31143,21 +31144,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 25dc70 │ │ │ │ ... │ │ │ │ - adcs r2, r1 │ │ │ │ + sbcs r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r6 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31255,17 +31256,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - ands r4, r1 │ │ │ │ + eors r4, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31380,17 +31381,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -31476,17 +31477,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (276fac ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 25dc70 │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + subs r6, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -31716,19 +31717,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27716e │ │ │ │ b.n 2770ce │ │ │ │ nop │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #712 @ 0x2c8 │ │ │ │ + add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -31959,19 +31960,19 @@ │ │ │ │ bne.n 2773aa │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 2773d0 │ │ │ │ b.n 27734c │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #320 @ 0x140 │ │ │ │ + add r0, sp, #608 @ 0x260 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #176 @ (adr r7, 277558 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 277678 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -32244,19 +32245,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 2776b8 │ │ │ │ b.n 2775f6 │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 277938 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 277a58 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, 2778ac ) │ │ │ │ + add r4, pc, #560 @ (adr r4, 2779cc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32487,19 +32488,19 @@ │ │ │ │ bne.n 27791a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 277940 │ │ │ │ b.n 2778bc │ │ │ │ - adds r4, #14 │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc, #896 @ (adr r2, 277d94 ) │ │ │ │ + add r3, pc, #160 @ (adr r3, 277ab4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #752 @ (adr r1, 277d08 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 277a28 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -32934,19 +32935,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 277d68 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 277c08 │ │ │ │ nop │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #384] @ 0x180 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -33180,25 +33181,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2781f4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r6, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r4, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #134 @ 0x86 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -33260,15 +33261,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 27834e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -33919,49 +33920,49 @@ │ │ │ │ ... │ │ │ │ cmp r2, #54 @ 0x36 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #96 @ 0x60 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #148 @ 0x94 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #20 │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 279220 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -34028,15 +34029,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 278b4a │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -34725,57 +34726,57 @@ │ │ │ │ ... │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r4, r3, #1 │ │ │ │ + subs r4, r4, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + adds r2, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, r7 │ │ │ │ + adds r2, r7, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r7, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r3, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (279280 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (279284 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r5, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (279644 ) │ │ │ │ @@ -34837,31 +34838,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -35106,27 +35107,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ adds r0, r6, r6 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r4, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (279694 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -35136,19 +35137,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dc70 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2796b6 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -35626,23 +35627,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 279af0 │ │ │ │ b.n 2799ea │ │ │ │ nop │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #8] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r7, #6 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 27a860 │ │ │ │ @@ -36720,25 +36721,25 @@ │ │ │ │ b.n 27a1dc │ │ │ │ asrs r2, r2, #1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r0, r1, #27 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r5, #13 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #31 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r0, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27b12c │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 27a89e │ │ │ │ @@ -37837,66 +37838,66 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (27b584 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - lsls r6, r6, #18 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #14 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [sl], #-360 @ 0xfffffe98 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldc2 0, cr0, [r2], #360 @ 0x168 │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa06005a │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + @ instruction: 0xfa4e005a │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh.w r0, [lr, sl, lsl #1] │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + vst1.8 @ instruction: 0xf986005a │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r5, #108] @ 0x6c │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vld4.16 {d0-d3}, [r4 :64], sl │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + vld4.16 {d16-d19}, [ip :64], sl │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r3, #112] @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vst4.16 {d0-d3}, [ip :64], sl │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + ldr??.w r0, [r4, sl, lsl #1] │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str.w r0, [lr, #90] @ 0x5a │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ + ldrsb.w r0, [r6, sl, lsl #1] │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r4, #112] @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh.w r0, [r6, #90] @ 0x5a │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + ldr??.w r0, [lr, #90] @ 0x5a │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh.w r0, [r0, #90] @ 0x5a │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str??.w r0, [r8, #90] @ 0x5a │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb.w r0, [sl, #90] @ 0x5a │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + ldr.w r0, [r2, #90] @ 0x5a │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr??.w r0, [r4, sl, lsl #1] │ │ │ │ - str r0, [r5, #96] @ 0x60 │ │ │ │ + ldrh.w r0, [ip, #90] @ 0x5a │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr.w r0, [lr, sl, lsl #1] │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + strh.w r0, [r6, #90] @ 0x5a │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27b5a2 │ │ │ │ @@ -38246,17 +38247,17 @@ │ │ │ │ ldr r1, [pc, #24] @ (27b994 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 25dc70 │ │ │ │ - orrs.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ - @ instruction: 0xf3de005a │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + @ instruction: 0xf4a4005a │ │ │ │ + bic.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -38541,18 +38542,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (27bd00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orns r0, r2, #90 @ 0x5a │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + @ instruction: 0xf0ba005a │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 27bd3e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38616,16 +38617,16 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 25dc70 │ │ │ │ bl 279668 │ │ │ │ - vshr.s32 q0, q5, #10 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + vshr.s32 q8, q5, #2 │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -38757,16 +38758,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (27bf18 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 25dc70 │ │ │ │ - mrc 0, 2, r0, cr4, cr10, {2} │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + mrc 0, 4, r0, cr12, cr10, {2} │ │ │ │ + ldrb r0, [r2, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -38955,19 +38956,19 @@ │ │ │ │ ldr r1, [pc, #28] @ (27c140 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 25dc70 │ │ │ │ - stc 0, cr0, [lr], #360 @ 0x168 │ │ │ │ - ldrh r2, [r4, r1] │ │ │ │ + ldcl 0, cr0, [r6], #360 @ 0x168 │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc 0, cr0, [r6], #-360 @ 0xfffffe98 │ │ │ │ - ldr r2, [r5, r7] │ │ │ │ + ldcl 0, cr0, [lr], #-360 @ 0xfffffe98 │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -39082,21 +39083,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27c282 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -39127,15 +39128,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27c308 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -39144,21 +39145,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -39251,24 +39252,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27c47e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -39335,22 +39336,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -39733,15 +39734,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 25dc70 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27c67c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 27cafa │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -39876,19 +39877,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 27c842 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27c858 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - b.n 27d29c │ │ │ │ + b.n 27d32c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 27ce64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40232,21 +40233,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27cf54 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 25dc70 │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + udf #130 @ 0x82 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #952] @ (27d308 ) │ │ │ │ + ldr r4, [pc, #216] @ (27d028 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + udf #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #856] @ (27d2b0 ) │ │ │ │ + ldr r4, [pc, #120] @ (27cfd0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -40344,17 +40345,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27d068 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 25dc70 │ │ │ │ - ble.n 27d074 │ │ │ │ + ble.n 27d104 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #744] @ (27d354 ) │ │ │ │ + ldr r3, [pc, #8] @ (27d074 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -40445,17 +40446,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27d168 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 25dc70 │ │ │ │ - bgt.n 27d174 │ │ │ │ + bgt.n 27d204 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #744] @ (27d454 ) │ │ │ │ + ldr r2, [pc, #8] @ (27d174 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -40647,21 +40648,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 25dc70 │ │ │ │ bge.n 27d30c │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 27d2f8 │ │ │ │ + blt.n 27d388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bls.n 27d304 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bls.n 27d35c │ │ │ │ + bge.n 27d3ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #520] @ (27d5ac ) │ │ │ │ + ldr r0, [pc, #808] @ (27d6cc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -40836,21 +40837,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 25dc70 │ │ │ │ bhi.n 27d498 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 27d684 │ │ │ │ + bls.n 27d514 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bvc.n 27d634 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvc.n 27d55c │ │ │ │ + bhi.n 27d5ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -41475,23 +41476,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (27dcac ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 25dc70 │ │ │ │ - beq.n 27dc64 │ │ │ │ + bne.n 27dcf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 27dc44 │ │ │ │ + bne.n 27dcd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (27ddf8 ) │ │ │ │ @@ -41616,27 +41617,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r3, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 27ded8 │ │ │ │ + beq.n 27dd68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - beq.n 27de38 │ │ │ │ + beq.n 27dec8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r6, r7} │ │ │ │ + beq.n 27de34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -41729,19 +41730,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r7!, {r4} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -41838,23 +41839,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (27e070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r3, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -42001,23 +42002,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #184 @ 0xb8 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -42170,37 +42171,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (27e3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + subs r0, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #150 @ 0x96 │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -42382,21 +42383,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r6, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #80 @ 0x50 │ │ │ │ + adds r5, #152 @ 0x98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -42475,15 +42476,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r4, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r5!, {r2, r4, r5, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -42564,15 +42565,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r4!, {r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -42651,15 +42652,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r3!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -42742,15 +42743,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -42953,36 +42954,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -43035,15 +43036,15 @@ │ │ │ │ b.n 27eac4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 27eac4 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -43179,23 +43180,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (27eea8 ) │ │ │ │ ldr r0, [pc, #28] @ (27eeac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bkpt 0x00e6 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - bkpt 0x00cc │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cmp r4, #222 @ 0xde │ │ │ │ + itee cs │ │ │ │ + lslcs r2, r3, #1 │ │ │ │ + cmpcc r4, #226 @ 0xe2 │ │ │ │ + lslcc r5, r1, #1 │ │ │ │ + ite ne │ │ │ │ + lslne r2, r3, #1 │ │ │ │ + cmpeq r5, #38 @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #66 @ 0x42 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (27f1b8 ) │ │ │ │ @@ -43267,22 +43268,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27ef8e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43310,28 +43311,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27f00c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -43488,23 +43489,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27f20e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -43533,15 +43534,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 27f392 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 27f38c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -43550,15 +43551,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43766,29 +43767,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (27f534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r2, 27f526 │ │ │ │ + cbnz r2, 27f538 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r7, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xb79a │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb89a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #128 @ 0x80 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -43830,15 +43831,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -43859,15 +43860,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 27f69e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -44004,25 +44005,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (27f7b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #224 @ 0xe0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb616 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (27f93c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -44056,15 +44057,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -44172,27 +44173,27 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ push {r1, r2, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 27f9c4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ lsls r5, r1, #1 │ │ │ │ cbz r6, 27f9a8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 27ff5c │ │ │ │ @@ -44252,15 +44253,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 27fa62 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -44720,41 +44721,41 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ uxtb r0, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 27ff68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r1, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r1, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + adds r2, r4, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + adds r4, r1, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + adds r2, r2, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0027ffa0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -44784,19 +44785,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (280004 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r1, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00280008 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -45262,19 +45263,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (280460 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r5, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + adds r4, r2, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00280464 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -45914,15 +45915,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #848 @ (adr r1, 280e88 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #824 @ (adr r2, 280e78 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 280b98 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #248 @ (adr r1, 280c3c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00280b44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45998,15 +45999,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #960 @ (adr r0, 280fd8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #936 @ (adr r1, 280fc8 ) │ │ │ │ + add r2, pc, #200 @ (adr r2, 280ce8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, pc, #376 @ (adr r0, 280d9c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00280c24 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 273340 │ │ │ │ @@ -46298,15 +46299,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 280fb0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -46963,49 +46964,49 @@ │ │ │ │ ... │ │ │ │ ldr r5, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r0, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + str r7, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r3, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028162c : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 281708 │ │ │ │ @@ -47295,15 +47296,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00281978 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -47369,15 +47370,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 281ace │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -48028,39 +48029,39 @@ │ │ │ │ ... │ │ │ │ str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2 0, cr0, [r4, #-304]! @ 0xfffffed0 │ │ │ │ - ldc2 0, cr0, [ip, #-304]! @ 0xfffffed0 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + stc2l 0, cr0, [ip, #-304]! @ 0xfffffed0 │ │ │ │ + stc2 0, cr0, [r4, #304] @ 0x130 │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb4a004c │ │ │ │ - ldrh r0, [r1, #42] @ 0x2a │ │ │ │ + @ instruction: 0xfb92004c │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb5a004c │ │ │ │ - @ instruction: 0xfb76004c │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + @ instruction: 0xfba2004c │ │ │ │ + @ instruction: 0xfbbe004c │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb6c004c │ │ │ │ - @ instruction: 0xfaf0004c │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + @ instruction: 0xfbb4004c │ │ │ │ + @ instruction: 0xfb38004c │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfbba004c │ │ │ │ - @ instruction: 0xfa7a004c │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + stc2 0, cr0, [r2], {76} @ 0x4c │ │ │ │ + @ instruction: 0xfac2004c │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfa5e004c │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfaa6004c │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfa48004c │ │ │ │ + @ instruction: 0xfa90004c │ │ │ │ │ │ │ │ 00282134 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48171,35 +48172,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -49177,21 +49178,21 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r7, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vhadd.s q0, q3, q6 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ + vhadd.s q8, q7, q6 │ │ │ │ + strh r2, [r5, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 15, cr0, cr4, cr12, {2} │ │ │ │ - vhadd.s16 q0, q0, q6 │ │ │ │ + vhadd.s q0, q6, q6 │ │ │ │ + vhadd.s16 q8, q4, q6 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 282e16 │ │ │ │ cmp r4, r0 │ │ │ │ @@ -49264,32 +49265,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (282ee4 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 25dc70 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 0, cr0, cr14, cr12, {2} │ │ │ │ - stcl 0, cr0, [lr], {76} @ 0x4c │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + cdp 0, 5, cr0, cr6, cr12, {2} │ │ │ │ + ldc 0, cr0, [r6, #-304] @ 0xfffffed0 │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [r0, #304] @ 0x130 │ │ │ │ - stc 0, cr0, [r4, #-304] @ 0xfffffed0 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + stcl 0, cr0, [r8, #304] @ 0x130 │ │ │ │ + stcl 0, cr0, [ip, #-304] @ 0xfffffed0 │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc 0, cr0, [r2], {76} @ 0x4c │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldcl 0, cr0, [sl], {76} @ 0x4c │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldcl 0, cr0, [lr], #-304 @ 0xfffffed0 │ │ │ │ - ldc 0, cr0, [r6], {76} @ 0x4c │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + stcl 0, cr0, [r6], {76} @ 0x4c │ │ │ │ + ldcl 0, cr0, [lr], {76} @ 0x4c │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stcl 0, cr0, [r8], #-304 @ 0xfffffed0 │ │ │ │ + ldc 0, cr0, [r0], #304 @ 0x130 │ │ │ │ │ │ │ │ 00282ee8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ @@ -49415,35 +49416,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -50399,40 +50400,40 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 283276 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #21] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r2, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r7, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strd r0, r0, [lr], #304 @ 0x130 │ │ │ │ - b.n 283b34 │ │ │ │ + ldmdb r6!, {r2, r3, r6} │ │ │ │ + b.n 283bc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 283c28 │ │ │ │ + b.n 283cb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 283c5c │ │ │ │ + b.n 283cec │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 283ea2 │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 283eca │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -51000,51 +51001,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (28428c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 284234 │ │ │ │ + ble.n 2842c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ble.n 284270 │ │ │ │ + ble.n 284300 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 284320 │ │ │ │ + blt.n 2841b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 284300 │ │ │ │ + bge.n 284190 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bls.n 28420c │ │ │ │ + bge.n 28429c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2842ac │ │ │ │ + bge.n 28433c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 2842a4 │ │ │ │ + bls.n 284334 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 284288 │ │ │ │ + bls.n 284318 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 284264 │ │ │ │ + bls.n 2842f4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 284244 │ │ │ │ + bls.n 2842d4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bhi.n 284278 │ │ │ │ + bls.n 284308 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00284290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -51160,15 +51161,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 284426 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -52157,29 +52158,29 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r4, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 284f5c │ │ │ │ + beq.n 284fec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r1, #8] │ │ │ │ + str r6, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r5, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -52563,45 +52564,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2853bc ) │ │ │ │ ldr r0, [pc, #72] @ (2853c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002853c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -52738,15 +52739,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 28558e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -53728,29 +53729,29 @@ │ │ │ │ b.n 285e7a │ │ │ │ ldr r4, [r7, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r7, [pc, #672] @ (286324 ) │ │ │ │ + ldr r7, [pc, #960] @ (286444 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #360] @ (2861f4 ) │ │ │ │ + ldr r7, [pc, #648] @ (286314 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00bc │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - pop {r1, r3, pc} │ │ │ │ + itt eq │ │ │ │ + lsleq r4, r1, #1 │ │ │ │ + popeq {r1, r4, r6, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #216] @ (286170 ) │ │ │ │ + ldr r7, [pc, #504] @ (286290 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r3, r6, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -54139,45 +54140,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (286524 ) │ │ │ │ ldr r0, [pc, #72] @ (286528 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #1016] @ (2868e8 ) │ │ │ │ + ldr r1, [pc, #280] @ (286608 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7ec │ │ │ │ + @ instruction: 0xb834 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6f6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #920] @ (286894 ) │ │ │ │ + ldr r1, [pc, #184] @ (2865b4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #760] @ (2867fc ) │ │ │ │ + ldr r1, [pc, #24] @ (28651c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #664] @ (2867a8 ) │ │ │ │ + ldr r0, [pc, #952] @ (2868c8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb6a2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #584] @ (286760 ) │ │ │ │ + ldr r0, [pc, #872] @ (286880 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cpsie │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #504] @ (28671c ) │ │ │ │ + ldr r0, [pc, #792] @ (28683c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb634 │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb802 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028652c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -54300,15 +54301,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 2866e6 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -55302,29 +55303,29 @@ │ │ │ │ nop │ │ │ │ bx r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r6, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + subs r6, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #272 @ 0x110 │ │ │ │ + add r5, sp, #560 @ 0x230 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r6, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 286ace │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -55703,45 +55704,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (287700 ) │ │ │ │ ldr r0, [pc, #72] @ (287704 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 287718 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 287838 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #848 @ (adr r4, 287a24 ) │ │ │ │ + add r5, pc, #112 @ (adr r5, 287744 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #592 @ (adr r5, 28792c ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 287a4c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #96 @ (adr r5, 287740 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 287860 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #672 @ (adr r4, 287988 ) │ │ │ │ + add r4, pc, #960 @ (adr r4, 287aa8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r7, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #504 @ (adr r4, 2878e8 ) │ │ │ │ + add r4, pc, #792 @ (adr r4, 287a08 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 2878b0 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 2879d0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 287acc ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 2877ec ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 28785c ) │ │ │ │ + add r4, pc, #632 @ (adr r4, 28797c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 2878c0 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 2879e0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00287708 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56164,15 +56165,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #86 @ 0x56 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -56293,15 +56294,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 287da6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -57281,29 +57282,29 @@ │ │ │ │ nop │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #44 @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r7, #48 @ 0x30 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 288388 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 288188 │ │ │ │ @@ -57671,45 +57672,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (288d50 ) │ │ │ │ ldr r0, [pc, #72] @ (288d54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r1, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r0, #62] @ 0x3e │ │ │ │ + str r0, [sp, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #196 @ 0xc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, #80 @ 0x50 │ │ │ │ + movs r0, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r3, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00288d58 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -57891,35 +57892,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -60314,29 +60315,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 28a4c8 │ │ │ │ - lsrs r6, r0, #30 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r7, #27] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -60486,45 +60487,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28ac08 ) │ │ │ │ ldr r0, [pc, #72] @ (28ac0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r3, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + strb r4, [r1, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r7, #7 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r4, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r1, #3] │ │ │ │ + strb r4, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r2, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r5, #6 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ac10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60604,15 +60605,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r0, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vshr.u8 q0, , #6 │ │ │ │ │ │ │ │ 0028ad00 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ @@ -60894,15 +60895,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [ip], #468 @ 0x1d4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #356]! @ 0x164 │ │ │ │ + mcr2 0, 1, r0, cr14, cr9, {2} │ │ │ │ mrrc2 0, 7, r0, ip, cr5 │ │ │ │ │ │ │ │ 0028b028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -60983,15 +60984,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -61012,15 +61013,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 28b30c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -61748,42 +61749,42 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r8], {117} @ 0x75 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh.w r0, [ip, #117] @ 0x75 │ │ │ │ - ldr.w r0, [r6, r9, lsl #1] │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + ldrb.w r0, [lr, #89] @ 0x59 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf7f60059 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + ldrh.w r0, [lr, r9, lsl #1] │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf5300059 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + sbcs.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r3, #52] @ 0x34 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf4d40059 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + adds.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf4a40059 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf4ec0059 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - eor.w r0, r4, #14221312 @ 0xd90000 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + @ instruction: 0xf4cc0059 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orns r0, r2, #14221312 @ 0xd90000 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + @ instruction: 0xf4ba0059 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028b94c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -61919,25 +61920,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28bad6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -61965,36 +61966,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28bb52 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 28be58 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -62068,21 +62069,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28bc98 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -62112,31 +62113,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28bd1e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -63326,48 +63327,48 @@ │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r4], #468 @ 0x1d4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #356]! @ 0x164 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + bics.w r0, r8, r9, lsr #1 │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r4, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28c4e0 │ │ │ │ + b.n 28c570 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r3, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28d1e4 │ │ │ │ + b.n 28c274 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28d1c0 │ │ │ │ + b.n 28c250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28d164 │ │ │ │ + b.n 28d1f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r2, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28d144 │ │ │ │ + b.n 28d1d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28d120 │ │ │ │ + b.n 28d1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r5, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ca4c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63502,24 +63503,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28cbe6 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -63548,15 +63549,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28cc6a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 28cf80 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -63564,22 +63565,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -63655,21 +63656,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28cdac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -63700,33 +63701,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28ce38 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ vldr d7, [pc, #328] @ 28cf80 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -63914,19 +63915,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27bdc0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 28cf46 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 28cf6c │ │ │ │ + ble.n 28cffc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #248] @ (28d158 ) │ │ │ │ + ldr r4, [pc, #536] @ (28d278 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [pc, #216] @ (28d13c ) │ │ │ │ + ldr r3, [pc, #504] @ (28d25c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028d064 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -64006,15 +64007,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 28d0f0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 28d100 │ │ │ │ + ble.n 28d190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ blt.n 28d1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d154 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64099,15 +64100,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 28d200 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 28d1fc │ │ │ │ + bgt.n 28d28c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bge.n 28d2bc │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d24c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64193,15 +64194,15 @@ │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 28d2fc │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 28d2e8 │ │ │ │ + blt.n 28d378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bls.n 28d3d0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d348 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64541,21 +64542,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 28d630 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bvs.n 28d780 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 28d778 │ │ │ │ + bvc.n 28d608 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 28d704 │ │ │ │ + bvc.n 28d794 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bpl.n 28d690 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvs.n 28d664 │ │ │ │ + bvc.n 28d6f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0028d6c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -64641,21 +64642,21 @@ │ │ │ │ b.n 28d720 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 28d898 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28d890 │ │ │ │ + bvs.n 28d720 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 28d81c │ │ │ │ + bvs.n 28d8ac │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 28d798 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bpl.n 28d770 │ │ │ │ + bvs.n 28d800 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0028d7b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -64742,17 +64743,17 @@ │ │ │ │ b.n 28d81c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 28d7a4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 28d9a8 │ │ │ │ + bpl.n 28d838 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 28d928 │ │ │ │ + bpl.n 28d7b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 28d8ac │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d8b4 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -64866,17 +64867,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 28d95e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bcc.n 28da5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 28da5c │ │ │ │ + bmi.n 28d8ec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 28d9e4 │ │ │ │ + bmi.n 28da74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 28d970 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028d9f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64952,19 +64953,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 28da50 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bcs.n 28db50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bcc.n 28db58 │ │ │ │ + bcc.n 28d9e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 28dad4 │ │ │ │ + bcc.n 28db64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bne.n 28da6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dad4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65039,17 +65040,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 28db34 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bne.n 28dc6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 28dc34 │ │ │ │ + bcs.n 28dac4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 28dbf8 │ │ │ │ + bcs.n 28dc88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 28db84 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dbb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65127,17 +65128,17 @@ │ │ │ │ b.n 28dc14 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 28db94 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 28dd5c │ │ │ │ + bne.n 28dbec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 28dd20 │ │ │ │ + bne.n 28dbb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 28dc9c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dc9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65214,17 +65215,17 @@ │ │ │ │ b.n 28dcfc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 28de6c │ │ │ │ + beq.n 28dcfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 28de34 │ │ │ │ + beq.n 28dcc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7!, {r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028dd80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65302,19 +65303,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 28dddc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + beq.n 28de60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r6, {r1, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028de64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65415,17 +65416,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 28df54 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r5, {r1, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028df88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65529,17 +65530,17 @@ │ │ │ │ b.n 28e07e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4, {r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e0b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65619,15 +65620,15 @@ │ │ │ │ b.n 28e132 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r3!, {r2} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e194 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65709,15 +65710,15 @@ │ │ │ │ b.n 28e222 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r2, {r2, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e284 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65839,23 +65840,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r4} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + subs r0, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e3e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -65977,23 +65978,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldmia r0!, {r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #170 @ 0xaa │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e550 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66087,19 +66088,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #158 @ 0x9e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e658 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66177,15 +66178,15 @@ │ │ │ │ b.n 28e6d6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r5!, {r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e738 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66267,15 +66268,15 @@ │ │ │ │ b.n 28e7c6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r4!, {r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e828 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66350,15 +66351,15 @@ │ │ │ │ b.n 28e894 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r3!, {r1, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e8f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66452,23 +66453,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dc70 │ │ │ │ stmia r3!, {r1, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r3!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ea04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66560,23 +66561,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028eb10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66669,25 +66670,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dc70 │ │ │ │ stmia r1!, {r1, r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ec24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66779,23 +66780,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25dc70 │ │ │ │ stmia r0!, {r1, r2, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ itt ls │ │ │ │ lslls r5, r6, #1 │ │ │ │ - stmials r0!, {r1, r2, r4, r6} │ │ │ │ + stmials r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ed30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66884,22 +66885,22 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 25dc70 │ │ │ │ itet eq │ │ │ │ lsleq r5, r6, #1 │ │ │ │ adcne r4, r2 │ │ │ │ moveq r0, r0 │ │ │ │ - nop {15} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ bkpt 0x0092 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - itee pl │ │ │ │ - lslpl r1, r3, #1 │ │ │ │ - cmpmi r5, #6 │ │ │ │ - lslmi r4, r1, #1 │ │ │ │ + itte ls │ │ │ │ + lslls r1, r3, #1 │ │ │ │ + cmpls r5, #78 @ 0x4e │ │ │ │ + lslhi r4, r1, #1 │ │ │ │ │ │ │ │ 0028ee30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -66992,19 +66993,19 @@ │ │ │ │ nop │ │ │ │ pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r5, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ + bkpt 0x00ce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x0050 │ │ │ │ + bkpt 0x0098 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028ef34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -67071,15 +67072,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ pop {r1, r2, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028eff8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67147,15 +67148,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vdup.8 , d2[7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 28f130 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f0b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67223,15 +67224,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cbnz r2, 28f1cc │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 28f1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f178 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67298,15 +67299,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ revsh r2, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 28f2a0 │ │ │ │ + cbnz r0, 28f2b2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ rev16 r0, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f238 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67374,15 +67375,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d27, {d15-d17}, d2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r6 │ │ │ │ + cbnz r0, 28f342 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r0, 28f320 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f2f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67450,15 +67451,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cbnz r2, 28f3bc │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r6 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb8e0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f3b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67525,15 +67526,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xb882 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 28f490 │ │ │ │ + cbnz r0, 28f4a2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb820 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f478 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67599,15 +67600,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsra.u32 q10, q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8c4 │ │ │ │ + cbnz r4, 28f532 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb7b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xb760 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f538 : │ │ │ │ @@ -67675,15 +67676,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb84c │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb6f0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xb6a0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f5f8 : │ │ │ │ @@ -67748,15 +67749,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb630 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r5, r6, r7, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f6b0 : │ │ │ │ @@ -67826,15 +67827,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ push {r1, r3, r7, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r5, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f770 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67902,15 +67903,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmls.i , , d10[0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f830 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67978,15 +67979,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ push {r1, r3} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r0, 28f95a │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f8f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68053,15 +68054,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cbz r2, 28f9f6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ uxtb r0, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028f9b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68124,15 +68125,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxth r2, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 28fabe │ │ │ │ + cbz r2, 28fad0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sxth r6, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fa64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68195,15 +68196,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cbz r6, 28fb44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r0 │ │ │ │ + cbz r6, 28fb5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r4, 28fb36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fb1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68265,15 +68266,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r6, 28fbca │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sub sp, #224 @ 0xe0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fbd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68333,15 +68334,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 28fc92 │ │ │ │ + cbz r2, 28fca4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add sp, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fc80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68404,15 +68405,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #744 @ 0x2e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, sp, #320 @ 0x140 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fd38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68474,15 +68475,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #968 @ 0x3c8 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, sp, #624 @ 0x270 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fdec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68542,15 +68543,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #312 @ 0x138 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028fe9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68613,15 +68614,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #624 @ 0x270 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028ff5c : │ │ │ │ @@ -68683,15 +68684,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #880 @ 0x370 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290014 : │ │ │ │ @@ -68753,15 +68754,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #144 @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r5, sp, #152 @ 0x98 │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002900cc : │ │ │ │ @@ -68830,15 +68831,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290198 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68903,15 +68904,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #648 @ 0x288 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290260 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69047,19 +69048,19 @@ │ │ │ │ nop │ │ │ │ add r1, sp, #336 @ 0x150 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r7, #31 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + adds r0, r3, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002903e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69140,19 +69141,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ add r0, sp, #368 @ 0x170 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002904d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69216,15 +69217,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffa760 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r7, pc, #24 @ (adr r7, 2905b0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290598 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69288,15 +69289,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r6, pc, #624 @ (adr r6, 2908bc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #544 @ (adr r7, 290874 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 290994 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #264 @ (adr r6, 290760 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290658 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69360,15 +69361,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r5, pc, #880 @ (adr r5, 290a7c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #800 @ (adr r6, 290a34 ) │ │ │ │ + add r7, pc, #64 @ (adr r7, 290754 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #520 @ (adr r5, 290920 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69433,15 +69434,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.32 d26, d12, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #32 @ (adr r6, 2907f4 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 290914 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, pc, #776 @ (adr r4, 290ae0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002907d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69505,15 +69506,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r4, pc, #368 @ (adr r4, 2909fc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #288 @ (adr r5, 2909b4 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 290ad4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, pc, #8 @ (adr r4, 2908a0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290898 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69577,15 +69578,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r3, pc, #624 @ (adr r3, 290bbc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #544 @ (adr r4, 290b74 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 290c94 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #264 @ (adr r3, 290a60 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290958 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69652,15 +69653,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmlal.u q13, d31, d16[0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #840 @ (adr r3, 290d64 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 290a84 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, pc, #496 @ (adr r2, 290c10 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290a20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69727,15 +69728,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r2, pc, #96 @ (adr r2, 290b3c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #40 @ (adr r3, 290b0c ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 290c2c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, pc, #720 @ (adr r1, 290db8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290ae8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69799,15 +69800,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r1, pc, #320 @ (adr r1, 290cdc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #264 @ (adr r2, 290cac ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 290dcc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #944 @ (adr r0, 290f58 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290ba8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69874,15 +69875,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #584 @ (adr r0, 290eb0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #608 @ (adr r1, 290ed0 ) │ │ │ │ + add r1, pc, #896 @ (adr r1, 290ff0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #64 @ (adr r0, 290cb4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290c74 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69947,15 +69948,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #816 @ (adr r0, 291068 ) │ │ │ │ + add r1, pc, #80 @ (adr r1, 290d88 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290d3c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70088,19 +70089,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00290eac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -70180,19 +70181,19 @@ │ │ │ │ nop │ │ │ │ ldr r5, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00290f9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70253,15 +70254,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291050 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70324,15 +70325,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70394,15 +70395,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002911bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70462,15 +70463,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029126c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70536,15 +70537,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70609,15 +70610,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d25, {d15-d16}, d4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002913f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70681,15 +70682,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002914b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70753,15 +70754,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291570 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70816,15 +70817,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291610 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70879,15 +70880,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002916b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70951,15 +70952,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291760 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71022,15 +71023,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291810 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71093,15 +71094,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002918c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71162,15 +71163,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291970 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71233,15 +71234,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291a20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71304,15 +71305,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291ad0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71373,15 +71374,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291b80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71442,15 +71443,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291c30 : │ │ │ │ @@ -71513,15 +71514,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291ce0 : │ │ │ │ @@ -71580,15 +71581,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291d88 : │ │ │ │ @@ -71654,15 +71655,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291e38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71725,15 +71726,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291ee8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71796,15 +71797,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00291f98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71865,15 +71866,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71933,15 +71934,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r3, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002920f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72000,15 +72001,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r1, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r6, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292198 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72067,15 +72068,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r1, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292240 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72133,15 +72134,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r3, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002922e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72200,15 +72201,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r2, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292390 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72267,15 +72268,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r2, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292438 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72333,15 +72334,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002924e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72400,15 +72401,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292590 : │ │ │ │ @@ -72467,15 +72468,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r5, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029263c : │ │ │ │ @@ -72533,15 +72534,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002926e8 : │ │ │ │ @@ -72607,15 +72608,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002927a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72678,15 +72679,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r3, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292868 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72797,15 +72798,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r6, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002929a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72864,15 +72865,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r1, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r0, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292a50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72930,15 +72931,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r4, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r2, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292b00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72998,15 +72999,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #16] │ │ │ │ + strh r0, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r4, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292bb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73065,15 +73066,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #10] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r6, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292c60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73131,15 +73132,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r4, [r2, #31] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #6] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292d10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73201,15 +73202,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r1, #27] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292dc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73271,15 +73272,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #25] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r2, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292e80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73337,15 +73338,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r0, [r7, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r3, #21] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292f30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73409,15 +73410,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r2, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00292ff0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73480,15 +73481,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r2, #15] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002930b0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73599,15 +73600,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #15] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r6, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002931d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73666,15 +73667,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r1, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73733,15 +73734,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #10] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r4, #5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73799,15 +73800,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r6, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002933d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73868,15 +73869,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, #1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #5] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293480 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73936,15 +73937,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r4, #29] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293530 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74003,15 +74004,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r6, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002935e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74069,15 +74070,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r4, [r2, #25] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #29] │ │ │ │ + strb r0, [r1, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r0, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293690 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74172,15 +74173,15 @@ │ │ │ │ b.n 29376c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r3, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002937a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74275,15 +74276,15 @@ │ │ │ │ b.n 293882 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r2, #18] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r0, #16] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002938bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74378,15 +74379,15 @@ │ │ │ │ b.n 293996 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r7, #13] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r2, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r5, #11] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002939d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74470,15 +74471,15 @@ │ │ │ │ bne.n 293a22 │ │ │ │ b.n 293a92 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r5, #9] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r6, #7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293acc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74561,15 +74562,15 @@ │ │ │ │ b.n 293b86 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, #5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r7, #3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293bc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74652,15 +74653,15 @@ │ │ │ │ b.n 293c7a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r7, #1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293cb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74743,15 +74744,15 @@ │ │ │ │ b.n 293d6e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293da8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74770,15 +74771,15 @@ │ │ │ │ cbnz r2, 293e16 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 293e16 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 293e16 │ │ │ │ - bl 74d434 │ │ │ │ + bl 74d484 │ │ │ │ ldr r2, [pc, #240] @ (293ee4 ) │ │ │ │ ldr r3, [pc, #236] @ (293ee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74857,15 +74858,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00293eec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 293da8 │ │ │ │ @@ -74895,15 +74896,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 293f6a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 293f6a │ │ │ │ - bl 74d434 │ │ │ │ + bl 74d484 │ │ │ │ ldr r2, [pc, #204] @ (294014 ) │ │ │ │ ldr r3, [pc, #200] @ (294010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74972,15 +74973,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029401c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75071,15 +75072,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294128 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75170,15 +75171,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294234 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75195,15 +75196,15 @@ │ │ │ │ cbnz r2, 2942a0 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2942a0 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2942a0 │ │ │ │ - bl 74d238 │ │ │ │ + bl 74d288 │ │ │ │ ldr r2, [pc, #244] @ (294374 ) │ │ │ │ ldr r3, [pc, #240] @ (294370 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75285,15 +75286,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029437c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75400,15 +75401,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r7, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002944bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75515,15 +75516,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002945fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75539,15 +75540,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 294660 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 294660 │ │ │ │ - bl 74d238 │ │ │ │ + bl 74d288 │ │ │ │ ldr r2, [pc, #208] @ (294710 ) │ │ │ │ ldr r3, [pc, #204] @ (29470c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75619,15 +75620,15 @@ │ │ │ │ nop │ │ │ │ str r4, [r7, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75722,15 +75723,15 @@ │ │ │ │ nop │ │ │ │ str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029482c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75825,15 +75826,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r2, #64] @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294940 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75926,15 +75927,15 @@ │ │ │ │ b.n 294a1c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00294a58 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -76561,15 +76562,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 295070 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r1, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r7, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00295120 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76640,15 +76641,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 29518e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r3, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r4, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002951fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76719,15 +76720,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 29526a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r7, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002952d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76797,15 +76798,15 @@ │ │ │ │ b.n 295318 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r4, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r6, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002953ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76864,15 +76865,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r5] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r7, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029545c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76931,15 +76932,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r3, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r2, [r1, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029550c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76998,15 +76999,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r5, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r2, [r3, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002955bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77024,15 +77025,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 29561e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 29561e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 29561e │ │ │ │ - bl 74d424 │ │ │ │ + bl 74d474 │ │ │ │ ldr r2, [pc, #184] @ (2956b4 ) │ │ │ │ ldr r3, [pc, #180] @ (2956b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77094,15 +77095,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r7, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002956bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77181,15 +77182,15 @@ │ │ │ │ nop │ │ │ │ strb r6, [r7, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002957ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77268,15 +77269,15 @@ │ │ │ │ nop │ │ │ │ strb r6, [r1, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029589c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77291,15 +77292,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2958f8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2958f8 │ │ │ │ - bl 74d424 │ │ │ │ + bl 74d474 │ │ │ │ ldr r2, [pc, #168] @ (29597c ) │ │ │ │ ldr r3, [pc, #160] @ (295978 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77353,15 +77354,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r3, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295984 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77428,15 +77429,15 @@ │ │ │ │ nop │ │ │ │ strh r0, [r7, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295a44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77503,15 +77504,15 @@ │ │ │ │ nop │ │ │ │ str r0, [r7, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295b04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77527,15 +77528,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 295b64 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 295b64 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 295b64 │ │ │ │ - bl 74d228 │ │ │ │ + bl 74d278 │ │ │ │ ldr r2, [pc, #188] @ (295c00 ) │ │ │ │ ldr r3, [pc, #184] @ (295bfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77599,15 +77600,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r4, [r6, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295c08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -77689,15 +77690,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r6, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295d00 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -77779,15 +77780,15 @@ │ │ │ │ nop │ │ │ │ ldr r7, [pc, #232] @ (295ed4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #48] @ (295e24 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r7, [pc, #904] @ (296180 ) │ │ │ │ + str r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295df8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77802,15 +77803,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 295e52 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 295e52 │ │ │ │ - bl 74d228 │ │ │ │ + bl 74d278 │ │ │ │ ldr r2, [pc, #172] @ (295edc ) │ │ │ │ ldr r3, [pc, #164] @ (295ed8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77866,15 +77867,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #256] @ (295fd8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #120] @ (295f58 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [pc, #768] @ (2961e4 ) │ │ │ │ + ldr r7, [pc, #32] @ (295f04 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295ee4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -77944,15 +77945,15 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #352] @ (296100 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #184] @ (296060 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [pc, #936] @ (296354 ) │ │ │ │ + ldr r6, [pc, #200] @ (296074 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00295fac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78022,15 +78023,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #576] @ (2962a8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #408] @ (296208 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [pc, #136] @ (2960fc ) │ │ │ │ + ldr r5, [pc, #424] @ (29621c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00296074 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78107,15 +78108,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2960b8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #792] @ (296474 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #360] @ (2962cc ) │ │ │ │ + ldr r4, [pc, #648] @ (2963ec ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #216] @ (296240 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00296168 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -78206,15 +78207,15 @@ │ │ │ │ b.n 2961cc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #688] @ (296504 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #392] @ (2963e4 ) │ │ │ │ + ldr r3, [pc, #680] @ (296504 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #256] @ (296360 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00296260 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78273,15 +78274,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #864] @ (296664 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #656] @ (29659c ) │ │ │ │ + ldr r2, [pc, #944] @ (2966bc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #536] @ (296528 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00296310 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78340,15 +78341,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #160] @ (296454 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #976] @ (29678c ) │ │ │ │ + ldr r2, [pc, #240] @ (2964ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #856] @ (296718 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002963c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78407,15 +78408,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #480] @ (296644 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #272] @ (29657c ) │ │ │ │ + ldr r1, [pc, #560] @ (29669c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #152] @ (296508 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00296470 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78978,15 +78979,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, r7 │ │ │ │ + add ip, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ orrs r0, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79081,15 +79082,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - orrs r0, r5 │ │ │ │ + muls r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79184,15 +79185,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - tst r4, r2 │ │ │ │ + negs r4, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79287,15 +79288,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r0 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #68 @ 0x44 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79390,15 +79391,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + ands r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79493,15 +79494,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #196 @ 0xc4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79596,15 +79597,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #196 @ 0xc4 │ │ │ │ + subs r6, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -79699,15 +79700,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #156 @ 0x9c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #244 @ 0xf4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -80105,23 +80106,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dc70 │ │ │ │ adds r7, #186 @ 0xba │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #72 @ 0x48 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r7, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #616 @ (adr r5, 297808 ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 297928 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002975a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80221,23 +80222,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ adds r6, #154 @ 0x9a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #254 @ 0xfe │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r6, #200 @ 0xc8 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #496 @ (adr r4, 2978b0 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 2979d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002976c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80338,25 +80339,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dc70 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #328 @ (adr r3, 297930 ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 297a50 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002977e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80456,23 +80457,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25dc70 │ │ │ │ adds r4, #82 @ 0x52 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #200 @ (adr r2, 2979d0 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 297af0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297908 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -80567,21 +80568,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 25dc70 │ │ │ │ adds r3, #42 @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #120 @ (adr r1, 297a90 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 297bb0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297a18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -80675,17 +80676,17 @@ │ │ │ │ blx 25dc70 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r1, #158 @ 0x9e │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #72 @ (adr r0, 297b68 ) │ │ │ │ + add r0, pc, #360 @ (adr r0, 297c88 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297b20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80922,25 +80923,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (297e04 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297e08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81113,31 +81114,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -81275,33 +81276,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #106 @ 0x6a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r4, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002981ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81536,25 +81537,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2984d0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002984d4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -81645,59 +81646,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -81718,38 +81719,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -81805,33 +81806,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -81891,53 +81892,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 29892c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #156 @ 0x9c │ │ │ │ + movs r7, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -81988,15 +81989,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -82512,33 +82513,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 25dc70 │ │ │ │ movs r0, #166 @ 0xa6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #6 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r4, #5 │ │ │ │ + subs r0, r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r0, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298fa0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -82625,58 +82626,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -82700,42 +82701,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -82792,33 +82793,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -82880,44 +82881,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2993e4 │ │ │ │ ... │ │ │ │ adds r6, r7, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -82975,15 +82976,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 721260 │ │ │ │ + bl 7212b0 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -83165,17 +83166,17 @@ │ │ │ │ blx 25dc70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r5, #25 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #26 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002996c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83236,15 +83237,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6, #21 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #25 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r1, #20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029977c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83310,15 +83311,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #22 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r6, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r0, #17 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00299840 : │ │ │ │ @@ -83348,19 +83349,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (299898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029989c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83386,19 +83387,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2998f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r2, #20] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r5, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002998f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83427,19 +83428,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29995c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83472,19 +83473,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2999d0 ) │ │ │ │ ldr r0, [pc, #20] @ (2999d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002999d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83505,19 +83506,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (299a1c ) │ │ │ │ ldr r0, [pc, #20] @ (299a20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r5, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299a24 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84490,17 +84491,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 29a2e6 │ │ │ │ b.n 29a21a │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #29] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029a4d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -84801,25 +84802,25 @@ │ │ │ │ bne.n 29a7c4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 29a846 │ │ │ │ lsls r4, r6, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r5, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r7, #15] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029a848 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -84893,15 +84894,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (29a94c ) │ │ │ │ ldr r1, [pc, #76] @ (29a950 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 29a922 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -84916,24 +84917,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (29a960 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0029a964 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84941,110 +84942,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (29a9bc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da810 │ │ │ │ + bl 5da878 │ │ │ │ ldr.w ip, [pc, #56] @ 29a9c0 │ │ │ │ ldr r2, [pc, #56] @ (29a9c4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (29a9c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r0, #14] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r6, #13] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29a918 │ │ │ │ + bcs.n 29a9a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029a9cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4c77d8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #44] @ 29aa14 │ │ │ │ ldr r2, [pc, #44] @ (29aa18 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (29aa1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29aaac │ │ │ │ + bcs.n 29a93c │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029aa20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4c78bc │ │ │ │ bl 2679e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7bc │ │ │ │ cbz r0, 29aa88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (29aaa0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 29aa74 │ │ │ │ ldr r0, [pc, #64] @ (29aaa4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5da95c │ │ │ │ + b.w 5da9c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85056,22 +85057,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029aab4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29aac2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -85087,25 +85088,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4c77d8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #80] @ (29ab3c ) │ │ │ │ ldr r2, [pc, #84] @ (29ab40 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29ab44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29ab18 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 29ab18 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -85125,99 +85126,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r6, r0, #7 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r2, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 29abd0 │ │ │ │ + bne.n 29aa60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029ab48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4c77d8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #60] @ 29aba0 │ │ │ │ ldr r2, [pc, #60] @ (29aba4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (29aba8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 29ab8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29ab3c │ │ │ │ + bne.n 29abcc │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 0029abac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4c77d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #60] @ 29ac04 │ │ │ │ ldr r2, [pc, #60] @ (29ac08 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (29ac0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 29abf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, #4] │ │ │ │ + strb r6, [r6, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29acd8 │ │ │ │ + beq.n 29ab68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (29ac24 ) │ │ │ │ ldr r2, [pc, #20] @ (29ac28 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (29ac2c ) │ │ │ │ @@ -85225,22 +85226,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (29ac3c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e958 │ │ │ │ + b.w 71e9a8 │ │ │ │ nop │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -85313,26 +85314,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e87c │ │ │ │ + bl 72e8cc │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df8c │ │ │ │ blx 25ead4 │ │ │ │ ldr r1, [pc, #104] @ (29ad88 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (29ad8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ b.n 29acd8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 29acbe │ │ │ │ ldr r4, [pc, #92] @ (29ad90 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (29ad94 ) │ │ │ │ ldr r1, [pc, #92] @ (29ad98 ) │ │ │ │ @@ -85357,41 +85358,41 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 25dc70 │ │ │ │ ldr r0, [pc, #60] @ (29adb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ blx 260028 │ │ │ │ vshr.u32 q8, q10, #8 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfaa60053 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xfaee0053 │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + strb r4, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsrs r2, r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + strb r2, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (29af60 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85494,58 +85495,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e8c0 │ │ │ │ + bl 70e910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ae5e │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 25e5ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29af4a │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (29af88 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr r0, [pc, #168] @ (29af8c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ b.n 29ae6c │ │ │ │ ldr r3, [pc, #160] @ (29af90 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (29af94 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (29af98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #1 │ │ │ │ b.n 29ae8c │ │ │ │ ldr r3, [pc, #144] @ (29af9c ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (29afa0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (29afa4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29af06 │ │ │ │ movs r0, #20 │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -85567,48 +85568,48 @@ │ │ │ │ blx 25dcd8 │ │ │ │ mov r7, r0 │ │ │ │ b.n 29aed8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ mcr2 0, 4, r0, cr2, cr4, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + strb r2, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2l 0, cr0, [r0, #464] @ 0x1d0 │ │ │ │ - ldr r4, [r3, #120] @ 0x78 │ │ │ │ + ldr r4, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r0, r5, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -85631,15 +85632,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 29ac40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71e958 │ │ │ │ + b.w 71e9a8 │ │ │ │ ldr r3, [pc, #40] @ (29b030 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (29b034 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (29b038 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -85649,21 +85650,21 @@ │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [sl], {116} @ 0x74 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b03c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85700,15 +85701,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 72afe0 │ │ │ │ + bl 72b030 │ │ │ │ cbz r0, 29b0e4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85723,19 +85724,19 @@ │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbdc0074 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b114 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -85752,31 +85753,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (29b1b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (29b1b4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 725304 │ │ │ │ + bl 725354 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 727364 │ │ │ │ + bl 7273b4 │ │ │ │ cbz r0, 29b19e │ │ │ │ ldr r3, [pc, #92] @ (29b1b8 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (29b1bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 726d34 │ │ │ │ + bl 726d84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7270dc │ │ │ │ + bl 72712c │ │ │ │ ldr r2, [pc, #72] @ (29b1c0 ) │ │ │ │ ldr r3, [pc, #52] @ (29b1ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85792,15 +85793,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb240074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfb000074 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ @ instruction: 0xfad80074 │ │ │ │ │ │ │ │ @@ -85876,26 +85877,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 29ac40 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e958 │ │ │ │ + b.w 71e9a8 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xfa740074 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b2a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -85945,15 +85946,15 @@ │ │ │ │ beq.w 29b5d0 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 72e818 │ │ │ │ + bl 72e868 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fc0c │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -86052,15 +86053,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29b572 │ │ │ │ ldr r1, [pc, #464] @ (29b634 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 71e958 │ │ │ │ + bl 71e9a8 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29b320 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29b322 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -86073,18 +86074,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e87c │ │ │ │ + bl 72e8cc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #396] @ (29b644 ) │ │ │ │ ldr r3, [pc, #348] @ (29b614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86110,15 +86111,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25fe14 │ │ │ │ b.n 29b4a6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -86128,43 +86129,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (29b65c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29b504 │ │ │ │ ldr r2, [pc, #300] @ (29b660 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (29b664 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (29b668 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29b504 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 25ead4 │ │ │ │ ldr r3, [pc, #276] @ (29b66c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (29b670 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (29b674 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29b504 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (29b678 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -86174,21 +86175,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (29b680 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 29b5d4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 71e958 │ │ │ │ + bl 71e9a8 │ │ │ │ b.n 29b4ae │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (29b684 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -86196,25 +86197,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (29b688 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29b68c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29b504 │ │ │ │ movs r7, #0 │ │ │ │ b.n 29b4ae │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 29b1c4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 71e958 │ │ │ │ + bl 71e9a8 │ │ │ │ b.n 29b4ae │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 29b3c6 │ │ │ │ ldr r3, [pc, #152] @ (29b690 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (29b694 ) │ │ │ │ ldr r1, [pc, #156] @ (29b698 ) │ │ │ │ @@ -86228,70 +86229,72 @@ │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r0, #116] @ 0x74 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 @ instruction: 0xf9820074 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r0, #3 │ │ │ │ + lsls r6, r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf7980074 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, r6 │ │ │ │ + lsls r4, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vshr.u32 q8, q4, #16 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + movs r0, r7 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vshr.u16 q8, q4, #14 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + movs r2, r3 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vshr.u16 q0, q4, #12 │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + vshr.u16 q8, q4, #4 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vqadd.u16 q8, q6, q4 │ │ │ │ - add r7, sp, #744 @ 0x2e8 │ │ │ │ + vshr.u32 q0, q4, #28 │ │ │ │ + add sp, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r5, #112] @ 0x70 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b69c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86339,18 +86342,18 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 260998 │ │ │ │ sub.w r0, r2, #15990784 @ 0xf40000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr4, cr8, {2} │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + vqadd.u8 q0, q6, q4 │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b724 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86398,18 +86401,18 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 260998 │ │ │ │ adds.w r0, sl, #15990784 @ 0xf40000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 1, r0, cr12, cr8, {2} │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + mcr2 0, 4, r0, cr4, cr8, {2} │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r6, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b7ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86421,32 +86424,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (29b834 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #92] @ (29b838 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 714fdc │ │ │ │ + bl 71502c │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 742e48 │ │ │ │ + bl 742e98 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 29b800 │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ ldr r2, [pc, #56] @ (29b83c ) │ │ │ │ ldr r3, [pc, #44] @ (29b830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86460,17 +86463,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ eor.w r0, lr, #15990784 @ 0xf40000 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ orr.w r0, ip, #15990784 @ 0xf40000 │ │ │ │ │ │ │ │ 0029b840 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86483,40 +86486,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29b8ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29b8d8 │ │ │ │ mov r1, sp │ │ │ │ - bl 742d54 │ │ │ │ + bl 742da4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 29b8d2 │ │ │ │ cbz r7, 29b8a4 │ │ │ │ ldr r6, [pc, #108] @ (29b8f0 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29b886 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f5804 │ │ │ │ + bl 6f5854 │ │ │ │ ldr r2, [pc, #72] @ (29b8f4 ) │ │ │ │ ldr r3, [pc, #56] @ (29b8e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86526,30 +86529,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 29b8aa │ │ │ │ ldr r0, [pc, #28] @ (29b8f8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29b872 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf3fa0074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf3a20074 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0029b8fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86564,15 +86567,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25f3d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b8f4 │ │ │ │ + bl 73b944 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29b95c │ │ │ │ ldr r2, [pc, #108] @ (29b9a4 ) │ │ │ │ ldr r3, [pc, #104] @ (29b9a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86594,33 +86597,33 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 25dcd8 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 7426c0 │ │ │ │ + bl 742710 │ │ │ │ b.n 29b984 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b830 │ │ │ │ + bl 73b880 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 7426ec │ │ │ │ + bl 74273c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29b97c │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ b.n 29b934 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf33a0074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3180074 │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029b9ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -86635,15 +86638,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25f3d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b8f4 │ │ │ │ + bl 73b944 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29ba10 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 29ba4a │ │ │ │ ldr r2, [pc, #156] @ (29ba88 ) │ │ │ │ ldr r3, [pc, #152] @ (29ba84 ) │ │ │ │ add r2, pc │ │ │ │ @@ -86667,31 +86670,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 25dcd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 7426c0 │ │ │ │ + bl 742710 │ │ │ │ b.n 29ba38 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b830 │ │ │ │ + bl 73b880 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 7426ec │ │ │ │ + bl 74273c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ba30 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ b.n 29b9e8 │ │ │ │ ldr r2, [pc, #68] @ (29ba90 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 73b8ac │ │ │ │ + bl 73b8fc │ │ │ │ ldr r2, [pc, #60] @ (29ba94 ) │ │ │ │ ldr r3, [pc, #40] @ (29ba84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86699,62 +86702,62 @@ │ │ │ │ bne.n 29ba7c │ │ │ │ ldr r2, [pc, #44] @ (29ba98 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73b8ac │ │ │ │ + b.w 73b8fc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf28a0074 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2640074 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r5, #22 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf1f60074 │ │ │ │ - strb r4, [r0, #17] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 2602ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5dc808 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 29bb2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r3, [pc, #92] @ (29bb34 ) │ │ │ │ ldr r1, [pc, #92] @ (29bb38 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #80] @ (29bb3c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ ldr r1, [pc, #68] @ (29bb40 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 25ee68 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 29bb1e │ │ │ │ @@ -86771,36 +86774,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25da14 │ │ │ │ ldr.w r8, [pc, #20] @ 29bb44 │ │ │ │ add r8, pc │ │ │ │ b.n 29bad0 │ │ │ │ - ldr r3, [pc, #368] @ (29bca8 ) │ │ │ │ + ldr r3, [pc, #656] @ (29bdc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #100] @ 0x64 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #32] @ (29bb68 ) │ │ │ │ + ldr r3, [pc, #320] @ (29bc88 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25f804 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86834,20 +86837,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29bc54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29bc3a │ │ │ │ mov r1, sp │ │ │ │ - bl 69b2f0 │ │ │ │ + bl 69b340 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 29bc14 │ │ │ │ mov r0, r5 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #104] @ (29bc58 ) │ │ │ │ ldr r3, [pc, #96] @ (29bc50 ) │ │ │ │ @@ -86870,38 +86873,38 @@ │ │ │ │ ldr r6, [pc, #68] @ (29bc5c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29bc1c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6e9590 │ │ │ │ + bl 6e95e0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 29bbe6 │ │ │ │ ldr r1, [pc, #36] @ (29bc60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 29bbec │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors.w r0, r2, #116 @ 0x74 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r2, #1 │ │ │ │ orn r0, r0, #116 @ 0x74 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bc64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86915,42 +86918,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7151c0 │ │ │ │ + bl 715210 │ │ │ │ ldr r1, [pc, #188] @ (29bd54 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #180] @ (29bd58 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #172] @ (29bd5c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 29bd08 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd798 │ │ │ │ + bl 5dd800 │ │ │ │ cbz r0, 29bd24 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5dc644 │ │ │ │ + bl 5dc6ac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #128] @ (29bd60 ) │ │ │ │ ldr r3, [pc, #104] @ (29bd4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86964,55 +86967,55 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 716130 │ │ │ │ + bl 716180 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29bcd8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69b4b0 │ │ │ │ + bl 69b500 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29bcd8 │ │ │ │ ldr r2, [pc, #60] @ (29bd64 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (29bd68 ) │ │ │ │ ldr r1, [pc, #64] @ (29bd6c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 723fb4 │ │ │ │ + bl 724004 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29bcd8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ vshr.s16 q8, q10, #12 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ + eor.w r0, r4, #13697024 @ 0xd10000 │ │ │ │ vqadd.s32 q8, q7, q10 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr??.w r0, [r8, #88] @ 0x58 │ │ │ │ - str r2, [r4, #64] @ 0x40 │ │ │ │ + vst4.16 {d16-d19}, [r0 :64], r8 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bd70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87025,26 +87028,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #168] @ (29be48 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 69b524 │ │ │ │ + bl 69b574 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 29be02 │ │ │ │ cbz r4, 29bdca │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29be26 │ │ │ │ subs r3, #1 │ │ │ │ @@ -87067,25 +87070,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 716384 │ │ │ │ + bl 7163d4 │ │ │ │ b.n 29bdca │ │ │ │ movs r1, #1 │ │ │ │ - bl 716324 │ │ │ │ + bl 716374 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (29be50 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 25daf4 │ │ │ │ b.n 29bdbe │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (29be54 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -87096,25 +87099,25 @@ │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 6, r0, cr10, cr4, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mrc 0, 3, r0, cr10, cr4, {3} │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf7fa0058 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str.w r0, [r2, r8, lsl #1] │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029be60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87126,21 +87129,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (29bf08 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 29beda │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5dd798 │ │ │ │ + bl 5dd800 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 29beee │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 29bee2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87158,38 +87161,38 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ mov r1, r0 │ │ │ │ b.n 29beaa │ │ │ │ ldr r1, [pc, #44] @ (29bf10 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 29beb2 │ │ │ │ ldr r1, [pc, #36] @ (29bf14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 29beb2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [sl, #464] @ 0x1d0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldc 0, cr0, [sl, #464] @ 0x1d0 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bf18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87201,19 +87204,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29bf8c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5deb28 │ │ │ │ + bl 5deb90 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #56] @ (29bf90 ) │ │ │ │ ldr r3, [pc, #44] @ (29bf88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87231,15 +87234,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r2, #-464]! @ 0xfffffe30 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #320] @ (29c0d0 ) │ │ │ │ + ldr r5, [pc, #608] @ (29c1f0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldcl 0, cr0, [r6], #464 @ 0x1d0 │ │ │ │ │ │ │ │ 0029bf94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -87252,19 +87255,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29c008 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5dec18 │ │ │ │ + bl 5dec80 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #56] @ (29c00c ) │ │ │ │ ldr r3, [pc, #44] @ (29c004 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87282,15 +87285,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r6], #464 @ 0x1d0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldcl 0, cr0, [sl], #-464 @ 0xfffffe30 │ │ │ │ │ │ │ │ 0029c010 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29c022 │ │ │ │ movs r0, #0 │ │ │ │ @@ -87308,43 +87311,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 25f3d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b8f4 │ │ │ │ + bl 73b944 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5daa38 │ │ │ │ + bl 5daaa0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 29c080 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29c05e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 29c080 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7bc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29c05a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73b8ac │ │ │ │ + bl 73b8fc │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29c05e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25f0a4 │ │ │ │ nop │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c090 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29c0a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -87359,19 +87362,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 25f3d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73b8f4 │ │ │ │ + bl 73b944 │ │ │ │ ldr r0, [pc, #68] @ (29c10c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69b2f0 │ │ │ │ + bl 69b340 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29c100 │ │ │ │ ldr r6, [pc, #56] @ (29c110 ) │ │ │ │ add r6, pc │ │ │ │ b.n 29c0e0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -87382,29 +87385,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 25e044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29c0dc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73b8ac │ │ │ │ + bl 73b8fc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29c0e0 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6e9590 │ │ │ │ + b.w 6e95e0 │ │ │ │ nop │ │ │ │ - str r6, [r5, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r5, #16] │ │ │ │ + str r4, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (29c11c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ str r3, [sp, #648] @ 0x288 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87413,47 +87416,47 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (29c184 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #64] @ (29c188 ) │ │ │ │ ldr r1, [pc, #64] @ (29c18c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #48] @ (29c190 ) │ │ │ │ ldr r3, [pc, #52] @ (29c194 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds.w r0, r0, #14155776 @ 0xd80000 │ │ │ │ - str r2, [r2, #12] │ │ │ │ + adcs.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ + str r2, [r3, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r0, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87466,15 +87469,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29c1fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 29c1da │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87485,25 +87488,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (29c200 ) │ │ │ │ ldr r4, [pc, #32] @ (29c204 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29c1c6 │ │ │ │ nop │ │ │ │ - eors.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + @ instruction: 0xf4e00058 │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c208 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -87523,15 +87526,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (29c3c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -87613,15 +87616,15 @@ │ │ │ │ blx 2602a0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (29c3d4 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29c2aa │ │ │ │ blx 25f0fc │ │ │ │ ldr r3, [pc, #160] @ (29c3d8 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (29c3dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -87629,15 +87632,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 29c2d2 │ │ │ │ ldr r3, [pc, #136] @ (29c3e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87645,15 +87648,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (29c3d0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29c260 │ │ │ │ ldr r0, [pc, #112] @ (29c3e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 29c260 │ │ │ │ ldr r3, [pc, #104] @ (29c3ec ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29c2cc │ │ │ │ @@ -87662,47 +87665,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c2cc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (29c3f0 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29c2cc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - bic.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ + orns r0, r0, #14155776 @ 0xd80000 │ │ │ │ bic.w r0, r6, r4, ror #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r7, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r2, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ands.w r0, r6, r4, ror #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [sl, #-464]! @ 0x1d0 │ │ │ │ cmp r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ssat r0, #25, sl, lsl #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + @ instruction: 0xf3520058 │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 29c430 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87711,24 +87714,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (29c438 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29c208 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf23a0058 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + @ instruction: 0xf2820058 │ │ │ │ + ldrsh r0, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c43c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87740,15 +87743,15 @@ │ │ │ │ cbz r1, 29c468 │ │ │ │ ldr r0, [pc, #40] @ (29c480 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7258e0 │ │ │ │ + b.w 725930 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29c484 ) │ │ │ │ add r0, pc │ │ │ │ bl 447e84 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -87828,15 +87831,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29c548 │ │ │ │ ldr r0, [pc, #112] @ (29c5a0 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29c548 │ │ │ │ ldr r3, [pc, #84] @ (29c594 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29c562 │ │ │ │ movs r3, #1 │ │ │ │ @@ -87863,29 +87866,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29c546 │ │ │ │ ldr r0, [pc, #40] @ (29c5a4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29c546 │ │ │ │ b.n 29c464 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r4, r0, #2 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c5a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87959,15 +87962,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (29c6ac ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ b.n 29c5f2 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29c66c │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29c5e0 │ │ │ │ ldr r3, [pc, #64] @ (29c6b0 ) │ │ │ │ @@ -87997,23 +88000,23 @@ │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #2 │ │ │ │ b.n 29c2ec │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r4!, {r6} │ │ │ │ lsls r4, r0, #2 │ │ │ │ - eor.w r0, r0, #88 @ 0x58 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + @ instruction: 0xf0c80058 │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r6, r7] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orn r0, r8, #88 @ 0x58 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + @ instruction: 0xf0b00058 │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r4, r6] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c6c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88079,15 +88082,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 29c778 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 29c75c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 7258f8 │ │ │ │ + b.w 725948 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -88217,18 +88220,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29c8c4 ) │ │ │ │ ldr r0, [pc, #20] @ (29c8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - mcr 0, 2, r0, cr0, cr8, {2} │ │ │ │ - ldrh r2, [r3, r4] │ │ │ │ + mcr 0, 4, r0, cr8, cr8, {2} │ │ │ │ + ldrh r2, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c8cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88273,15 +88276,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 447ad4 │ │ │ │ cbz r0, 29c968 │ │ │ │ ldr r0, [pc, #120] @ (29c9b0 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ ldr r2, [pc, #112] @ (29c9b4 ) │ │ │ │ ldr r3, [pc, #92] @ (29c9a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88308,15 +88311,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (29c9c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c902 │ │ │ │ ldr r0, [pc, #60] @ (29c9c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29c902 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ b.n 29d068 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29d064 │ │ │ │ @@ -88335,15 +88338,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r4, r0, #2 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 29ca0a │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (29ca18 ) │ │ │ │ @@ -88428,21 +88431,21 @@ │ │ │ │ b.n 29ca6c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29cab0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrh r6, [r6, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (29cac0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88455,51 +88458,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (29cb2c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dcc80 │ │ │ │ + bl 5dcce8 │ │ │ │ ldr r3, [pc, #60] @ (29cb30 ) │ │ │ │ ldr r2, [pc, #64] @ (29cb34 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (29cb38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 29ce14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [pc, #224] @ (29cc0c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (29cb44 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7248c8 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + b.w 724918 │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -88558,25 +88561,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29cbb8 │ │ │ │ ldr r0, [pc, #24] @ (29cbf8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29cbb8 │ │ │ │ b.n 29cd2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -88614,26 +88617,26 @@ │ │ │ │ bne.n 29cc38 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 29cc8c │ │ │ │ movs r0, #0 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldr r3, [pc, #56] @ (29ccc8 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29cc64 │ │ │ │ ldr r3, [pc, #48] @ (29cccc ) │ │ │ │ @@ -88645,29 +88648,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29cc64 │ │ │ │ ldr r0, [pc, #36] @ (29ccd4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29cc64 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 29cc58 │ │ │ │ b.n 29cd3c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, pc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -88692,15 +88695,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29cd08 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88717,79 +88720,79 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (29ce04 ) │ │ │ │ ldr r2, [pc, #100] @ (29ce08 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (29ce0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 29cdc2 │ │ │ │ bl 29cb9c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 29cdd6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 29cdf0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df8c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xe9900058 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrd r0, r0, [r8, #352] @ 0x160 │ │ │ │ + ldr r2, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (29cf94 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -88798,21 +88801,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (29cf9c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (29cfa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 29cf52 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 7321c4 │ │ │ │ + bl 732214 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (29cfa4 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 25dc58 │ │ │ │ add r5, pc │ │ │ │ @@ -88821,45 +88824,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29cf2e │ │ │ │ ldr r6, [pc, #296] @ (29cfac ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29cefc │ │ │ │ movs r0, #5 │ │ │ │ - bl 5d6ff4 │ │ │ │ + bl 5d705c │ │ │ │ cbnz r0, 29cefc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 29ceac │ │ │ │ b.n 29ceb8 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 29ceb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29cea2 │ │ │ │ ldr r1, [pc, #244] @ (29cfb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29cf5e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -88935,26 +88938,26 @@ │ │ │ │ ldr r3, [pc, #44] @ (29cfb8 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29cee0 │ │ │ │ stmia r4!, {r3, r7} │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmdb ip, {r3, r4, r6} │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrd r0, r0, [r4, #-352] @ 0x160 │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #214 @ 0xd6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r2, r3] │ │ │ │ + ldrsb r0, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r0, #162 @ 0xa2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88969,28 +88972,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (29d00c ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70f89c │ │ │ │ + b.w 70f8ec │ │ │ │ nop │ │ │ │ - b.n 29cecc │ │ │ │ + b.n 29cf5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 29d068 │ │ │ │ sub sp, #12 │ │ │ │ @@ -88998,50 +89001,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (29d070 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 29d052 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5daca4 │ │ │ │ + b.w 5dad0c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 29ce88 │ │ │ │ + b.n 29cf18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29d09c │ │ │ │ ldr r1, [pc, #56] @ (29d0c8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 29d0ae │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -89051,22 +89054,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (29d0d0 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 29d09c │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29cdd8 │ │ │ │ + b.n 29ce68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, r2] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 29d120 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 29d12e │ │ │ │ push {lr} │ │ │ │ @@ -89081,15 +89084,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 29d10c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 732334 │ │ │ │ + b.w 732384 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89098,22 +89101,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 732334 │ │ │ │ + b.w 732384 │ │ │ │ nop │ │ │ │ │ │ │ │ 0029d138 : │ │ │ │ cbz r0, 29d142 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 732334 │ │ │ │ + b.w 732384 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029d14c : │ │ │ │ cbz r0, 29d198 │ │ │ │ @@ -89133,15 +89136,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 29d184 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 732334 │ │ │ │ + b.w 732384 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89150,40 +89153,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 732334 │ │ │ │ + b.w 732384 │ │ │ │ nop │ │ │ │ │ │ │ │ 0029d1b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 7323d8 │ │ │ │ + bl 732428 │ │ │ │ cbnz r0, 29d1d8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 7321d0 │ │ │ │ - bl 731590 │ │ │ │ + b.w 732220 │ │ │ │ + bl 7315e0 │ │ │ │ ldr r3, [pc, #12] @ (29d1ec ) │ │ │ │ ldr r1, [pc, #16] @ (29d1f0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730b78 │ │ │ │ + bl 730bc8 │ │ │ │ b.n 29d1c8 │ │ │ │ - strh r2, [r0, r7] │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 0029d1f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -89229,31 +89232,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29d22a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733fa4 │ │ │ │ + b.w 733ff4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldr r3, [pc, #36] @ (29d2c0 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (29d2c4 ) │ │ │ │ ldr r0, [pc, #40] @ (29d2c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -89264,25 +89267,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (29d2d0 ) │ │ │ │ ldr r0, [pc, #32] @ (29d2d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - b.n 29cbf4 │ │ │ │ + b.n 29cc84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29cbd8 │ │ │ │ + b.n 29cc68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r3, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d2d8 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029d2dc : │ │ │ │ @@ -89347,17 +89350,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - b.n 29cb88 │ │ │ │ + b.n 29cc18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 29db58 │ │ │ │ + b.n 29cbe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0029d370 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 29d3a8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89406,19 +89409,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29d3fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 29daa0 │ │ │ │ + b.n 29db30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r2, r7] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d400 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89482,15 +89485,15 @@ │ │ │ │ bpl.n 29d42e │ │ │ │ ldr r0, [pc, #68] @ (29d4e0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29d42e │ │ │ │ ldr r3, [pc, #52] @ (29d4e4 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (29d4e8 ) │ │ │ │ ldr r0, [pc, #52] @ (29d4ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -89500,27 +89503,27 @@ │ │ │ │ nop │ │ │ │ bhi.n 29d524 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (29d6c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + strh r0, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29d9e8 │ │ │ │ + b.n 29da78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d4f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89558,26 +89561,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29d510 │ │ │ │ ldr r0, [pc, #28] @ (29d570 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29d510 │ │ │ │ nop │ │ │ │ bvc.n 29d5f8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r5, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d574 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89612,25 +89615,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29d598 │ │ │ │ ldr r0, [pc, #24] @ (29d5e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29d598 │ │ │ │ bvs.n 29d560 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r2, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d5ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -89723,17 +89726,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bvs.n 29d784 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29d918 │ │ │ │ + b.n 29d9a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [ip], #352 @ 0x160 │ │ │ │ + ldmdb r4!, {r3, r4, r6} │ │ │ │ bpl.n 29d620 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0029d6fc : │ │ │ │ cbz r0, 29d702 │ │ │ │ b.w 29cb9c │ │ │ │ movs r0, #0 │ │ │ │ @@ -89856,29 +89859,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (29d860 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - svc 18 │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #568] @ (29da98 ) │ │ │ │ + ldr r5, [pc, #856] @ (29dbb8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #576] @ (29daa4 ) │ │ │ │ + ldr r6, [pc, #864] @ (29dbc4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d864 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89890,34 +89893,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (29d8b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [pc, #28] @ (29d8b4 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (29d8b8 ) │ │ │ │ ldr r0, [pc, #28] @ (29d8bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #424] @ (29da5c ) │ │ │ │ + ldr r6, [pc, #712] @ (29db7c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #104] @ (29d924 ) │ │ │ │ + ldr r5, [pc, #392] @ (29da44 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #288] @ (29d9e0 ) │ │ │ │ + ldr r6, [pc, #576] @ (29db00 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d8c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -90004,28 +90007,28 @@ │ │ │ │ beq.w 29db5e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 29dac8 │ │ │ │ ldr r6, [pc, #580] @ (29dbdc ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29da5e │ │ │ │ ldr r5, [pc, #564] @ (29dbe0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (29dbe4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29d9e4 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 29d9d4 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 29d9d4 │ │ │ │ @@ -90062,15 +90065,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (29dbf0 ) │ │ │ │ ldr r2, [pc, #476] @ (29dbf4 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r6, [pc, #460] @ (29dbf8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29db6e │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 29da54 │ │ │ │ @@ -90090,27 +90093,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29cb48 │ │ │ │ b.n 29d996 │ │ │ │ ldr r6, [pc, #420] @ (29dc04 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29d9e4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (29dc08 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (29dc0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 2a72e0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2a727c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90128,15 +90131,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (29dc18 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29da28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 29d996 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -90171,15 +90174,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (29dc24 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29da28 │ │ │ │ ldr r3, [pc, #248] @ (29dc28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29d8ea │ │ │ │ ldr r3, [pc, #240] @ (29dc2c ) │ │ │ │ @@ -90188,15 +90191,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29d8ea │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (29dc30 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29d8ea │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29d966 │ │ │ │ b.n 29daa4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -90245,67 +90248,67 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bcc.n 29dccc │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 29dc0c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r3, [pc, #968] @ (29dfa8 ) │ │ │ │ + ldr r4, [pc, #232] @ (29dcc8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 29daf0 │ │ │ │ + ble.n 29db80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #696] @ (29dea0 ) │ │ │ │ + ldr r3, [pc, #984] @ (29dfc0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29dc50 │ │ │ │ + ble.n 29dce0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #648] @ (29de7c ) │ │ │ │ + ldr r3, [pc, #936] @ (29df9c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #240] @ (29dce8 ) │ │ │ │ + ldr r5, [pc, #528] @ (29de08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xb886 │ │ │ │ lsls r4, r0, #2 │ │ │ │ @ instruction: 0xb86e │ │ │ │ lsls r4, r0, #2 │ │ │ │ @ instruction: 0xb866 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r5, [pc, #496] @ (29ddf8 ) │ │ │ │ + ldr r5, [pc, #784] @ (29df18 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 29db90 │ │ │ │ + ble.n 29dc20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #944] @ (29dfc0 ) │ │ │ │ + ldr r3, [pc, #208] @ (29dce0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 29db30 │ │ │ │ + bgt.n 29dbc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ (29dc38 ) │ │ │ │ + ldr r3, [pc, #320] @ (29dd58 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #968] @ (29dfe4 ) │ │ │ │ + ldr r5, [pc, #232] @ (29dd04 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 29dc74 │ │ │ │ + bgt.n 29dd04 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #656] @ (29deb4 ) │ │ │ │ + ldr r2, [pc, #944] @ (29dfd4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #424] @ (29ddd0 ) │ │ │ │ + ldr r4, [pc, #712] @ (29def0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #896] @ (29dfb4 ) │ │ │ │ + ldr r4, [pc, #160] @ (29dcd4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29dbb8 │ │ │ │ + bgt.n 29dc48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 29db88 │ │ │ │ + blt.n 29dc18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 29dd2c │ │ │ │ + blt.n 29dbbc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #992] @ (29e024 ) │ │ │ │ + ldr r2, [pc, #256] @ (29dd44 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #344] @ (29dda0 ) │ │ │ │ + ldr r3, [pc, #632] @ (29dec0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dc48 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 29dc60 │ │ │ │ @@ -90327,15 +90330,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ nop │ │ │ │ │ │ │ │ 0029dc94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90379,26 +90382,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29dcb6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (29dd18 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 29dcb6 │ │ │ │ ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #968] @ (29e0e4 ) │ │ │ │ + ldr r3, [pc, #232] @ (29de04 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dd1c : │ │ │ │ cbz r0, 29dd28 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -90427,19 +90430,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29dd6c ) │ │ │ │ ldr r0, [pc, #20] @ (29dd70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bls.n 29dd28 │ │ │ │ + bge.n 29ddb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #384] @ (29def0 ) │ │ │ │ + ldr r0, [pc, #672] @ (29e010 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #744] @ (29e05c ) │ │ │ │ + ldr r3, [pc, #8] @ (29dd7c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dd74 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29de08 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -90471,25 +90474,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90595,23 +90598,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (29df1c ) │ │ │ │ ldr r0, [pc, #28] @ (29df20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bhi.n 29dff0 │ │ │ │ + bhi.n 29de80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 29dfb4 │ │ │ │ + bhi.n 29de44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 29df88 │ │ │ │ + bhi.n 29e018 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ + bx r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #184] @ (29dfdc ) │ │ │ │ + ldr r1, [pc, #472] @ (29e0fc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029df24 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90792,15 +90795,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (29e118 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 29e0f8 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -90828,19 +90831,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bvs.n 29e028 │ │ │ │ + bvs.n 29e0b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r8, fp │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add ip, r5 │ │ │ │ + add ip, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e11c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90852,15 +90855,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 29f844 │ │ │ │ mov r0, r6 │ │ │ │ bl 29f838 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -90890,19 +90893,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bvs.n 29e1a8 │ │ │ │ + bvs.n 29e238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, r5 │ │ │ │ + add r4, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sl │ │ │ │ + add sl, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e1a8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 29e1b2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90916,19 +90919,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e1dc ) │ │ │ │ ldr r0, [pc, #20] @ (29e1e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bpl.n 29e2b8 │ │ │ │ + bpl.n 29e148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mvns r0, r6 │ │ │ │ + add r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e1e4 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 29e1ee │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -90942,19 +90945,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e218 ) │ │ │ │ ldr r0, [pc, #20] @ (29e21c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bpl.n 29e27c │ │ │ │ + bpl.n 29e30c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics r4, r6 │ │ │ │ + mvns r4, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r6, r8 │ │ │ │ + mov lr, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e220 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 29e22a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -90968,19 +90971,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e254 ) │ │ │ │ ldr r0, [pc, #20] @ (29e258 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bmi.n 29e240 │ │ │ │ + bpl.n 29e2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - muls r0, r7 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r2, r1 │ │ │ │ + mov r2, sl │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e25c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91276,19 +91279,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e4f4 ) │ │ │ │ ldr r0, [pc, #20] @ (29e4f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bcs.n 29e5a0 │ │ │ │ + bcs.n 29e430 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r3 │ │ │ │ + asrs r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e4fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91301,18 +91304,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 25dcd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd12c │ │ │ │ + bl 5dd194 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e51a │ │ │ │ ldr r3, [pc, #28] @ (29e560 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91321,17 +91324,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ subs r4, r4, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - muls r6, r0 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r5, sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 0029e564 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -91351,15 +91354,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (29e5c4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 29e592 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29e5aa │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e58c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -91370,15 +91373,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, r6, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ands r4, r0 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029e5cc : │ │ │ │ ldr r3, [pc, #28] @ (29e5ec ) │ │ │ │ add r3, pc │ │ │ │ @@ -91423,27 +91426,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 29e632 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29e672 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 29e62c │ │ │ │ ldr r1, [pc, #80] @ (29e6a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 29e62c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -91461,35 +91464,35 @@ │ │ │ │ nop │ │ │ │ subs r2, r5, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ stmia r6!, {r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #496] @ (29e884 ) │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 29e6d0 │ │ │ │ + bne.n 29e760 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sbfx r0, r4, #1, #11 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + usat r0, #10, ip, lsl #1 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0029e6a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2fcd3c │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d6764 │ │ │ │ + bl 5d67cc │ │ │ │ cbz r0, 29e6e6 │ │ │ │ mov r1, r5 │ │ │ │ bl 29e5f0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29e70c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -91509,79 +91512,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 723fb4 │ │ │ │ + bl 724004 │ │ │ │ b.n 29e6d2 │ │ │ │ ldr r3, [pc, #44] @ (29e73c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (29e740 ) │ │ │ │ ldr r1, [pc, #48] @ (29e744 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 29e6d2 │ │ │ │ nop │ │ │ │ - beq.n 29e7c4 │ │ │ │ + beq.n 29e654 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, #194 @ 0xc2 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29e788 │ │ │ │ + beq.n 29e818 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs r2, r2 │ │ │ │ + sbcs r2, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e748 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (29e798 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 29e784 │ │ │ │ ldr.w ip, [pc, #52] @ 29e79c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (29e7a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r6, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + beq.n 29e7c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r6, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e7a4 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -91592,67 +91595,67 @@ │ │ │ │ cbz r0, 29e7dc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (29e7e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r6, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e7ec : │ │ │ │ cbz r0, 29e818 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (29e840 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 29e822 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (29e844 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r5, #140 @ 0x8c │ │ │ │ + subs r5, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e848 : │ │ │ │ cbz r0, 29e85e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -91671,56 +91674,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (29e888 ) │ │ │ │ ldr r0, [pc, #20] @ (29e88c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #68 @ 0x44 │ │ │ │ + subs r5, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e890 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (29e9dc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e950 │ │ │ │ ldr r4, [pc, #300] @ (29e9e0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (29e9e4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e9a8 │ │ │ │ ldr r2, [pc, #276] @ (29e9e8 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (29e9ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #264] @ (29e9f0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29e986 │ │ │ │ ldr r7, [pc, #256] @ (29e9f4 ) │ │ │ │ @@ -91728,25 +91731,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 29e902 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29e986 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r2, [pc, #236] @ (29e9f8 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 29e8fa │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 29e8fa │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -91759,36 +91762,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25dcd4 │ │ │ │ ldr r4, [pc, #172] @ (29ea00 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 29e998 │ │ │ │ ldr r0, [pc, #164] @ (29ea04 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (29ea08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 2a7054 │ │ │ │ cbz r0, 29e998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2603ec │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29e97c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ b.n 29e97c │ │ │ │ ldr r0, [pc, #112] @ (29ea0c ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25dcd4 │ │ │ │ @@ -91804,44 +91807,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 29e942 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eor.w r0, lr, #74 @ 0x4a │ │ │ │ - subs r2, #28 │ │ │ │ + @ instruction: 0xf0d6004a │ │ │ │ + subs r2, #100 @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r6, r0, #29 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #32 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 0029ea14 : │ │ │ │ cbz r0, 29ea1a │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -91854,45 +91857,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (29ea80 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 29ea5e │ │ │ │ ldr.w ip, [pc, #64] @ 29ea84 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (29ea88 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ea8c : │ │ │ │ cbz r0, 29eaaa │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29eab6 │ │ │ │ @@ -92074,28 +92077,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 29ec42 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29ed12 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ec3a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 29ec3a │ │ │ │ ldr r3, [pc, #292] @ (29ed7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (29ed80 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ec3a │ │ │ │ ldr r3, [pc, #280] @ (29ed84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29ed2e │ │ │ │ @@ -92113,27 +92116,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (29ed90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 29ecc0 │ │ │ │ ldr r3, [pc, #204] @ (29ed7c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (29ed94 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ ldr r2, [pc, #212] @ (29ed98 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 29d5ec │ │ │ │ mov r1, r0 │ │ │ │ @@ -92146,15 +92149,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -92164,15 +92167,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29ed4e │ │ │ │ ldr r0, [pc, #132] @ (29eda0 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29ec88 │ │ │ │ ldr r3, [pc, #116] @ (29eda4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ec74 │ │ │ │ @@ -92180,66 +92183,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29ec74 │ │ │ │ ldr r0, [pc, #104] @ (29edac ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29ec74 │ │ │ │ ldr r3, [pc, #96] @ (29edb0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ed1a │ │ │ │ ldr r3, [pc, #76] @ (29eda8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29ed1a │ │ │ │ ldr r0, [pc, #80] @ (29edb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29ed1a │ │ │ │ asrs r4, r2, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ stmia r0!, {r4, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #496] @ (29ef70 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #208 @ 0xd0 │ │ │ │ + subs r1, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vtbx.8 d19, {d15}, d24 │ │ │ │ + @ instruction: 0xffff38b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #120 @ 0x78 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029edb8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92261,15 +92264,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (29ee5c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (29ee60 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (29ee64 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -92296,33 +92299,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29edec │ │ │ │ ldr r0, [pc, #40] @ (29ee74 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 29edec │ │ │ │ bkpt 0x006e │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (29f050 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #164 @ 0xa4 │ │ │ │ + subs r2, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ee78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92334,15 +92337,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 29ee9c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29eec4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ee96 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 29ee96 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -92365,15 +92368,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ asrs r0, r5, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029eeec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92384,15 +92387,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 29ef6a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 29ef3c │ │ │ │ cbz r7, 29ef28 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -92428,21 +92431,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (29ef90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ef94 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -92522,19 +92525,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ add r2, pc, #552 @ (adr r2, 29f280 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r1, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f064 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92581,54 +92584,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (29f134 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (29f138 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 720378 │ │ │ │ + bl 7203c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29f10a │ │ │ │ ldr r2, [pc, #64] @ (29f13c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f0a8 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 29f0ac │ │ │ │ b.n 29f09a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 29f0f8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 29f194 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cbnz r4, 29f196 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #64 @ (adr r2, 29f170 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ cbnz r0, 29f19c │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #64] @ (29f178 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, pc, #728 @ (adr r1, 29f418 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 0029f140 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92687,54 +92690,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (29f274 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (29f278 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 720378 │ │ │ │ + bl 7203c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29f21e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (29f27c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f17c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #124] @ (29f280 ) │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cbnz r0, 29f22a │ │ │ │ ldr r2, [pc, #120] @ (29f284 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (29f288 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 29f1e0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #88] @ (29f28c ) │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f20a │ │ │ │ ldr r2, [pc, #80] @ (29f290 ) │ │ │ │ add r2, pc │ │ │ │ @@ -92758,33 +92761,33 @@ │ │ │ │ lsls r4, r0, #2 │ │ │ │ revsh r4, r1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ hlt 0x002e │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #64] @ (29f2b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #816 @ (adr r0, 29f5b0 ) │ │ │ │ lsls r4, r0, #2 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #96 @ 0x60 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f2a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92824,25 +92827,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r4!, {r2, r4, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r7, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f328 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92882,23 +92885,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f3a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92925,30 +92928,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e4d8 │ │ │ │ ldr r3, [pc, #140] @ (29f478 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 29f402 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ adds r4, #1 │ │ │ │ blx 25e4d8 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 29f42e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f3f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 720378 │ │ │ │ + bl 7203c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29f450 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f3f0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92964,36 +92967,36 @@ │ │ │ │ bne.n 29f458 │ │ │ │ ldr r0, [pc, #60] @ (29f480 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25e4d4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 29f422 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb890 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xb884 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r1, #27 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #64] @ (29f4bc ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb81e │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (29f6ac ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -93212,41 +93215,41 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb7b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xb7ac │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29f67c │ │ │ │ + bge.n 29f70c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6c0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29f780 │ │ │ │ + bls.n 29f610 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 29f764 │ │ │ │ + bls.n 29f5f4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #64 @ 0x40 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29f648 │ │ │ │ + bhi.n 29f6d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f6f0 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (29f7b4 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -93322,17 +93325,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r6, lr} │ │ │ │ lsls r4, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f7c4 : │ │ │ │ ldr r0, [pc, #4] @ (29f7cc ) │ │ │ │ add r0, pc │ │ │ │ b.n 29f484 │ │ │ │ nop │ │ │ │ @@ -93699,19 +93702,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29fb4c ) │ │ │ │ ldr r0, [pc, #20] @ (29fb50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 29fbc4 │ │ │ │ + bmi.n 29fa54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fb54 : │ │ │ │ cbz r0, 29fb5a │ │ │ │ b.w 25df8c │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -93738,19 +93741,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fba4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 29fb74 │ │ │ │ + bmi.n 29fc04 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fba8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93794,25 +93797,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (29fc30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 29fd1c │ │ │ │ + bcc.n 29fbac │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r3, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #252 @ 0xfc │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcc.n 29fd00 │ │ │ │ + bcc.n 29fb90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #248 @ 0xf8 │ │ │ │ + adds r3, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fc34 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93844,19 +93847,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fc94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 29fc84 │ │ │ │ + bcc.n 29fd14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fc98 : │ │ │ │ cbz r0, 29fca8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93873,19 +93876,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fcd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 29fc44 │ │ │ │ + bcc.n 29fcd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fcd8 : │ │ │ │ cbz r0, 29fce8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93902,19 +93905,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fd14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 29fe04 │ │ │ │ + bcs.n 29fc94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r2, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #248 @ 0xf8 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fd18 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93933,19 +93936,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29fd54 ) │ │ │ │ ldr r0, [pc, #20] @ (29fd58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bcs.n 29fdbc │ │ │ │ + bcs.n 29fe4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fd5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93964,19 +93967,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29fd98 ) │ │ │ │ ldr r0, [pc, #20] @ (29fd9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bne.n 29fd78 │ │ │ │ + bcs.n 29fe08 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #50 @ 0x32 │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fda0 : │ │ │ │ cbz r0, 29fdb0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93993,19 +93996,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fddc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 29fd3c │ │ │ │ + bne.n 29fdcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fde0 : │ │ │ │ cbz r0, 29fdf0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94022,19 +94025,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fe1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 29fefc │ │ │ │ + bne.n 29fd8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fe20 : │ │ │ │ cbz r0, 29fe30 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -94050,19 +94053,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fe5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 29febc │ │ │ │ + bne.n 29ff4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + adds r0, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fe60 : │ │ │ │ cbz r0, 29fe70 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94079,19 +94082,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29fe9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 29fe7c │ │ │ │ + bne.n 29ff0c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fea0 : │ │ │ │ cbz r0, 29feb0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94107,19 +94110,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29fed8 ) │ │ │ │ ldr r0, [pc, #20] @ (29fedc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - beq.n 29fe3c │ │ │ │ + beq.n 29fecc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + adds r0, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fee0 : │ │ │ │ cbz r0, 29fef0 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94135,19 +94138,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ff18 ) │ │ │ │ ldr r0, [pc, #20] @ (29ff1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - beq.n 29fffc │ │ │ │ + beq.n 29fe8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #180 @ 0xb4 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ff20 : │ │ │ │ cbz r0, 29ff30 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94163,19 +94166,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ff58 ) │ │ │ │ ldr r0, [pc, #20] @ (29ff5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - beq.n 29ffbc │ │ │ │ + beq.n 2a004c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #116 @ 0x74 │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #174 @ 0xae │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ff60 : │ │ │ │ cbz r0, 29ff70 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94191,19 +94194,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ff98 ) │ │ │ │ ldr r0, [pc, #20] @ (29ff9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 2a000c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ffa0 : │ │ │ │ cbz r0, 29ffb2 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94220,19 +94223,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29ffe0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ffe4 : │ │ │ │ cbz r0, 29fff4 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94248,19 +94251,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a001c ) │ │ │ │ ldr r0, [pc, #20] @ (2a0020 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #176 @ 0xb0 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r7, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0024 : │ │ │ │ cbz r0, 2a0034 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94276,19 +94279,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a005c ) │ │ │ │ ldr r0, [pc, #20] @ (2a0060 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0064 : │ │ │ │ cbz r0, 2a0076 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94305,19 +94308,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a00a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #104 @ 0x68 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a00a8 : │ │ │ │ cbz r0, 2a00ba │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94334,19 +94337,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a00e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #234 @ 0xea │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a00ec : │ │ │ │ cbz r0, 2a00fe │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94364,19 +94367,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a012c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0130 : │ │ │ │ cbz r0, 2a0142 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94394,19 +94397,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a0170 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r5} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0174 : │ │ │ │ cbz r0, 2a0186 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94424,19 +94427,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a01b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #30 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a01b8 : │ │ │ │ cbz r0, 2a01cc │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94454,19 +94457,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a01fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #214 @ 0xd6 │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0200 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2a0214 │ │ │ │ ldr r3, [pc, #20] @ (2a021c ) │ │ │ │ add r3, pc │ │ │ │ @@ -94474,15 +94477,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + beq.n 2a0278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a0220 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94509,15 +94512,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2609f0 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a0274 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2a0288 │ │ │ │ ldr r3, [pc, #20] @ (2a0290 ) │ │ │ │ add r3, pc │ │ │ │ @@ -94525,15 +94528,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a0294 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94563,21 +94566,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a02f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r4, r5} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #78 @ 0x4e │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a02f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94636,15 +94639,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2609f0 │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a043e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a0416 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -94760,17 +94763,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0406 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2a03e6 │ │ │ │ nop │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -94852,24 +94855,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2a0590 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a05b4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25e044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a058a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a058a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -95074,15 +95077,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ vst1.8 @ instruction: 0xf9c80074 │ │ │ │ ldr r0, [pc, #4] @ (2a07b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r6, [pc, #88] @ (2a0814 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2a0840 │ │ │ │ @@ -95148,125 +95151,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2a090c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #148] @ (2a0910 ) │ │ │ │ ldr r3, [pc, #148] @ (2a0914 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2a0918 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2a091c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #140] @ (2a0920 ) │ │ │ │ ldr r2, [pc, #140] @ (2a0924 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2a0928 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #132] @ (2a092c ) │ │ │ │ ldr r2, [pc, #136] @ (2a0930 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2a0934 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #128] @ (2a0938 ) │ │ │ │ ldr r2, [pc, #128] @ (2a093c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2a0940 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #120] @ (2a0944 ) │ │ │ │ ldr r2, [pc, #124] @ (2a0948 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2a094c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #116] @ (2a0950 ) │ │ │ │ ldr r2, [pc, #116] @ (2a0954 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2a0958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #108] @ (2a095c ) │ │ │ │ ldr r2, [pc, #112] @ (2a0960 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2a0964 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dd9b8 │ │ │ │ - add r7, pc, #736 @ (adr r7, 2a0be8 ) │ │ │ │ + b.w 5dda20 │ │ │ │ + add r0, sp, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r4, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r7, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r6, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2a0a50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -95276,61 +95279,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0a1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2a0a5c ) │ │ │ │ ldr r6, [pc, #188] @ (2a0a60 ) │ │ │ │ - bl 5e621c │ │ │ │ + bl 5e6284 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #168] @ (2a0a64 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5e63d4 │ │ │ │ + bl 5e643c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0a06 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea93c │ │ │ │ + bl 5ea9a4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #112] @ (2a0a68 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95341,41 +95344,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (2a0a70 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - movs r6, #2 │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #640 @ (adr r6, 2a0cd8 ) │ │ │ │ + add r6, pc, #928 @ (adr r6, 2a0df8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a0ab4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95383,29 +95386,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a0abc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a0ac0 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dcd4 │ │ │ │ - add r5, pc, #600 @ (adr r5, 2a0d10 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 2a0e30 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a0b04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95413,29 +95416,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a0b0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a0b10 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dcd4 │ │ │ │ - add r5, pc, #280 @ (adr r5, 2a0c20 ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 2a0d40 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a0b54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95443,29 +95446,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a0b5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a0b60 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dcd4 │ │ │ │ - add r4, pc, #984 @ (adr r4, 2a0f30 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 2a0c50 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r7, r0] │ │ │ │ + str r4, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a0ba4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95473,29 +95476,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a0bac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a0bb0 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25dcd4 │ │ │ │ - add r4, pc, #664 @ (adr r4, 2a0e40 ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 2a0f60 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r4, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #944] @ (2a0f64 ) │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a0c60 │ │ │ │ sub sp, #16 │ │ │ │ @@ -95512,22 +95515,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a0c6c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a0c70 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719d5c │ │ │ │ + bl 719dac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0c12 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2a0c32 │ │ │ │ @@ -95538,15 +95541,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a0c7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #76] @ (2a0c80 ) │ │ │ │ ldr r3, [pc, #48] @ (2a0c68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95558,29 +95561,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #352 @ (adr r4, 2a0dc4 ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 2a0ee4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, pc, #480 @ (adr r0, 2a0e48 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #24 @ (adr r4, 2a0c90 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2a0db0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #104 @ (adr r0, 2a0cec ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95599,22 +95602,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a0d3c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a0d40 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719d5c │ │ │ │ + bl 719dac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0ce2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2a0d02 │ │ │ │ @@ -95625,15 +95628,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a0d4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #76] @ (2a0d50 ) │ │ │ │ ldr r3, [pc, #48] @ (2a0d38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95645,29 +95648,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #544 @ (adr r3, 2a0f54 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 2a1074 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r3, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #216 @ (adr r3, 2a0e20 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 2a0f40 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #140 @ 0x8c │ │ │ │ + movs r2, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95686,22 +95689,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a0e0c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a0e10 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719d5c │ │ │ │ + bl 719dac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0db2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2a0dd2 │ │ │ │ @@ -95712,15 +95715,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a0e1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #76] @ (2a0e20 ) │ │ │ │ ldr r3, [pc, #48] @ (2a0e08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95732,29 +95735,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #736 @ (adr r2, 2a10e4 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 2a0e04 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #14 │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #248 @ 0xf8 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #408 @ (adr r2, 2a0fb0 ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 2a10d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r2, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -95773,22 +95776,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a0edc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a0ee0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 719d5c │ │ │ │ + bl 719dac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a0e82 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2a0ea2 │ │ │ │ @@ -95799,15 +95802,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a0eec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #76] @ (2a0ef0 ) │ │ │ │ ldr r3, [pc, #48] @ (2a0ed8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -95819,29 +95822,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #928 @ (adr r1, 2a1274 ) │ │ │ │ + add r2, pc, #192 @ (adr r2, 2a0f94 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 2a1140 ) │ │ │ │ + add r1, pc, #888 @ (adr r1, 2a1260 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #236 @ 0xec │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95851,24 +95854,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a0f34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - add r1, pc, #88 @ (adr r1, 2a0f88 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 2a10a8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a0f70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95876,24 +95879,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a0f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - add r0, pc, #840 @ (adr r0, 2a12bc ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 2a0fdc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #44 @ 0x2c │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a0fb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95901,24 +95904,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a0fbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - add r0, pc, #568 @ (adr r0, 2a11f0 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 2a1310 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + movs r0, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a1010 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95927,34 +95930,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a1018 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r0, pc, #296 @ (adr r0, 2a113c ) │ │ │ │ + add r0, pc, #584 @ (adr r0, 2a125c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + subs r6, r7, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a106c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95963,34 +95966,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a1074 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #216 @ (adr r0, 2a1148 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r3, #5 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2a10f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -95998,58 +96001,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2a10fc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2a10e8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2a10d0 │ │ │ │ ldr.w ip, [pc, #84] @ 2a1100 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2a1104 ) │ │ │ │ ldr r1, [pc, #84] @ (2a1108 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea448 │ │ │ │ + bl 5ea4b0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df8c │ │ │ │ blx 25e308 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2a10a4 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r1, #4 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r5, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2a1188 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96060,15 +96063,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2a115e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2603f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -96083,30 +96086,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a1194 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r5, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r1, #5 │ │ │ │ + subs r4, r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2a1240 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96116,15 +96119,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2a124c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #140] @ (2a1250 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2a11d4 │ │ │ │ ldr r3, [pc, #132] @ (2a1254 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96172,29 +96175,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2a2f4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2a11d4 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r1, #7 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r4, #7 │ │ │ │ + subs r2, r5, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #8] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r6, r5, #3 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + subs r2, r5, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r2, r9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -96225,19 +96228,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5ea2bc │ │ │ │ + bl 5ea324 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a12e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2a1314 │ │ │ │ @@ -96260,20 +96263,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5ea2bc │ │ │ │ + bl 5ea324 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a12e4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2a1400 │ │ │ │ ldr.w r2, [pc, #1192] @ 2a17e4 │ │ │ │ movs r4, #0 │ │ │ │ @@ -96417,19 +96420,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2a17f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5ea354 │ │ │ │ + bl 5ea3bc │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a12e4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2a12ea │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2a12e4 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -96729,43 +96732,43 @@ │ │ │ │ b.n 2a1696 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r5, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r5, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r5, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r7, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r2, r6 │ │ │ │ + subs r0, r3, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (2a186c ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a1846 │ │ │ │ @@ -96832,15 +96835,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2a18d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96870,15 +96873,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2a1924 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2a1928 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 725918 │ │ │ │ + b.w 725968 │ │ │ │ ldr r0, [pc, #24] @ (2a192c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2a18e8 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2a18fe │ │ │ │ @@ -96901,15 +96904,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2a1968 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 725918 │ │ │ │ + b.w 725968 │ │ │ │ ldr r2, [pc, #16] @ (2a196c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a193a │ │ │ │ nop │ │ │ │ @ instruction: 0xe8180074 │ │ │ │ ldrb r0, [r1, #6] │ │ │ │ @@ -96929,15 +96932,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [pc, #20] @ (2a19ac ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 725918 │ │ │ │ + b.w 725968 │ │ │ │ ldr r1, [pc, #12] @ (2a19b0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a1988 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #5] │ │ │ │ lsls r4, r0, #2 │ │ │ │ @@ -96982,15 +96985,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2a19f0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #368] @ 0x170 │ │ │ │ @@ -97019,15 +97022,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2a1c5c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #488] @ (2a1c60 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a1c2e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -97062,15 +97065,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2a1a86 │ │ │ │ ldr r3, [pc, #404] @ (2a1c64 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #384] @ (2a1c60 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1a84 │ │ │ │ ldr r3, [pc, #384] @ (2a1c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97083,24 +97086,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a1a84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2a1c70 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a86 │ │ │ │ ldr r2, [pc, #356] @ (2a1c74 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #320] @ (2a1c60 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a1a84 │ │ │ │ ldr r2, [pc, #332] @ (2a1c78 ) │ │ │ │ @@ -97114,24 +97117,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a1a84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2a1c7c ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a86 │ │ │ │ ldr r2, [pc, #264] @ (2a1c5c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #252] @ (2a1c60 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a1a84 │ │ │ │ ldr r2, [pc, #272] @ (2a1c80 ) │ │ │ │ @@ -97145,24 +97148,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2a1a84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2a1c84 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a86 │ │ │ │ ldr r2, [pc, #200] @ (2a1c5c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #188] @ (2a1c60 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a1a84 │ │ │ │ ldr r2, [pc, #212] @ (2a1c88 ) │ │ │ │ @@ -97176,25 +97179,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a1a84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2a1c8c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a86 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2a0274 │ │ │ │ ldr r3, [pc, #128] @ (2a1c64 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r2, [pc, #112] @ (2a1c60 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a1a84 │ │ │ │ ldr r3, [pc, #148] @ (2a1c90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97210,15 +97213,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2a1c94 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a1a86 │ │ │ │ ldr r2, [pc, #104] @ (2a1c98 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a1a84 │ │ │ │ @@ -97228,52 +97231,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2a1a84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2a1c9c ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a1a84 │ │ │ │ nop │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #752] @ (2a1f5c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #38 @ 0x26 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #244 @ 0xf4 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #208 @ 0xd0 │ │ │ │ + adds r1, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1ca0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97310,19 +97313,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2a1d0c ) │ │ │ │ ldr r0, [pc, #16] @ (2a1d10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -97355,30 +97358,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2a1d96 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2a1ddc │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2a1da4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2a1ca0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 70506c │ │ │ │ + bl 7050bc │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2a1df8 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -97433,25 +97436,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ strb r0, [r3, #22] │ │ │ │ lsls r4, r0, #2 │ │ │ │ strb r6, [r7, #21] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #22 │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1e50 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97490,27 +97493,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a1ec4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1e6a │ │ │ │ ldr r0, [pc, #28] @ (2a1ec8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a1e6a │ │ │ │ ldrh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2a24a0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #32 │ │ │ │ + adds r0, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1ecc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -97609,15 +97612,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 447ad4 │ │ │ │ cbz r0, 2a1fca │ │ │ │ bl 4987fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70506c │ │ │ │ + b.w 7050bc │ │ │ │ nop │ │ │ │ b.n 2a2444 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r6, [r3, #14] │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 002a1fe0 : │ │ │ │ @@ -97672,25 +97675,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2a214c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2a2150 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #228] @ (2a2154 ) │ │ │ │ ldr r1, [pc, #232] @ (2a2158 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #216] @ (2a215c ) │ │ │ │ ldr r3, [pc, #188] @ (2a2144 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -97714,26 +97717,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2a2168 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a2082 │ │ │ │ bl 447c6c │ │ │ │ cbnz r0, 2a20e0 │ │ │ │ movs r0, #12 │ │ │ │ bl 447ad4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a2082 │ │ │ │ bl 4987fc │ │ │ │ b.n 2a2082 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2a2082 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a2100 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1ca0 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -97770,27 +97773,27 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [pc, #160] @ (2a21f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r2, [r1, #30] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a216c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97895,26 +97898,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 447ad4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a21f2 │ │ │ │ b.n 2a224c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #48] @ (2a22d0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -97923,15 +97926,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2a22d4 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2a21fc │ │ │ │ strb r0, [r5, #3] │ │ │ │ lsls r4, r0, #2 │ │ │ │ strb r6, [r3, #3] │ │ │ │ lsls r4, r0, #2 │ │ │ │ @@ -98107,15 +98110,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -98216,15 +98219,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -98369,15 +98372,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -98420,21 +98423,21 @@ │ │ │ │ strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a27b0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2a27bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7258e0 │ │ │ │ + b.w 725930 │ │ │ │ nop │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 002a27c0 : │ │ │ │ - b.w 7258f8 │ │ │ │ + b.w 725948 │ │ │ │ │ │ │ │ 002a27c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2a2840 ) │ │ │ │ @@ -98509,15 +98512,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2a2898 │ │ │ │ bl 2a18dc │ │ │ │ ldr r0, [pc, #96] @ (2a28dc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98530,45 +98533,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2a28e8 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a2886 │ │ │ │ ldr r3, [pc, #48] @ (2a28ec ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2a28f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2a28f4 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a28b6 │ │ │ │ bls.n 2a28e0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r1, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -98832,15 +98835,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2a2bd4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7248c8 │ │ │ │ + b.w 724918 │ │ │ │ movs r0, #12 │ │ │ │ blx 25dc58 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -98863,26 +98866,26 @@ │ │ │ │ bpl.n 2a2b66 │ │ │ │ ldr r0, [pc, #36] @ (2a2be4 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ strh r0, [r1, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r3, #220 @ 0xdc │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r4, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2a2c88 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -99152,85 +99155,85 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (2a2f30 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a2e60 │ │ │ │ ldr r1, [pc, #128] @ (2a2f34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2a2f38 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (2a2f3c ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a2e5a │ │ │ │ ldr r3, [pc, #112] @ (2a2f40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a2cf6 │ │ │ │ ldr r3, [pc, #104] @ (2a2f44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a2cf6 │ │ │ │ ldr r0, [pc, #96] @ (2a2f48 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a2cf6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #30] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #30] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #236 @ 0xec │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcc.n 2a2ee0 │ │ │ │ + bmi.n 2a2f70 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eor.w r0, r8, #75 @ 0x4b │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf0d0004b │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r4, [r5, #23] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r1, #68 @ 0x44 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #94 @ 0x5e │ │ │ │ + movs r1, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + movs r1, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99345,15 +99348,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a30a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a307e │ │ │ │ ldr r0, [pc, #52] @ (2a30a8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a2ff8 │ │ │ │ ldr r3, [pc, #44] @ (2a30ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3070 │ │ │ │ @@ -99361,28 +99364,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a3070 │ │ │ │ ldr r0, [pc, #32] @ (2a30b4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a3070 │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #4 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #7 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a30b8 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -99418,15 +99421,15 @@ │ │ │ │ blx 25db2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71f700 │ │ │ │ + b.w 71f750 │ │ │ │ │ │ │ │ 002a3120 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -99563,17 +99566,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a32bc ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r4, #7 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a32c0 : │ │ │ │ cbz r1, 2a32d0 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2a32e8 │ │ │ │ @@ -99600,15 +99603,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002a330c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -99874,19 +99877,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a35b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a35b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100090,15 +100093,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 71f59c │ │ │ │ + bl 71f5ec │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2a3836 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -100108,15 +100111,15 @@ │ │ │ │ cbz r0, 2a383a │ │ │ │ ldr r1, [pc, #156] @ (2a3888 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25ebe4 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #140] @ (2a388c ) │ │ │ │ ldr r3, [pc, #124] @ (2a387c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100145,19 +100148,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a38a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71f700 │ │ │ │ + bl 71f750 │ │ │ │ b.n 2a3836 │ │ │ │ ldr r1, [pc, #64] @ (2a38a4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2a38a8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -100172,27 +100175,27 @@ │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ strb r0, [r2, #17] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r1, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r2, r1 │ │ │ │ + adds r0, r3, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -100208,25 +100211,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2a3968 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #128] @ (2a396c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #120] @ (2a3970 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25fa58 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -100260,33 +100263,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2a22d8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2a1ecc │ │ │ │ nop │ │ │ │ - adds r4, r0, r0 │ │ │ │ + adds r4, r1, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + adds r0, r1, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3974 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2a39c4 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2a39c8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2a39ae │ │ │ │ ldr r1, [pc, #48] @ (2a39cc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -100302,15 +100305,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r3, r5] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a39d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100326,15 +100329,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ mov r1, sp │ │ │ │ bl 2a2844 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #56] @ (2a3a4c ) │ │ │ │ ldr r3, [pc, #44] @ (2a3a44 ) │ │ │ │ @@ -100355,15 +100358,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, #9] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r2, [r7, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a3a50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100396,35 +100399,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a3a7e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 704d60 │ │ │ │ + b.w 704db0 │ │ │ │ ldr r1, [pc, #24] @ (2a3ad8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 69c0c8 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + b.w 69c118 │ │ │ │ + ldmia r4!, {r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #26 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -100468,15 +100471,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a3cb8 │ │ │ │ ldr r3, [pc, #480] @ (2a3d40 ) │ │ │ │ ldr r1, [pc, #484] @ (2a3d44 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2a3d48 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -100487,100 +100490,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2a3d50 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2a3ba0 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a3d54 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2a3d58 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2a3d5c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2a3bee │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2a3d60 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3b80 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #392] @ (2a3d64 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ b.n 2a3b8a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a3c66 │ │ │ │ ldr.w r8, [pc, #364] @ 2a3d68 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2a3c24 │ │ │ │ ldr r1, [pc, #352] @ (2a3d6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2a3c5c │ │ │ │ ldr r1, [pc, #344] @ (2a3d70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2a3c62 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2a3d74 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a3c08 │ │ │ │ ldr r2, [pc, #288] @ (2a3d78 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a3c08 │ │ │ │ ldr r2, [pc, #284] @ (2a3d7c ) │ │ │ │ @@ -100592,22 +100595,22 @@ │ │ │ │ cbz r3, 2a3cbe │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2a3c7c │ │ │ │ ldr r1, [pc, #268] @ (2a3d80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a3b42 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 704ce8 │ │ │ │ + bl 704d38 │ │ │ │ ldr r2, [pc, #244] @ (2a3d84 ) │ │ │ │ ldr r3, [pc, #152] @ (2a3d2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -100627,101 +100630,101 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2a3cea │ │ │ │ ldr r3, [pc, #120] @ (2a3d40 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2a3d88 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2a3d8c ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2a3c6c │ │ │ │ ldr r3, [pc, #84] @ (2a3d40 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #108] @ (2a3d64 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ b.n 2a3cd8 │ │ │ │ ldr r2, [pc, #52] @ (2a3d44 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2a3bf8 │ │ │ │ ldr r1, [pc, #120] @ (2a3d90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2a3c8e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, #5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r0, [r2, #5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf2ee004d │ │ │ │ - ldmia r3!, {} │ │ │ │ + @ instruction: 0xf336004d │ │ │ │ + ldmia r3, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (2a3f48 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r4, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf316004a │ │ │ │ - asrs r0, r7, #23 │ │ │ │ + @ instruction: 0xf35e004a │ │ │ │ + asrs r0, r0, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #20 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r6, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3d94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -100734,51 +100737,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3f20 │ │ │ │ ldr r1, [pc, #380] @ (2a3f3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a3eec │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a3ece │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a3ec8 │ │ │ │ ldr r2, [pc, #356] @ (2a3f40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2a3f44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #348] @ (2a3f48 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #340] @ (2a3f4c ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [pc, #332] @ (2a3f50 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #324] @ (2a3f54 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3f0a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a3f0a │ │ │ │ ldr.w r9, [pc, #300] @ 2a3f58 │ │ │ │ @@ -100787,47 +100790,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2a3e4a │ │ │ │ ldr r1, [pc, #296] @ (2a3f64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a3f14 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2a3f68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2a3f6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2a3f70 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2a3f74 │ │ │ │ ldr r2, [pc, #212] @ (2a3f78 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -100846,90 +100849,90 @@ │ │ │ │ b.n 2a3dde │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2a3f84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3dda │ │ │ │ b.n 2a3ec8 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2a3f88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3dd4 │ │ │ │ b.n 2a3ece │ │ │ │ ldr r1, [pc, #128] @ (2a3f8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 704acc │ │ │ │ + b.w 704b1c │ │ │ │ ldr r1, [pc, #108] @ (2a3f90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 704acc │ │ │ │ + b.w 704b1c │ │ │ │ nop │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r2, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r2, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r7, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4, #17 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mcr2 0, 6, r0, cr14, cr6, {2} │ │ │ │ - mrc2 0, 5, r0, cr4, cr6, {2} │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + vqadd.u16 q0, q3, q3 │ │ │ │ + mrc2 0, 7, r0, cr12, cr6, {2} │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r3, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r2, #11 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3f94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -100944,30 +100947,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2a4088 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #192] @ (2a408c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #184] @ (2a4090 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ ldr r1, [pc, #176] @ (2a4094 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2a4098 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -100975,15 +100978,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 70e834 │ │ │ │ + bl 70e884 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2a404a │ │ │ │ mov r0, r7 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #120] @ (2a409c ) │ │ │ │ ldr r3, [pc, #92] @ (2a4080 ) │ │ │ │ @@ -101005,15 +101008,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a40a0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 70e834 │ │ │ │ + bl 70e884 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a401a │ │ │ │ cbnz r0, 2a406a │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -101023,23 +101026,23 @@ │ │ │ │ b.n 2a401a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2a40fe │ │ │ │ + pop {r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xeb9e0050 │ │ │ │ + @ instruction: 0xebe60050 │ │ │ │ asrs r4, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -101059,37 +101062,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2a4168 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #144] @ (2a416c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #136] @ (2a4170 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2a4174 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e834 │ │ │ │ + bl 70e884 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2a4142 │ │ │ │ mov r0, r9 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #92] @ (2a4178 ) │ │ │ │ ldr r3, [pc, #68] @ (2a4160 ) │ │ │ │ @@ -101118,21 +101121,21 @@ │ │ │ │ b.n 2a4112 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r1 │ │ │ │ + cbnz r0, 2a41ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r6, r0, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a417c : │ │ │ │ @@ -101170,15 +101173,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ ldr r1, [pc, #56] @ (2a421c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 47ce50 │ │ │ │ @@ -101186,30 +101189,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2a4224 ) │ │ │ │ ldr r1, [pc, #40] @ (2a4228 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2a41d2 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r2, #5 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 16621e │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r4, #4 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a422c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -101226,38 +101229,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2a43b4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 714ea0 │ │ │ │ + bl 714ef0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2a42d6 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 719d5c │ │ │ │ + bl 719dac │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a431e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2a438e │ │ │ │ bne.n 2a431e │ │ │ │ @@ -101287,15 +101290,15 @@ │ │ │ │ beq.n 2a4316 │ │ │ │ movs r0, #16 │ │ │ │ blx 25dc58 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 719b98 │ │ │ │ + bl 719be8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a4290 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a056c │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2a431e │ │ │ │ @@ -101308,20 +101311,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2a42ec │ │ │ │ ldr r1, [pc, #156] @ (2a43bc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 704e14 │ │ │ │ + bl 704e64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 704e50 │ │ │ │ + bl 704ea0 │ │ │ │ ldr r2, [pc, #132] @ (2a43c0 ) │ │ │ │ ldr r3, [pc, #104] @ (2a43a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101360,31 +101363,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r4, [r1, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a40c0 │ │ │ │ + b.n 2a4150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [r2, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a43d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101401,37 +101404,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 25f3d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73b8f4 │ │ │ │ + bl 73b944 │ │ │ │ ldr r3, [pc, #76] @ (2a4458 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2a4416 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a4442 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25e044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a4410 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73b830 │ │ │ │ + bl 73b880 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2a4416 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101458,44 +101461,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2a4540 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #176] @ (2a4544 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ ldr r1, [pc, #168] @ (2a4548 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2a454c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ ldr r3, [pc, #148] @ (2a4550 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 70e834 │ │ │ │ + bl 70e884 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2a4506 │ │ │ │ mov r0, r6 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #116] @ (2a4554 ) │ │ │ │ ldr r3, [pc, #88] @ (2a4538 ) │ │ │ │ add r2, pc │ │ │ │ @@ -101532,23 +101535,23 @@ │ │ │ │ b.n 2a44d6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #18 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #196 @ 0xc4 │ │ │ │ + subs r6, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #688] @ (2a4800 ) │ │ │ │ + ldr r2, [pc, #976] @ (2a4920 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a4558 : │ │ │ │ @@ -101568,48 +101571,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2a4650 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #196] @ (2a4654 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2a4658 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 714ea0 │ │ │ │ + bl 714ef0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 714ea0 │ │ │ │ + bl 714ef0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #128] @ (2a465c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71521c │ │ │ │ + bl 71526c │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -101646,23 +101649,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb65c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r6, #24 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb75e │ │ │ │ + @ instruction: 0xb7a6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002a4664 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101698,15 +101701,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2a4774 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101735,15 +101738,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2a4788 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101754,55 +101757,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2a4794 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 723fb4 │ │ │ │ + bl 724004 │ │ │ │ b.n 2a4694 │ │ │ │ ldr r3, [pc, #68] @ (2a4798 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2a479c ) │ │ │ │ ldr r0, [pc, #68] @ (2a47a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r1, #20 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a47a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -101885,27 +101888,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2a492c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a481a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2a48a6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 71a204 │ │ │ │ + bl 71a254 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a48d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -101922,27 +101925,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2a4938 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 723fb4 │ │ │ │ + bl 724004 │ │ │ │ b.n 2a481a │ │ │ │ ldr r3, [pc, #104] @ (2a493c ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2a4940 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2a4944 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a481a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2a4948 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2a494c ) │ │ │ │ ldr r0, [pc, #88] @ (2a4950 ) │ │ │ │ add r3, pc │ │ │ │ @@ -101950,49 +101953,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r5, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ + lsrs r0, r2, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r0, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4954 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102017,29 +102020,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2a49c0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r0, #13 │ │ │ │ + lsrs r0, r1, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a49c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102076,15 +102079,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2a4a78 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723fb4 │ │ │ │ + bl 724004 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102095,33 +102098,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a4a84 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a4a32 │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + lsrs r6, r7, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4a88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102164,15 +102167,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a4b28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 723fb4 │ │ │ │ + bl 724004 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102180,19 +102183,19 @@ │ │ │ │ nop │ │ │ │ str r0, [r1, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #116] @ 0x74 │ │ │ │ + str r4, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r2, #10 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4b2c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102283,15 +102286,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -102314,62 +102317,62 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ ldr r1, [pc, #88] @ (2a4cc0 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2a4cc4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2a4cc8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723fb4 │ │ │ │ - orr.w r0, r4, lr, lsl #1 │ │ │ │ + b.w 724004 │ │ │ │ + eor.w r0, ip, lr, lsl #1 │ │ │ │ str r6, [r5, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #848 @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r2, #32 │ │ │ │ + lsrs r6, r3, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsrs r0, r4, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4ccc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -102407,15 +102410,15 @@ │ │ │ │ beq.w 2a501a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25f4ec │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719624 │ │ │ │ + bl 719674 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2a5054 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -102515,15 +102518,15 @@ │ │ │ │ b.w 2a364c │ │ │ │ blx 25e3f8 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 2608c4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5e4e9c │ │ │ │ + bl 5e4f04 │ │ │ │ ldr r3, [pc, #828] @ (2a51b8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a50d0 │ │ │ │ ldr r0, [pc, #820] @ (2a51bc ) │ │ │ │ @@ -102543,23 +102546,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25f3d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5eb430 │ │ │ │ + bl 5eb498 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a4fcc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a3568 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -102579,40 +102582,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a35b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25dd94 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25db2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5eb430 │ │ │ │ + bl 5eb498 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a4ef2 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2a4f48 │ │ │ │ mov r0, fp │ │ │ │ bl 2a364c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a4f5a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a4fde │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2a4e42 │ │ │ │ ldr r2, [pc, #612] @ (2a51cc ) │ │ │ │ ldr r3, [pc, #572] @ (2a51a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -102657,17 +102660,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2a5010 │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a4fde │ │ │ │ mov r0, r8 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7196f4 │ │ │ │ + bl 719744 │ │ │ │ b.n 2a4e3c │ │ │ │ ldr r2, [pc, #504] @ (2a51e0 ) │ │ │ │ ldr r3, [pc, #440] @ (2a51a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -102682,15 +102685,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ ldr r2, [pc, #468] @ (2a51f0 ) │ │ │ │ ldr r3, [pc, #388] @ (2a51a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -102704,15 +102707,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a4f3c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e348 │ │ │ │ ldr r2, [pc, #416] @ (2a5200 ) │ │ │ │ @@ -102723,15 +102726,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2a5208 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a4f64 │ │ │ │ ldr r2, [pc, #388] @ (2a520c ) │ │ │ │ ldr r3, [pc, #284] @ (2a51a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102750,15 +102753,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2a5218 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a4fde │ │ │ │ mov r0, r9 │ │ │ │ bl 2a364c │ │ │ │ b.n 2a4fde │ │ │ │ ldr r3, [pc, #328] @ (2a521c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -102770,24 +102773,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a4e86 │ │ │ │ ldr r0, [pc, #312] @ (2a5224 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a4e86 │ │ │ │ cbz r0, 2a5112 │ │ │ │ bl 2a364c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2a4e3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ b.n 2a4e3c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a510a │ │ │ │ b.n 2a4e3c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ @@ -102800,29 +102803,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2a5230 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a50c8 │ │ │ │ b.n 2a4fde │ │ │ │ ldr r3, [pc, #232] @ (2a5234 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2a5238 ) │ │ │ │ ldr r1, [pc, #232] @ (2a523c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25de8c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a50c8 │ │ │ │ b.n 2a4fde │ │ │ │ ldr r3, [pc, #204] @ (2a5240 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -102830,108 +102833,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (2a5248 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25de8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 25dac0 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a50c8 │ │ │ │ b.n 2a4fde │ │ │ │ ldrsh r6, [r5, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r1, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r2, [r1, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a5414 │ │ │ │ + b.n 2a54a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2a5440 │ │ │ │ + b.n 2a54d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r0, [r5, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r1, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r6, [r4, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r2, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r2, [r6, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r0, #32] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7, #24 │ │ │ │ + lsls r4, r0, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r0, [r1, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r2, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r0, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [pc, #848] @ (2a5570 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r6, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -102943,23 +102946,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #120] @ (2a52f8 ) │ │ │ │ ldr r1, [pc, #120] @ (2a52fc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2a529e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a524c │ │ │ │ mov r0, r6 │ │ │ │ blx 25f3d4 │ │ │ │ @@ -102988,25 +102991,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, #8] │ │ │ │ + str r4, [r0, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 2a5214 │ │ │ │ + beq.n 2a52a4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r0, #20 │ │ │ │ + lsls r2, r1, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a5304 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103019,26 +103022,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2a53c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2a53cc ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #140] @ (2a53d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2a5378 │ │ │ │ ldr r1, [pc, #132] @ (2a53d4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25eb30 │ │ │ │ @@ -103058,15 +103061,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2a53dc ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103075,52 +103078,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2a53e4 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a538e │ │ │ │ nop │ │ │ │ ldr r6, [r6, r4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #496] @ (2a55b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + beq.n 2a540c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ lsls r0, r6, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r1, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a53f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ adds r6, r1, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a5408 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ nop │ │ │ │ adds r2, r0, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -103224,29 +103227,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r5, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #100 @ 0x64 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldrsb r4, [r4, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2a5600 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -103254,39 +103257,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6983bc │ │ │ │ + bl 69840c │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 723ad0 │ │ │ │ + bl 723b20 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2a55d2 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 723974 │ │ │ │ + bl 7239c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69840c │ │ │ │ + bl 69845c │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 6983bc │ │ │ │ + bl 69840c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -103329,74 +103332,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 25dc58 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 698d3c │ │ │ │ + bl 698d8c │ │ │ │ ldr r1, [pc, #124] @ (2a56b4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ cbz r0, 2a564e │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2a56b8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ cbz r0, 2a5668 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2a56bc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ cbz r0, 2a5684 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2a56c0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ cbz r0, 2a56a0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2a57a4 │ │ │ │ + b.n 2a5834 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 2a5708 │ │ │ │ + bls.n 2a5798 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #528 @ (adr r5, 2a58d0 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 2a59f0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a5724 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103404,15 +103407,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a572c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w ip, [pc, #60] @ 2a5730 │ │ │ │ ldr r3, [pc, #60] @ (2a5734 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a5738 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a573c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -103426,19 +103429,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r2, #6 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 2a57a4 │ │ │ │ + pop {r1, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -103469,15 +103472,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -103503,31 +103506,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2a5810 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r0, #2 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r6, #2 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a584c │ │ │ │ sub sp, #12 │ │ │ │ @@ -103535,24 +103538,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2a5854 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2a5548 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2a58b8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -103566,24 +103569,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ lsls r4, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a5938 ) │ │ │ │ @@ -103593,56 +103596,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a5940 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 72371c │ │ │ │ + bl 72376c │ │ │ │ ldr r1, [pc, #80] @ (2a5944 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #56] @ (2a5948 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4, {r4, r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r6, r5, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -103655,15 +103658,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2a59d8 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 29e7a4 │ │ │ │ cbz r0, 2a59ba │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -103687,19 +103690,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3} │ │ │ │ + ldmia r4, {r1, r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2a5b4c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -103708,15 +103711,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2a5b54 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a5b38 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 25e3f8 │ │ │ │ @@ -103826,22 +103829,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a5b58 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2a5b5c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-296] @ 0xfffffed8 │ │ │ │ - ldc2l 0, cr0, [sl, #-296] @ 0xfffffed8 │ │ │ │ + stc2l 0, cr0, [r4, #-296]! @ 0xfffffed8 │ │ │ │ + stc2 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ ldrd r1, r3, [r0, #180] @ 0xb4 │ │ │ │ @@ -103861,15 +103864,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2a5c1a │ │ │ │ @@ -103890,15 +103893,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -103913,33 +103916,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -103973,15 +103976,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2a5e5c ) │ │ │ │ ldr r7, [pc, #404] @ (2a5e60 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5df0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -104000,37 +104003,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a5e0c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a5dc6 │ │ │ │ ldr r0, [pc, #348] @ (2a5e68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r3, [pc, #344] @ (2a5e6c ) │ │ │ │ ldr r2, [pc, #344] @ (2a5e70 ) │ │ │ │ ldr r1, [pc, #348] @ (2a5e74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2a5e78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2a5e7c ) │ │ │ │ ldr r1, [pc, #332] @ (2a5e80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 29d4f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -104052,15 +104055,15 @@ │ │ │ │ blx 25dcd8 │ │ │ │ mov r4, r0 │ │ │ │ blx 25f3d4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6982b4 │ │ │ │ + bl 698304 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -104075,24 +104078,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a5e32 │ │ │ │ ldr r4, [pc, #192] @ (2a5e88 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r3, [pc, #176] @ (2a5e8c ) │ │ │ │ ldr r2, [pc, #180] @ (2a5e90 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a5d2a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5ce2 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -104112,67 +104115,67 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a5d06 │ │ │ │ ldr r0, [pc, #116] @ (2a5e9c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a5d06 │ │ │ │ ldr r3, [pc, #96] @ (2a5e94 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a5dc6 │ │ │ │ ldr r3, [pc, #88] @ (2a5e98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a5dc6 │ │ │ │ ldr r0, [pc, #88] @ (2a5ea0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a5dc6 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfba0004a │ │ │ │ - @ instruction: 0xfbc8004a │ │ │ │ + @ instruction: 0xfbe8004a │ │ │ │ + ldc2 0, cr0, [r0], {74} @ 0x4a │ │ │ │ ldr r7, [pc, #496] @ (2a6054 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r3, r6} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r2, r6} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfb60004a │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + @ instruction: 0xfba8004a │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa9a004a │ │ │ │ - @ instruction: 0xfa7a004a │ │ │ │ + @ instruction: 0xfae2004a │ │ │ │ + @ instruction: 0xfac2004a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2a5fd4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #288] @ (2a5fd8 ) │ │ │ │ @@ -104180,15 +104183,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2a5fdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2a5f7e │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2a5f3e │ │ │ │ @@ -104232,15 +104235,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2a5fe8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 29dfdc │ │ │ │ @@ -104265,45 +104268,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a5ff4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 29df8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r4} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2a6130 ) │ │ │ │ @@ -104324,15 +104327,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -104355,15 +104358,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2a6144 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a540c │ │ │ │ ldr r2, [pc, #152] @ (2a6148 ) │ │ │ │ @@ -104406,15 +104409,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a540c │ │ │ │ b.n 2a60ac │ │ │ │ @@ -104422,29 +104425,29 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #256] @ (2a6234 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #640] @ (2a63cc ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r3, [pc, #504] @ (2a6348 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2a6330 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -104462,15 +104465,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 29ef94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a631e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -104483,15 +104486,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25e3f8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2608c4 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -104537,15 +104540,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2a540c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -104571,15 +104574,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2a6358 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25e3f8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2608c4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -104614,36 +104617,36 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r2, [pc, #880] @ (2a66a4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + stmia r3!, {} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #384] @ (2a64e0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf538004a │ │ │ │ - adc.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf580004a │ │ │ │ + @ instruction: 0xf58e004a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2a63c4 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #76] @ (2a63c8 ) │ │ │ │ @@ -104652,42 +104655,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #60] @ (2a63d0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2a63aa │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a615c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 2a59dc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a615c │ │ │ │ - stmia r4!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #856] @ (2a6724 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2a65c4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -104722,15 +104725,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a6484 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -104789,15 +104792,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 29ef94 │ │ │ │ @@ -104819,15 +104822,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 25eca8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -104869,22 +104872,22 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #400] @ (2a6758 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ blx r8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r6, [pc, #488] @ (2a67bc ) │ │ │ │ + ldr r6, [pc, #776] @ (2a68dc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subw r0, r4, #74 @ 0x4a │ │ │ │ - @ instruction: 0xf2b2004a │ │ │ │ + @ instruction: 0xf2ec004a │ │ │ │ + @ instruction: 0xf2fa004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2a7018 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ @@ -104897,15 +104900,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2a7024 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -105122,15 +105125,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2a6972 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -105214,15 +105217,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2a7034 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 29eafc │ │ │ │ mov r0, r9 │ │ │ │ @@ -105254,15 +105257,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a6672 │ │ │ │ ldr.w r0, [pc, #1676] @ 2a7040 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a6672 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -105396,15 +105399,15 @@ │ │ │ │ blx 25dcd8 │ │ │ │ mov r6, r0 │ │ │ │ blx 25f3d4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 69840c │ │ │ │ + bl 69845c │ │ │ │ b.n 2a6674 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -105667,22 +105670,22 @@ │ │ │ │ bpl.w 2a67a8 │ │ │ │ ldr r0, [pc, #536] @ (2a704c ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a67a8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2a7050 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69840c │ │ │ │ + bl 69845c │ │ │ │ b.n 2a6672 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2a6672 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -105738,15 +105741,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -105779,15 +105782,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -105845,38 +105848,38 @@ │ │ │ │ bgt.w 2a6672 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2a6ff4 │ │ │ │ b.w 2a6672 │ │ │ │ - ldr r5, [pc, #360] @ (2a7184 ) │ │ │ │ + ldr r5, [pc, #648] @ (2a72a4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf288004a │ │ │ │ - movw r0, #57418 @ 0xe04a │ │ │ │ + @ instruction: 0xf2d0004a │ │ │ │ + @ instruction: 0xf296004a │ │ │ │ mov r0, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #120] @ (2a70a8 ) │ │ │ │ + ldr r2, [pc, #408] @ (2a71c8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r3, r5} │ │ │ │ + pop {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i d0, d10, d2[2] │ │ │ │ - cdp 0, 1, cr0, cr12, cr10, {2} │ │ │ │ + vmla.i16 d16, d2, d2[1] │ │ │ │ + cdp 0, 6, cr0, cr4, cr10, {2} │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab4004a │ │ │ │ - @ instruction: 0xeade004a │ │ │ │ + @ instruction: 0xeafc004a │ │ │ │ + @ instruction: 0xeb26004a │ │ │ │ │ │ │ │ 002a7054 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2a705c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -105921,22 +105924,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a7230 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723b14 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7237bc │ │ │ │ + bl 72380c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a5548 │ │ │ │ b.n 2a7116 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2a7110 │ │ │ │ @@ -106055,40 +106058,40 @@ │ │ │ │ beq.n 2a7246 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6982b4 │ │ │ │ + bl 698304 │ │ │ │ b.n 2a70ce │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2a70ce │ │ │ │ ldr r1, [pc, #48] @ (2a7278 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 6982b4 │ │ │ │ + bl 698304 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2a70c8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #210 @ 0xd2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #54 @ 0x36 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r2, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002a727c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -106104,24 +106107,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ lsls r4, r0, #2 │ │ │ │ │ │ │ │ 002a72e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -106133,47 +106136,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2a7324 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29e040 │ │ │ │ nop │ │ │ │ - eors r0, r4 │ │ │ │ + lsls r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + uxth r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a7328 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2a735c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ cbz r0, 2a734e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2a7360 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5da0a0 │ │ │ │ - b.n 2a6e18 │ │ │ │ + b.w 5da108 │ │ │ │ + b.n 2a6ea8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ vld4.16 {d0-d3}, [ip :128], r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -106182,29 +106185,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2a73a8 ) │ │ │ │ ldr r1, [pc, #44] @ (2a73ac ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2a6fc8 │ │ │ │ + b.n 2a7058 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a6f98 │ │ │ │ + b.n 2a7028 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -106218,18 +106221,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2a73f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ - b.n 2a6f84 │ │ │ │ + b.n 2a7014 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a73f4 : │ │ │ │ ldr r3, [pc, #48] @ (2a7428 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2a73fe │ │ │ │ @@ -106249,15 +106252,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a7434 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ vst4.16 {d0-d3}, [sl :128], r5 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2a74a4 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2a7496 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -106344,15 +106347,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2a2444 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2a747a │ │ │ │ - ldr r7, [pc, #968] @ (2a78ec ) │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -106361,56 +106364,56 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 698d3c │ │ │ │ + bl 698d8c │ │ │ │ ldr r1, [pc, #52] @ (2a7584 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ ldr r1, [pc, #40] @ (2a7588 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2a7410 │ │ │ │ + b.n 2a74a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xe826004a │ │ │ │ + strd r0, r0, [lr], #-296 @ 0x128 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a75ec │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #76] @ (2a75f0 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a75f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w ip, [pc, #60] @ 2a75f8 │ │ │ │ ldr r3, [pc, #60] @ (2a75fc ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a7600 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a7604 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -106425,19 +106428,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #1000] @ (2a79d8 ) │ │ │ │ + ldr r7, [pc, #264] @ (2a76f8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a7b8c │ │ │ │ + b.n 2a7c1c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -106495,26 +106498,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a76b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a7628 │ │ │ │ ldr r0, [pc, #24] @ (2a76b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a7628 │ │ │ │ nop │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a7d10 │ │ │ │ + b.n 2a7da0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a774c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106532,33 +106535,33 @@ │ │ │ │ b.n 2a7714 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 69840c │ │ │ │ + bl 69845c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 25f21c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2a7736 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 6983bc │ │ │ │ + bl 5da548 │ │ │ │ + bl 69840c │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2a76ea │ │ │ │ @@ -106573,19 +106576,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #768] @ (2a7a60 ) │ │ │ │ + ldr r6, [pc, #32] @ (2a7780 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a7a90 │ │ │ │ + b.n 2a7b20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -106681,19 +106684,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2a7898 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a77bc │ │ │ │ ldr r0, [pc, #64] @ (2a789c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a77bc │ │ │ │ ldr r0, [pc, #56] @ (2a78a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2a780e │ │ │ │ ldr r1, [pc, #52] @ (2a78a4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a77b2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -106702,25 +106705,25 @@ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5920065 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #62 @ 0x3e │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2a7bdc │ │ │ │ + b.n 2a7c6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2a78b8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a7bb0 │ │ │ │ + b.n 2a7c40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2a7bd0 │ │ │ │ + b.n 2a7c60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2a7b88 │ │ │ │ + b.n 2a7c18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107048,15 +107051,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a7b60 │ │ │ │ ldr r0, [pc, #804] @ (2a7f20 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a7b60 │ │ │ │ ldr r3, [pc, #792] @ (2a7f24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107065,15 +107068,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a7aca │ │ │ │ ldr r0, [pc, #772] @ (2a7f28 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2a7aca │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2a7d9a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -107252,15 +107255,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a7d30 │ │ │ │ ldr r1, [pc, #316] @ (2a7f50 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2a7f54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2a7d50 │ │ │ │ ldr r2, [pc, #296] @ (2a7f4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2a7d50 │ │ │ │ @@ -107278,15 +107281,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2a7f1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a7cca │ │ │ │ ldr r0, [pc, #264] @ (2a7f5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a7cca │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 29c7d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -107313,15 +107316,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a7de8 │ │ │ │ ldr r0, [pc, #192] @ (2a7f64 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a7de8 │ │ │ │ bl 29c5a8 │ │ │ │ b.n 2a7de8 │ │ │ │ ldr.w sl, [pc, #180] @ 2a7f68 │ │ │ │ add sl, pc │ │ │ │ b.n 2a7e86 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -107339,75 +107342,75 @@ │ │ │ │ ldr r3, [pc, #60] @ (2a7f1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a7e6e │ │ │ │ ldr r0, [pc, #132] @ (2a7f70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a7e6e │ │ │ │ nop │ │ │ │ adds r1, #206 @ 0xce │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf28a0065 │ │ │ │ @ instruction: 0xf1fa0065 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - udf #10 │ │ │ │ + udf #82 @ 0x52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #140 @ 0x8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #256] @ (2a8028 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2a7f1c │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2a7e38 │ │ │ │ + ble.n 2a7ec8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2a80c8 │ │ │ │ + b.n 2a8158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ands.w r0, r6, #101 @ 0x65 │ │ │ │ - bgt.n 2a7eb0 │ │ │ │ + ble.n 2a7f40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov ip, pc │ │ │ │ + bxns r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 2a7ffc │ │ │ │ + ble.n 2a7e8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ vmla.i d0, d4, d1[5] │ │ │ │ - bgt.n 2a7f78 │ │ │ │ + bgt.n 2a8008 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2a7eec │ │ │ │ + bgt.n 2a7f7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 2a7eb0 │ │ │ │ + bgt.n 2a7f40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2a7f84 │ │ │ │ + bgt.n 2a8014 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2a7f38 │ │ │ │ + bgt.n 2a7fc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 2a7fc0 │ │ │ │ + blt.n 2a8050 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2a7f68 │ │ │ │ + bgt.n 2a7ff8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -107428,19 +107431,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (2a80f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 698258 │ │ │ │ + b.w 6982a8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -107545,19 +107548,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2a8032 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a80bc │ │ │ │ b.n 2a8066 │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2a807c │ │ │ │ + bls.n 2a810c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2a82ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -107569,15 +107572,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2a82b8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2a81a2 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -107692,86 +107695,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2a82c0 ) │ │ │ │ ldr r0, [pc, #132] @ (2a82c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a8212 │ │ │ │ b.n 2a8216 │ │ │ │ ldr r1, [pc, #112] @ (2a82c8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2a82cc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2a821c │ │ │ │ ldr r3, [pc, #100] @ (2a82d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a81c4 │ │ │ │ ldr r3, [pc, #92] @ (2a82d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a81c4 │ │ │ │ ldr r0, [pc, #84] @ (2a82d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2a81c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7a68 │ │ │ │ b.n 2a821c │ │ │ │ ldr r3, [pc, #68] @ (2a82dc ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (2a82e0 ) │ │ │ │ ldr r0, [pc, #68] @ (2a82e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bics r2, r2 │ │ │ │ + mvns r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2a828c │ │ │ │ + bge.n 2a831c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2a82ac │ │ │ │ + bge.n 2a833c │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r4 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2a833c │ │ │ │ + bls.n 2a81cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - negs r4, r0 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2a82c8 │ │ │ │ + bls.n 2a8358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2a8254 │ │ │ │ + bls.n 2a82e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - tst r0, r0 │ │ │ │ + negs r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2a83a8 │ │ │ │ + bhi.n 2a8238 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2a81f4 │ │ │ │ + bhi.n 2a8284 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a8320 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107779,24 +107782,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2a8328 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a76bc │ │ │ │ nop │ │ │ │ - sbcs r6, r3 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvc.n 2a8320 │ │ │ │ + bhi.n 2a83b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2a8340 │ │ │ │ + bhi.n 2a83d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2a8390 │ │ │ │ sub sp, #28 │ │ │ │ @@ -107804,15 +107807,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2a8398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 25fc24 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2a839c ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -107826,19 +107829,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adcs r2, r3 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvc.n 2a8308 │ │ │ │ + bhi.n 2a8398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 2a8320 │ │ │ │ + bhi.n 2a83b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strd r0, r0, [lr, #404] @ 0x194 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a8400 │ │ │ │ @@ -107847,15 +107850,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2a8408 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ bl 2a760c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2a83da │ │ │ │ bl 2a1970 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -107868,19 +107871,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r4 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvc.n 2a8490 │ │ │ │ + bvc.n 2a8320 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 2a84b0 │ │ │ │ + bvc.n 2a8340 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a84b8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -107890,15 +107893,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2a84bc ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2a84c0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2a8486 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -107940,19 +107943,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - eors r4, r7 │ │ │ │ + lsrs r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n 2a8484 │ │ │ │ + bvc.n 2a8514 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2a8464 │ │ │ │ + bvc.n 2a84f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xe8da0065 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 2a855c │ │ │ │ @@ -107961,15 +107964,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2a8564 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2a8502 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2a8528 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -108002,24 +108005,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 29c43c │ │ │ │ b.n 2a8514 │ │ │ │ nop │ │ │ │ - subs r7, #190 @ 0xbe │ │ │ │ + ands r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n 2a85a4 │ │ │ │ + bvs.n 2a8634 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2a85bc │ │ │ │ + bvs.n 2a864c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2a8598 │ │ │ │ + bpl.n 2a8628 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 668572 │ │ │ │ + bl 668572 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2a8648 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2a864c ) │ │ │ │ @@ -108029,15 +108032,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2a8654 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #176] @ (2a8658 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2a85f8 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -108054,15 +108057,15 @@ │ │ │ │ cbnz r2, 2a8624 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a760c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 698258 │ │ │ │ + b.w 6982a8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108079,15 +108082,15 @@ │ │ │ │ bpl.n 2a85b0 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2a8664 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2a85b0 │ │ │ │ ldr r2, [pc, #64] @ (2a8668 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2a85d0 │ │ │ │ @@ -108095,37 +108098,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a85d0 │ │ │ │ ldr r0, [pc, #48] @ (2a866c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2a85d0 │ │ │ │ nop │ │ │ │ - subs r7, #18 │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 2a8730 │ │ │ │ + bpl.n 2a85c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2a8750 │ │ │ │ + bpl.n 2a85e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a8760 │ │ │ │ + bpl.n 2a85f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a8758 │ │ │ │ + bpl.n 2a85e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 2a8748 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -108143,15 +108146,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25fc0c │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 2a86f2 │ │ │ │ @@ -108169,15 +108172,15 @@ │ │ │ │ bne.n 2a86d0 │ │ │ │ ldr r1, [pc, #120] @ (2a875c ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 5e1fe0 │ │ │ │ + bl 5e2048 │ │ │ │ ldr r2, [pc, #108] @ (2a8760 ) │ │ │ │ ldr r3, [pc, #84] @ (2a874c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108201,23 +108204,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2a86da │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #182 @ 0xb6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bmi.n 2a8824 │ │ │ │ + bmi.n 2a86b4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 2a8840 │ │ │ │ + bmi.n 2a86d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2a8400 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r5, #90 @ 0x5a │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108238,15 +108241,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2a8878 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25fc0c │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 2a87ba │ │ │ │ @@ -108275,15 +108278,15 @@ │ │ │ │ cbz r3, 2a8844 │ │ │ │ ldr r1, [pc, #148] @ (2a8880 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 5e0ff0 │ │ │ │ + bl 5e1058 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a87bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2a87ba │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -108320,37 +108323,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (2a888c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 29c43c │ │ │ │ b.n 2a87ea │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #36 @ 0x24 │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bcc.n 2a8960 │ │ │ │ + bcc.n 2a87f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2a8780 │ │ │ │ + bcc.n 2a8810 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ lsls r4, r6, #1 │ │ │ │ b.n 2a8310 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcs.n 2a88a8 │ │ │ │ + bcs.n 2a8938 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl 1cc88a │ │ │ │ bl 36088e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a889c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ b.n 2a858c │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108359,44 +108362,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2a8944 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #128] @ (2a8948 ) │ │ │ │ ldr r3, [pc, #128] @ (2a894c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2a8950 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2a8954 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2a8958 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r3, [pc, #120] @ (2a895c ) │ │ │ │ ldr r2, [pc, #124] @ (2a8960 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2a8964 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r3, [pc, #112] @ (2a8968 ) │ │ │ │ ldr r2, [pc, #116] @ (2a896c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2a8970 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r2, [pc, #108] @ (2a8974 ) │ │ │ │ ldr r3, [pc, #108] @ (2a8978 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2a897c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -108404,60 +108407,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2a8980 ) │ │ │ │ ldr r2, [pc, #104] @ (2a8984 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5ddb88 │ │ │ │ + bl 5ddbf0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a8904 │ │ │ │ + bvs.n 2a8994 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a88f4 │ │ │ │ + bvs.n 2a8984 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2a89f0 │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a88fc │ │ │ │ + bvs.n 2a898c │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2a88c8 │ │ │ │ + bpl.n 2a8958 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -108523,15 +108526,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -108607,28 +108610,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (2a8da4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a8c86 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (2a8da8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr r2, [pc, #600] @ (2a8dac ) │ │ │ │ ldr r3, [pc, #564] @ (2a8d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -108648,15 +108651,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72414c │ │ │ │ + bl 72419c │ │ │ │ b.n 2a8b52 │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 2a8bea │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -108708,15 +108711,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (2a8db0 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a8b52 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -108730,24 +108733,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (2a8dbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25ea28 │ │ │ │ b.n 2a8b52 │ │ │ │ ldr r1, [pc, #304] @ (2a8dc0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 2a8cf0 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (2a8dc4 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -108765,15 +108768,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (2a8dc8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a8c86 │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2a8cf8 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 2a8ace │ │ │ │ mov r0, r5 │ │ │ │ @@ -108812,75 +108815,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (2a8dd4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a8c86 │ │ │ │ ldr r2, [pc, #112] @ (2a8dd8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (2a8ddc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (2a8de0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a8c86 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2a8d08 │ │ │ │ + bpl.n 2a8d98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #26 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bmi.n 2a8d2c │ │ │ │ + bpl.n 2a8dbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 2a8cb4 │ │ │ │ + bmi.n 2a8d44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 2a8d0c │ │ │ │ + bcc.n 2a8d9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2a8d60 │ │ │ │ + bmi.n 2a8df0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bcs.n 2a8d2c │ │ │ │ + bcc.n 2a8dbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2a8e68 │ │ │ │ + bcc.n 2a8cf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r1, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n 2a8e78 │ │ │ │ + bcs.n 2a8d08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bcs.n 2a8e94 │ │ │ │ + bcs.n 2a8d24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 2a8de0 │ │ │ │ + bcs.n 2a8e70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 2a8cd8 │ │ │ │ + bne.n 2a8d68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 2a8dfc │ │ │ │ + bcs.n 2a8e8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 2a8ea4 │ │ │ │ + bne.n 2a8d34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2a9150 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109069,15 +109072,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25ea24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8e8a │ │ │ │ b.n 2a8fc0 │ │ │ │ @@ -109197,17 +109200,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a22d8 │ │ │ │ b.n 2a8e04 │ │ │ │ subs r4, r2, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + beq.n 2a91dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2a91a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109216,30 +109219,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a91b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a91f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109247,29 +109250,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2a9200 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5, {r1, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a9248 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109278,29 +109281,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2a9250 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a9294 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109308,28 +109311,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2a929c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r3, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a92e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109338,29 +109341,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2a92ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a9330 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109368,28 +109371,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2a9338 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a9374 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109397,24 +109400,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2a937c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2a93e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109422,44 +109425,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2a93f0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2a93d4 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2a93e0 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 25ea28 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r1, [pc, #16] @ (2a93f4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a93bc │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r3!, {r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r4, r6} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109472,15 +109475,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2a944a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2603f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -109495,30 +109498,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (2a9480 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a9484 : │ │ │ │ ldr r3, [pc, #124] @ (2a9504 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2a949e │ │ │ │ @@ -109556,33 +109559,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e348 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2a9514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r6, r5, #9 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r4, r7, #8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldmia r3, {r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a9596 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a955a │ │ │ │ @@ -109761,53 +109764,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2a96f8 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r7, pc, #688 @ (adr r7, 2a9960 ) │ │ │ │ + add r7, pc, #976 @ (adr r7, 2a9a80 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #48] @ (2a96f8 ) │ │ │ │ + ldr r1, [pc, #336] @ (2a9818 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r4, [r7, #26] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r2, r4} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2a971a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -110000,26 +110003,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2a9946 │ │ │ │ ldr r2, [pc, #152] @ (2a9950 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #144] @ (2a9954 ) │ │ │ │ ldr r3, [pc, #144] @ (2a9958 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2a995c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -110062,19 +110065,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ asrs r6, r5, #14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r6} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2a9a10 ) │ │ │ │ @@ -110086,32 +110089,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ cbz r0, 2a99be │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 25dc58 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a988c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2a99e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 704c34 │ │ │ │ + bl 704c84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2a9a18 ) │ │ │ │ ldr r3, [pc, #80] @ (2a9a14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -110207,25 +110210,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2a9af4 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2a9a84 │ │ │ │ asrs r2, r3, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (2a9bb8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -110250,22 +110253,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a9b9a │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ cbz r0, 2a9b56 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2a988c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a95a4 │ │ │ │ blx 2603f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2a9b8a │ │ │ │ ldr r2, [pc, #88] @ (2a9bc0 ) │ │ │ │ @@ -110281,43 +110284,43 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 704b44 │ │ │ │ + bl 704b94 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2a9b66 │ │ │ │ ldr r3, [pc, #40] @ (2a9bc4 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2a9bc8 ) │ │ │ │ ldr r1, [pc, #40] @ (2a9bcc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a9b56 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r0, #5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -110348,20 +110351,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2a9cb8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r1, [pc, #136] @ (2a9cbc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2a9c8e │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2a9c58 │ │ │ │ cbz r5, 2a9c64 │ │ │ │ @@ -110383,109 +110386,109 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2a9c02 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2a9c02 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r3, [pc, #40] @ (2a9cc0 ) │ │ │ │ ldr r2, [pc, #44] @ (2a9cc4 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2a9cc8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a9c04 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r6!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #12 │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2a9d16 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5ebc64 │ │ │ │ + bl 5ebccc │ │ │ │ ldr r1, [pc, #128] @ (2a9d6c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5ebcb8 │ │ │ │ + bl 5ebd20 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5ebde4 │ │ │ │ + bl 5ebe4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a9d58 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a9cf2 │ │ │ │ ldr r1, [pc, #100] @ (2a9d70 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5ebfc0 │ │ │ │ + bl 5ec028 │ │ │ │ cbz r5, 2a9d4a │ │ │ │ - bl 5ebc64 │ │ │ │ + bl 5ebccc │ │ │ │ ldr r1, [pc, #84] @ (2a9d74 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5ebcb8 │ │ │ │ + bl 5ebd20 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5ebde4 │ │ │ │ + bl 5ebe4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a9d58 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9d26 │ │ │ │ ldr r1, [pc, #56] @ (2a9d78 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5ebfc0 │ │ │ │ + bl 5ec028 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -110570,15 +110573,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 71aa68 │ │ │ │ + bl 71aab8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a9fc6 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -110645,18 +110648,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2aa008 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ b.n 2a9dec │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2a9f8e │ │ │ │ ldr r0, [pc, #220] @ (2aa00c ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -110679,159 +110682,159 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2aa018 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a9f1c │ │ │ │ ldr r3, [pc, #168] @ (2aa01c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2aa020 ) │ │ │ │ ldr r1, [pc, #168] @ (2aa024 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a9f1c │ │ │ │ ldr r3, [pc, #152] @ (2aa028 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2aa02c ) │ │ │ │ ldr r1, [pc, #152] @ (2aa030 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a9f1c │ │ │ │ ldr r3, [pc, #136] @ (2aa034 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2aa038 ) │ │ │ │ ldr r1, [pc, #136] @ (2aa03c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a9f1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2aa040 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2aa044 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2aa048 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2a9f1c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r4, #25 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - pop {pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1} │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #46 @ 0x2e │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #18 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r6, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2aa06a │ │ │ │ - bl 5ec1a4 │ │ │ │ + bl 5ec20c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2aa07c │ │ │ │ - bl 5ec1a4 │ │ │ │ + bl 5ec20c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2aa0a0 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2aa0b0 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2aa0f2 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2aa0d2 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -110845,15 +110848,15 @@ │ │ │ │ bl 2a073c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2aa0c2 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2aa108 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7254e0 │ │ │ │ + b.w 725530 │ │ │ │ str r2, [r5, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2aa11c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -110884,20 +110887,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (2aa174 ) │ │ │ │ ldr r0, [pc, #20] @ (2aa178 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r4, #140 @ 0x8c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - itee ge │ │ │ │ - lslge r2, r1, #1 │ │ │ │ - stmialt r1!, {r1, r5, r7} │ │ │ │ - lsllt r2, r1, #1 │ │ │ │ + itet │ │ │ │ + lsl r2, r1, #1 │ │ │ │ + stmiaal r1!, {r1, r3, r5, r6, r7} │ │ │ │ + lsl r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2aa260 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (2aa264 ) │ │ │ │ @@ -110913,15 +110916,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2aa1e0 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2aa1c0 │ │ │ │ - bl 5f7b8c │ │ │ │ + bl 5f7bf4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2aa1d2 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2aa1d2 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -110935,30 +110938,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 25dc58 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5e620c │ │ │ │ + bl 5e6274 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2aa210 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2a988c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aa1aa │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 704b80 │ │ │ │ + bl 704bd0 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aa1e0 │ │ │ │ ldr r2, [pc, #52] @ (2aa268 ) │ │ │ │ ldr r3, [pc, #44] @ (2aa264 ) │ │ │ │ add r2, pc │ │ │ │ @@ -111047,15 +111050,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 722ba8 │ │ │ │ + bl 722bf8 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2aa316 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111174,15 +111177,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2aa4b6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea448 │ │ │ │ + bl 5ea4b0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111216,26 +111219,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa45a │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2aa500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aa45a │ │ │ │ nop │ │ │ │ lsrs r0, r0, #32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x0086 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2aa5b8 ) │ │ │ │ @@ -111247,26 +111250,26 @@ │ │ │ │ beq.n 2aa546 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2aa58c │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2aa5bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2aa592 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2aa546 │ │ │ │ mov r0, r5 │ │ │ │ bl 2aa43c │ │ │ │ mov r0, r4 │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -111286,15 +111289,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2aa53c │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2aa5c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aa53c │ │ │ │ ldr r0, [pc, #60] @ (2aa5cc ) │ │ │ │ add r0, pc │ │ │ │ b.n 2aa534 │ │ │ │ ldr r3, [pc, #60] @ (2aa5d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111306,32 +111309,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa53c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2aa5d4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aa53c │ │ │ │ nop │ │ │ │ lsls r6, r6, #28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0042 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2aa74c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -111353,15 +111356,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa6aa │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5ea354 │ │ │ │ + bl 5ea3bc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2aa6d0 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2aa640 │ │ │ │ @@ -111370,15 +111373,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 7373d0 │ │ │ │ + bl 737420 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2aa666 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2aa6dc │ │ │ │ cbnz r3, 2aa682 │ │ │ │ @@ -111388,15 +111391,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2aa758 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2aa75c ) │ │ │ │ ldr r3, [pc, #204] @ (2aa754 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -111413,15 +111416,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2aa618 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5ea354 │ │ │ │ + bl 5ea3bc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2aa6d0 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2aa62e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -111444,15 +111447,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2aa666 │ │ │ │ ldr r0, [pc, #112] @ (2aa76c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aa682 │ │ │ │ b.n 2aa668 │ │ │ │ blx 25e308 │ │ │ │ b.n 2aa66e │ │ │ │ ldr r2, [pc, #72] @ (2aa760 ) │ │ │ │ @@ -111471,15 +111474,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2aa63e │ │ │ │ ldr r0, [pc, #60] @ (2aa774 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2aa63e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r4, #25 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r3, #25 │ │ │ │ @@ -111492,19 +111495,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r3, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2aace0 │ │ │ │ @@ -111530,28 +111533,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a2960 │ │ │ │ ldr.w r7, [pc, #1308] @ 2aace4 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2aa998 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2aace8 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2aacec │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a2930 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -111997,15 +112000,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2aaa94 │ │ │ │ ldr r0, [pc, #188] @ (2aacfc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aaa94 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a2930 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2aaa30 │ │ │ │ @@ -112023,70 +112026,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2aaafa │ │ │ │ ldr r0, [pc, #128] @ (2aad04 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aaafa │ │ │ │ ldr r3, [pc, #100] @ (2aacf4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2aaa94 │ │ │ │ ldr r3, [pc, #88] @ (2aacf8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2aaa94 │ │ │ │ ldr r0, [pc, #92] @ (2aad08 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aaa94 │ │ │ │ ldr r3, [pc, #72] @ (2aad00 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2aaafa │ │ │ │ ldr r3, [pc, #48] @ (2aacf8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2aaafa │ │ │ │ ldr r0, [pc, #56] @ (2aad0c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aaafa │ │ │ │ nop │ │ │ │ lsls r4, r7, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r7, #6 │ │ │ │ + subs r0, r0, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #608] @ (2aaf58 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb862 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb80e │ │ │ │ + @ instruction: 0xb856 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb812 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2aadbc ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -112111,15 +112114,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0274 │ │ │ │ ldr r2, [pc, #100] @ (2aadc0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r2, [pc, #92] @ (2aadc4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2aad96 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -112146,26 +112149,26 @@ │ │ │ │ bpl.n 2aad6e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2aadd0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aad6e │ │ │ │ vqadd.u32 q0, q3, │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002aadd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112185,15 +112188,15 @@ │ │ │ │ cbz r3, 2aae06 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 2aae26 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112206,46 +112209,46 @@ │ │ │ │ bl 2aa17c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2aae80 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2aaeba │ │ │ │ bls.n 2aae90 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2aaed6 │ │ │ │ ldr r3, [pc, #136] @ (2aaee4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #128] @ (2aaee8 ) │ │ │ │ ldr r2, [pc, #132] @ (2aaeec ) │ │ │ │ ldr r1, [pc, #132] @ (2aaef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 704bf8 │ │ │ │ + bl 704c48 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2aae12 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -112276,19 +112279,19 @@ │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ mcr2 0, 3, r0, cr6, cr3, {3} │ │ │ │ strh r6, [r6, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - uxth r4, r6 │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxth r2, r3 │ │ │ │ + uxtb r2, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002aaef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112329,21 +112332,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2aaf96 │ │ │ │ ldr r3, [pc, #200] @ (2ab038 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ ldr r2, [pc, #188] @ (2ab03c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 2aafc0 │ │ │ │ @@ -112402,21 +112405,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ strh r0, [r4, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stc2l 0, cr0, [r2, #-460] @ 0xfffffe34 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #496] @ (2ab22c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #232 @ 0xe8 │ │ │ │ + cmp r2, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ab040 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -112437,24 +112440,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ab062 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ab0c0 │ │ │ │ ldr r5, [pc, #172] @ (2ab130 ) │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #168] @ (2ab134 ) │ │ │ │ ldr r1, [pc, #172] @ (2ab138 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 2ab10a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -112470,15 +112473,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ab144 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112489,52 +112492,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (2ab150 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ab0da │ │ │ │ mov r0, r2 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r2, [pc, #64] @ (2ab154 ) │ │ │ │ ldr r1, [pc, #68] @ (2ab158 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ab0da │ │ │ │ str r0, [r3, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + asrs r0, r5, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add sp, #272 @ 0x110 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r3, r4} │ │ │ │ + push {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r5} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ab15c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 25db28 │ │ │ │ │ │ │ │ @@ -112699,24 +112702,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2ab33e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2a9af8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ab33e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 70ab74 │ │ │ │ + bl 70abc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 704b44 │ │ │ │ + bl 704b94 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 704b80 │ │ │ │ + bl 704bd0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b15ac │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b5058 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2ba248 │ │ │ │ mov r0, r4 │ │ │ │ @@ -112747,32 +112750,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ab42c │ │ │ │ ldr r1, [pc, #156] @ (2ab468 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2ab3e6 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 29c744 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2ab3f8 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25df8c │ │ │ │ @@ -112791,30 +112794,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ab2fe │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2ab474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ab2fe │ │ │ │ ldr??.w r0, [lr, r3, lsl #3] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r5 │ │ │ │ + uxtb r2, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r6, 2ab4a6 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2ab480 │ │ │ │ + cbz r4, 2ab492 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2abed0 │ │ │ │ @@ -112949,15 +112952,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 7233cc │ │ │ │ + bl 72341c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2ab808 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -113135,25 +113138,25 @@ │ │ │ │ b.n 2ab5ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 7233cc │ │ │ │ + bl 72341c │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2ab6a2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2a364c │ │ │ │ ldr.w r1, [pc, #1756] @ 2abee8 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2abb0c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -113305,35 +113308,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 7233cc │ │ │ │ + bl 72341c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2aba7a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 723484 │ │ │ │ + bl 7234d4 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 722d44 │ │ │ │ + bl 722d94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2aba58 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -113341,15 +113344,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2aba4e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 722d44 │ │ │ │ + bl 722d94 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2aba58 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2aba3c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -113416,15 +113419,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ab876 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2abefc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ab876 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -113550,21 +113553,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 74d238 │ │ │ │ + bl 74d288 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 74d238 │ │ │ │ + bl 74d288 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -113667,15 +113670,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 722ba8 │ │ │ │ + bl 722bf8 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2abdf6 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2abdc6 │ │ │ │ @@ -113727,15 +113730,15 @@ │ │ │ │ bpl.w 2ab876 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2abf08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ab876 │ │ │ │ ldr r3, [pc, #92] @ (2abf0c ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (2abf10 ) │ │ │ │ ldr r0, [pc, #92] @ (2abf14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -113750,38 +113753,38 @@ │ │ │ │ asrs r6, r5 │ │ │ │ @ instruction: 0xf7b60073 │ │ │ │ @ instruction: 0xf7b40073 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #432 @ 0x1b0 │ │ │ │ + cbz r4, 2abef0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xf4a60073 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf37a0073 │ │ │ │ lsrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #880 @ 0x370 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds.w r0, r4, #115 @ 0x73 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #672 @ (adr r7, 2ac1ac ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 2ac2cc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 2ac084 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 2ac1a4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #80 @ (adr r7, 2abf68 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 2ac088 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002abf18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113843,24 +113846,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ac052 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7372f0 │ │ │ │ + bl 737340 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5ea2bc │ │ │ │ + bl 5ea324 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2ac0f8 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113883,15 +113886,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ac102 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac00e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7373d0 │ │ │ │ + bl 737420 │ │ │ │ b.n 2ac012 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2abf86 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa43c │ │ │ │ b.n 2abf86 │ │ │ │ @@ -113930,22 +113933,22 @@ │ │ │ │ cbnz r3, 2ac10a │ │ │ │ ldr r2, [pc, #184] @ (2ac160 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (2ac164 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ b.n 2abf76 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2ac0e2 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2ac0e2 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2ac0e2 │ │ │ │ @@ -113994,30 +113997,30 @@ │ │ │ │ stc 0, cr0, [r0, #-460]! @ 0xfffffe34 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r8, #-460] @ 0xfffffe34 │ │ │ │ stcl 0, cr0, [r6], {115} @ 0x73 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #184 @ (adr r5, 2ac218 ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 2ac338 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - add r5, pc, #0 @ (adr r5, 2ac168 ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 2ac288 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #224 @ (adr r0, 2ac250 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #912 @ (adr r1, 2ac504 ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 2ac224 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r7, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + add r0, pc, #136 @ (adr r0, 2ac204 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #816 @ (adr r1, 2ac4b0 ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 2ac1d0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ac180 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2ac192 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -114052,15 +114055,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5ea354 │ │ │ │ + bl 5ea3bc │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ac208 │ │ │ │ ldr r2, [pc, #64] @ (2ac224 ) │ │ │ │ ldr r3, [pc, #56] @ (2ac220 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114110,15 +114113,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5ea2bc │ │ │ │ + bl 5ea324 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ac294 │ │ │ │ ldr r2, [pc, #64] @ (2ac2b0 ) │ │ │ │ ldr r3, [pc, #56] @ (2ac2ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114178,53 +114181,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2ac388 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2ac344 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7372e4 │ │ │ │ + bl 737334 │ │ │ │ cbz r0, 2ac344 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac39e │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2ac3c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 737394 │ │ │ │ + b.w 7373e4 │ │ │ │ ldr r2, [pc, #108] @ (2ac3c4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2ac392 │ │ │ │ ldr r2, [pc, #104] @ (2ac3c8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac392 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2ac3cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2ac392 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -114252,23 +114255,23 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldrd r0, r0, [r2, #-460]! @ 0x1cc │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ ldr r2, [pc, #96] @ (2ac428 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #248 @ (adr r3, 2ac4c8 ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 2ac5e8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2ac460 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -114707,15 +114710,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2ac994 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ ldr r3, [pc, #228] @ (2ac988 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2ac998 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -114797,21 +114800,21 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ac2e0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2ad13c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2acfd4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ b.n 2acf9c │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -115026,15 +115029,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2acc08 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2acbe4 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2acbe4 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2acbf2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -115046,17 +115049,17 @@ │ │ │ │ bl 2bca9c │ │ │ │ b.n 2acbb2 │ │ │ │ nop │ │ │ │ b.n 2acd80 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2acec0 ) │ │ │ │ @@ -115196,15 +115199,15 @@ │ │ │ │ bl 2ac2b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2acb7c │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2acdfc │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2ace34 │ │ │ │ - bl 5f7b8c │ │ │ │ + bl 5f7bf4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2acde0 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2acde0 │ │ │ │ blx 2603f0 │ │ │ │ @@ -115212,17 +115215,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2acdfc │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2a9af8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2acdfc │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 70aa28 │ │ │ │ + bl 70aa78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 704b44 │ │ │ │ + bl 704b94 │ │ │ │ ldr r3, [pc, #216] @ (2aced8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2acc7e │ │ │ │ mov r0, r5 │ │ │ │ bl 2aa43c │ │ │ │ @@ -115301,29 +115304,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2acf0c │ │ │ │ lsls r3, r6, #1 │ │ │ │ svc 206 @ 0xce │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #216] @ (2acfb8 ) │ │ │ │ + ldr r2, [pc, #504] @ (2ad0d8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf710005b │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + @ instruction: 0xf758005b │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf6f8005b │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + @ instruction: 0xf740005b │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2ad018 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -115414,30 +115417,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2ac5e8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r7 │ │ │ │ bl 2acb7c │ │ │ │ b.n 2acf44 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ble.n 2ad098 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2ad088 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ble.n 2ad030 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2ad104 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -115492,15 +115495,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2ac2b4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #52] @ (2ad118 ) │ │ │ │ ldr r3, [pc, #36] @ (2ad108 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115515,15 +115518,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2ad118 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r1, #1 │ │ │ │ blt.n 2ad1f4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -115568,25 +115571,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ad13a │ │ │ │ ldr r0, [pc, #36] @ (2ad1ac ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ad13a │ │ │ │ blt.n 2ad1dc │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #576] @ (2ad3e8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2ad268 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -115632,15 +115635,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2ac2b4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #56] @ (2ad27c ) │ │ │ │ ldr r3, [pc, #36] @ (2ad26c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115656,15 +115659,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2ad178 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bge.n 2ad294 │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -115738,15 +115741,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac2b4 │ │ │ │ ldr r1, [pc, #180] @ (2ad404 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #168] @ (2ad408 ) │ │ │ │ ldr r3, [pc, #144] @ (2ad3f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115769,15 +115772,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad34c │ │ │ │ ldr r0, [pc, #120] @ (2ad414 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ad34c │ │ │ │ ldr r3, [pc, #112] @ (2ad418 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ad2da │ │ │ │ ldr r3, [pc, #92] @ (2ad410 ) │ │ │ │ @@ -115787,15 +115790,15 @@ │ │ │ │ bpl.n 2ad2da │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2ad41c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ad2da │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2ad420 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (2ad424 ) │ │ │ │ ldr r0, [pc, #76] @ (2ad428 ) │ │ │ │ add r3, pc │ │ │ │ @@ -115810,34 +115813,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2ad324 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bhi.n 2ad3ec │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rsb r0, ip, #91 @ 0x5b │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + @ instruction: 0xf214005b │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2ad60c │ │ │ │ mov r4, r0 │ │ │ │ @@ -115897,15 +115900,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac2b4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #316] @ (2ad624 ) │ │ │ │ ldr r3, [pc, #296] @ (2ad610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115965,15 +115968,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac2b4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #164] @ (2ad630 ) │ │ │ │ ldr r3, [pc, #128] @ (2ad610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -115991,15 +115994,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad532 │ │ │ │ ldr r0, [pc, #132] @ (2ad63c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ad532 │ │ │ │ ldr r2, [pc, #116] @ (2ad640 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ad48e │ │ │ │ @@ -116009,15 +116012,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ad48e │ │ │ │ ldr r0, [pc, #96] @ (2ad644 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ad48e │ │ │ │ ldr r3, [pc, #84] @ (2ad648 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (2ad64c ) │ │ │ │ ldr r0, [pc, #84] @ (2ad650 ) │ │ │ │ add r3, pc │ │ │ │ @@ -116032,38 +116035,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2ad5f4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvc.n 2ad6f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bvc.n 2ad6bc │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvs.n 2ad5b8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vshr.s32 q0, , #20 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + vshr.s32 q8, , #12 │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2ad800 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -116178,15 +116181,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2ac2b4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #112] @ (2ad818 ) │ │ │ │ ldr r3, [pc, #88] @ (2ad804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116211,36 +116214,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2ad824 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ad68e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bpl.n 2ad7cc │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2ad7c8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ bmi.n 2ad768 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r3, [pc, #448] @ (2ad9e0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2ada1c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116324,15 +116327,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2ac5e8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [pc, #248] @ (2ada34 ) │ │ │ │ ldr r3, [pc, #228] @ (2ada20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116377,15 +116380,15 @@ │ │ │ │ bpl.n 2ad8c6 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2ada44 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ad8c6 │ │ │ │ ldr r2, [pc, #136] @ (2ada48 ) │ │ │ │ ldr r3, [pc, #92] @ (2ada20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -116425,37 +116428,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2ada30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bcc.n 2ada60 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bcs.n 2ada24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bcs.n 2ad968 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs.w r0, r2, fp, lsr #1 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + @ instruction: 0xebfa005b │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xeb9a005b │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + @ instruction: 0xebe2005b │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2ae67c │ │ │ │ @@ -116513,15 +116516,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2aec6e │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2ae98a │ │ │ │ ldr.w r0, [pc, #2940] @ 2ae68c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ b.n 2ae0fc │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2ae804 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -116552,15 +116555,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2aeb78 │ │ │ │ ldr.w r0, [pc, #2828] @ 2ae690 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2adef6 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2ae56a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -116636,15 +116639,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 74d5a0 │ │ │ │ + bl 74d5f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -116652,18 +116655,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 74d5a0 │ │ │ │ + bl 74d5f0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 74d5a0 │ │ │ │ + bl 74d5f0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2adcb2 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -117036,15 +117039,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2ac5e8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r5 │ │ │ │ bl 2acb7c │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2addf4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2ae0d2 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -117264,15 +117267,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2ae6b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -117431,15 +117434,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2add2c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2ae6cc ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2add2c │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2ae0ba │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -117449,15 +117452,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2ae0ba │ │ │ │ movs r0, #8 │ │ │ │ b.n 2adf0a │ │ │ │ ldr r0, [pc, #352] @ (2ae6d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ b.n 2ae0fc │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2ae80a │ │ │ │ ldr r3, [pc, #256] @ (2ae688 ) │ │ │ │ @@ -117473,15 +117476,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2ae0d2 │ │ │ │ ldr r0, [pc, #284] @ (2ae6d4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ b.n 2ae0fc │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -117553,49 +117556,49 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ae614 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #128] @ 0x80 │ │ │ │ + str r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2ae3a2 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vcvt.u16.f16 d28, d30, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r2, #6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r0, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2ae6d6 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -117670,45 +117673,45 @@ │ │ │ │ bl 2ac2b4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2ae738 │ │ │ │ ldr.w r1, [pc, #1560] @ 2aedd4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ b.w 2add36 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad654 │ │ │ │ b.w 2adef6 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2adf0a │ │ │ │ ldr.w r0, [pc, #1528] @ 2aedd8 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ b.n 2ae0fc │ │ │ │ ldr.w r0, [pc, #1512] @ 2aeddc │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ b.n 2ae0fc │ │ │ │ movs r0, #2 │ │ │ │ b.w 2adf0a │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2adf0a │ │ │ │ ldr.w r0, [pc, #1484] @ 2aede0 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ b.n 2ae0fc │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2adcc0 │ │ │ │ @@ -117724,15 +117727,15 @@ │ │ │ │ bpl.w 2adfa4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2aedec │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -117774,15 +117777,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -117806,28 +117809,28 @@ │ │ │ │ bpl.w 2adeea │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2aee00 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2adeea │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a0274 │ │ │ │ ldr.w r3, [pc, #1188] @ 2aee04 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2aed30 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -117903,15 +117906,15 @@ │ │ │ │ bpl.w 2adef6 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2aee14 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2adef6 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2aea0c │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2aea0c │ │ │ │ @@ -117950,15 +117953,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2aee1c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2ae190 │ │ │ │ ldr r2, [pc, #812] @ (2aee20 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae276 │ │ │ │ ldr r2, [pc, #740] @ (2aede8 ) │ │ │ │ @@ -117967,15 +117970,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2ae276 │ │ │ │ ldr r0, [pc, #788] @ (2aee24 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2ae276 │ │ │ │ ldr r3, [pc, #768] @ (2aee28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -117987,15 +117990,15 @@ │ │ │ │ bpl.w 2ae5f6 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2aee2c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -118025,15 +118028,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 4155b8 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2adef6 │ │ │ │ ldr r0, [pc, #652] @ (2aee3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.w 2adef6 │ │ │ │ ldr r2, [pc, #592] @ (2aee0c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae9c2 │ │ │ │ @@ -118068,34 +118071,34 @@ │ │ │ │ bpl.w 2adbd2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2aee44 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2adbd2 │ │ │ │ ldr r0, [pc, #516] @ (2aee48 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ae9c2 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2aee4c ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2adbfe │ │ │ │ ldr r3, [pc, #480] @ (2aee50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -118108,22 +118111,22 @@ │ │ │ │ bpl.w 2adb06 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2aee54 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2adb06 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2aee58 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -118131,15 +118134,15 @@ │ │ │ │ bne.w 2ae4ea │ │ │ │ b.w 2add2c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2aee5c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -118149,15 +118152,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2aee60 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -118178,15 +118181,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2aee68 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ae97a │ │ │ │ ldr r3, [pc, #264] @ (2aee6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb6c │ │ │ │ ldr r3, [pc, #116] @ (2aede8 ) │ │ │ │ @@ -118194,15 +118197,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2adb6c │ │ │ │ ldr r0, [pc, #240] @ (2aee70 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2adb6c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2aee74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2aeaa6 │ │ │ │ @@ -118211,106 +118214,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2aeaa6 │ │ │ │ ldr r0, [pc, #200] @ (2aee78 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aeaa6 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2aea0c │ │ │ │ mov r0, r5 │ │ │ │ bl 2aa43c │ │ │ │ b.n 2aea0c │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, #8] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #224] @ (2aeed8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #864] @ (2af16c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ rors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #576] @ (2af06c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vrsubhn.i d24, , q7 │ │ │ │ + vqshlu.s32 q12, q3, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2aef38 │ │ │ │ @@ -118384,15 +118387,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r7, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvs.n 2aee50 │ │ │ │ + bvs.n 2aeee0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2af320 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -118432,15 +118435,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aefa6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2af03e │ │ │ │ mov r0, r4 │ │ │ │ @@ -118468,15 +118471,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aeffa │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2a364c │ │ │ │ @@ -118552,15 +118555,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2ac5e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac470 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r4 │ │ │ │ bl 2acb7c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2af150 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2af150 │ │ │ │ @@ -118703,15 +118706,15 @@ │ │ │ │ bpl.w 2af098 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2af354 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af098 │ │ │ │ ldr r3, [pc, #100] @ (2af358 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af21a │ │ │ │ ldr r3, [pc, #80] @ (2af350 ) │ │ │ │ @@ -118721,47 +118724,47 @@ │ │ │ │ bpl.n 2af21a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2af35c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af21a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r5, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r2, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r6, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2af32a │ │ │ │ vtbl.8 d27, {d15-d17}, d14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bne.n 2af342 │ │ │ │ vcvt.u32.f32 d20, d8, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + strh r4, [r3, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2af660 ) │ │ │ │ @@ -118833,23 +118836,23 @@ │ │ │ │ bne.n 2af412 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5f2444 │ │ │ │ + bl 5f24ac │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af4fe │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5f2a6c │ │ │ │ + bl 5f2ad4 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2af55a │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 25fb68 │ │ │ │ @@ -118868,15 +118871,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2acb7c │ │ │ │ ldr r3, [pc, #460] @ (2af670 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5f2aa8 │ │ │ │ + bl 5f2b10 │ │ │ │ ldr r2, [pc, #448] @ (2af674 ) │ │ │ │ ldr r3, [pc, #432] @ (2af664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -118891,33 +118894,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af5ce │ │ │ │ mov r0, r7 │ │ │ │ bl 2aee7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5f2aa8 │ │ │ │ + bl 5f2b10 │ │ │ │ b.n 2af4b0 │ │ │ │ ldr r3, [pc, #380] @ (2af66c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af59c │ │ │ │ movs r6, #0 │ │ │ │ b.n 2af4e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #352] @ (2af66c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af600 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ b.n 2af4fa │ │ │ │ ldr r3, [pc, #332] @ (2af66c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af4fa │ │ │ │ ldr r3, [pc, #332] @ (2af678 ) │ │ │ │ @@ -118935,25 +118938,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2af684 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2af688 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af4fa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #264] @ (2af66c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af62e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ b.n 2af4e0 │ │ │ │ ldr r3, [pc, #276] @ (2af68c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af48c │ │ │ │ ldr r3, [pc, #248] @ (2af67c ) │ │ │ │ @@ -118961,15 +118964,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af48c │ │ │ │ ldr r0, [pc, #256] @ (2af690 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af48c │ │ │ │ ldr r3, [pc, #216] @ (2af678 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af4fa │ │ │ │ ldr r3, [pc, #208] @ (2af67c ) │ │ │ │ @@ -118982,15 +118985,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2af698 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2af69c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af4fa │ │ │ │ ldr r3, [pc, #168] @ (2af678 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af4e0 │ │ │ │ ldr r3, [pc, #160] @ (2af67c ) │ │ │ │ @@ -119003,15 +119006,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2af6a4 ) │ │ │ │ ldr r0, [pc, #184] @ (2af6a8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af4e0 │ │ │ │ ldr r3, [pc, #116] @ (2af678 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af514 │ │ │ │ ldr r3, [pc, #108] @ (2af67c ) │ │ │ │ @@ -119022,15 +119025,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2af6ac ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2af6b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af514 │ │ │ │ ldr r3, [pc, #72] @ (2af678 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af56c │ │ │ │ ldr r3, [pc, #64] @ (2af67c ) │ │ │ │ @@ -119041,15 +119044,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2af6b4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2af6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af56c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb8d8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -119060,43 +119063,43 @@ │ │ │ │ bvc.n 2af73a │ │ │ │ vqshl.u64 d27, d12, #63 @ 0x3f │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r7, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r1, #1 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r4, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -119124,107 +119127,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2afa90 │ │ │ │ add r3, pc, #944 @ (adr r3, 2afac0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr r3, [pc, #952] @ (2afad8 ) │ │ │ │ ldr r2, [pc, #952] @ (2afadc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (2afae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr r1, [pc, #928] @ (2afae4 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #904] @ (2afae8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #896] @ (2afaec ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #884] @ (2afaf0 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #876] @ (2afaf4 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #864] @ (2afaf8 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #852] @ (2afafc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #840] @ (2afb00 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #832] @ (2afb04 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #820] @ (2afb08 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #812] @ (2afb0c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r1, [pc, #800] @ (2afb10 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2af990 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 29dc48 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5ea3ec │ │ │ │ + bl 5ea454 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2afa52 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af9f8 │ │ │ │ @@ -119238,75 +119241,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 25dc58 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5e620c │ │ │ │ + bl 5e6274 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2af88a │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 2a988c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2af8ac │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 704b80 │ │ │ │ + bl 704bd0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2af8cc │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2a9af8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2af8cc │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 70a8dc │ │ │ │ + bl 70a92c │ │ │ │ mov r0, r6 │ │ │ │ - bl 704b44 │ │ │ │ + bl 704b94 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9518 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ ldr r2, [pc, #536] @ (2afb18 ) │ │ │ │ ldr r0, [pc, #536] @ (2afb1c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -119361,15 +119364,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 29dc48 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 5ea3ec │ │ │ │ + bl 5ea454 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2af836 │ │ │ │ blx 25e308 │ │ │ │ b.n 2af836 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -119379,34 +119382,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 29dc48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5ea3ec │ │ │ │ + bl 5ea454 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2afa82 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2afb24 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ b.n 2af85e │ │ │ │ ldr r2, [pc, #280] @ (2afb28 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ b.n 2af85e │ │ │ │ ldr r1, [pc, #264] @ (2afb2c ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2ac2b4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -119455,81 +119458,81 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2af70c │ │ │ │ ldr r0, [pc, #148] @ (2afb44 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2af70c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2afb3a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ push {r2, r3, r5, r6, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r5, r6, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6, {r1, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r0, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r0, #22] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r3, #22] │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ vmlal.u , d31, d24[0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vmls.i q9, , d16[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2afa96 │ │ │ │ @ instruction: 0xffffb1e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [pc, #704] @ (2afe00 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2afbc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -119542,60 +119545,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2afbbe │ │ │ │ ldr r1, [pc, #76] @ (2afbd0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ ldr r1, [pc, #72] @ (2afbd4 ) │ │ │ │ ldr r2, [pc, #76] @ (2afbd8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2afbdc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ea93c │ │ │ │ + bl 5ea9a4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2af6bc │ │ │ │ ldr r1, [pc, #32] @ (2afbe0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2afb84 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002afbe4 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -119643,15 +119646,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7425d8 │ │ │ │ + bl 742628 │ │ │ │ cbnz r0, 2afca4 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac2b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2acb7c │ │ │ │ @@ -119674,21 +119677,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #84] @ (2afd04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2afcc4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aee7c │ │ │ │ b.n 2afc7c │ │ │ │ ldr r3, [pc, #64] @ (2afd08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119701,15 +119704,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2afd10 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2afd14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2afcb6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ @@ -119719,17 +119722,17 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r0, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2afef8 ) │ │ │ │ @@ -119799,15 +119802,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2aff18 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2aff1c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2ac2b4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -119897,15 +119900,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2afd9e │ │ │ │ ldr r0, [pc, #112] @ (2aff30 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2afd9e │ │ │ │ ldr r3, [pc, #96] @ (2aff34 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119915,49 +119918,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2afe98 │ │ │ │ ldr r0, [pc, #80] @ (2aff38 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2afe98 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #136 @ 0x88 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #96 @ 0x60 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r6, sp, #400 @ 0x190 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ vmlal.u q10, d31, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + strb r2, [r1, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #21] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2b01b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -120061,15 +120064,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2aff7c │ │ │ │ ldr r0, [pc, #388] @ (2b01d8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aff7c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2ac2b4 │ │ │ │ @@ -120146,15 +120149,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2b01e8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b01ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2aff7c │ │ │ │ ldr r3, [pc, #208] @ (2b01f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0032 │ │ │ │ ldr r3, [pc, #168] @ (2b01d4 ) │ │ │ │ @@ -120162,20 +120165,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b0032 │ │ │ │ ldr r0, [pc, #188] @ (2b01f4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2b0032 │ │ │ │ ldr r0, [pc, #176] @ (2b01f8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2b00e8 │ │ │ │ add r1, pc, #8 @ (adr r1, 2b0164 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -120213,31 +120216,31 @@ │ │ │ │ add r4, sp, #808 @ 0x328 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vshr.u64 , q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, #22] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b01fc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120371,15 +120374,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a27b0 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x2b038a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002b038c : │ │ │ │ @@ -120455,15 +120458,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b03ca │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ bl 2bb5bc │ │ │ │ ldr r2, [pc, #132] @ (2b04ec ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 29d8c0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -120498,15 +120501,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b0500 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2b0442 │ │ │ │ ldr r0, [pc, #60] @ (2b0504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b0442 │ │ │ │ nop │ │ │ │ mcr2 0, 2, r0, cr10, cr3, {3} │ │ │ │ add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -120516,23 +120519,23 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - vrshr.u32 d23, d30, #1 │ │ │ │ + vsubl.u , d31, d6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b0508 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120568,23 +120571,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2b057c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2b0540 │ │ │ │ ldr r0, [pc, #24] @ (2b0590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69c320 │ │ │ │ + bl 69c370 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r2], {115} @ 0x73 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b0594 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -120646,17 +120649,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 2b0660 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b064e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5ec1a4 │ │ │ │ + bl 5ec20c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -120676,24 +120679,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (2b069c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2b0660 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbc40073 │ │ │ │ - itee cc │ │ │ │ - lslcc r3, r3, #1 │ │ │ │ - ldrshcs r4, [r3, r2] │ │ │ │ - lslcs r2, r1, #1 │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + itte vc │ │ │ │ + lslvc r3, r3, #1 │ │ │ │ + ldrshvc r4, [r4, r3] │ │ │ │ + lslvs r2, r1, #1 │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b06a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -120725,94 +120728,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b06e6 │ │ │ │ ldr.w r0, [pc, #2364] @ 2b1040 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 726da8 │ │ │ │ + bl 726df8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa04c │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b0902 │ │ │ │ ldr.w r1, [pc, #2340] @ 2b1044 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 2b1048 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 2b104c │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ ldr.w r1, [pc, #2328] @ 2b1050 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ ldr.w r1, [pc, #2252] @ 2b1054 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0d76 │ │ │ │ ldr.w r1, [pc, #2232] @ 2b1058 │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0932 │ │ │ │ ldr.w r1, [pc, #2220] @ 2b105c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ cbz r0, 2b07c6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5f8304 │ │ │ │ + bl 5f836c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0df6 │ │ │ │ ldr.w r2, [pc, #2200] @ 2b1060 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 726760 │ │ │ │ + bl 7267b0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2b082c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -120832,15 +120835,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 726774 │ │ │ │ + bl 7267c4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b07f4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2b084a │ │ │ │ @@ -120850,15 +120853,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 2b1064 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 726760 │ │ │ │ + bl 7267b0 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2b08be │ │ │ │ @@ -120890,37 +120893,37 @@ │ │ │ │ bne.w 2b0e6e │ │ │ │ movs r0, #8 │ │ │ │ blx 25dc58 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 726774 │ │ │ │ + bl 7267c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0872 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2b0936 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 726da8 │ │ │ │ + bl 726df8 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2b0710 │ │ │ │ ldr.w r3, [pc, #1924] @ 2b1068 │ │ │ │ ldr.w r2, [pc, #1924] @ 2b106c │ │ │ │ ldr.w r1, [pc, #1924] @ 2b1070 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr.w r2, [pc, #1904] @ 2b1074 │ │ │ │ ldr.w r3, [pc, #1844] @ 2b103c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -120935,39 +120938,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 2b1078 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0d32 │ │ │ │ ldr.w r1, [pc, #1840] @ 2b107c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ cbz r0, 2b09b4 │ │ │ │ ldr.w r3, [pc, #1828] @ 2b1080 │ │ │ │ ldr.w r2, [pc, #1828] @ 2b1084 │ │ │ │ ldr.w r1, [pc, #1828] @ 2b1088 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa04c │ │ │ │ cbz r7, 2b0988 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0902 │ │ │ │ ldr.w r2, [pc, #1788] @ 2b108c │ │ │ │ ldr.w r3, [pc, #1704] @ 2b103c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120975,98 +120978,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2b0da6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6f2b90 │ │ │ │ + b.w 6f2be0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5f45cc │ │ │ │ + bl 5f4634 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b097a │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5f2434 │ │ │ │ + bl 5f249c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0e50 │ │ │ │ ldr.w r1, [pc, #1716] @ 2b1090 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 2b1094 │ │ │ │ add r1, pc │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ ldr.w r1, [pc, #1708] @ 2b1098 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ ldr.w r1, [pc, #1692] @ 2b109c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b0a54 │ │ │ │ - bl 5dd310 │ │ │ │ + bl 5dd378 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dd0e4 │ │ │ │ + bl 5dd14c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0e86 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0ea6 │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5f5198 │ │ │ │ + bl 5f5200 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b097a │ │ │ │ ldr.w r1, [pc, #1608] @ 2b10a0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b0a72 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0ec6 │ │ │ │ ldr.w r1, [pc, #1584] @ 2b10a4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2b0e32 │ │ │ │ ldr.w r1, [pc, #1556] @ 2b10a8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0dc0 │ │ │ │ ldr.w r1, [pc, #1540] @ 2b10ac │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121086,37 +121089,37 @@ │ │ │ │ bne.w 2b0fa6 │ │ │ │ ldr.w r1, [pc, #1496] @ 2b10b8 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ ldr.w r1, [pc, #1484] @ 2b10bc │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ ldr.w r1, [pc, #1468] @ 2b10c0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 2b10c4 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2b0b40 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -121166,35 +121169,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0ef2 │ │ │ │ ldr.w r1, [pc, #1280] @ 2b10cc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0f00 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 416288 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b097a │ │ │ │ ldr.w r1, [pc, #1248] @ 2b10d0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0f0a │ │ │ │ ldr.w r1, [pc, #1232] @ 2b10d4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 29e6a4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121224,100 +121227,100 @@ │ │ │ │ beq.w 2b0f12 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b0fd8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1010 │ │ │ │ - bl 5e621c │ │ │ │ + bl 5e6284 │ │ │ │ ldr.w r3, [pc, #1116] @ 2b10d8 │ │ │ │ ldr.w r2, [pc, #1116] @ 2b10dc │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 2b10e0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [pc, #1096] @ 2b10e4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5e63d4 │ │ │ │ + bl 5e643c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b1002 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af6bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr.w r1, [pc, #1052] @ 2b10e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ cbz r0, 2b0d0e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 2b0d0e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 2b0d0e │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b0f2e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2b0d02 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (2b10ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 69c320 │ │ │ │ + bl 69c370 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ cbz r7, 2b0d0e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ ldr r2, [pc, #992] @ (2b10f0 ) │ │ │ │ ldr r3, [pc, #808] @ (2b103c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2b09a8 │ │ │ │ b.n 2b0da6 │ │ │ │ ldr r0, [pc, #972] @ (2b10f4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 726da8 │ │ │ │ + bl 726df8 │ │ │ │ b.n 2b08e0 │ │ │ │ ldr r1, [pc, #964] @ (2b10f8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7268a4 │ │ │ │ + bl 7268f4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b09c8 │ │ │ │ b.n 2b09d8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2b0daa │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ ldr r2, [pc, #932] @ (2b10fc ) │ │ │ │ ldr r3, [pc, #736] @ (2b103c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121329,20 +121332,20 @@ │ │ │ │ b.w 2aa04c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2b0936 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0d4e │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0d56 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ ldr r2, [pc, #876] @ (2b1100 ) │ │ │ │ ldr r3, [pc, #676] @ (2b103c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121375,64 +121378,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (2b1110 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2b0bb6 │ │ │ │ ldr r3, [pc, #796] @ (2b1114 ) │ │ │ │ ldr r2, [pc, #796] @ (2b1118 ) │ │ │ │ ldr r1, [pc, #800] @ (2b111c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #780] @ (2b1120 ) │ │ │ │ ldr r3, [pc, #548] @ (2b103c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b0d6a │ │ │ │ b.n 2b0da6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 726da8 │ │ │ │ + bl 726df8 │ │ │ │ b.n 2b08e0 │ │ │ │ ldr r3, [pc, #752] @ (2b1124 ) │ │ │ │ ldr r2, [pc, #752] @ (2b1128 ) │ │ │ │ ldr r1, [pc, #756] @ (2b112c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b097a │ │ │ │ ldr r3, [pc, #732] @ (2b1130 ) │ │ │ │ ldr r2, [pc, #736] @ (2b1134 ) │ │ │ │ ldr r1, [pc, #736] @ (2b1138 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b097a │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2b08b2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121447,40 +121450,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2b1144 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b097a │ │ │ │ ldr r3, [pc, #672] @ (2b1148 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (2b114c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2b1150 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b097a │ │ │ │ ldr r3, [pc, #652] @ (2b1154 ) │ │ │ │ ldr r2, [pc, #652] @ (2b1158 ) │ │ │ │ ldr r1, [pc, #656] @ (2b115c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b097a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2bc9d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b0bbe │ │ │ │ b.n 2b097a │ │ │ │ ldr r0, [pc, #620] @ (2b1160 ) │ │ │ │ @@ -121501,30 +121504,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9ccc │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2b0fc4 │ │ │ │ ldr r1, [pc, #576] @ (2b1164 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ cbnz r0, 2b0f36 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b0d08 │ │ │ │ b.n 2b0d0e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0f2e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b0cde │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b0d08 │ │ │ │ b.n 2b0d0e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2b097a │ │ │ │ ldr r3, [pc, #432] @ (2b1108 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0b88 │ │ │ │ ldr r3, [pc, #424] @ (2b110c ) │ │ │ │ @@ -121535,15 +121538,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2b1168 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2b0b88 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b0902 │ │ │ │ ldr r2, [pc, #480] @ (2b116c ) │ │ │ │ ldr r3, [pc, #172] @ (2b103c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121561,227 +121564,227 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b097a │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa04c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b098e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ b.n 2b098e │ │ │ │ ldr r3, [pc, #416] @ (2b117c ) │ │ │ │ ldr r2, [pc, #420] @ (2b1180 ) │ │ │ │ ldr r1, [pc, #420] @ (2b1184 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa04c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b90 │ │ │ │ + bl 6f2be0 │ │ │ │ b.n 2b098e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa04c │ │ │ │ b.n 2b098e │ │ │ │ ldr r3, [pc, #372] @ (2b1188 ) │ │ │ │ ldr r2, [pc, #376] @ (2b118c ) │ │ │ │ ldr r1, [pc, #376] @ (2b1190 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2b1008 │ │ │ │ nop │ │ │ │ add r5, pc, #592 @ (adr r5, 2b1284 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfb2c0073 │ │ │ │ add r5, pc, #528 @ (adr r5, 2b124c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfae40073 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r0], {82} @ 0x52 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + ldc2 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ + bkpt 0x000e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb0c004a │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + @ instruction: 0xfb54004a │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r3, pc, #280 @ (adr r3, 2b1190 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r2, pc, #744 @ (adr r2, 2b1378 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r1, r2 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 2b10fe │ │ │ │ + cbnz r2, 2b1110 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2b1194 │ │ │ │ + bpl.n 2b1024 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bx r5 │ │ │ │ + bx lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r3, #25] │ │ │ │ + strb r4, [r4, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r0, 2b10e4 │ │ │ │ + cbnz r0, 2b10f6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf7420052 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + @ instruction: 0xf78a0052 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xf4c20073 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7f4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb752 │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r2, #24] │ │ │ │ + ldr r4, [r3, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb710 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + strh r0, [r5, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6f0 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb724 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - vmls.i , , d26[0] │ │ │ │ + vsli.32 d31, d18, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb644 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb612 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r2, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b1194 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121801,77 +121804,77 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b11ba │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e6350 │ │ │ │ + bl 5e63b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b121a │ │ │ │ ldr r3, [pc, #80] @ (2b1230 ) │ │ │ │ ldr r2, [pc, #80] @ (2b1234 ) │ │ │ │ ldr r1, [pc, #84] @ (2b1238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #68] @ (2b123c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2af6bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5daca4 │ │ │ │ + b.w 5dad0c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b11d2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ orr.w r0, r0, #115 @ 0x73 │ │ │ │ - cbz r4, 2b12a4 │ │ │ │ + push {r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r3, #7 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b1240 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2b12a0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 725304 │ │ │ │ + bl 725354 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2b1284 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2b1284 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 727364 │ │ │ │ + bl 7273b4 │ │ │ │ cbz r0, 2b129a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -121885,17 +121888,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2b1266 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ - cbz r0, 2b12e4 │ │ │ │ + cbz r0, 2b12f6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b12a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -121908,15 +121911,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2b1384 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7270d0 │ │ │ │ + bl 727120 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b1320 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b038c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -121943,15 +121946,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2b138c ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2b1390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 725304 │ │ │ │ + bl 725354 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 260638 │ │ │ │ ldr r3, [pc, #92] @ (2b1394 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -121965,38 +121968,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 25dcd8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 726da8 │ │ │ │ + bl 726df8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b1346 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7270d4 │ │ │ │ + bl 727124 │ │ │ │ b.n 2b12dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b12f8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxtb r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b1398 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 25dc54 │ │ │ │ @@ -122035,15 +122038,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2aca04 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -122099,15 +122102,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -122173,21 +122176,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b1562 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #76] @ 0x4c │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b15ac : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2b15de │ │ │ │ push {lr} │ │ │ │ @@ -122198,17 +122201,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 260130 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 737304 │ │ │ │ + b.w 737354 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 737304 │ │ │ │ + b.w 737354 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -122770,19 +122773,19 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #288 @ 0x120 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r6, [r6, r3] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -123311,19 +123314,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r6, pc, #544 @ (adr r6, 2b2354 ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 2b2474 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b213c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -123442,15 +123445,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 63c272 │ │ │ │ + bl 63c272 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -123581,28 +123584,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -123928,15 +123931,15 @@ │ │ │ │ bl 2b25b4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 260848 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a3568 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 25dd94 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -123956,15 +123959,15 @@ │ │ │ │ blx 25f9d0 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 260848 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a3568 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 25dd94 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124018,15 +124021,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2478 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac2b4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2b2914 ) │ │ │ │ ldr r3, [pc, #108] @ (2b28f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -124066,17 +124069,17 @@ │ │ │ │ b.n 2b2882 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #368 @ (adr r1, 2b2a70 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 2b2b90 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -124089,15 +124092,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 25dd2c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 25eae4 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -124142,15 +124145,15 @@ │ │ │ │ blx 25e0bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b2ac2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -124178,15 +124181,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2b2478 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ac2b4 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124249,21 +124252,21 @@ │ │ │ │ nop │ │ │ │ strh r4, [r1, #22] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #760] @ (2b2de8 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r0] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #528] @ (2b2d0c ) │ │ │ │ + ldr r7, [pc, #816] @ (2b2e2c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2b2cf8 ) │ │ │ │ @@ -124397,15 +124400,15 @@ │ │ │ │ bgt.n 2b2b8e │ │ │ │ cbz r5, 2b2cc8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b2cc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -124422,15 +124425,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b2cac │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ b.n 2b2cca │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b2d00 ) │ │ │ │ ldr r3, [pc, #44] @ (2b2cfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -124586,15 +124589,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2b2ed0 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b2ed0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -124611,15 +124614,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b2eb4 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ b.n 2b2ed2 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b2f08 ) │ │ │ │ ldr r3, [pc, #44] @ (2b2f04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -124740,15 +124743,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2b2f86 │ │ │ │ cbz r6, 2b3074 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2b3074 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -124766,15 +124769,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b3054 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ b.n 2b3076 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b30ac ) │ │ │ │ ldr r3, [pc, #44] @ (2b30a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -124802,15 +124805,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -124948,23 +124951,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2b312e │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2b3360 ) │ │ │ │ @@ -125049,15 +125052,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2b2278 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2b32b8 │ │ │ │ nop │ │ │ │ - str r5, [sp, #392] @ 0x188 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -125104,15 +125107,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b350a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 25faec │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 25fab0 │ │ │ │ @@ -125185,15 +125188,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2b2478 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac2b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2b3538 ) │ │ │ │ ldr r3, [pc, #68] @ (2b3528 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -125422,15 +125425,15 @@ │ │ │ │ b.n 2b363c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #27] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #440] @ 0x1b8 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r0, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ strb r2, [r3, #22] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -125965,15 +125968,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2b3cb0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r1, #8] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -126007,15 +126010,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2ac5e8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -126067,15 +126070,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (2b407c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2b3fe8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -126265,17 +126268,17 @@ │ │ │ │ b.n 2b3f0e │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2b3774 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 2b44c4 │ │ │ │ ldr.w r3, [pc, #1064] @ 2b44c8 │ │ │ │ @@ -126386,15 +126389,15 @@ │ │ │ │ bl 2acb48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b4660 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -126494,15 +126497,15 @@ │ │ │ │ blx 260638 │ │ │ │ ldr r3, [pc, #456] @ (2b44c0 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2b44dc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 71f060 │ │ │ │ + bl 71f0b0 │ │ │ │ b.n 2b3d9a │ │ │ │ mov r3, r4 │ │ │ │ b.n 2b3f4a │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b3ec0 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b4022 │ │ │ │ @@ -126668,28 +126671,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r0, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2b475a │ │ │ │ vtbl.8 d22, {d15}, d16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r1, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ blx 25fc0c │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -126775,15 +126778,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2b4258 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -126971,15 +126974,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b4892 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -127038,15 +127041,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -127098,15 +127101,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -127421,15 +127424,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2ac5e8 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -127782,17 +127785,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ab15c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2b5014 │ │ │ │ b.n 2b4a68 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002b503c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2b48bc │ │ │ │ nop │ │ │ │ @@ -127816,24 +127819,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2b507a │ │ │ │ blx 260130 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b5070 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 737304 │ │ │ │ + b.w 737354 │ │ │ │ │ │ │ │ 002b50ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128107,23 +128110,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -128233,15 +128236,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2b5436 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -128546,23 +128549,23 @@ │ │ │ │ nop │ │ │ │ ldrsb r0, [r7, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r5, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r0, r3] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -128780,23 +128783,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2b5b7c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2b5b28 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -128840,15 +128843,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b5b78 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2b5a9a │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2b5afe │ │ │ │ @@ -129629,25 +129632,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r4, [pc, #376] @ (2b64d8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #192] @ (2b642c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [pc, #0] @ (2b6370 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + adds r6, r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -129980,23 +129983,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #704] @ (2b69c4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ nop @ (mov r8, r8) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130329,23 +130332,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ cmp r0, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ orrs r2, r4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -131067,25 +131070,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ subs r5, #102 @ 0x66 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r5, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #56 @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r3, #8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r1, #3 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131418,23 +131421,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #184 @ 0xb8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r4] │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #200 @ 0xc8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r2, [r4, r5] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131767,23 +131770,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ adds r6, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, #42 @ 0x2a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -132500,24 +132503,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #114 @ 0x72 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #656] @ (2b8434 ) │ │ │ │ + ldr r3, [pc, #944] @ (2b8554 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #46 @ 0x2e │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r3, #250 @ 0xfa │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r1, [pc, #776] @ (2b84b8 ) │ │ │ │ + ldr r2, [pc, #40] @ (2b81d8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vst1.8 {d0[2]}, [ip], r9 │ │ │ │ - vld1.8 {d0[2]}, [r0], r9 │ │ │ │ + ldr??.w r0, [r4, #73] @ 0x49 │ │ │ │ + vld1.8 {d16[2]}, [r8], r9 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -133233,24 +133236,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #102 @ 0x66 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r3 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r4, #34 @ 0x22 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r3, #238 @ 0xee │ │ │ │ lsls r3, r6, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf1800049 │ │ │ │ - @ instruction: 0xf1940049 │ │ │ │ + rsb r0, r8, #73 @ 0x49 │ │ │ │ + rsbs r0, ip, #73 @ 0x49 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -133968,24 +133971,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r2, #0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r4, r3, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strd r0, r0, [lr, #-292]! @ 0x124 │ │ │ │ - @ instruction: 0xe9800049 │ │ │ │ + @ instruction: 0xe9b60049 │ │ │ │ + strd r0, r0, [r8, #292] @ 0x124 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -134703,25 +134706,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r0, r1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r1, #15 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2b9c9c │ │ │ │ + b.n 2b9d2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2b9cc4 │ │ │ │ + b.n 2b9d54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -134742,15 +134745,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2b9d54 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -134831,15 +134834,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2b9b84 │ │ │ │ ldr.w r3, [pc, #1660] @ 2ba1c0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -134861,15 +134864,15 @@ │ │ │ │ blx 25f464 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2ba1a6 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -135486,21 +135489,21 @@ │ │ │ │ b.n 2ba1a0 │ │ │ │ asrs r2, r7, #8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + svc 50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2ba140 │ │ │ │ + bls.n 2ba1d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2ba120 │ │ │ │ + bhi.n 2ba1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba1d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135550,20 +135553,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ba266 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 260130 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 737304 │ │ │ │ + b.w 737354 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2ba380 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -135631,15 +135634,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2ba394 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2ba348 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ba2f0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135660,35 +135663,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2ba3a0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2ba3a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba2b0 │ │ │ │ lsrs r4, r6, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ba408 │ │ │ │ + bhi.n 2ba298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 2ba448 │ │ │ │ + bhi.n 2ba2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2ba3f0 │ │ │ │ + beq.n 2ba480 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2ba5bc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -135751,55 +135754,55 @@ │ │ │ │ bne.n 2ba4c4 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e791c │ │ │ │ + bl 5e7984 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba520 │ │ │ │ ldr r2, [pc, #356] @ (2ba5d0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2ba5d4 ) │ │ │ │ ldr r7, [pc, #360] @ (2ba5d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #344] @ (2ba5dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba56a │ │ │ │ mov r0, sl │ │ │ │ - bl 5e7c7c │ │ │ │ + bl 5e7ce4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2ba5e0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e7b54 │ │ │ │ + bl 5e7bbc │ │ │ │ b.n 2ba406 │ │ │ │ blx 25e308 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2ba44a │ │ │ │ ldr r3, [pc, #276] @ (2ba5e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -135830,33 +135833,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2ba5f4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2ba5f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba3f2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba590 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac198 │ │ │ │ b.n 2ba406 │ │ │ │ ldr r0, [pc, #184] @ (2ba5fc ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2ba432 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135874,15 +135877,15 @@ │ │ │ │ bpl.n 2ba4a6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2ba604 ) │ │ │ │ ldr r0, [pc, #132] @ (2ba608 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba4a6 │ │ │ │ ldr r3, [pc, #88] @ (2ba5ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba532 │ │ │ │ ldr r3, [pc, #76] @ (2ba5e8 ) │ │ │ │ @@ -135893,60 +135896,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2ba60c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2ba610 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba532 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r2, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 2ba59c │ │ │ │ + bhi.n 2ba62c │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2ba624 │ │ │ │ + bvc.n 2ba6b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2ba524 │ │ │ │ + bvs.n 2ba5b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bvs.n 2ba5dc │ │ │ │ + bvc.n 2ba66c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2ba54c │ │ │ │ + bvs.n 2ba5dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2ba784 ) │ │ │ │ @@ -135958,28 +135961,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2ba78c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ec6ec │ │ │ │ + bl 5ec754 │ │ │ │ cbnz r0, 2ba684 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ba67e │ │ │ │ ldr r2, [pc, #324] @ (2ba790 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2ba6f0 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -135988,24 +135991,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 25e308 │ │ │ │ b.n 2ba64a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #256] @ (2ba794 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba728 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac198 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ ldr r2, [pc, #236] @ (2ba798 ) │ │ │ │ ldr r3, [pc, #224] @ (2ba78c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136067,15 +136070,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2ba7a8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2ba7ac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba69c │ │ │ │ ldr r3, [pc, #76] @ (2ba7a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba6f8 │ │ │ │ ldr r3, [pc, #72] @ (2ba7a4 ) │ │ │ │ @@ -136088,15 +136091,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2ba7b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba6f8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r3, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -136104,29 +136107,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #22 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ba880 │ │ │ │ + bpl.n 2ba710 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2ba868 │ │ │ │ + bpl.n 2ba6f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba7bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136156,26 +136159,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5ec6ec │ │ │ │ + bl 5ec754 │ │ │ │ cbnz r0, 2ba868 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ba862 │ │ │ │ ldr r2, [pc, #92] @ (2ba884 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2ba888 ) │ │ │ │ ldr r3, [pc, #64] @ (2ba880 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136191,15 +136194,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e308 │ │ │ │ b.n 2ba826 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac198 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ b.n 2ba83a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r1, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136221,20 +136224,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2ba928 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ec6ec │ │ │ │ + bl 5ec754 │ │ │ │ cbz r0, 2ba8f2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac198 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ ldr r2, [pc, #96] @ (2ba92c ) │ │ │ │ ldr r3, [pc, #88] @ (2ba928 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136256,15 +136259,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2ba8ca │ │ │ │ blx 25e308 │ │ │ │ b.n 2ba8fc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r5, #14 │ │ │ │ @@ -136290,49 +136293,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ba9e0 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2ba9c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e9c84 │ │ │ │ + bl 5e9cec │ │ │ │ ldr r6, [pc, #176] @ (2baa14 ) │ │ │ │ ldr r2, [pc, #180] @ (2baa18 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2baa1c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #164] @ (2baa20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #140] @ (2baa24 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ba9ea │ │ │ │ ldr r1, [pc, #132] @ (2baa28 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e9d5c │ │ │ │ + bl 5e9dc4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136363,36 +136366,36 @@ │ │ │ │ bpl.n 2ba9a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2baa34 ) │ │ │ │ ldr r0, [pc, #52] @ (2baa38 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ba9a0 │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2baaf4 │ │ │ │ + bcc.n 2ba984 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 2bab0c │ │ │ │ + bcs.n 2ba99c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002baa3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136418,58 +136421,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e791c │ │ │ │ + bl 5e7984 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bab20 │ │ │ │ ldr r2, [pc, #208] @ (2bab6c ) │ │ │ │ ldr r1, [pc, #212] @ (2bab70 ) │ │ │ │ ldr r3, [pc, #212] @ (2bab74 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #196] @ (2bab78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e9fd8 │ │ │ │ + bl 5ea040 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #168] @ (2bab7c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bab36 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e7c7c │ │ │ │ + bl 5e7ce4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2bab80 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e7b54 │ │ │ │ + bl 5e7bbc │ │ │ │ ldr r2, [pc, #140] @ (2bab84 ) │ │ │ │ ldr r3, [pc, #104] @ (2bab64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136480,15 +136483,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac198 │ │ │ │ b.n 2baaf6 │ │ │ │ blx 25e308 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2baa70 │ │ │ │ ldr r3, [pc, #80] @ (2bab88 ) │ │ │ │ @@ -136503,43 +136506,43 @@ │ │ │ │ bpl.n 2baada │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2bab90 ) │ │ │ │ ldr r0, [pc, #68] @ (2bab94 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2baada │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n 2bac0c │ │ │ │ + bcs.n 2baa9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ lsls r6, r2, #5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r4, #10 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 2babd0 │ │ │ │ + bne.n 2bac60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -136599,15 +136602,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bac24 │ │ │ │ ldr.w r4, [pc, #1152] @ 2bb0cc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bb19e │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -136633,15 +136636,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bad34 │ │ │ │ ldr.w r1, [pc, #1064] @ 2bb0d4 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 2bb0d8 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -136653,17 +136656,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (2bb0dc ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r5 │ │ │ │ - bl 71eb38 │ │ │ │ + bl 71eb88 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (2bb0e0 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (2bb0b4 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -136680,36 +136683,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 7372e4 │ │ │ │ + bl 737334 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bb110 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (2bb0e4 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (2bb0e8 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 737150 │ │ │ │ + bl 7371a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 2bb0a8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -136829,15 +136832,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (2bb0f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bae60 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2bac48 │ │ │ │ ldr.w lr, [pc, #512] @ 2bb0fc │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -136850,15 +136853,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (2bb100 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -136895,21 +136898,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bacbc │ │ │ │ mov r5, sl │ │ │ │ @@ -136925,15 +136928,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 2bb108 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -136952,41 +136955,41 @@ │ │ │ │ cbz r3, 2bb082 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7374c8 │ │ │ │ + bl 737518 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 730bb8 │ │ │ │ + bl 730c08 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2bb10c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ b.n 2bacbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7372fc │ │ │ │ + bl 73734c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 737304 │ │ │ │ + bl 737354 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bb06e │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2bb122 │ │ │ │ @@ -136995,61 +136998,61 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2bb0bc │ │ │ │ + bne.n 2bb14c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2bb0a8 │ │ │ │ + bne.n 2bb138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2bb050 │ │ │ │ + bne.n 2bb0e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r4, 2bb0de │ │ │ │ + cbnz r4, 2bb0f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 2bb0da │ │ │ │ + cbnz r2, 2bb0ec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2bb16c │ │ │ │ + beq.n 2baffc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2bb138 │ │ │ │ + beq.n 2bb1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ vqadd.u8 q8, q3, q9 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + beq.n 2bb118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3} │ │ │ │ + ldmia r7!, {r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + setpan #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 737400 │ │ │ │ + bl 737450 │ │ │ │ b.n 2bad48 │ │ │ │ ldr.w ip, [pc, #140] @ 2bb1b8 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2bae48 │ │ │ │ ldr.w ip, [pc, #124] @ 2bb1bc │ │ │ │ @@ -137060,15 +137063,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2bb1c0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2bae48 │ │ │ │ ldr r3, [pc, #84] @ (2bb1c4 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2bafe2 │ │ │ │ @@ -137083,15 +137086,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2bafec │ │ │ │ ldr r0, [pc, #60] @ (2bb1cc ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bafec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bacfe │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2bb1d0 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2bb1d4 ) │ │ │ │ @@ -137099,44 +137102,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #784] @ (2bb4dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 71f34c │ │ │ │ + bl 71f39c │ │ │ │ mov r0, r4 │ │ │ │ bl 2bab98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bb1ee │ │ │ │ ldr r5, [pc, #36] @ (2bb220 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 71eab0 │ │ │ │ + bl 71eb00 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137179,15 +137182,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -137201,21 +137204,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfa020072 │ │ │ │ b.n 2babf4 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r5, #0 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb2c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137258,15 +137261,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2bb39c ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137285,35 +137288,35 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2bb3a8 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bb2f6 │ │ │ │ nop │ │ │ │ vld4.16 {d16-d19}, [r4 :256], r2 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bab9c │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bbb44 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb3ac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137338,38 +137341,38 @@ │ │ │ │ cbz r2, 2bb3f6 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 71eb38 │ │ │ │ + bl 71eb88 │ │ │ │ b.n 2bb3fc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [pc, #36] @ (2bb424 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2bb428 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ nop │ │ │ │ strb.w r0, [lr, #114] @ 0x72 │ │ │ │ b.n 2bba94 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bba24 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb42c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137390,19 +137393,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2bb498 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2bb478 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 7372e4 │ │ │ │ + bl 737334 │ │ │ │ cbnz r0, 2bb4cc │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7374c8 │ │ │ │ + bl 737518 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -137410,52 +137413,52 @@ │ │ │ │ cbz r3, 2bb4ba │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2bb4ba │ │ │ │ ldr r1, [pc, #92] @ (2bb500 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2acb7c │ │ │ │ ldr r1, [pc, #72] @ (2bb504 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bb4ec │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bb478 │ │ │ │ ldr r2, [pc, #48] @ (2bb508 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2bb478 │ │ │ │ blx 25e308 │ │ │ │ b.n 2bb4d0 │ │ │ │ nop │ │ │ │ strb.w r0, [ip, r2, lsl #3] │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2bb51a │ │ │ │ + cbz r0, 2bb52c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2bb50a │ │ │ │ + cbz r0, 2bb51c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2bb508 │ │ │ │ + cbz r0, 2bb51a │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ ... │ │ │ │ │ │ │ │ 002bb50c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137506,33 +137509,33 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bb556 │ │ │ │ ldr r1, [pc, #48] @ (2bb5b8 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2bb42c │ │ │ │ nop │ │ │ │ @ instruction: 0xf72c0072 │ │ │ │ b.n 2bb958 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bb924 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb5bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137548,45 +137551,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 25dc58 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 71ea00 │ │ │ │ + bl 71ea50 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2bb638 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2bb63c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 71f078 │ │ │ │ + bl 71f0c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 2bb89c │ │ │ │ lsls r2, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (2bb7d0 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -137681,15 +137684,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac2b4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r5 │ │ │ │ bl 2acb7c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #128] @ (2bb7e8 ) │ │ │ │ ldr r3, [pc, #108] @ (2bb7d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -137732,19 +137735,19 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bb6d0 │ │ │ │ @ instruction: 0xf5f80072 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5ec0072 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #760 @ 0x2f8 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xf4e80072 │ │ │ │ @ instruction: 0xf4b60072 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137784,24 +137787,24 @@ │ │ │ │ bl 2aca70 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2bb848 │ │ │ │ ldr r1, [pc, #32] @ (2bb878 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2acb7c │ │ │ │ orr.w r0, sl, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2bb8e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138141,17 +138144,17 @@ │ │ │ │ b.n 2bbaf2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2760072 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2140072 │ │ │ │ - itee gt │ │ │ │ - lslgt r1, r1, #1 │ │ │ │ - adcle.w r0, lr, #114 @ 0x72 │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + adc.w r0, lr, #114 @ 0x72 │ │ │ │ @ instruction: 0xf0f00072 │ │ │ │ @ instruction: 0xf0b40072 │ │ │ │ │ │ │ │ 002bbbfc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -138250,15 +138253,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s32 q8, q9, #4 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s32 q8, q9, #32 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ vmvn.i32 q0, #98 @ 0x00000062 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138326,30 +138329,30 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2bbd8c │ │ │ │ ldr r0, [pc, #48] @ (2bbde4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2bbd8c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ vqadd.s32 q0, q2, q9 │ │ │ │ vqadd.s16 q0, q5, q9 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s8 q0, q1, q9 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2bbee4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138424,15 +138427,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bbe18 │ │ │ │ ldr r0, [pc, #76] @ (2bbef8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bbe18 │ │ │ │ ldr r3, [pc, #64] @ (2bbefc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbe84 │ │ │ │ ldr r3, [pc, #48] @ (2bbef4 ) │ │ │ │ @@ -138443,33 +138446,33 @@ │ │ │ │ ldr r3, [pc, #48] @ (2bbf00 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2bbf04 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bbe84 │ │ │ │ nop │ │ │ │ mcr 0, 2, r0, cr6, cr2, {3} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ + stmia r0!, {r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r3, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2bbfd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138524,15 +138527,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2bbfec ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bbf56 │ │ │ │ ldr r3, [pc, #60] @ (2bbfdc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbf56 │ │ │ │ ldr r3, [pc, #52] @ (2bbfe0 ) │ │ │ │ @@ -138546,36 +138549,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2bbff8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bbf56 │ │ │ │ ldc 0, cr0, [r2, #-456]! @ 0xfffffe38 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r5 │ │ │ │ + mov lr, lr │ │ │ │ lsls r1, r2, #1 │ │ │ │ - itt le │ │ │ │ - lslle r1, r1, #1 │ │ │ │ - pushle {r1, r2} │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r4, pc │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + mov ip, r8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r1, r1, #1 │ │ │ │ - cbz r4, 2bc070 @ unpredictable │ │ │ │ - lslgt r1, r1, #1 │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + push {r2, r3, r4} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -138608,15 +138611,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bc0ac │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2bc080 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5f8b28 │ │ │ │ + bl 5f8b90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bc134 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc112 │ │ │ │ @@ -138647,15 +138650,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bc0e0 │ │ │ │ ldr r0, [pc, #344] @ (2bc218 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bc190 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2bc06a │ │ │ │ @@ -138674,15 +138677,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2bc080 │ │ │ │ ldr r0, [pc, #280] @ (2bc220 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc080 │ │ │ │ ldr r3, [pc, #264] @ (2bc21c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc07e │ │ │ │ ldr r3, [pc, #244] @ (2bc214 ) │ │ │ │ @@ -138690,24 +138693,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bc07e │ │ │ │ ldr r0, [pc, #252] @ (2bc224 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc07e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc1d0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bc080 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 25ee1c │ │ │ │ ldr r3, [pc, #168] @ (2bc208 ) │ │ │ │ @@ -138729,15 +138732,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2bc22c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2bc230 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc14a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bc0f0 │ │ │ │ b.n 2bc080 │ │ │ │ ldr r3, [pc, #108] @ (2bc208 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -138759,15 +138762,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2bc238 ) │ │ │ │ ldr r0, [pc, #124] @ (2bc23c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc14a │ │ │ │ ldr r3, [pc, #84] @ (2bc228 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc144 │ │ │ │ ldr r3, [pc, #56] @ (2bc214 ) │ │ │ │ @@ -138778,51 +138781,51 @@ │ │ │ │ ldr r3, [pc, #88] @ (2bc240 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2bc244 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc144 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldc 0, cr0, [r6], #-456 @ 0xfffffe38 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [sl], #-456 @ 0xfffffe38 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, ip, r2, ror #1 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ite eq │ │ │ │ - lsleq r1, r1, #1 │ │ │ │ - asrne r4, r3, #21 │ │ │ │ + ite pl │ │ │ │ + lslpl r1, r1, #1 │ │ │ │ + asrmi r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ - itet eq │ │ │ │ - lsleq r1, r1, #1 │ │ │ │ - bkpt 0x00e8 │ │ │ │ - lsleq r1, r1, #1 │ │ │ │ + itee pl │ │ │ │ + lslpl r1, r1, #1 │ │ │ │ + wfimi │ │ │ │ + lslmi r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0018 │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxtb r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc │ │ │ │ + add sl, r8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2bc274 │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x0068 │ │ │ │ + bkpt 0x00b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2bc272 │ │ │ │ + cbz r4, 2bc284 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -138945,15 +138948,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (2bc4fc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc2b0 │ │ │ │ ldr r3, [pc, #364] @ (2bc500 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc30c │ │ │ │ ldr r3, [pc, #348] @ (2bc4f8 ) │ │ │ │ @@ -138961,15 +138964,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bc30c │ │ │ │ ldr r0, [pc, #348] @ (2bc504 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc30c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bc3e4 │ │ │ │ ldr r3, [pc, #332] @ (2bc508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bc3e4 │ │ │ │ @@ -138983,15 +138986,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (2bc510 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (2bc514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aca70 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aca70 │ │ │ │ ldr r1, [pc, #288] @ (2bc518 ) │ │ │ │ @@ -139035,15 +139038,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2bc524 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc424 │ │ │ │ ldr r3, [pc, #116] @ (2bc4e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bc4aa │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bc424 │ │ │ │ @@ -139060,15 +139063,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2bc528 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2bc52c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc424 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2bc508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc478 │ │ │ │ @@ -139083,60 +139086,60 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bc534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2bc538 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc424 │ │ │ │ strd r0, r0, [r8, #456]! @ 0x1c8 │ │ │ │ strd r0, r0, [r4, #456]! @ 0x1c8 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldmdb r0!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ bx r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r3, r5, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r4 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + add sp, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rors r4, r3 │ │ │ │ + tst r4, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r4, 2bc5a2 │ │ │ │ + pop {r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 2bc59e │ │ │ │ + cbnz r2, 2bc5b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bc5d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139192,30 +139195,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bc5f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc59a │ │ │ │ b.n 2bc3d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r6 │ │ │ │ + lsls r4, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r2, 2bc65e │ │ │ │ + cbnz r2, 2bc670 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139340,15 +139343,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2bc8d4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc65c │ │ │ │ ldr r3, [pc, #388] @ (2bc8d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc6b8 │ │ │ │ ldr r3, [pc, #368] @ (2bc8d0 ) │ │ │ │ @@ -139356,15 +139359,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bc6b8 │ │ │ │ ldr r0, [pc, #368] @ (2bc8dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc6b8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bc7ac │ │ │ │ ldr r3, [pc, #352] @ (2bc8e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bc7ac │ │ │ │ @@ -139378,15 +139381,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2bc8e8 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2bc8ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aca70 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aca70 │ │ │ │ ldr r1, [pc, #304] @ (2bc8f0 ) │ │ │ │ @@ -139430,15 +139433,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (2bc8fc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc7ec │ │ │ │ ldr r3, [pc, #128] @ (2bc8c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bc87c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bc7ec │ │ │ │ @@ -139455,15 +139458,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2bc900 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2bc904 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc7ec │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2bc8e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc846 │ │ │ │ @@ -139478,15 +139481,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bc90c ) │ │ │ │ ldr r0, [pc, #112] @ (2bc910 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc7ec │ │ │ │ nop │ │ │ │ b.n 2bc524 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2bc520 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -139497,45 +139500,45 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #464] @ (2bcaa0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r1 │ │ │ │ + hlt 0x0014 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2bc914 │ │ │ │ + cbnz r6, 2bc926 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 2bc91a │ │ │ │ + cbnz r2, 2bc92c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2bc8fc │ │ │ │ + cbnz r6, 2bc90e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 2bc92a │ │ │ │ + cbnz r2, 2bc93c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb82c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb80c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bc9b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139591,30 +139594,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bc9cc ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bc972 │ │ │ │ b.n 2bd000 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #156 @ 0x9c │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bc9d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139642,31 +139645,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2bca44 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsrs r6, r2, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb884 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb81c │ │ │ │ + @ instruction: 0xb864 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bca48 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139729,15 +139732,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5ea5a0 │ │ │ │ + bl 5ea608 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -139754,15 +139757,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bcbe8 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7373d0 │ │ │ │ + bl 737420 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2bcb64 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2bcbb2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -139804,15 +139807,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bcb64 │ │ │ │ ldr r0, [pc, #92] @ (2bcc34 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2bcb64 │ │ │ │ ldr r3, [pc, #60] @ (2bcc28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bcb44 │ │ │ │ @@ -139826,33 +139829,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bcb44 │ │ │ │ ldr r0, [pc, #44] @ (2bcc3c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2bcb44 │ │ │ │ nop │ │ │ │ b.n 2bcf58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bcc40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -139907,19 +139910,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 25f590 │ │ │ │ cbnz r0, 2bccf6 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 7372c8 │ │ │ │ + bl 737318 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 737394 │ │ │ │ + bl 7373e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2bcc90 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac180 │ │ │ │ b.n 2bcc90 │ │ │ │ @@ -139953,43 +139956,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2bd1f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bcee6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2bcd7c │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2bd1f8 │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5e620c │ │ │ │ + bl 5e6274 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bcf7a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bcedc │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2bd1fc │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2bd200 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -140014,30 +140017,30 @@ │ │ │ │ bne.n 2bce02 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2bcff8 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2bce16 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5e61fc │ │ │ │ + bl 5e6264 │ │ │ │ cbz r0, 2bce3a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2bcfae │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2bcf9e │ │ │ │ @@ -140094,29 +140097,29 @@ │ │ │ │ bl 2acb7c │ │ │ │ ldr r1, [pc, #832] @ (2bd210 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2ac228 │ │ │ │ b.n 2bcf0e │ │ │ │ - bl 6f2b54 │ │ │ │ + bl 6f2ba4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bcdae │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #788] @ (2bd20c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bd066 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ac198 │ │ │ │ ldr r2, [pc, #772] @ (2bd214 ) │ │ │ │ ldr r3, [pc, #732] @ (2bd1f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -140154,15 +140157,15 @@ │ │ │ │ bne.w 2bd0ec │ │ │ │ mov r0, fp │ │ │ │ blx 26027c │ │ │ │ b.n 2bcf50 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #640] @ (2bd20c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bd164 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ @@ -140196,20 +140199,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2bd220 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2bd224 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf72 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5f7b2c │ │ │ │ + bl 5f7b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2bd11c │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -140238,15 +140241,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2bd228 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2bd22c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf72 │ │ │ │ ldr r3, [pc, #432] @ (2bd218 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf02 │ │ │ │ ldr r3, [pc, #420] @ (2bd21c ) │ │ │ │ @@ -140257,15 +140260,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2bd230 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2bd234 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf02 │ │ │ │ ldr r3, [pc, #416] @ (2bd238 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bd0ae │ │ │ │ ldr r3, [pc, #376] @ (2bd21c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140290,15 +140293,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2bd240 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2bd244 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf72 │ │ │ │ ldr r3, [pc, #296] @ (2bd218 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf72 │ │ │ │ ldr r3, [pc, #288] @ (2bd21c ) │ │ │ │ @@ -140309,19 +140312,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2bd248 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2bd24c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf72 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 723d74 │ │ │ │ + bl 723dc4 │ │ │ │ ldr r3, [pc, #228] @ (2bd20c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf72 │ │ │ │ ldr r3, [pc, #224] @ (2bd218 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140336,15 +140339,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2bd250 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2bd254 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf72 │ │ │ │ ldr r3, [pc, #176] @ (2bd218 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf96 │ │ │ │ ldr r3, [pc, #168] @ (2bd21c ) │ │ │ │ @@ -140355,15 +140358,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2bd258 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2bd25c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf96 │ │ │ │ ldr r3, [pc, #128] @ (2bd218 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcf50 │ │ │ │ ldr r3, [pc, #120] @ (2bd21c ) │ │ │ │ @@ -140374,21 +140377,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2bd260 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2bd264 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bcf50 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2bd268 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bcea4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140397,69 +140400,69 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ svc 32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r3, r4, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7860053 │ │ │ │ - adds r7, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xf7ce0053 │ │ │ │ + subs r0, #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bl 2ef212 │ │ │ │ ble.n 2bd294 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2bd270 │ │ │ │ + cbz r2, 2bd282 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #688 @ (adr r3, 2bd4d8 ) │ │ │ │ + add r3, pc, #976 @ (adr r3, 2bd5f8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r4, r0 │ │ │ │ + uxtb r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #248 @ (adr r3, 2bd328 ) │ │ │ │ + add r3, pc, #536 @ (adr r3, 2bd448 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2bd26e │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #56 @ (adr r3, 2bd270 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 2bd390 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #744 @ (adr r2, 2bd52c ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 2bd24c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxtb r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2bd286 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #544 @ (adr r2, 2bd470 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 2bd590 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2bd26e │ │ │ │ + cbz r2, 2bd280 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #256 @ (adr r2, 2bd358 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 2bd478 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2bd25c │ │ │ │ + cbz r6, 2bd26e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #64 @ (adr r2, 2bd2a0 ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2bd3c0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + cbz r6, 2bd270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #896 @ (adr r1, 2bd5e8 ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 2bd308 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2bd288 │ │ │ │ + cbz r2, 2bd29a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -140518,15 +140521,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2bd356 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 71a050 │ │ │ │ + bl 71a0a0 │ │ │ │ cbnz r0, 2bd36a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2bd37a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -140553,15 +140556,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71a050 │ │ │ │ + bl 71a0a0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2bd36e │ │ │ │ movs r0, #3 │ │ │ │ b.n 2bd330 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -140643,15 +140646,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 2bd37c │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd504 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #360 @ 0x168 │ │ │ │ + stc2l 0, cr0, [r4, #-360] @ 0xfffffe98 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2bd44e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -140677,15 +140680,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 2bd49e │ │ │ │ ldr r3, [pc, #52] @ (2bd4bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 5c942c │ │ │ │ + bl 5c9494 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c17a4 │ │ │ │ ldr r3, [pc, #32] @ (2bd4c0 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -141032,15 +141035,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2bd844 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2bd7fe │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 71a204 │ │ │ │ + bl 71a254 │ │ │ │ cbz r0, 2bd83e │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25fe50 │ │ │ │ b.n 2bd7c0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -141058,15 +141061,15 @@ │ │ │ │ b.n 2bd786 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2bd786 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 71a050 │ │ │ │ + bl 71a0a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bd7fe │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2bd786 │ │ │ │ bl 2bd390 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -141100,23 +141103,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ite vs │ │ │ │ lslvs r2, r0, #2 │ │ │ │ ittt vs @ unpredictable │ │ │ │ lslvs r2, r0, #2 │ │ │ │ bmi.n 2bd7b0 @ unpredictable │ │ │ │ lslvs r2, r6, #1 │ │ │ │ - strh.w r0, [ip, #90] @ 0x5a │ │ │ │ - add r3, sp, #360 @ 0x168 │ │ │ │ + ldr??.w r0, [r4, #90] @ 0x5a │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #552 @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb.w r0, [lr, #90] @ 0x5a │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + ldr.w r0, [r6, #90] @ 0x5a │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bd8b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141161,18 +141164,18 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ bkpt 0x004e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - @ instruction: 0xf7e2005a │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + strh.w r0, [sl, sl, lsl #1] │ │ │ │ + add r3, sp, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bd940 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141523,15 +141526,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bdca0 │ │ │ │ ldr r0, [pc, #100] @ (2bdd28 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bdca0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -141553,23 +141556,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2bdd1c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2bdd82 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ beq.n 2bdde8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #200 @ (adr r7, 2bddf4 ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 2bdf14 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bdd2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141596,50 +141599,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bdd48 │ │ │ │ ldr r0, [pc, #24] @ (2bdd8c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bdd48 │ │ │ │ ldmia r7!, {r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (2be168 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #704 @ (adr r6, 2be050 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 2be170 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2bddc0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2bdd2c │ │ │ │ ldr r0, [pc, #28] @ (2bddc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #0 │ │ │ │ bl 2c13fc │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2c14f0 │ │ │ │ nop │ │ │ │ - adds r0, r7, #3 │ │ │ │ + adds r0, r0, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #608 @ (adr r6, 2be028 ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 2be148 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bddd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ - add r6, pc, #600 @ (adr r6, 2be02c ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 2be14c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c15f4 │ │ │ │ @@ -141668,19 +141671,19 @@ │ │ │ │ bl 499de0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bde02 │ │ │ │ ldr r0, [pc, #16] @ (2bde3c ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #352 @ (adr r6, 2bdf9c ) │ │ │ │ + add r6, pc, #640 @ (adr r6, 2be0bc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #280 @ (adr r6, 2bdf58 ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 2be078 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -141734,19 +141737,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2bdedc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ @ instruction: 0xb896 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #744 @ (adr r5, 2be1c4 ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 2bdee4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #704 @ (adr r5, 2be1a0 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 2be2c0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2bdf58 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -141794,17 +141797,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ nop │ │ │ │ @ instruction: 0xb806 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r5, pc, #88 @ (adr r5, 2bdfd0 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 2be0f0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #72 @ (adr r5, 2bdfc4 ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 2be0e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2be010 ) │ │ │ │ ldr r1, [pc, #132] @ (2be014 ) │ │ │ │ @@ -141855,23 +141858,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25f620 │ │ │ │ b.n 2bdfda │ │ │ │ nop │ │ │ │ @ instruction: 0xb782 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, pc, #912 @ (adr r4, 2be3a8 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 2be0c8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #856 @ (adr r4, 2be374 ) │ │ │ │ + add r5, pc, #120 @ (adr r5, 2be094 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb734 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, pc, #576 @ (adr r4, 2be264 ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 2be384 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 2be230 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 2be350 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (2be294 ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -142103,53 +142106,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25f620 │ │ │ │ b.n 2be10e │ │ │ │ nop │ │ │ │ @ instruction: 0xb6ce │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, pc, #304 @ (adr r4, 2be3cc ) │ │ │ │ + add r4, pc, #592 @ (adr r4, 2be4ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r4!, {r1, r2} │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6a6 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, pc, #80 @ (adr r4, 2be2fc ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 2be41c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb652 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r3, pc, #864 @ (adr r3, 2be614 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 2be334 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #784 @ (adr r3, 2be5c8 ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 2be2e8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r5, r6, r7, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r3, pc, #616 @ (adr r3, 2be52c ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 2be64c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r2, r7, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, r6, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r1, r3, lr} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r2, pc, #536 @ (adr r2, 2be4ec ) │ │ │ │ + add r2, pc, #824 @ (adr r2, 2be60c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 2be550 ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 2be670 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 2be44c ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 2be56c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #504 @ (adr r2, 2be4d8 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 2be5f8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #160 @ (adr r2, 2be384 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 2be4a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #200 @ (adr r2, 2be3b0 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 2be4d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2be320 ) │ │ │ │ add r4, pc │ │ │ │ @@ -142165,17 +142168,17 @@ │ │ │ │ blx 25ebcc │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ push {r3, r4} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r2, pc, #0 @ (adr r2, 2be328 ) │ │ │ │ + add r2, pc, #288 @ (adr r2, 2be448 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #24 @ (adr r2, 2be344 ) │ │ │ │ + add r2, pc, #312 @ (adr r2, 2be464 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2be35c ) │ │ │ │ ldr r1, [pc, #32] @ (2be360 ) │ │ │ │ @@ -142188,15 +142191,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2bdd2c │ │ │ │ nop │ │ │ │ cbz r2, 2be3d4 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2be3cc ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -142233,23 +142236,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 25e74c │ │ │ │ b.n 2be390 │ │ │ │ cbz r0, 2be436 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #728 @ (adr r1, 2be6ac ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 2be7cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r2, 2be436 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #600 @ (adr r1, 2be634 ) │ │ │ │ + add r1, pc, #888 @ (adr r1, 2be754 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r4, 2be434 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, pc, #552 @ (adr r1, 2be60c ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 2be72c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2be3f6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142307,15 +142310,15 @@ │ │ │ │ b.w 2bdd2c │ │ │ │ add r1, pc, #80 @ (adr r1, 2be4c4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ lsls r0, r6, #1 │ │ │ │ uxtb r2, r3 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r2, #22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2be492 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142375,15 +142378,15 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #480 @ (adr r0, 2be6f4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ sxth r4, r7 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142411,19 +142414,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2be580 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ nop │ │ │ │ cbz r0, 2be5ae │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r7, #20 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r1, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142451,19 +142454,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2be5e4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ nop │ │ │ │ cbz r4, 2be5f8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r2, #19 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + movs r0, #176 @ 0xb0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2be612 │ │ │ │ ldr r3, [pc, #48] @ (2be620 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -142482,17 +142485,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ cbz r0, 2be62c │ │ │ │ lsls r2, r0, #2 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #400] @ 0x190 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2be64c │ │ │ │ @@ -142513,15 +142516,15 @@ │ │ │ │ bne.n 2be63e │ │ │ │ ldr r0, [pc, #12] @ (2be670 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002be674 : │ │ │ │ ldr r3, [pc, #12] @ (2be684 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -142856,23 +142859,23 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #768 @ 0x300 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r5, sp, #664 @ 0x298 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (2bebc8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143069,39 +143072,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, sp, #536 @ 0x218 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r4, sp, #384 @ 0x180 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r5, #10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2becd8 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -143236,27 +143239,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2bed78 ) │ │ │ │ ldr r0, [pc, #36] @ (2bed7c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ - str r7, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, sp, #816 @ 0x330 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r1, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2bedb0 │ │ │ │ @@ -143271,17 +143274,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ ldr r0, [pc, #12] @ (2bedc0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2beed8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -143307,19 +143310,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2bee70 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2bee70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7ac │ │ │ │ + bl 5da7bc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2beeb2 │ │ │ │ ldr r1, [pc, #172] @ (2beee0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -143384,44 +143387,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2bef08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bee92 │ │ │ │ ldr r0, [pc, #60] @ (2bef0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2bee92 │ │ │ │ bkpt 0x0076 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r4, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2bf190 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -143568,15 +143571,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 71a050 │ │ │ │ + bl 71a0a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bf166 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2c1950 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -143686,21 +143689,21 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, pc, #856 @ (adr r6, 2bf504 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r6, pc, #352 @ (adr r6, 2bf310 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ cbnz r4, 2bf202 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, pc, #880 @ (adr r5, 2bf52c ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ cbnz r0, 2bf202 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r3, #19 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002bf1c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -143757,15 +143760,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf264 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143864,17 +143867,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2bf264 │ │ │ │ nop │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf368 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -143920,15 +143923,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - str r3, [sp, #576] @ 0x240 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf3e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -143963,17 +143966,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 25dc70 │ │ │ │ @ instruction: 0xb852 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2bf3ec │ │ │ │ + ble.n 2bf47c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -144146,19 +144149,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 25dc70 │ │ │ │ add r1, pc, #568 @ (adr r1, 2bf83c ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r1, pc, #288 @ (adr r1, 2bf728 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ - blt.n 2bf638 │ │ │ │ + blt.n 2bf6c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -144190,15 +144193,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ nop │ │ │ │ add r0, pc, #912 @ (adr r0, 2bfa08 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf67c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -144294,15 +144297,15 @@ │ │ │ │ bne.n 2bf73a │ │ │ │ ldr r0, [pc, #12] @ (2bf774 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ add r0, pc, #48 @ (adr r0, 2bf7a4 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bf786 │ │ │ │ ldr r0, [pc, #84] @ (2bf7d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ @@ -144332,19 +144335,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2bf67c │ │ │ │ ldr r0, [pc, #20] @ (2bf7dc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002bf7e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -144432,17 +144435,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bf940 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bhi.n 2bf98c │ │ │ │ + bhi.n 2bf81c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf8d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -144519,25 +144522,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2bf9b0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72485c │ │ │ │ + b.w 7248ac │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cbz r2, 2bf9fe │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bf9f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ uxtb r0, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bf9b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -144594,17 +144597,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25e748 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2bfaec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -144656,15 +144659,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2bfac0 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144758,19 +144761,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 25fc68 │ │ │ │ b.n 2bfbb8 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -144802,17 +144805,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2bfc64 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf0fa004b │ │ │ │ + adc.w r0, r2, #75 @ 0x4b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2bfcac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #52] @ (2bfcb0 ) │ │ │ │ @@ -144863,15 +144866,15 @@ │ │ │ │ bl 2bf9e8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2bdd2c │ │ │ │ ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r6, [r6, #20] │ │ │ │ + ldrh r6, [r7, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bfd04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -145118,15 +145121,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bfee2 │ │ │ │ ldr.w r0, [pc, #1460] @ 2c0538 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bfee2 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 25ded8 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -145245,15 +145248,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2bfe9e │ │ │ │ ldr.w r0, [pc, #1148] @ 2c0558 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2bfe9e │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2c01c2 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2c0438 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2c001c │ │ │ │ @@ -145308,15 +145311,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2bfe9a │ │ │ │ ldr r0, [pc, #1012] @ (2c056c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2bfe9a │ │ │ │ ldr r3, [pc, #1000] @ (2c0570 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfef2 │ │ │ │ @@ -145324,15 +145327,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2bfef2 │ │ │ │ ldr r0, [pc, #980] @ (2c0574 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 2bfef2 │ │ │ │ ldr r3, [pc, #884] @ (2c0524 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145404,15 +145407,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2c000c │ │ │ │ ldr r0, [pc, #812] @ (2c0588 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c000c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c000c │ │ │ │ b.n 2c0242 │ │ │ │ ldr r3, [pc, #792] @ (2c058c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -145423,15 +145426,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2bff56 │ │ │ │ ldr r0, [pc, #772] @ (2c0590 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2bff56 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -145538,15 +145541,15 @@ │ │ │ │ b.n 2c032c │ │ │ │ ldr r4, [pc, #556] @ (2c05b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2c032c │ │ │ │ ldr r0, [pc, #548] @ (2c05bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #0 │ │ │ │ bl 2c13fc │ │ │ │ movs r0, #0 │ │ │ │ bl 2c14f0 │ │ │ │ b.n 2c01b8 │ │ │ │ ldr r4, [pc, #532] @ (2c05c0 ) │ │ │ │ add r4, pc │ │ │ │ @@ -145630,74 +145633,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2c0534 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c000c │ │ │ │ ldr r0, [pc, #400] @ (2c0604 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c000c │ │ │ │ ldr r2, [pc, #396] @ (2c0608 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c000c │ │ │ │ ldr r2, [pc, #172] @ (2c0534 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2c000c │ │ │ │ ldr r0, [pc, #376] @ (2c060c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c000c │ │ │ │ ldr r3, [pc, #368] @ (2c0610 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0088 │ │ │ │ ldr r3, [pc, #136] @ (2c0534 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c0088 │ │ │ │ ldr r0, [pc, #348] @ (2c0614 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0088 │ │ │ │ ldr r3, [pc, #340] @ (2c0618 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c01b8 │ │ │ │ ldr r3, [pc, #100] @ (2c0534 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c01b8 │ │ │ │ ldr r0, [pc, #320] @ (2c061c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c01b8 │ │ │ │ ldr r3, [pc, #312] @ (2c0620 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c02b2 │ │ │ │ ldr r3, [pc, #64] @ (2c0534 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c02b2 │ │ │ │ ldr r0, [pc, #292] @ (2c0624 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c02b2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ @@ -145712,15 +145715,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -145728,65 +145731,65 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #816] @ (2c08a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r0, #2 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r2, r3, #12 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r0, [r7, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r3, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r4, r3, #11 │ │ │ │ + lsls r4, r4, #12 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r2, [r7, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r6, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r4, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r3, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r4, [r2, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r6, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r5, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r4, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -145804,40 +145807,40 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, r4, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r2, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r1, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xf678004a │ │ │ │ + movt r0, #2122 @ 0x84a │ │ │ │ strh r6, [r6, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r5, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r0, #2 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r4, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c0628 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145886,19 +145889,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r0, #20] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c06b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146052,15 +146055,15 @@ │ │ │ │ beq.n 2c085c │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2c0928 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c07fa │ │ │ │ ldr r0, [pc, #260] @ (2c092c ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -146161,31 +146164,31 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add r4, pc, #104 @ (adr r4, 2c099c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c094c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146290,15 +146293,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -146346,15 +146349,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0acc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -146362,15 +146365,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c0b24 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2c0b28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #48] @ (2c0b2c ) │ │ │ │ ldr r3, [pc, #52] @ (2c0b30 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -146380,19 +146383,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #560] @ (2c0d58 ) │ │ │ │ + ldr r5, [pc, #848] @ (2c0e78 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2c0b46 │ │ │ │ movs r0, #0 │ │ │ │ @@ -146453,28 +146456,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c0c78 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2c0c50 │ │ │ │ ldr r3, [pc, #136] @ (2c0c7c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2c0c80 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 25dcc8 │ │ │ │ @@ -146502,33 +146505,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2c0c84 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5daa28 │ │ │ │ + b.w 5daa90 │ │ │ │ ldr r1, [pc, #36] @ (2c0c88 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2c0c8c ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2c0cd8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -146549,15 +146552,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (2c0ff0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -146661,15 +146664,15 @@ │ │ │ │ blx 25ebcc │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2bdd2c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 5c942c │ │ │ │ + bl 5c9494 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 25daf4 │ │ │ │ b.n 2c0d22 │ │ │ │ ldr r3, [pc, #504] @ (2c0ff8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146734,15 +146737,15 @@ │ │ │ │ str.w r4, [r7, #652] @ 0x28c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2bdd2c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 5c942c │ │ │ │ + bl 5c9494 │ │ │ │ b.n 2c0df2 │ │ │ │ movs r4, #24 │ │ │ │ b.n 2c0dc6 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c0fce │ │ │ │ ldr r3, [pc, #348] @ (2c1008 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -146768,85 +146771,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c0dc4 │ │ │ │ ldr r0, [pc, #312] @ (2c101c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0dc4 │ │ │ │ ldr r3, [pc, #304] @ (2c1020 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c0e06 │ │ │ │ ldr r3, [pc, #284] @ (2c1018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c0e06 │ │ │ │ ldr r0, [pc, #288] @ (2c1024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0e06 │ │ │ │ ldr r3, [pc, #280] @ (2c1028 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0e14 │ │ │ │ ldr r3, [pc, #252] @ (2c1018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2c0e14 │ │ │ │ ldr r0, [pc, #260] @ (2c102c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0e14 │ │ │ │ ldr r3, [pc, #256] @ (2c1030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0e32 │ │ │ │ ldr r3, [pc, #220] @ (2c1018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2c0e32 │ │ │ │ ldr r0, [pc, #236] @ (2c1034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0e32 │ │ │ │ ldr r3, [pc, #228] @ (2c1038 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0e24 │ │ │ │ ldr r3, [pc, #184] @ (2c1018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2c0e24 │ │ │ │ ldr r0, [pc, #208] @ (2c103c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0e24 │ │ │ │ ldr r3, [pc, #204] @ (2c1040 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0e42 │ │ │ │ ldr r3, [pc, #152] @ (2c1018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c0e42 │ │ │ │ ldr r0, [pc, #184] @ (2c1044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0e42 │ │ │ │ ldr r3, [pc, #176] @ (2c1048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0e6e │ │ │ │ ldr r3, [pc, #116] @ (2c1018 ) │ │ │ │ @@ -146859,15 +146862,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2c0e6e │ │ │ │ ldr r3, [pc, #128] @ (2c1050 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -146876,66 +146879,66 @@ │ │ │ │ ldr r3, [pc, #60] @ (2c1018 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c0eaa │ │ │ │ ldr r0, [pc, #108] @ (2c1054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c0eaa │ │ │ │ ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7d40050 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ + ldrb.w r0, [ip, r0, lsl #1] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [pc, #256] @ (2c110c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2c1090 │ │ │ │ + b.n 2c1120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1058 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -146944,15 +146947,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c1064 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c1070 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 690c8c │ │ │ │ + b.w 690cdc │ │ │ │ str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002c1074 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -147036,24 +147039,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2c1384 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 69901c │ │ │ │ + bl 69906c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 47d39c │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5dc808 │ │ │ │ ldr r1, [pc, #556] @ (2c1388 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 2c1178 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2c138c ) │ │ │ │ add r3, pc │ │ │ │ @@ -147066,29 +147069,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2c1390 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6911bc │ │ │ │ + bl 69120c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2c1394 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2c1398 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2c139c ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ ldr r3, [pc, #484] @ (2c13a0 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2c074c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -147100,15 +147103,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (2c13ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c129a │ │ │ │ ldr r2, [pc, #444] @ (2c13b0 ) │ │ │ │ ldr r3, [pc, #364] @ (2c1364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147131,15 +147134,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (2c13bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2c11ec │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c134c │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 25f3d4 │ │ │ │ @@ -147158,49 +147161,49 @@ │ │ │ │ beq.n 2c130a │ │ │ │ ldr r0, [pc, #348] @ (2c13c4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 699424 │ │ │ │ + bl 699474 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c111a │ │ │ │ ldr r3, [pc, #324] @ (2c13c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (2c13cc ) │ │ │ │ ldr r1, [pc, #328] @ (2c13d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2c11c8 │ │ │ │ ldr r3, [pc, #308] @ (2c13d4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (2c13d8 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (2c13dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2c11c8 │ │ │ │ ldr r0, [pc, #288] @ (2c13e0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 691558 │ │ │ │ + bl 6915a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -147244,15 +147247,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c1108 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2c13f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2c1108 │ │ │ │ ldr r1, [pc, #168] @ (2c13f8 ) │ │ │ │ add r1, pc │ │ │ │ blx 25f638 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c1256 │ │ │ │ @@ -147264,73 +147267,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r2, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf1ea0049 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ ldr r0, [pc, #496] @ (2c1574 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 2c03a1 │ │ │ │ str r6, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ittt gt │ │ │ │ - lslgt r2, r3, #1 │ │ │ │ - ldrbgt r4, [r1, #17] │ │ │ │ - lslgt r1, r1, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrb r4, [r2, #18] │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - itet vc │ │ │ │ - lslvc r2, r3, #1 │ │ │ │ - ldrbvs r4, [r7, #14] │ │ │ │ - lslvc r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #7] │ │ │ │ + ittt lt │ │ │ │ + lsllt r2, r3, #1 │ │ │ │ + ldrblt r4, [r0, #16] │ │ │ │ + lsllt r1, r1, #1 │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r5, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ite ne │ │ │ │ - lslne r2, r3, #1 │ │ │ │ - ldrbeq r6, [r3, #17] │ │ │ │ + itt pl │ │ │ │ + lslpl r2, r3, #1 │ │ │ │ + ldrbpl r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + ldrb r4, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x00f4 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + itt cc │ │ │ │ + lslcc r2, r3, #1 │ │ │ │ + ldrbcc r6, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, #5] │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ subs r4, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c13fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -147374,15 +147377,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 2c1476 │ │ │ │ ldr r0, [pc, #112] @ (2c14dc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 691558 │ │ │ │ + bl 6915a8 │ │ │ │ b.n 2c1430 │ │ │ │ ldr r1, [pc, #104] @ (2c14e0 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -147405,15 +147408,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c145e │ │ │ │ ldr r0, [pc, #56] @ (2c14ec ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2c145e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -147423,21 +147426,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #9] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c14f0 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 4486bc │ │ │ │ │ │ │ │ @@ -147508,39 +147511,39 @@ │ │ │ │ │ │ │ │ 002c15a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr.w ip, [pc, #48] @ 2c15e8 │ │ │ │ ldr r2, [pc, #48] @ (2c15ec ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c15f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2c1662 │ │ │ │ + pop {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c15f4 : │ │ │ │ ldr r3, [pc, #24] @ (2c1610 ) │ │ │ │ ldr r2, [pc, #28] @ (2c1614 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -147579,15 +147582,15 @@ │ │ │ │ nop │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c165c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1678 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2c1680 ) │ │ │ │ @@ -147601,17 +147604,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2bdd2c │ │ │ │ ldr r0, [pc, #12] @ (2c1688 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ str r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2c0ee4 │ │ │ │ + b.n 2c0f74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c168c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -147653,15 +147656,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 25ed48 │ │ │ │ ldr r3, [pc, #128] @ (2c1778 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 69840c │ │ │ │ + bl 69845c │ │ │ │ ldr r0, [pc, #116] @ (2c177c ) │ │ │ │ add r0, pc │ │ │ │ bl 2bdd2c │ │ │ │ ldr r2, [pc, #112] @ (2c1780 ) │ │ │ │ ldr r3, [pc, #96] @ (2c1770 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147705,34 +147708,34 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2c1ea4 │ │ │ │ + b.n 2c1f34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r7, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rev16 r0, r1 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r0, #0] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r5, #18] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1798 : │ │ │ │ ldr r0, [pc, #4] @ (2c17a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2bdd2c │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c17a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147761,25 +147764,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2c1808 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c17d6 │ │ │ │ ldr r0, [pc, #24] @ (2c180c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c17d6 │ │ │ │ str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1810 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -147837,28 +147840,28 @@ │ │ │ │ cbnz r2, 2c18e6 │ │ │ │ ldr r2, [pc, #156] @ (2c1938 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 5c942c │ │ │ │ + bl 5c9494 │ │ │ │ mov r0, r4 │ │ │ │ bl 429980 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c187c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c182e │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733d1c │ │ │ │ + bl 733d6c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c182e │ │ │ │ ldr r2, [pc, #96] @ (2c1934 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2c1908 │ │ │ │ mov r0, r4 │ │ │ │ @@ -147876,15 +147879,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2c189a │ │ │ │ ldr r0, [pc, #72] @ (2c1944 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c189a │ │ │ │ ldr r2, [pc, #60] @ (2c1948 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c18d8 │ │ │ │ @@ -147892,15 +147895,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c18d8 │ │ │ │ ldr r0, [pc, #44] @ (2c194c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c18d8 │ │ │ │ nop │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -147908,19 +147911,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ muls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c1950 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c195c │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -148196,21 +148199,21 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -148305,25 +148308,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ ldr r1, [pc, #604] @ (2c1f8c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ ldr r1, [pc, #596] @ (2c1f90 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2c1f02 │ │ │ │ ldr r1, [pc, #580] @ (2c1f94 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ @@ -148392,30 +148395,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2c1e6a │ │ │ │ ldr r1, [pc, #428] @ (2c1fb0 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ ldr r1, [pc, #416] @ (2c1fb4 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 7268b4 │ │ │ │ + bl 726904 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #372] @ (2c1fb8 ) │ │ │ │ ldr r3, [pc, #312] @ (2c1f7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148428,32 +148431,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (2c1fbc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7266ac │ │ │ │ + bl 7266fc │ │ │ │ cbnz r0, 2c1ece │ │ │ │ ldr r1, [pc, #328] @ (2c1fc0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7266ac │ │ │ │ + bl 7266fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1e30 │ │ │ │ ldr r2, [pc, #316] @ (2c1fc4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2c1fc8 ) │ │ │ │ ldr r1, [pc, #320] @ (2c1fcc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c1e38 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2c1ddc │ │ │ │ ldr r1, [pc, #288] @ (2c1fd0 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -148463,168 +148466,168 @@ │ │ │ │ bne.n 2c1f50 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2c1d5e │ │ │ │ ldr r1, [pc, #272] @ (2c1fd4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723be4 │ │ │ │ + bl 723c34 │ │ │ │ b.n 2c1e9c │ │ │ │ ldr r2, [pc, #264] @ (2c1fd8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (2c1fdc ) │ │ │ │ ldr r1, [pc, #264] @ (2c1fe0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2c1e9c │ │ │ │ ldr r4, [pc, #248] @ (2c1fe4 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (2c1fe8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (2c1fec ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2c1e9c │ │ │ │ ldr r2, [pc, #236] @ (2c1ff0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2c1ff4 ) │ │ │ │ ldr r1, [pc, #236] @ (2c1ff8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [pc, #224] @ (2c1ffc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ b.n 2c1e9c │ │ │ │ ldr r2, [pc, #216] @ (2c2000 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (2c2004 ) │ │ │ │ ldr r1, [pc, #216] @ (2c2008 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [pc, #200] @ (2c200c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ b.n 2c1e9c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2c2010 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2c2014 ) │ │ │ │ ldr r1, [pc, #192] @ (2c2018 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [pc, #176] @ (2c201c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ b.n 2c1e9c │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #88 @ 0x58 │ │ │ │ + subs r1, #160 @ 0xa0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + strb r0, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c19a0 │ │ │ │ + b.n 2c1a30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r7, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r6, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c2026 │ │ │ │ + cbz r6, 2c2038 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r1, #7] │ │ │ │ + strb r6, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r1, #9] │ │ │ │ + strb r4, [r2, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c2028 │ │ │ │ + cbz r4, 2c203a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r1, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #152 @ 0x98 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r6, 2c202c │ │ │ │ + cbz r6, 2c203e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxtb r0, r6 │ │ │ │ + cbz r0, 2c2046 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r3, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxtb r4, r1 │ │ │ │ + cbz r4, 2c204c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, #8] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r2, r4 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #4] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2c211c ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -148729,21 +148732,21 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #32] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2c2294 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -148852,15 +148855,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2c22bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c21d0 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -148873,15 +148876,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c22c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 25ea28 │ │ │ │ b.n 2c2252 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -148895,25 +148898,25 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add sp, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #544 @ 0x220 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -149043,37 +149046,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c2434 ) │ │ │ │ ldr r0, [pc, #56] @ (2c2438 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r2, [r3, #120] @ 0x78 │ │ │ │ + ldr r2, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r2, #58 @ 0x3a │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #272 @ 0x110 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c2448 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 260540 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -149115,29 +149118,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2604e4 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c24c8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2c24c4 │ │ │ │ - b.w 7198d8 │ │ │ │ + b.w 719928 │ │ │ │ b.w 260160 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25fe5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2c24ee │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7198d8 │ │ │ │ + b.w 719928 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260160 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -149179,17 +149182,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -149267,17 +149270,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2c25a0 │ │ │ │ b.n 2c2600 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2c275c ) │ │ │ │ @@ -149360,30 +149363,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c1a78 │ │ │ │ b.n 2c26a8 │ │ │ │ ldr r1, [pc, #44] @ (2c2768 ) │ │ │ │ ldr r0, [pc, #44] @ (2c276c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ mov r0, r5 │ │ │ │ blx 25ea28 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c26a8 │ │ │ │ bl 260a4c │ │ │ │ nop │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r1, #10] │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -149679,61 +149682,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r0, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #212 @ 0xd4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 2c2d94 ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 2c2eb4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #640 @ (adr r7, 2c2d48 ) │ │ │ │ + add r7, pc, #928 @ (adr r7, 2c2e68 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2c2bc4 ) │ │ │ │ @@ -149827,15 +149830,15 @@ │ │ │ │ nop │ │ │ │ strh r2, [r5, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c2bd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -149915,15 +149918,15 @@ │ │ │ │ beq.n 2c2cf4 │ │ │ │ mov r5, r9 │ │ │ │ b.n 2c2c2a │ │ │ │ ldr r1, [pc, #220] @ (2c2d84 ) │ │ │ │ ldr r0, [pc, #224] @ (2c2d88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ mov r0, r4 │ │ │ │ blx 25ea28 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -150002,31 +150005,31 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 260a4c │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r6, [r3, #15] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r6, [r7, #29] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 2c302c ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 2c314c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #584 @ (adr r4, 2c2fe8 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 2c3108 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -150209,17 +150212,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -150375,21 +150378,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 25ea28 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c2fec │ │ │ │ nop │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2c3218 ) │ │ │ │ @@ -150584,17 +150587,17 @@ │ │ │ │ b.n 2c32c8 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c3306 │ │ │ │ nop │ │ │ │ - str r4, [r7, #0] │ │ │ │ + str r4, [r0, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2c360c ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -150814,15 +150817,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2c34d4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2c3620 ) │ │ │ │ ldr r0, [pc, #88] @ (2c3624 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ mov r0, r5 │ │ │ │ blx 25ea28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -150841,25 +150844,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2c35ce │ │ │ │ bl 260a4c │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r0, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r0, r4] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r7, #10] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151051,21 +151054,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 25ea28 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c36cc │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r3, r4] │ │ │ │ + ldrh r2, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2c3a84 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -151252,15 +151255,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c3a1c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2c3a98 ) │ │ │ │ ldr r0, [pc, #80] @ (2c3a9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ mov r0, r4 │ │ │ │ blx 25ea28 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -151274,21 +151277,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2c3912 │ │ │ │ bl 260a4c │ │ │ │ strb r4, [r5, #15] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r6, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r1, r7] │ │ │ │ + ldrh r6, [r2, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -151543,17 +151546,17 @@ │ │ │ │ b.n 2c3ca4 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c3ce8 │ │ │ │ ... │ │ │ │ - ldrsb r0, [r4, r1] │ │ │ │ + ldrsb r0, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -152033,63 +152036,63 @@ │ │ │ │ ... │ │ │ │ ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [pc, #504] @ (2c4438 ) │ │ │ │ + ldr r7, [pc, #792] @ (2c4558 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #448] @ (2c4404 ) │ │ │ │ + ldr r7, [pc, #736] @ (2c4524 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #392] @ (2c43d0 ) │ │ │ │ + ldr r7, [pc, #680] @ (2c44f0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #352] @ (2c43ac ) │ │ │ │ + ldr r7, [pc, #640] @ (2c44cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002c426c : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2c2bd4 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2c4280 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c5ad8 │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c428c ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c5ad8 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r2, [r5, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c4298 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c5a54 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c42a4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c5a54 │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c42ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152110,15 +152113,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c4346 │ │ │ │ mov lr, r3 │ │ │ │ @@ -152152,15 +152155,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c4338 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c43ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152181,15 +152184,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r1, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c43fe │ │ │ │ mov lr, r3 │ │ │ │ @@ -152221,15 +152224,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c43f0 │ │ │ │ - str r2, [r0, r1] │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2c4470 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152309,17 +152312,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2c4508 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #560] @ 0x230 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c4520 ) │ │ │ │ ldr r2, [pc, #20] @ (2c4524 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c4528 ) │ │ │ │ @@ -152327,15 +152330,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -152400,15 +152403,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c4606 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -152854,15 +152857,15 @@ │ │ │ │ beq.n 2c4b4e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c4bae │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2c4b68 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c4b02 │ │ │ │ ldr r3, [pc, #224] @ (2c4bd8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -152876,15 +152879,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2c4b1e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c4b0a │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c4bc8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2c4b40 │ │ │ │ dmb ish │ │ │ │ @@ -152945,15 +152948,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2c4ae6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2c4be4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 2c4b40 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bl 260a7c │ │ │ │ str r2, [r3, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153100,15 +153103,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2c4e7c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c4d96 │ │ │ │ ldr r3, [pc, #244] @ (2c4e80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153122,15 +153125,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2c4dae │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2c4d9e │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c4e78 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2c4e22 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -153176,15 +153179,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c4dbe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2c4e84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c4dc2 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -153206,19 +153209,19 @@ │ │ │ │ bl 260a7c │ │ │ │ ldrsh r2, [r3, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r4, r2 │ │ │ │ + mov r4, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c4e94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153314,21 +153317,21 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r4, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, r6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - str r0, [sp, #696] @ 0x2b8 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r0, r6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c54f0 │ │ │ │ + b.n 2c5580 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r7, r4] │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r1, r3, r5, r6, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c4fa4 : │ │ │ │ @@ -153410,15 +153413,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c5090 │ │ │ │ adds r4, #4 │ │ │ │ @@ -153437,15 +153440,15 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r2, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [r7, r1] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -153467,15 +153470,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2c52d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -153654,71 +153657,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2c5346 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrsb r4, [r3, r6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrh r2, [r3, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5460 │ │ │ │ + b.n 2c54f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bics r4, r3 │ │ │ │ + mvns r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 61b2ea │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + bl 61b2ea │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - orrs r6, r7 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs r0, r5 │ │ │ │ + muls r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r6, [r7, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - tst r4, r7 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + eors r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r6, #0] │ │ │ │ + strh r0, [r7, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + ands r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + ands r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + strh r4, [r1, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rors r2, r7 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + tst r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #160 @ 0xa0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + strh r0, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + tst r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c534c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -153901,83 +153904,83 @@ │ │ │ │ bne.n 2c5412 │ │ │ │ ldr r0, [pc, #144] @ (2c5594 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c5416 │ │ │ │ ldr.w lr, [pc, #140] @ 2c5598 │ │ │ │ add lr, pc │ │ │ │ b.n 2c5372 │ │ │ │ - sbcs r4, r5 │ │ │ │ + rors r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r2, r7 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r2, r7 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r0, r7 │ │ │ │ + tst r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r0, r7 │ │ │ │ + tst r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r4, r7 │ │ │ │ + tst r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rors r2, r0 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r4, r7 │ │ │ │ + tst r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxtb r0, r0 │ │ │ │ + uxth r0, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r0, r6 │ │ │ │ + rors r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c558e │ │ │ │ + sxth r6, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r6, 2c5590 │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c5592 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r2, 2c5594 │ │ │ │ + cbz r2, 2c55a6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r0, 2c5596 │ │ │ │ + cbz r0, 2c55a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r6, 2c5596 │ │ │ │ + cbz r6, 2c55a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r6, 2c5598 │ │ │ │ + cbz r6, 2c55aa │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c559a │ │ │ │ + cbz r4, 2c55ac │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c559c │ │ │ │ + cbz r4, 2c55ae │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c559e │ │ │ │ + cbz r4, 2c55b0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c55a0 │ │ │ │ + cbz r4, 2c55b2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r6, 2c55a2 │ │ │ │ + cbz r6, 2c55b4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c55a2 │ │ │ │ + cbz r4, 2c55b4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r4, r1 │ │ │ │ + asrs r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c55a2 │ │ │ │ + cbz r6, 2c55b4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbz r4, 2c55a4 │ │ │ │ + cbz r4, 2c55b6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ands r0, r3 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -154017,17 +154020,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c55ee │ │ │ │ nop │ │ │ │ - ands r4, r2 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ands r2, r2 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154055,15 +154058,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154091,15 +154094,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2c571c ) │ │ │ │ @@ -154121,15 +154124,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c5720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -154733,15 +154736,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #632] @ (2c5f8c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #400] @ (2c5eb0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -155007,19 +155010,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c5fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #100 @ 0x64 │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2c6070 ) │ │ │ │ @@ -155048,23 +155051,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 73a6a8 │ │ │ │ + bl 73a6f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a82c │ │ │ │ + bl 73a87c │ │ │ │ ldr r2, [pc, #56] @ (2c6078 ) │ │ │ │ ldr r3, [pc, #48] @ (2c6074 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155216,19 +155219,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c61d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + adds r4, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -155518,21 +155521,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c6504 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 41ae98 │ │ │ │ b.n 2c6466 │ │ │ │ nop │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r5, #5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -155643,21 +155646,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 25fc74 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c66c2 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c66d2 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -155671,35 +155674,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2c66f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 7323e4 │ │ │ │ + bl 732434 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c6688 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 7323e4 │ │ │ │ + bl 732434 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c677c ) │ │ │ │ @@ -155723,15 +155726,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2c6750 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2c6750 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c6784 ) │ │ │ │ ldr r2, [pc, #44] @ (2c6780 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -155786,15 +155789,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2c6c06 │ │ │ │ ldr.w r0, [pc, #1116] @ 2c6c38 │ │ │ │ ldr.w r1, [pc, #1116] @ 2c6c3c │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -155836,15 +155839,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 72afd8 │ │ │ │ + bl 72b028 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c6ac8 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -155909,15 +155912,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72afd8 │ │ │ │ + bl 72b028 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c699e │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -155958,23 +155961,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2c6508 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 72afe0 │ │ │ │ + bl 72b030 │ │ │ │ b.n 2c6970 │ │ │ │ ldr r3, [pc, #576] @ (2c6c44 ) │ │ │ │ ldr r1, [pc, #580] @ (2c6c48 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -156016,15 +156019,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 72afd8 │ │ │ │ + bl 72b028 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2c6b1c │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2c67fa │ │ │ │ movs r0, #16 │ │ │ │ blx 25dc58 │ │ │ │ @@ -156042,15 +156045,15 @@ │ │ │ │ bl 2c6508 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72afe0 │ │ │ │ + bl 72b030 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -156125,51 +156128,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 72afe0 │ │ │ │ + bl 72b030 │ │ │ │ b.n 2c6abe │ │ │ │ ldr r0, [pc, #68] @ (2c6c4c ) │ │ │ │ ldr r1, [pc, #68] @ (2c6c50 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2c6830 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2c6c54 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2c6830 │ │ │ │ add ip, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r6, #172 @ 0xac │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r4, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #166 @ 0xa6 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r3, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c6c58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -156470,16 +156473,16 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia.w sl, {r1, r2, r3, r6} │ │ │ │ - asrs r6, r7, #9 │ │ │ │ + strd r0, r0, [r2], #312 @ 0x138 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c6f84 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156605,30 +156608,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2c7160 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2c717e │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2c7092 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #244] @ (2c71cc ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2c71d0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c71ae │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -156645,15 +156648,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c710a │ │ │ │ mov r5, r1 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r2, [pc, #156] @ (2c71d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156691,36 +156694,36 @@ │ │ │ │ b.n 2c70ca │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2c7122 │ │ │ │ ldr r0, [pc, #48] @ (2c71d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2c7124 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ b.n 2c7156 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r4, #50 @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r4, #36 @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #254 @ 0xfe │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #46 @ 0x2e │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r4, [pc, #480] @ (2c73b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c71dc : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c7214 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -156790,19 +156793,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c7290 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dc70 │ │ │ │ - str r0, [r0, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2c7430 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -156888,15 +156891,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 7322f0 │ │ │ │ + bl 732340 │ │ │ │ cbz r0, 2c73a0 │ │ │ │ ldr r2, [pc, #216] @ (2c744c ) │ │ │ │ ldr r3, [pc, #192] @ (2c7434 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -156949,15 +156952,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c733e │ │ │ │ ldr r0, [pc, #104] @ (2c745c ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2c733e │ │ │ │ ldr r3, [pc, #92] @ (2c7460 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c73d4 │ │ │ │ @@ -156966,46 +156969,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c73d4 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2c7464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2c73d4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #204 @ 0xcc │ │ │ │ + movs r6, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [pc, #752] @ (2c7748 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2c7294 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2c7294 │ │ │ │ nop │ │ │ │ @@ -157287,15 +157290,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2c74fc │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2c7790 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c7680 │ │ │ │ @@ -157323,39 +157326,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c77e6 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2c7598 │ │ │ │ b.n 2c75b8 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c77b8 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2c77d2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #146 @ 0x92 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #168 @ 0xa8 │ │ │ │ + movs r1, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157496,15 +157499,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c7882 │ │ │ │ ldr r0, [pc, #108] @ (2c79ec ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2c7882 │ │ │ │ ldr r3, [pc, #92] @ (2c79f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7940 │ │ │ │ @@ -157518,40 +157521,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2c79f4 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c7940 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r4, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r2, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #114 @ 0x72 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [pc, #960] @ (2c7da8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2c7b08 │ │ │ │ sub sp, #16 │ │ │ │ @@ -157653,35 +157656,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2c7a42 │ │ │ │ ldr r0, [pc, #48] @ (2c7b28 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2c7a42 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r3, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2c7c04 │ │ │ │ sub sp, #16 │ │ │ │ @@ -157759,35 +157762,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c7b76 │ │ │ │ ldr r0, [pc, #48] @ (2c7c24 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2c7b76 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r1, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 2c7ed0 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -157848,15 +157851,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c7dca │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c607c │ │ │ │ mov r0, r7 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c7294 │ │ │ │ ldr r2, [pc, #504] @ (2c7ee4 ) │ │ │ │ ldr r3, [pc, #484] @ (2c7ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157875,50 +157878,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2c7cd0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ b.n 2c7d44 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2c7d84 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a82c │ │ │ │ + bl 73a87c │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2cd3d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c7d2a │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2c7d7c │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7d5a │ │ │ │ mov r0, r9 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 2c7cd4 │ │ │ │ ldr r2, [pc, #352] @ (2c7ee8 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2c5dac │ │ │ │ @@ -157940,15 +157943,15 @@ │ │ │ │ bpl.n 2c7d7c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (2c7ef4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c7d7c │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -158031,48 +158034,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (2c7f00 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2c7cb8 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2c7cd4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ adds r0, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #98 @ 0x62 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #976] @ (2c82cc ) │ │ │ │ + str r4, [r7, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r5 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (2c8218 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -158189,15 +158192,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 41a67c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2c7f94 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -158289,15 +158292,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2c8384 │ │ │ │ ldr r1, [pc, #268] @ (2c8244 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -158340,15 +158343,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c824c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2c83b6 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 41ae6c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 41ae6c │ │ │ │ @@ -158363,46 +158366,46 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2c80be │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 7323fc │ │ │ │ + bl 73244c │ │ │ │ b.n 2c80e0 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cmp r5, #50 @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #156 @ 0x9c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [pc, #904] @ (2c85bc ) │ │ │ │ + ldr r6, [pc, #168] @ (2c82dc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #560] @ (2c847c ) │ │ │ │ + ldr r4, [pc, #848] @ (2c859c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732684 │ │ │ │ + bl 7326d4 │ │ │ │ b.n 2c81c8 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -158414,15 +158417,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2c5fc8 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ b.n 2c82a8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -158430,38 +158433,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2c8390 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a82c │ │ │ │ + bl 73a87c │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2cd470 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c828c │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2c82e0 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c82be │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 2c7f94 │ │ │ │ ldr r3, [pc, #336] @ (2c8440 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c7f6e │ │ │ │ ldr r3, [pc, #324] @ (2c8444 ) │ │ │ │ @@ -158474,24 +158477,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2c8448 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2c7f6e │ │ │ │ ldr r0, [pc, #288] @ (2c844c ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (2c8450 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ b.n 2c7fa0 │ │ │ │ ldr r3, [pc, #276] @ (2c8454 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c7f9e │ │ │ │ ldr r3, [pc, #244] @ (2c8444 ) │ │ │ │ @@ -158502,26 +158505,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2c8458 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c7fa0 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2c8008 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732684 │ │ │ │ + bl 7326d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c8146 │ │ │ │ ldr r2, [pc, #200] @ (2c845c ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -158558,15 +158561,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c8432 │ │ │ │ ldr r1, [pc, #108] @ (2c8460 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cc868 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 41ae6c │ │ │ │ @@ -158578,34 +158581,34 @@ │ │ │ │ bl 41ae6c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 41ae6c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 25df90 │ │ │ │ b.n 2c815a │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 732684 │ │ │ │ + bl 7326d4 │ │ │ │ b.n 2c8400 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #29 │ │ │ │ + asrs r4, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #126 @ 0x7e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + adds r6, r1, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #368] @ (2c85d0 ) │ │ │ │ + ldr r2, [pc, #656] @ (2c86f0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 2c88a0 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -158832,15 +158835,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (2c88c4 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2c850c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -159013,29 +159016,29 @@ │ │ │ │ ... │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #164 @ 0xa4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r0, #21 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #18 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r4, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2c88e4 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -159091,43 +159094,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2c8640 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2c8640 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c861c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2c8736 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c8712 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2c867a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2c87f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c87d4 │ │ │ │ ldr r3, [pc, #76] @ (2c8a20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c867a │ │ │ │ ldr r3, [pc, #68] @ (2c8a24 ) │ │ │ │ @@ -159141,27 +159144,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2c8a28 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c867a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c8962 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #6 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2c9254 │ │ │ │ @@ -159343,30 +159346,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 260424 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr.w r2, [pc, #1592] @ 2c9270 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2c9274 │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2c8da4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -159483,15 +159486,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2c8bf6 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2c8b70 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c607c │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 25df90 │ │ │ │ @@ -159537,24 +159540,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2c9284 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c8b80 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2c8dac │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2c8fa2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -159668,15 +159671,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2c8ecc │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8f26 │ │ │ │ b.n 2c8ecc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c8da8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2c607c │ │ │ │ b.n 2c8db4 │ │ │ │ @@ -159813,15 +159816,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2c9298 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c908c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2c6628 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2c9144 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -159901,15 +159904,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2c8bf6 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2c9086 │ │ │ │ ldr r2, [pc, #180] @ (2c92a4 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -159919,84 +159922,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2c92a8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2c8bf6 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2c8ff8 │ │ │ │ b.n 2c8dac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2c903a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c9018 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2c8e5c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #158 @ 0x9e │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2c9454 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + lsrs r6, r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2c92d0 │ │ │ │ + bcs.n 2c9360 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 2c9200 │ │ │ │ + bne.n 2c9290 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r0, #17] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2c953c ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -160152,15 +160155,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2c9564 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 461110 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -160196,15 +160199,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2c9570 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2c9340 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 25fedc │ │ │ │ mov r6, r0 │ │ │ │ @@ -160234,50 +160237,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2c957c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c93c0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r4, r1, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 2c95a6 │ │ │ │ + cbz r4, 2c95b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r6, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r6, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r7, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #24] │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #31 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2c9700 ) │ │ │ │ @@ -160371,22 +160374,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2c9608 │ │ │ │ ldr r0, [pc, #172] @ (2c9724 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2c9630 │ │ │ │ ldr r0, [pc, #164] @ (2c9728 ) │ │ │ │ ldr r1, [pc, #164] @ (2c972c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2c9614 │ │ │ │ ldr r1, [pc, #152] @ (2c9730 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 41ae98 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160404,15 +160407,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2c973c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c95da │ │ │ │ ldr r3, [pc, #112] @ (2c9740 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c9630 │ │ │ │ ldr r3, [pc, #92] @ (2c9738 ) │ │ │ │ @@ -160423,53 +160426,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2c9744 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2c9630 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c8ffc │ │ │ │ + b.n 2c908c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c8f58 │ │ │ │ + b.n 2c8fe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r1, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r5, #8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #896 @ (adr r6, 2c9ab4 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 2c97d4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2c988c │ │ │ │ @@ -160592,15 +160595,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2c97a4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r5, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160790,15 +160793,15 @@ │ │ │ │ bl 2c607c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2c9a12 │ │ │ │ b.n 2c9a06 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2c99a2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2c607c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -160806,15 +160809,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2c9900 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c9a1a │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -160910,30 +160913,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c607c │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2c98fc │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2c98fc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2c98fc │ │ │ │ b.n 2c9bbc │ │ │ │ asrs r0, r0, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r7, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161072,15 +161075,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2c9dd4 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2c607c │ │ │ │ b.n 2c9c74 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2c9cd2 │ │ │ │ @@ -161104,42 +161107,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2c9ddc ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2c9c6c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r0, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #784 @ 0x310 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2c9f1c │ │ │ │ @@ -161259,36 +161262,36 @@ │ │ │ │ bpl.n 2c9e3c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2c9f3c ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2c9e3c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r6, r4, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ mvns r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2ca0c4 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -161409,15 +161412,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2ca0e8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2c9fb6 │ │ │ │ ldr r3, [pc, #100] @ (2ca0ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca008 │ │ │ │ @@ -161433,40 +161436,40 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2ca0f0 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ca008 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r7, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, r2 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r6, r5, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r4, [pc, #176] @ (2ca194 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q8, q5, q4 │ │ │ │ + vmla.i16 q0, q1, d0[1] │ │ │ │ ldr r7, [pc, #480] @ (2ca2d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q8, q0, q4 │ │ │ │ + vmla.i16 q0, q4, d0[1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2ca258 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, #336] @ (2ca25c ) │ │ │ │ @@ -161587,15 +161590,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ca16e │ │ │ │ ldr r3, [pc, #76] @ (2ca280 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca1ec │ │ │ │ ldr r3, [pc, #60] @ (2ca278 ) │ │ │ │ @@ -161604,38 +161607,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca1ec │ │ │ │ ldr r0, [pc, #60] @ (2ca284 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ca1ec │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vhadd.u16 q0, q2, q4 │ │ │ │ + vhadd.u16 q8, q6, q4 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [pc, #728] @ (2ca54c ) │ │ │ │ + ldr r3, [pc, #1016] @ (2ca66c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr14, cr8, {2} │ │ │ │ + cdp2 0, 8, cr0, cr6, cr8, {2} │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 4, cr0, cr12, cr8, {2} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr8, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2ca368 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -161713,36 +161716,36 @@ │ │ │ │ bpl.n 2ca2de │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2ca388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ca2de │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip, #-288]! @ 0xfffffee0 │ │ │ │ + ldc2 0, cr0, [r4, #288]! @ 0x120 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2ca670 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -161884,15 +161887,15 @@ │ │ │ │ b.n 2ca4a6 │ │ │ │ ldr r0, [pc, #376] @ (2ca68c ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2ca690 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c607c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c7294 │ │ │ │ ldr r2, [pc, #348] @ (2ca694 ) │ │ │ │ @@ -161915,23 +161918,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2ca698 ) │ │ │ │ ldr r1, [pc, #308] @ (2ca69c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ b.n 2ca404 │ │ │ │ ldr r0, [pc, #296] @ (2ca6a0 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2ca6a4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 724b78 │ │ │ │ + bl 724bc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c607c │ │ │ │ b.n 2ca52c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -161977,15 +161980,15 @@ │ │ │ │ bpl.n 2ca524 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2ca6b4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ca524 │ │ │ │ ldr r3, [pc, #168] @ (2ca6b8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ca3fa │ │ │ │ ldr r3, [pc, #148] @ (2ca6b0 ) │ │ │ │ @@ -161997,15 +162000,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2ca6bc ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2ca3fa │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2ca59e │ │ │ │ @@ -162021,43 +162024,43 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ca5c4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r5, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65c0048 │ │ │ │ + subw r0, r4, #2120 @ 0x848 │ │ │ │ lsrs r2, r1, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2ca6b0 │ │ │ │ + ble.n 2ca740 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #-288] @ 0xfffffee0 │ │ │ │ + stc2 0, cr0, [r6, #288]! @ 0x120 │ │ │ │ lsls r6, r2, #14 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - mcrr2 0, 4, r0, r4, cr8 │ │ │ │ + stc2 0, cr0, [ip], {72} @ 0x48 │ │ │ │ lsls r0, r3, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r1, #13 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - @ instruction: 0xfbc00048 │ │ │ │ + stc2 0, cr0, [r8], {72} @ 0x48 │ │ │ │ lsls r2, r6, #12 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldc2 0, cr0, [r4], {72} @ 0x48 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + mrrc2 0, 4, r0, ip, cr8 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe80048 │ │ │ │ + ldc2 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab80048 │ │ │ │ + @ instruction: 0xfb000048 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2ca820 │ │ │ │ movs r1, #0 │ │ │ │ @@ -162180,35 +162183,35 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2ca840 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2ca728 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ lsls r0, r7, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb1a0048 │ │ │ │ + @ instruction: 0xfb620048 │ │ │ │ lsls r2, r0, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa260048 │ │ │ │ + @ instruction: 0xfa6e0048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2caafc ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #676] @ (2cab00 ) │ │ │ │ @@ -162424,15 +162427,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cab24 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ca8a6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25fedc │ │ │ │ @@ -162464,44 +162467,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2cab2c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c607c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ca96e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf6ee0048 │ │ │ │ + @ instruction: 0xf7360048 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #528] @ (2cad24 ) │ │ │ │ + ldr r2, [pc, #816] @ (2cae44 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r0, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [pc, #760] @ (2cae14 ) │ │ │ │ + ldr r2, [pc, #24] @ (2cab34 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7f40048 │ │ │ │ + ldrh.w r0, [ip, r8] │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c20048 │ │ │ │ + strb.w r0, [sl, r8] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #568] @ (2cad80 ) │ │ │ │ @@ -162707,15 +162710,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cada0 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cab8c │ │ │ │ ldr r3, [pc, #76] @ (2cada4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cac66 │ │ │ │ @@ -162724,36 +162727,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cac66 │ │ │ │ ldr r0, [pc, #56] @ (2cada8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2cac66 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r0, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf7680048 │ │ │ │ + @ instruction: 0xf7b00048 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u16 q8, , #16 │ │ │ │ cmp r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5900048 │ │ │ │ + rsbs r0, r8, #13107200 @ 0xc80000 │ │ │ │ ldr r2, [pc, #544] @ (2cafc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r6, #13107200 @ 0xc80000 │ │ │ │ + @ instruction: 0xf61e0048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #588] @ (2cb010 ) │ │ │ │ @@ -162835,15 +162838,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2caea4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -162943,15 +162946,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2cb034 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cae28 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2caf18 │ │ │ │ ldr r2, [pc, #120] @ (2cb038 ) │ │ │ │ @@ -162971,43 +162974,43 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2cb03c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2caf34 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 4, r0, cr6, cr1, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 3, r0, cr4, cr1, {3} │ │ │ │ - sbc.w r0, r4, #13107200 @ 0xc80000 │ │ │ │ + sub.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2cb058 │ │ │ │ + ble.n 2cb0e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2 0, cr0, [r4, #-452] @ 0xfffffe3c │ │ │ │ asrs r4, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, ip, #1, #9 │ │ │ │ + ands.w r0, r4, #13107200 @ 0xc80000 │ │ │ │ eors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3ba0048 │ │ │ │ + and.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2cb164 │ │ │ │ movs r4, #0 │ │ │ │ @@ -163098,15 +163101,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2cb092 │ │ │ │ ldr r0, [pc, #92] @ (2cb188 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2cb092 │ │ │ │ ldr r3, [pc, #80] @ (2cb18c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb0d4 │ │ │ │ @@ -163116,37 +163119,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb0d4 │ │ │ │ ldr r0, [pc, #64] @ (2cb190 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2cb0d4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbf60071 │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ @ instruction: 0xfbe40071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cb1dc │ │ │ │ + b.n 2cb26c │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfb620071 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #32840 @ 0x8048 │ │ │ │ + @ instruction: 0xf3100048 │ │ │ │ ldr r3, [pc, #976] @ (2cb560 ) │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #32840 @ 0x8048 │ │ │ │ + @ instruction: 0xf3100048 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2cb2dc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr.w ip, [pc, #308] @ 2cb2e0 │ │ │ │ @@ -163260,28 +163263,28 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2cb270 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2cb270 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2cb2a8 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2cb290 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfaa20071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6, #288]! @ 0x120 │ │ │ │ + ldcl 0, cr0, [lr, #288]! @ 0x120 │ │ │ │ @ instruction: 0xfa4c0071 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #200 @ 0xc8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -163438,15 +163441,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2cb50c ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c607c │ │ │ │ b.n 2cb380 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2cb3de │ │ │ │ @@ -163471,36 +163474,36 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2cb514 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2cb376 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vst4.16 {d16-d19}, [r6 :256], r1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vld4.16 {d0-d3}, [r2 :256], r1 │ │ │ │ - add.w r0, r4, #72 @ 0x48 │ │ │ │ + adc.w r0, ip, #72 @ 0x48 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh.w r0, [lr, #113] @ 0x71 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r2, #72 @ 0x48 │ │ │ │ + orr.w r0, sl, #72 @ 0x48 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q4, q4 │ │ │ │ + vmla.i d16, d0, d0[2] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #436] @ (2cb6e4 ) │ │ │ │ @@ -163639,15 +163642,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2cb708 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c607c │ │ │ │ b.n 2cb5a8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2cb60c │ │ │ │ @@ -163671,36 +163674,36 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2cb710 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2cb5a0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf71a0071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7000071 │ │ │ │ - vhadd.s32 q8, q2, q4 │ │ │ │ + vmla.i32 d0, d12, d8[0] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6900071 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 9, cr0, cr2, cr8, {2} │ │ │ │ + cdp 0, 13, cr0, cr10, cr8, {2} │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr4, cr8, {2} │ │ │ │ + cdp 0, 4, cr0, cr12, cr8, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #496] @ (2cb91c ) │ │ │ │ @@ -163826,15 +163829,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2cb93c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2cb78e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2c5c98 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -163902,36 +163905,36 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2cb948 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2cb80e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf5200071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, sl, #15794176 @ 0xf10000 │ │ │ │ - cdp 0, 0, cr0, cr0, cr8, {2} │ │ │ │ + cdp 0, 4, cr0, cr8, cr8, {2} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4a60071 │ │ │ │ movs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8, #-288] @ 0xfffffee0 │ │ │ │ - b.n 2cbef4 │ │ │ │ + stcl 0, cr0, [r0, #-288]! @ 0xfffffee0 │ │ │ │ + b.n 2cbf84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4], {72} @ 0x48 │ │ │ │ + ldcl 0, cr0, [ip], {72} @ 0x48 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2cbbdc ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ ldr r3, [pc, #636] @ (2cbbe0 ) │ │ │ │ @@ -164095,15 +164098,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2cbc00 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2cb9f0 │ │ │ │ ldr r2, [pc, #228] @ (2cbc04 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -164141,15 +164144,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2cbc0c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2cb9da │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5c98 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2cba78 │ │ │ │ @@ -164177,32 +164180,32 @@ │ │ │ │ bl 2c5c98 │ │ │ │ b.n 2cbb52 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf2ec0071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2d00071 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #24689 @ 0x6071 │ │ │ │ - b.n 2cbda4 │ │ │ │ + b.n 2cbe34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r8, r8, lsl #1 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + adcs.w r0, r0, r8, lsl #1 │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r6, r8, lsl #1 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + @ instruction: 0xeaae0048 │ │ │ │ + b.n 2cbc6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -164240,15 +164243,15 @@ │ │ │ │ bl 2cd614 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2cbcf8 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2cbd36 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -164257,25 +164260,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2cbd50 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -164315,17 +164318,17 @@ │ │ │ │ mov r9, r2 │ │ │ │ b.n 2cbc90 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bic.w r0, r0, #113 @ 0x71 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #6 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xe9800048 │ │ │ │ + strd r0, r0, [r8, #288] @ 0x120 │ │ │ │ vqadd.s8 q8, q0, │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #276] @ 2cbe7c │ │ │ │ sub sp, #16 │ │ │ │ @@ -164368,17 +164371,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7321d0 │ │ │ │ + bl 732220 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7322f0 │ │ │ │ + bl 732340 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2cbe16 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7294 │ │ │ │ ldr r2, [pc, #160] @ (2cbe90 ) │ │ │ │ ldr r3, [pc, #140] @ (2cbe80 ) │ │ │ │ @@ -164414,15 +164417,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cbde8 │ │ │ │ ldr r0, [pc, #80] @ (2cbe94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cbde8 │ │ │ │ ldr r3, [pc, #72] @ (2cbe98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cbdb4 │ │ │ │ @@ -164431,35 +164434,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbdb4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2cbea0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2cbdb4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 6, r0, cr14, cr1, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #944 @ (adr r4, 2cc238 ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 2cbf58 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ mcr 0, 6, r0, cr10, cr1, {3} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 2, r0, cr14, cr1, {3} │ │ │ │ - @ instruction: 0xe8580048 │ │ │ │ + stmia.w r0!, {r3, r6} │ │ │ │ cmp r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe80c0048 │ │ │ │ + @ instruction: 0xe8540048 │ │ │ │ │ │ │ │ 002cbea4 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -164502,20 +164505,20 @@ │ │ │ │ bmi.n 2cbf0a │ │ │ │ ldr r5, [pc, #108] @ (2cbf70 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cbf0a │ │ │ │ ldr r5, [pc, #108] @ (2cbf74 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 7321c4 │ │ │ │ + bl 732214 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 731c7c │ │ │ │ + bl 731ccc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 732020 │ │ │ │ + b.w 732070 │ │ │ │ ldr r5, [pc, #84] @ (2cbf78 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cbf0a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -164586,38 +164589,38 @@ │ │ │ │ cbz r3, 2cbfea │ │ │ │ ldr r1, [pc, #96] @ (2cc034 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72b33c │ │ │ │ + bl 72b38c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72ad6c │ │ │ │ + bl 72adbc │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2cc006 │ │ │ │ ldr r1, [pc, #68] @ (2cc038 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72b33c │ │ │ │ + bl 72b38c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72ad6c │ │ │ │ + bl 72adbc │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2cc026 │ │ │ │ ldr r1, [pc, #44] @ (2cc03c ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72b33c │ │ │ │ + bl 72b38c │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 72ad6c │ │ │ │ + bl 72adbc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -164721,15 +164724,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 25f5cc │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328b4 │ │ │ │ + bl 732904 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -164763,29 +164766,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2cc374 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 72acac │ │ │ │ + bl 72acfc │ │ │ │ ldr r1, [pc, #452] @ (2cc378 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 72acac │ │ │ │ + bl 72acfc │ │ │ │ ldr r1, [pc, #432] @ (2cc37c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 72acac │ │ │ │ + bl 72acfc │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2cc350 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2cc358 │ │ │ │ @@ -164796,15 +164799,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #356] @ (2cc380 ) │ │ │ │ ldr r3, [pc, #328] @ (2cc364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -164825,15 +164828,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (2cc38c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2cbf90 │ │ │ │ b.n 2cc202 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e348 │ │ │ │ @@ -164844,15 +164847,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2cc264 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cc330 │ │ │ │ ldr r3, [pc, #252] @ (2cc39c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -164860,62 +164863,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2cc3a4 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2cc264 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2cc3a8 ) │ │ │ │ ldr r3, [pc, #232] @ (2cc3ac ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2cc3b0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2cc264 │ │ │ │ ldr r2, [pc, #208] @ (2cc3b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2cc3b8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (2cc3bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2cc264 │ │ │ │ ldr r1, [pc, #188] @ (2cc3c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 723be4 │ │ │ │ + bl 723c34 │ │ │ │ b.n 2cc264 │ │ │ │ ldr r2, [pc, #176] @ (2cc3c4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2cc3c8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (2cc3cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2cc264 │ │ │ │ ldr r1, [pc, #156] @ (2cc3d0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2cc29e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2cc3d4 ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -164933,66 +164936,66 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xebf80071 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xebe60071 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2cc3b4 │ │ │ │ + ble.n 2cc444 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vshll.u32 q15, d20, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2cbeac │ │ │ │ + b.n 2cbf3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #1 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2cc2e4 │ │ │ │ + bcc.n 2cc374 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r7, #32 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2cbdcc │ │ │ │ + b.n 2cbe5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2cc494 │ │ │ │ + bcc.n 2cc324 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2cbc0c │ │ │ │ + b.n 2cbc9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2cc458 │ │ │ │ + bcc.n 2cc2e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cbca4 │ │ │ │ + b.n 2cbd34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r5, #31 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2cc41c │ │ │ │ + bcc.n 2cc4ac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cbd64 │ │ │ │ + b.n 2cbdf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + asrs r2, r1, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2cc3dc │ │ │ │ + bcc.n 2cc46c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2cbcac │ │ │ │ + b.n 2cbd3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2ccbc0 │ │ │ │ + b.n 2cbc50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 2cc390 │ │ │ │ + bcc.n 2cc420 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r6, #29 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 2cc360 │ │ │ │ + bcc.n 2cc3f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2ccaec │ │ │ │ + b.n 2ccb7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc3e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -165008,30 +165011,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2cc426 │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 71b99c │ │ │ │ + bl 71b9ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cc416 │ │ │ │ ldr r0, [pc, #88] @ (2cc480 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 731c7c │ │ │ │ - bl 732020 │ │ │ │ + bl 731ccc │ │ │ │ + bl 732070 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2cc44c │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 71b99c │ │ │ │ + bl 71b9ec │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cc43a │ │ │ │ ldr r2, [pc, #52] @ (2cc484 ) │ │ │ │ ldr r3, [pc, #44] @ (2cc47c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -165066,42 +165069,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2cc51c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cc514 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #112] @ (2cc520 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2cc524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2cc506 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -165115,15 +165118,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cc4f4 │ │ │ │ nop │ │ │ │ b.n 2cc484 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cc704 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2cc4a8 │ │ │ │ + bmi.n 2cc538 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc528 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -165142,29 +165145,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2cc7a2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #588] @ (2cc7bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2cc7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -165314,23 +165317,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cc77e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2cc7d0 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c6d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r2, [pc, #156] @ (2cc7d4 ) │ │ │ │ ldr r3, [pc, #116] @ (2cc7b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -165355,19 +165358,19 @@ │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cc674 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 732684 │ │ │ │ + bl 7326d4 │ │ │ │ b.n 2cc720 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 7323fc │ │ │ │ + bl 73244c │ │ │ │ b.n 2cc5dc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cc6fa │ │ │ │ movs r4, #0 │ │ │ │ b.n 2cc6fa │ │ │ │ @@ -165380,23 +165383,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc5d0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2cc5c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cc9a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2cc7c4 │ │ │ │ + bcc.n 2cc854 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2cc858 │ │ │ │ + bpl.n 2cc6e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2cc828 │ │ │ │ + cbnz r2, 2cc83a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bmi.n 2cc7d8 │ │ │ │ + bmi.n 2cc868 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2cc204 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cc7d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165406,42 +165409,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2cc85c ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2cc850 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #100] @ (2cc860 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cc864 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2cc83c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -165449,15 +165452,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cc840 │ │ │ │ nop │ │ │ │ b.n 2cc128 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cca44 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2cc940 │ │ │ │ + beq.n 2cc7d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc868 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165475,44 +165478,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #68] @ (2cc8ec ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2cc8f0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 732078 │ │ │ │ + b.w 7320c8 │ │ │ │ nop │ │ │ │ b.n 2cd08c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccad0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + beq.n 2cc908 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc8f4 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2cc964 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2cc90a │ │ │ │ @@ -165526,43 +165529,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2cc968 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2cc96c ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 732078 │ │ │ │ + b.w 7320c8 │ │ │ │ b.n 2cd018 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccb4c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r7, {r1, r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -165598,42 +165601,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cca92 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #232] @ (2ccac0 ) │ │ │ │ ldr r2, [pc, #232] @ (2ccac4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cca4c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cca86 │ │ │ │ ldr r2, [pc, #160] @ (2ccac8 ) │ │ │ │ ldr r3, [pc, #140] @ (2ccab8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -165665,25 +165668,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cca9e │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c6d0c │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cca26 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2cca26 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cc9d2 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cca76 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cca26 │ │ │ │ @@ -165693,15 +165696,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cd040 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccca4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2ccf18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002ccacc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165715,38 +165718,38 @@ │ │ │ │ bne.n 2ccbb2 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2ccb86 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #196] @ (2ccbbc ) │ │ │ │ ldr r2, [pc, #196] @ (2ccbc0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ccb5e │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccb92 │ │ │ │ ldr r3, [pc, #136] @ (2ccbc4 ) │ │ │ │ ldr r2, [pc, #136] @ (2ccbc8 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -165761,15 +165764,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ccb9e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ccb3a │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -165777,34 +165780,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ccaf2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2ccb3a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2ccb6e │ │ │ │ mov r0, r6 │ │ │ │ bl 2c7004 │ │ │ │ b.n 2ccb4e │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2ccb50 │ │ │ │ b.n 2cce9c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccda0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ccbcc : │ │ │ │ @@ -165816,40 +165819,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2ccc64 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ccc5e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #120] @ (2ccc68 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2ccc6c ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ccc2a │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ cbnz r4, 2ccc4a │ │ │ │ ldr r3, [pc, #60] @ (2ccc70 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -165861,27 +165864,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ccc30 │ │ │ │ ldr r0, [pc, #28] @ (2ccc74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2ccc3a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ccc3a │ │ │ │ b.n 2ccd48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cce4c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2ccc1c │ │ │ │ + bgt.n 2cccac │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccc78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165897,51 +165900,51 @@ │ │ │ │ beq.n 2ccd14 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccd28 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #176] @ (2ccd60 ) │ │ │ │ ldr r2, [pc, #180] @ (2ccd64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2ccd00 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2ccd34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2cccee │ │ │ │ b.n 2ccd34 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -165949,19 +165952,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ccca8 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165969,15 +165972,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2cccee │ │ │ │ nop │ │ │ │ svc 194 @ 0xc2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ccf44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccd68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165989,58 +165992,58 @@ │ │ │ │ bne.n 2cce14 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccdea │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #140] @ (2cce20 ) │ │ │ │ ldr r2, [pc, #140] @ (2cce24 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ccdd0 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ccdf6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ccd8e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166048,15 +166051,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ccdda │ │ │ │ nop │ │ │ │ udf #212 @ 0xd4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd004 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cce28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166067,48 +166070,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ccec8 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #128] @ (2cced4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2cced8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2ccea0 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2cce8e │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -166121,15 +166124,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2cce8e │ │ │ │ nop │ │ │ │ udf #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd0b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccedc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166142,41 +166145,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2ccfb0 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #208] @ (2ccfdc ) │ │ │ │ ldr r2, [pc, #208] @ (2ccfe0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2ccf86 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ccf7a │ │ │ │ ldr r3, [pc, #140] @ (2ccfe4 ) │ │ │ │ ldr r2, [pc, #144] @ (2ccfe8 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166191,19 +166194,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2ccf54 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ccfbc │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ccf54 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -166211,31 +166214,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ccf06 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2ccf96 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c7004 │ │ │ │ b.n 2ccf68 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2ccf6a │ │ │ │ nop │ │ │ │ ble.n 2cd098 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd1c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ccfec : │ │ │ │ @@ -166279,29 +166282,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2cd160 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #336] @ (2cd1b8 ) │ │ │ │ ldr r2, [pc, #340] @ (2cd1bc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, fp │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -166312,15 +166315,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cd118 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd106 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cd0e0 │ │ │ │ ldr r3, [pc, #240] @ (2cd1c0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -166346,15 +166349,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cd0cc │ │ │ │ b.n 2cd0e0 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c6d00 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -166381,29 +166384,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c6d0c │ │ │ │ b.n 2cd0bc │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 732a8c │ │ │ │ + bl 732adc │ │ │ │ b.n 2cd060 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c6d0c │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2cd0e0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2cd0e0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c7004 │ │ │ │ b.n 2cd0e0 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2c6f84 │ │ │ │ @@ -166415,15 +166418,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2cd224 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd39c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cd2a4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -166437,40 +166440,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2cd264 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cd25e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #120] @ (2cd268 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2cd26c ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd22a │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ cbnz r4, 2cd24a │ │ │ │ ldr r3, [pc, #60] @ (2cd270 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166482,27 +166485,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2cd230 │ │ │ │ ldr r0, [pc, #28] @ (2cd274 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2cd23a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd23a │ │ │ │ bge.n 2cd348 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd44c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2cd284 │ │ │ │ + bvs.n 2cd314 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd278 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166511,56 +166514,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2cd2f8 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2cd2f0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #92] @ (2cd2fc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2cd300 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd2dc │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd2e0 │ │ │ │ nop │ │ │ │ bls.n 2cd284 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd4e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd304 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166573,74 +166576,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd392 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #148] @ (2cd3c8 ) │ │ │ │ ldr r2, [pc, #148] @ (2cd3cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd376 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd39e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cd32e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd380 │ │ │ │ bls.n 2cd434 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd5ac ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd3d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166653,57 +166656,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 41a4e0 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #100] @ (2cd468 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2cd46c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd448 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd44c │ │ │ │ bhi.n 2cd53c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd64c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd470 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166716,57 +166719,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 41a4e0 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #100] @ (2cd508 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2cd50c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd4e8 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd4ec │ │ │ │ bvc.n 2cd49c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd6ec ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd510 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166778,30 +166781,30 @@ │ │ │ │ bne.n 2cd602 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd5e6 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #204] @ (2cd60c ) │ │ │ │ ldr r2, [pc, #208] @ (2cd610 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 260638 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -166812,15 +166815,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2cd5aa │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2cd5f2 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd5c6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -166829,47 +166832,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cd598 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cd538 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r7 │ │ │ │ blx 260638 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2cd56e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd598 │ │ │ │ bvc.n 2cd660 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd7f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd614 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166881,58 +166884,58 @@ │ │ │ │ bne.n 2cd6c0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd696 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #140] @ (2cd6cc ) │ │ │ │ ldr r2, [pc, #140] @ (2cd6d0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd67c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd6a2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cd63a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166940,15 +166943,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd686 │ │ │ │ nop │ │ │ │ bvs.n 2cd71c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cd8b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd6d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -166975,41 +166978,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2c6ce0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd792 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #152] @ (2cd7c0 ) │ │ │ │ ldr r2, [pc, #152] @ (2cd7c4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd764 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd79e │ │ │ │ ldr r2, [pc, #88] @ (2cd7c8 ) │ │ │ │ ldr r3, [pc, #72] @ (2cd7bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167023,32 +167026,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cd722 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2cd76e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd76e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bpl.n 2cd878 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bpl.n 2cd870 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #480] @ (2cd9a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bmi.n 2cd788 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cd7cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167062,58 +167065,58 @@ │ │ │ │ bne.n 2cd878 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd84e │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #140] @ (2cd884 ) │ │ │ │ ldr r2, [pc, #140] @ (2cd888 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd834 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd85a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cd7f2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167121,15 +167124,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd83e │ │ │ │ nop │ │ │ │ bmi.n 2cd964 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cda68 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd88c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167138,57 +167141,57 @@ │ │ │ │ ldr r6, [pc, #108] @ (2cd90c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2cd904 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #92] @ (2cd910 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2cd914 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd8f0 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd8f4 │ │ │ │ nop │ │ │ │ bcc.n 2cd870 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdaf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - it lt │ │ │ │ - lsllt r0, r1, #1 │ │ │ │ + stmia r0!, {} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd918 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #216] @ (2cda00 ) │ │ │ │ @@ -167216,41 +167219,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cd9dc │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #152] @ (2cda0c ) │ │ │ │ ldr r2, [pc, #156] @ (2cda10 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cd9ae │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cd9e8 │ │ │ │ ldr r2, [pc, #88] @ (2cda14 ) │ │ │ │ ldr r3, [pc, #72] @ (2cda04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167264,36 +167267,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cd96c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2cd9b8 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cd9b8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2cda48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cda40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdbf0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00fe │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - bcs.n 2cd940 │ │ │ │ - lsls r1, r6, #1 │ │ │ │ + itte mi │ │ │ │ + lslmi r0, r1, #1 │ │ │ │ + bcs.n 2cd940 @ unpredictable │ │ │ │ + lslpl r1, r6, #1 │ │ │ │ │ │ │ │ 002cda18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -167306,59 +167309,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cdaa4 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #144] @ (2cdadc ) │ │ │ │ ldr r2, [pc, #148] @ (2cdae0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cda88 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cdab0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cda44 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167366,15 +167369,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cda92 │ │ │ │ nop │ │ │ │ bcs.n 2cdb1c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdcc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x006e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdae4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167383,57 +167386,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2cdb70 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2cdb68 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #100] @ (2cdb74 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cdb78 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdb52 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdb56 │ │ │ │ nop │ │ │ │ bne.n 2cdc20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdd58 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ + pop {r1, r5, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdb7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -167470,42 +167473,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cdca6 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #232] @ (2cdcd4 ) │ │ │ │ ldr r2, [pc, #232] @ (2cdcd8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cdc60 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cdc9a │ │ │ │ ldr r2, [pc, #160] @ (2cdcdc ) │ │ │ │ ldr r3, [pc, #140] @ (2cdccc ) │ │ │ │ add r2, pc │ │ │ │ @@ -167537,25 +167540,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cdcb2 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c6d0c │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cdc3a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2cdc3a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cdbe6 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cdc8a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdc3a │ │ │ │ @@ -167565,15 +167568,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2cdc3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdeb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r7} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ beq.n 2cdd04 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cdce0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167586,57 +167589,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cdd88 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cdd5e │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #136] @ (2cdd94 ) │ │ │ │ ldr r2, [pc, #140] @ (2cdd98 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdd44 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cdd6a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cdd04 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167644,15 +167647,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdd4e │ │ │ │ nop │ │ │ │ ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2cdf78 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2cddf4 │ │ │ │ + cbnz r6, 2cde06 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdd9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167665,59 +167668,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cde28 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #148] @ (2cde60 ) │ │ │ │ ldr r2, [pc, #148] @ (2cde64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cde0c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cde34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cddc6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167725,15 +167728,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cde16 │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce044 ) │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0024 │ │ │ │ + revsh r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cde68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167742,55 +167745,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2cdee4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2cdede │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #88] @ (2cdee8 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2cdeec ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdeca │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdece │ │ │ │ ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce0cc ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2cdf26 │ │ │ │ + rev r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdef0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167800,29 +167803,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cdf76 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #100] @ (2cdf80 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cdf84 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -167830,29 +167833,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cdf60 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cdf64 │ │ │ │ ldmia r5!, {r1, r3, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce164 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2cdf9a │ │ │ │ + cbnz r6, 2cdfac │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cdf88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -167889,43 +167892,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce0b4 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #232] @ (2ce0e0 ) │ │ │ │ ldr r2, [pc, #232] @ (2ce0e4 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2ce06e │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce0a8 │ │ │ │ ldr r2, [pc, #156] @ (2ce0e8 ) │ │ │ │ ldr r3, [pc, #140] @ (2ce0d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -167957,25 +167960,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2ce0c0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2c6d0c │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2ce048 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ b.n 2ce048 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2cdff2 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2ce098 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce048 │ │ │ │ @@ -167984,15 +167987,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce2c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r4!, {r2} │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002ce0ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168021,42 +168024,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ce1b8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r2, [pc, #132] @ (2ce1c4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2ce1c8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce180 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168075,36 +168078,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce11a │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce3a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 732020 │ │ │ │ + b.w 732070 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 732020 │ │ │ │ + bl 732070 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002ce1f0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2ce200 ) │ │ │ │ ldr r0, [pc, #12] @ (2ce204 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 7334fc │ │ │ │ + b.w 73354c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002ce208 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168118,59 +168121,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce294 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #148] @ (2ce2cc ) │ │ │ │ ldr r2, [pc, #148] @ (2ce2d0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce278 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce2a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ce232 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168178,15 +168181,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce282 │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce4b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce2d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168199,61 +168202,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce364 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #152] @ (2ce39c ) │ │ │ │ ldr r2, [pc, #152] @ (2ce3a0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce348 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce370 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ce2fe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168261,15 +168264,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce352 │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce580 ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce3a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168282,29 +168285,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce438 │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #156] @ (2ce470 ) │ │ │ │ ldr r2, [pc, #156] @ (2ce474 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -168313,32 +168316,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce41c │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce444 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ce3ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168346,15 +168349,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce426 │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce654 ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce478 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168366,73 +168369,73 @@ │ │ │ │ bne.n 2ce526 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2ce4fc │ │ │ │ - bl 733018 │ │ │ │ + bl 733068 │ │ │ │ ldr r3, [pc, #140] @ (2ce530 ) │ │ │ │ ldr r2, [pc, #140] @ (2ce534 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730bb8 │ │ │ │ - bl 732078 │ │ │ │ + bl 730c08 │ │ │ │ + bl 7320c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ce4e2 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 732078 │ │ │ │ + bl 7320c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ce508 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7328d8 │ │ │ │ + bl 732928 │ │ │ │ b.n 2ce49e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 7329b4 │ │ │ │ + bl 732a04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2ce4ec │ │ │ │ stmia r7!, {r2, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [pc, #480] @ (2ce714 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2ce5aa │ │ │ │ + push {r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce538 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168456,15 +168459,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce584 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168488,15 +168491,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce5d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168516,15 +168519,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce614 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168550,15 +168553,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce664 : │ │ │ │ b.w 25f908 │ │ │ │ │ │ │ │ 002ce668 : │ │ │ │ bx lr │ │ │ │ @@ -168566,71 +168569,71 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ce690 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r2, pc, #880 @ (adr r2, 2cea04 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002ce694 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2ce6fc ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #80] @ (2ce700 ) │ │ │ │ ldr r2, [pc, #80] @ (2ce704 ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ce6e6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2ce708 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [lr], {89} @ 0x59 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stc 0, cr0, [r6, #-356]! @ 0xfffffe9c │ │ │ │ + stmia r2!, {r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ce70c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168648,58 +168651,58 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2ce7b4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2ce790 │ │ │ │ ldr r6, [pc, #92] @ (2ce7b8 ) │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2ce790 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ce736 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stcl 0, cr0, [r6], #-356 @ 0xfffffe9c │ │ │ │ - @ instruction: 0xf23c0047 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + stc 0, cr0, [lr], #356 @ 0x164 │ │ │ │ + @ instruction: 0xf2840047 │ │ │ │ + subs r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -168876,26 +168879,26 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2ce9a0 ) │ │ │ │ ldr r0, [pc, #28] @ (2ce9a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - eor.w r0, r6, r9, lsr #1 │ │ │ │ - ite gt │ │ │ │ - lslgt r0, r1, #1 │ │ │ │ - ittt le @ unpredictable │ │ │ │ - lslle r0, r1, #1 │ │ │ │ - ornsle r0, r2, r9, lsr #1 │ │ │ │ - it lt @ unpredictable │ │ │ │ - lsllt r0, r1, #1 │ │ │ │ - itet le │ │ │ │ - lslle r0, r1, #1 │ │ │ │ - pushgt {r4, lr} │ │ │ │ - movle.w ip, #4096 @ 0x1000 │ │ │ │ + @ instruction: 0xeace0059 │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + @ instruction: 0xeaba0059 │ │ │ │ + stmia r0!, {} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ blx 25f3d4 │ │ │ │ @@ -168919,23 +168922,23 @@ │ │ │ │ ldr r1, [pc, #20] @ (2cea04 ) │ │ │ │ ldr r0, [pc, #24] @ (2cea08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - it ge │ │ │ │ - lslge r0, r1, #1 │ │ │ │ - and.w r0, r8, r9, lsr #1 │ │ │ │ - itee mi │ │ │ │ - lslmi r0, r1, #1 │ │ │ │ - itet vc @ unpredictable │ │ │ │ - lslvc r0, r1, #1 │ │ │ │ - stmdbvs sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + nop {15} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + orrs.w r0, r0, r9, lsr #1 │ │ │ │ + itet ls │ │ │ │ + lslls r0, r1, #1 │ │ │ │ + ittt lt @ unpredictable │ │ │ │ + lsllt r0, r1, #1 │ │ │ │ + stmdblt sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #296] @ (2ceb4c ) │ │ │ │ ldr r3, [pc, #296] @ (2ceb50 ) │ │ │ │ @@ -169052,23 +169055,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ stmia r2!, {r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia.w r8!, {r0, r3, r4, r6} │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + stmdb r0, {r0, r3, r4, r6} │ │ │ │ bkpt 0x0046 │ │ │ │ lsls r0, r1, #1 │ │ │ │ + bkpt 0x008e │ │ │ │ + lsls r0, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2cebc8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -169102,15 +169105,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #32] │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169176,19 +169179,19 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2cebb4 │ │ │ │ + b.n 2cec44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2ced88 ) │ │ │ │ @@ -169935,19 +169938,19 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb896 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb82a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r3, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cf480 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169984,19 +169987,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ push {r3, r4, r5} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - svc 32 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cf4f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170017,15 +170020,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cbz r0, 2cf5a4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - bl 5c3536 │ │ │ │ + bl 5c3536 │ │ │ │ │ │ │ │ 002cf538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2cf69c ) │ │ │ │ @@ -170158,17 +170161,17 @@ │ │ │ │ blx 25dc70 │ │ │ │ @ instruction: 0xb700 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cpsid ai │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 2cf77c │ │ │ │ + ble.n 2cf60c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r4, r5 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -171039,15 +171042,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002cffac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171086,19 +171089,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - bcc.n 2d0000 │ │ │ │ + bmi.n 2d0090 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #224 @ 0xe0 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d0024 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -171915,15 +171918,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #304 @ (adr r1, 2d08e4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d07b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171955,15 +171958,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, pc, #968 @ (adr r0, 2d0bdc ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r0, [r4, #6] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0818 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172000,15 +172003,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r0, pc, #584 @ (adr r0, 2d0ac8 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0884 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172050,15 +172053,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, pc, #128 @ (adr r0, 2d0978 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldrb r6, [r2, #4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d08fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172103,15 +172106,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d097c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172159,15 +172162,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0a04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172218,15 +172221,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r2, #30] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d0a94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -172515,23 +172518,23 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ add r1, pc, #624 @ (adr r1, 2d1014 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d0dc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172777,19 +172780,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d107c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -172969,19 +172972,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #24] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d1270 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173355,23 +173358,23 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r2, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bkpt 0x0016 │ │ │ │ + bkpt 0x005e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d1610 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173704,15 +173707,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d1950 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173908,15 +173911,15 @@ │ │ │ │ nop │ │ │ │ str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d1b48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173994,15 +173997,15 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d1c1c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174045,15 +174048,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d1c90 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174094,15 +174097,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r2, [r3, #32] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r4, [r5, #72] @ 0x48 │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d1d04 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174215,19 +174218,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #22] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - push {r1, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d1e2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174484,19 +174487,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #8] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrh r6, [r5, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r0, 2d2116 │ │ │ │ + cbz r0, 2d2128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r6, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d20c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174715,19 +174718,19 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrh r4, [r2, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r0, 2d2312 │ │ │ │ + cbz r0, 2d2324 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175069,43 +175072,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r0, #2 │ │ │ │ strh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #280 @ 0x118 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r6, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d270c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175374,23 +175377,23 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strh r4, [r4, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ strh r6, [r5, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #392 @ 0x188 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + strh r2, [r4, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d29c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175591,15 +175594,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #21] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d2bd4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -175753,23 +175756,23 @@ │ │ │ │ blx 25dc70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #23] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, pc, #744 @ (adr r6, 2d3054 ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 2d2d74 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, #22] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2d74 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175789,15 +175792,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2dbc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175836,19 +175839,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2d2e34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #880 @ (adr r5, 2d31a0 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 2d2ec0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d2e38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176149,47 +176152,47 @@ │ │ │ │ blx 25dc70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #19] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, pc, #976 @ (adr r2, 2d3550 ) │ │ │ │ + add r3, pc, #240 @ (adr r3, 2d3270 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 2d34e4 ) │ │ │ │ + add r3, pc, #120 @ (adr r3, 2d3204 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #776 @ (adr r2, 2d349c ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 2d31bc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, #8] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d319c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176274,17 +176277,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #3] │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r7, #7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d3294 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176371,17 +176374,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r7, #2] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d338c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176793,19 +176796,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strb r0, [r2, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d3830 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -176910,23 +176913,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strb r0, [r0, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r0, #13] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + strb r0, [r1, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d3968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -177203,15 +177206,15 @@ │ │ │ │ b.n 2d3b9c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r0, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r0, [r5, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d3c98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -177230,25 +177233,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #516] @ (2d3edc ) │ │ │ │ ldr r2, [pc, #520] @ (2d3ee0 ) │ │ │ │ ldr r1, [pc, #520] @ (2d3ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2d3ee8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -177432,41 +177435,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #968 @ (adr r1, 2d42b0 ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 2d3fd0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d3f14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178067,31 +178070,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2d4654 │ │ │ │ + bcc.n 2d46e4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r3, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, #52] @ 0x34 │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d4614 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178113,24 +178116,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ ldr r3, [pc, #488] @ (2d4844 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2d4848 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #472] @ (2d484c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -178164,15 +178167,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 25f7b0 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2d46c6 │ │ │ │ ldr r1, [pc, #368] @ (2d4850 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d47ea │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -178263,25 +178266,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2d4864 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d46ec │ │ │ │ ldr r1, [pc, #104] @ (2d4868 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d46f4 │ │ │ │ ldr r3, [pc, #80] @ (2d486c ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2d4870 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178291,41 +178294,41 @@ │ │ │ │ blx 25dc70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - it │ │ │ │ - lsl r7, r1, #1 │ │ │ │ - ldrh r0, [r3, #44] @ 0x2c │ │ │ │ + stmia r0!, {r6} │ │ │ │ + lsls r7, r1, #1 │ │ │ │ + ldrh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + str r0, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r2, #80] @ 0x50 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r4, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, #16] │ │ │ │ + str r4, [r4, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d4874 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178763,19 +178766,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ str r2, [r3, #0] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vrsubhn.i d24, , q11 │ │ │ │ + vmlsl.u q12, d31, d30[0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrb r4, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d4d7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179112,25 +179115,25 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r2, [r1, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, r0] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d5138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179267,43 +179270,43 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r0, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrb r4, [r2, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r5, r2] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d52c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -179485,49 +179488,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r5, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, r4] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r3, r0] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r6, r7] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d54e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -179647,46 +179650,46 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrsb r2, [r6, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, #31] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d565c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7254e0 │ │ │ │ + b.w 725530 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -179720,15 +179723,15 @@ │ │ │ │ beq.n 2d56ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6f1cfc │ │ │ │ + bl 6f1d4c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 448404 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 44823c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -179762,29 +179765,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d5790 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d5790 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -179819,22 +179822,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 70d6f0 │ │ │ │ + bl 70d740 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6fabf0 │ │ │ │ + bl 6fac40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70edb0 │ │ │ │ + bl 70ee00 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d5ad8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -179889,23 +179892,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25ea28 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r7 │ │ │ │ blx 26083c │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 6fa934 │ │ │ │ + bl 6fa984 │ │ │ │ ldr r2, [pc, #780] @ (2d5bcc ) │ │ │ │ ldr r3, [pc, #756] @ (2d5bb8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -180030,15 +180033,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2d5a26 │ │ │ │ ldr r0, [pc, #452] @ (2d5be0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2d5a3a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -180092,30 +180095,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2d5bec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2d58aa │ │ │ │ ldr r3, [pc, #272] @ (2d5bf0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2d5bf4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2d5bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d58aa │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 25e348 │ │ │ │ ldr r3, [pc, #236] @ (2d5bfc ) │ │ │ │ @@ -180125,28 +180128,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2d5c04 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d58aa │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d5a82 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2d5a92 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2d5a9a │ │ │ │ ldr r0, [pc, #196] @ (2d5c08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ b.n 2d5a9a │ │ │ │ ldr r3, [pc, #188] @ (2d5c0c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2d593e │ │ │ │ @@ -180159,15 +180162,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2d5c18 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d58aa │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 25dc58 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2d595a │ │ │ │ ldr r3, [pc, #140] @ (2d5c1c ) │ │ │ │ @@ -180179,76 +180182,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2d5c24 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d58aa │ │ │ │ mov r3, sl │ │ │ │ b.n 2d5ab8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r1, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r2, [r1, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [pc, #504] @ (2d5dcc ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [pc, #440] @ (2d5d90 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [pc, #72] @ (2d5c24 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r6, [pc, #912] @ (2d5f70 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, r0] │ │ │ │ + strb r2, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r4, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strb r4, [r1, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002d5c28 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -180354,33 +180357,33 @@ │ │ │ │ 002d5d0c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2d5d88 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2d5d88 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -180491,15 +180494,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002d5e98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -180512,59 +180515,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d5ef8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d5ef8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733fa4 │ │ │ │ + b.w 733ff4 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002d5f00 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2d5f68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2d5f68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -180636,15 +180639,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 432654 │ │ │ │ vldr d7, [pc, #64] @ 2d6070 │ │ │ │ ldr r2, [pc, #72] @ (2d607c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2d6080 ) │ │ │ │ @@ -180674,23 +180677,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 12207a │ │ │ │ cmp r1, #136 @ 0x88 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6084 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2d6098 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 733fa4 │ │ │ │ + b.w 733ff4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002d60a0 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2d60cc │ │ │ │ cbz r1, 2d60be │ │ │ │ @@ -180810,19 +180813,19 @@ │ │ │ │ ldr r3, [pc, #384] @ (2d635c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bl 9c1e2 │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r7, [pc, #568] @ (2d6424 ) │ │ │ │ + ldr r7, [pc, #856] @ (2d6544 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #272] @ (2d6304 ) │ │ │ │ + ldr r7, [pc, #560] @ (2d6424 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #696] @ (2d64b0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d61f8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -180932,15 +180935,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d62e4 │ │ │ │ ldr r0, [pc, #72] @ (2d6358 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d62e4 │ │ │ │ ldr r3, [pc, #60] @ (2d635c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d62b4 │ │ │ │ @@ -180948,31 +180951,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d62b4 │ │ │ │ ldr r0, [pc, #40] @ (2d6360 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d62b4 │ │ │ │ blx 260028 │ │ │ │ ldr r1, [pc, #728] @ (2d6624 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #64] @ (2d639c ) │ │ │ │ + ldr r6, [pc, #352] @ (2d64bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #728] @ (2d663c ) │ │ │ │ + ldr r5, [pc, #1016] @ (2d675c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6364 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181020,15 +181023,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d6398 │ │ │ │ ldr r0, [pc, #72] @ (2d6428 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d6398 │ │ │ │ ldr r3, [pc, #60] @ (2d642c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d6398 │ │ │ │ @@ -181036,32 +181039,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d6398 │ │ │ │ ldr r0, [pc, #40] @ (2d6430 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d6398 │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #840] @ (2d6764 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #680] @ (2d66d4 ) │ │ │ │ + ldr r5, [pc, #968] @ (2d67f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #320] @ (2d6574 ) │ │ │ │ + ldr r5, [pc, #608] @ (2d6694 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6434 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181078,15 +181081,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -181180,29 +181183,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2d6590 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25dc70 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #976] @ (2d694c ) │ │ │ │ + ldr r5, [pc, #240] @ (2d666c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov ip, r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #584] @ (2d67cc ) │ │ │ │ + ldr r4, [pc, #872] @ (2d68ec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #496] @ (2d677c ) │ │ │ │ + ldr r4, [pc, #784] @ (2d689c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #424] @ (2d673c ) │ │ │ │ + ldr r4, [pc, #712] @ (2d685c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6594 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d6598 : │ │ │ │ @@ -181254,21 +181257,21 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002d65c8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d65d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ movs r4, #130 @ 0x82 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2d65e4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ nop │ │ │ │ movs r4, #118 @ 0x76 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181276,164 +181279,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d6648 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #64] @ (2d664c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #56] @ (2d6650 ) │ │ │ │ ldr r0, [pc, #56] @ (2d6654 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d6658 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #40] @ (2d665c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5de114 │ │ │ │ - ldr r4, [pc, #40] @ (2d6670 ) │ │ │ │ + b.w 5de17c │ │ │ │ + ldr r4, [pc, #328] @ (2d6790 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #0] @ (2d6650 ) │ │ │ │ + ldr r4, [pc, #288] @ (2d6770 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [pc, #0] @ (2d6660 ) │ │ │ │ + ldr r4, [pc, #288] @ (2d6780 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (2d66bc ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d66c0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #64] @ (2d66c4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #56] @ (2d66c8 ) │ │ │ │ ldr r0, [pc, #56] @ (2d66cc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d66d0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #40] @ (2d66d4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5de114 │ │ │ │ - ldr r3, [pc, #952] @ (2d6a78 ) │ │ │ │ + b.w 5de17c │ │ │ │ + ldr r4, [pc, #216] @ (2d6798 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #912] @ (2d6a58 ) │ │ │ │ + ldr r4, [pc, #176] @ (2d6778 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [pc, #16] @ (2d66e8 ) │ │ │ │ + ldr r4, [pc, #304] @ (2d6808 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (2d67c4 ) │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r5, [pc, #208] @ (2d67c8 ) │ │ │ │ ldr r2, [pc, #212] @ (2d67cc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (2d67d0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (2d67d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2d677e │ │ │ │ ldr r2, [pc, #188] @ (2d67d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d6794 │ │ │ │ ldr r1, [pc, #156] @ (2d67dc ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d67a4 │ │ │ │ ldr r3, [pc, #144] @ (2d67e0 ) │ │ │ │ ldr r1, [pc, #144] @ (2d67e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ ldr r1, [pc, #136] @ (2d67e8 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 2d67b4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -181446,107 +181449,107 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (2d67ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #72] @ (2d67f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #60] @ (2d67f4 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #992] @ (2d6bac ) │ │ │ │ + ldr r4, [pc, #256] @ (2d68cc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, r9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [pc, #960] @ (2d6b9c ) │ │ │ │ + ldr r4, [pc, #224] @ (2d68bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orn r0, r8, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf0b00047 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #136] @ (2d6870 ) │ │ │ │ + ldr r4, [pc, #424] @ (2d6990 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [pc, #560] @ (2d6a20 ) │ │ │ │ + ldr r3, [pc, #848] @ (2d6b40 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #640] @ (2d6a74 ) │ │ │ │ + ldr r3, [pc, #928] @ (2d6b94 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #760] @ (2d6af0 ) │ │ │ │ + ldr r4, [pc, #24] @ (2d6810 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (2d68bc ) │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r5, [pc, #168] @ (2d68c0 ) │ │ │ │ ldr r2, [pc, #172] @ (2d68c4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (2d68c8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (2d68cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2d6886 │ │ │ │ ldr r2, [pc, #148] @ (2d68d0 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d689c │ │ │ │ ldr r1, [pc, #120] @ (2d68d4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ cbz r0, 2d68ac │ │ │ │ ldr r3, [pc, #108] @ (2d68d8 ) │ │ │ │ ldr r1, [pc, #112] @ (2d68dc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ ldr r2, [pc, #100] @ (2d68e0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2d36a8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -181556,46 +181559,46 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (2d68e4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #56] @ (2d68e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ - ldr r0, [r7, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #496] @ (2d6ab4 ) │ │ │ │ + ldr r3, [pc, #784] @ (2d6bd4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [pc, #840] @ (2d6c1c ) │ │ │ │ + ldr r3, [pc, #104] @ (2d693c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #448] @ (2d6a98 ) │ │ │ │ + ldr r3, [pc, #736] @ (2d6bb8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #608] @ (2d6b40 ) │ │ │ │ + ldr r3, [pc, #896] @ (2d6c60 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #584] @ (2d6b2c ) │ │ │ │ + ldr r3, [pc, #872] @ (2d6c4c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #80] @ (2d6938 ) │ │ │ │ + ldr r3, [pc, #368] @ (2d6a58 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #176] @ (2d699c ) │ │ │ │ + ldr r3, [pc, #464] @ (2d6abc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d6934 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181603,31 +181606,31 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (2d693c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #32] @ (2d695c ) │ │ │ │ + ldr r2, [pc, #320] @ (2d6a7c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #952] @ (2d6cf8 ) │ │ │ │ + ldr r2, [pc, #216] @ (2d6a18 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d6988 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181635,31 +181638,31 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (2d6990 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #720] @ (2d6c60 ) │ │ │ │ + ldr r1, [pc, #1008] @ (2d6d80 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #248] @ (2d6a8c ) │ │ │ │ + ldr r2, [pc, #536] @ (2d6bac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d69cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -181667,24 +181670,24 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (2d69d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df8c │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #384] @ (2d6b54 ) │ │ │ │ + ldr r1, [pc, #672] @ (2d6c74 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #280] @ (2d6af0 ) │ │ │ │ + ldr r1, [pc, #568] @ (2d6c10 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d6a10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181692,24 +181695,24 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (2d6a18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df8c │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #112] @ (2d6a88 ) │ │ │ │ + ldr r1, [pc, #400] @ (2d6ba8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #664] @ (2d6cb4 ) │ │ │ │ + ldr r1, [pc, #952] @ (2d6dd4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d6ac0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -181727,23 +181730,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f89c │ │ │ │ + bl 70f8ec │ │ │ │ cbz r0, 2d6a86 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 2d6aae │ │ │ │ ldr r2, [pc, #76] @ (2d6ad4 ) │ │ │ │ @@ -181763,32 +181766,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (2d6ad8 ) │ │ │ │ ldr r0, [pc, #40] @ (2d6adc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r2, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #320] @ (2d6c10 ) │ │ │ │ + ldr r1, [pc, #608] @ (2d6d30 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #760] @ (2d6dcc ) │ │ │ │ + ldr r1, [pc, #24] @ (2d6aec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ rors r6, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #296] @ (2d6c04 ) │ │ │ │ + ldr r0, [pc, #584] @ (2d6d24 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #416] @ (2d6c80 ) │ │ │ │ + ldr r1, [pc, #704] @ (2d6da0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d6b2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -181797,32 +181800,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d6b34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #80] @ (2d6b84 ) │ │ │ │ + ldr r0, [pc, #368] @ (2d6ca4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + ldr r0, [pc, #264] @ (2d6c40 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d6b84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181831,32 +181834,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d6b8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blxns r7 │ │ │ │ + ldr r0, [pc, #16] @ (2d6b9c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #280] @ (2d6ca8 ) │ │ │ │ + ldr r0, [pc, #568] @ (2d6dc8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (2d6c54 ) │ │ │ │ @@ -181876,32 +181879,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r2, [pc, #140] @ (2d6c68 ) │ │ │ │ ldr r1, [pc, #140] @ (2d6c6c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70f89c │ │ │ │ + bl 70f8ec │ │ │ │ cbz r0, 2d6c14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 2d6c42 │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -181925,35 +181928,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2d6c74 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ lsls r0, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r9 │ │ │ │ + blxns r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bxns r9 │ │ │ │ + blxns r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ands r0, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0x47d6 │ │ │ │ + ldr r0, [pc, #120] @ (2d6cf0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6c78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182040,36 +182043,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r7, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #34 @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d6d68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5dc808 │ │ │ │ ldr r1, [pc, #24] @ (2d6d98 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa30 │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5daa98 │ │ │ │ + bl 5dc808 │ │ │ │ ldr r1, [pc, #16] @ (2d6d9c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5daa30 │ │ │ │ + b.w 5daa98 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 002d6da0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182239,23 +182242,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - mov ip, r2 │ │ │ │ + mov ip, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov ip, r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r8, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6f8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182265,17 +182268,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sl, sp │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6fb8 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -182320,15 +182323,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2d70f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2d70fc ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #244] @ (2d7100 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d704a │ │ │ │ @@ -182378,20 +182381,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d7036 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2d7110 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2d7114 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2d70e8 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -182402,33 +182405,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d7082 │ │ │ │ b.n 2d7036 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add ip, r5 │ │ │ │ + add ip, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #70 @ 0x46 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r9 │ │ │ │ + add sl, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2d7214 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -182506,34 +182509,34 @@ │ │ │ │ bpl.n 2d7146 │ │ │ │ ldr r0, [pc, #48] @ (2d7224 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d7146 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2d71a0 │ │ │ │ nop │ │ │ │ subs r3, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r2 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2d7230 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ adds r6, r3, r2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -182562,15 +182565,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #760] @ (2d7584 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7428 │ │ │ │ @@ -182583,20 +182586,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 44dbdc │ │ │ │ ldr r1, [pc, #720] @ (2d7588 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5dc08c │ │ │ │ + bl 5dc0f4 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2d7326 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #692] @ (2d758c ) │ │ │ │ ldr r3, [pc, #664] @ (2d7574 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -182607,27 +182610,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ ldr r3, [pc, #644] @ (2d7590 ) │ │ │ │ ldr r2, [pc, #648] @ (2d7594 ) │ │ │ │ ldr r1, [pc, #648] @ (2d7598 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d72ce │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 4361d4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -182649,15 +182652,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2d75a4 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d72ce │ │ │ │ vldr d7, [pc, #484] @ 2d7560 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2d75a8 ) │ │ │ │ @@ -182708,41 +182711,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d72ce │ │ │ │ ldr r0, [pc, #444] @ (2d75bc ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2d72ce │ │ │ │ ldr r3, [pc, #432] @ (2d75c0 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2d75c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2d75c8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d72ce │ │ │ │ ldr r3, [pc, #416] @ (2d75cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d729a │ │ │ │ ldr r3, [pc, #384] @ (2d75b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d729a │ │ │ │ ldr r0, [pc, #396] @ (2d75d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2d729a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -182750,30 +182753,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2d7522 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d7522 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2d7522 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d7522 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -182785,15 +182788,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2d75dc ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d7370 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -182808,20 +182811,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2d7348 │ │ │ │ ldr r3, [pc, #188] @ (2d75e0 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -182829,15 +182832,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2d75e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d7370 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2d75ec ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2d75f0 ) │ │ │ │ ldr r1, [pc, #168] @ (2d75f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -182856,77 +182859,77 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #246 @ 0xf6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r6, r6 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r1, #118 @ 0x76 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - negs r0, r7 │ │ │ │ + cmn r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs r6, r1 │ │ │ │ + rors r6, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs r2, r0 │ │ │ │ + sbcs r2, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - negs r0, r7 │ │ │ │ + cmn r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r2, r0, #29 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmn r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2d79a8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r6 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs r6, r1 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r0 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #16] @ (2d75e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1 │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + ands r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adcs r2, r4 │ │ │ │ + sbcs r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2 │ │ │ │ + asrs r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #114 @ 0x72 │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - eors r6, r3 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2d76ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182935,26 +182938,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2d76f4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #212] @ (2d76f8 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2d76fc ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2d7700 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #200] @ (2d7704 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2d76ac │ │ │ │ ldr r3, [pc, #192] @ (2d7708 ) │ │ │ │ @@ -182966,26 +182969,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #160] @ (2d7710 ) │ │ │ │ ldr r1, [pc, #164] @ (2d7714 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2d7718 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -183006,15 +183009,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2d7720 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d7646 │ │ │ │ ldr r0, [pc, #96] @ (2d7724 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2d7646 │ │ │ │ ldr r3, [pc, #92] @ (2d7728 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7698 │ │ │ │ ldr r3, [pc, #72] @ (2d7720 ) │ │ │ │ @@ -183022,46 +183025,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d7698 │ │ │ │ ldr r0, [pc, #76] @ (2d772c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7299cc │ │ │ │ - str r0, [r4, #24] │ │ │ │ + b.w 729a1c │ │ │ │ + str r0, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r2, #52] @ 0x34 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #912 @ 0x390 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - eors r2, r7 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d79f0 │ │ │ │ + b.n 2d7a80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ asrs r6, r2, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - eors r6, r2 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r1 │ │ │ │ + eors r2, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r7 │ │ │ │ + lsls r4, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2d7760 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183072,19 +183075,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - str r4, [r4, #4] │ │ │ │ + str r4, [r5, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + ands r2, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #82 @ 0x52 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -183236,27 +183239,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d78e0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2d7928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2d78e0 │ │ │ │ bl 2d7730 │ │ │ │ nop │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2d7e38 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183338,15 +183341,15 @@ │ │ │ │ bpl.n 2d795c │ │ │ │ ldr.w r0, [pc, #1072] @ 2d7e48 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d795c │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2d79e8 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2d79e8 │ │ │ │ @@ -183405,15 +183408,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2d7e54 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #1 │ │ │ │ bl 385998 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2d79e8 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -183734,21 +183737,21 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ blx r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d7e04 │ │ │ │ + ble.n 2d7e94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d7e58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -183777,15 +183780,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (2d81a4 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ bl 385998 │ │ │ │ vldr d7, [pc, #724] @ 2d8188 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2d81a8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -184047,15 +184050,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d7f88 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2d81bc ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2d7f88 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2d81c0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2d81c4 ) │ │ │ │ ldr r1, [pc, #80] @ (2d81c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -184069,39 +184072,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bls.n 2d81c0 │ │ │ │ + bls.n 2d8250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #142 @ 0x8e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r1, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #50 @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #196 @ 0xc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d81cc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d81d0 : │ │ │ │ @@ -184129,15 +184132,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2d8aa0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ cbnz r0, 2d824e │ │ │ │ ldr.w r2, [pc, #2180] @ 2d8aa4 │ │ │ │ ldr.w r3, [pc, #2160] @ 2d8a94 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -184924,53 +184927,53 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r0, [pc, #496] @ (2d8c90 ) │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #42 @ 0x2a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r6, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r6, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #254 @ 0xfe │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #92 @ 0x5c │ │ │ │ + adds r4, #164 @ 0xa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + cbnz r0, 2d8af4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #202 @ 0xca │ │ │ │ + adds r4, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d8af4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184992,35 +184995,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ cbz r0, 2d8b94 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2d8bc4 ) │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #132] @ (2d8bc8 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (2d8bcc ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2d8bd0 ) │ │ │ │ ldr r3, [pc, #72] @ (2d8bb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -185043,39 +185046,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2d8bdc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2d8b6c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r7, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [pc, #992] @ (2d8fa8 ) │ │ │ │ + ldr r5, [pc, #256] @ (2d8cc8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #632] @ (2d8e50 ) │ │ │ │ + ldr r4, [pc, #920] @ (2d8f70 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8be0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185105,19 +185108,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r4, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r4, [pc, #288] @ (2d8d60 ) │ │ │ │ + ldr r4, [pc, #576] @ (2d8e80 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #130 @ 0x82 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8c48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185145,19 +185148,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ adds r4, r7, #1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r3, [pc, #912] @ (2d9034 ) │ │ │ │ + ldr r4, [pc, #176] @ (2d8d54 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #30 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ + cmp r5, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8cac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185189,19 +185192,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2d8d10 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 25e4d4 │ │ │ │ adds r0, r3, #0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8d14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185230,30 +185233,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2d8d8c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ bl 2d8cac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #24] @ (2d8d90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ subs r0, r6, r6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r2, r1, r6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8d94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185266,21 +185269,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (2d8eb8 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ ldr r1, [pc, #248] @ (2d8ebc ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2d8e64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2d8e28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d8e88 │ │ │ │ @@ -185289,47 +185292,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (2d8ec8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 2d8e4c │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r3, [pc, #200] @ (2d8ecc ) │ │ │ │ ldr r1, [pc, #204] @ (2d8ed0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r3, [pc, #192] @ (2d8ed4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d65f4 │ │ │ │ + b.w 5d665c │ │ │ │ cbz r6, 2d8e78 │ │ │ │ ldr r3, [pc, #172] @ (2d8ed8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (2d8edc ) │ │ │ │ ldr r1, [pc, #172] @ (2d8ee0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d8dfc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 2d8e98 │ │ │ │ ldr r3, [pc, #144] @ (2d8ee4 ) │ │ │ │ @@ -185347,70 +185350,70 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (2d8ee8 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #96] @ (2d8eec ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [pc, #84] @ (2d8ef0 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (2d8ef4 ) │ │ │ │ ldr r0, [pc, #88] @ (2d8ef8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ subs r2, r5, r4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ + ldrb r0, [r2, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r6, r3, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #576] @ (2d9104 ) │ │ │ │ + ldr r2, [pc, #864] @ (2d9224 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #528] @ (2d90d8 ) │ │ │ │ + ldr r3, [pc, #816] @ (2d91f8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, r1, r3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - sub.w r0, r8, r7, lsl #1 │ │ │ │ + @ instruction: 0xebf00047 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #264] @ (2d8fe4 ) │ │ │ │ + ldr r2, [pc, #552] @ (2d9104 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #216] @ (2d8fb8 ) │ │ │ │ + ldr r3, [pc, #504] @ (2d90d8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, r7, r1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #104 @ 0x68 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #848] @ (2d9244 ) │ │ │ │ + ldr r2, [pc, #112] @ (2d8f64 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #110 @ 0x6e │ │ │ │ + cmp r4, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -185422,15 +185425,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2d8f44 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d902c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -185703,30 +185706,30 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2d9244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ ldr r3, [pc, #24] @ (2d9248 ) │ │ │ │ ldr r1, [pc, #24] @ (2d924c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2d9250 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2d8c48 │ │ │ │ vst4.16 {d16-d19}, [r0 :128], r2 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -185831,15 +185834,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2d92f4 │ │ │ │ b.n 2d933e │ │ │ │ adds r0, r4, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r6 │ │ │ │ + mov r4, pc │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, r0, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r6, r5, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r6, r1, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -185955,25 +185958,25 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r4, r6, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r6, r3, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186010,27 +186013,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2d95cc ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (2d95d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2d95d4 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #92] @ (2d95d8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2d95dc ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -186046,37 +186049,37 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #52] @ (2d95ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d69b0 │ │ │ │ - muls r4, r6 │ │ │ │ + b.w 5d6a18 │ │ │ │ + bics r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, r3 │ │ │ │ + add r6, ip │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r1, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, lr, #14811136 @ 0xe20000 │ │ │ │ - movs r5, #132 @ 0x84 │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186084,15 +186087,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2d9628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d9656 │ │ │ │ @@ -186152,17 +186155,17 @@ │ │ │ │ b.w 4150b0 │ │ │ │ ldr r1, [pc, #12] @ (2d96c4 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (2d96c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 4128cc │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #130 @ 0x82 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -186270,15 +186273,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2d9842 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2d9854 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2d9890 │ │ │ │ @@ -186889,17 +186892,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r0, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r4, r5, #4 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r4, r0, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2d9c7c │ │ │ │ nop │ │ │ │ @@ -186975,15 +186978,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (2da014 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 414800 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 4136e8 │ │ │ │ @@ -186991,19 +186994,19 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 414800 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 41559c │ │ │ │ nop │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + adds r4, r7, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r1, r5 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (2da0ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -187089,34 +187092,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (2da150 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 2d96cc │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d96cc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 2d96cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2da018 │ │ │ │ nop │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r5, r2 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r0, r0 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (2da250 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -187125,15 +187128,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2da258 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (2da25c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 415530 │ │ │ │ @@ -187192,44 +187195,44 @@ │ │ │ │ ldr r2, [pc, #72] @ (2da26c ) │ │ │ │ ldr r1, [pc, #76] @ (2da270 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2da0f8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r3, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r5, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xe9940062 │ │ │ │ - adds r2, r6, r7 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (2da35c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187322,15 +187325,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2da3b8 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2da3ea │ │ │ │ cmp r4, #4 │ │ │ │ @@ -187630,21 +187633,21 @@ │ │ │ │ lsls r0, r6, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r5, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r1, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pli [pc, #-4095] @ 2d96d5 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 2db6db │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r7, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r3, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ @@ -187659,37 +187662,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187699,31 +187702,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2da7ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ ldr r3, [pc, #24] @ (2da7b0 ) │ │ │ │ ldr r1, [pc, #24] @ (2da7b4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2da7b8 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2d8c48 │ │ │ │ b.n 2da168 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #19 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -187926,15 +187929,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2da8e4 │ │ │ │ ldr r0, [pc, #136] @ (2daa74 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2da8e4 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2da88e │ │ │ │ ldr r2, [pc, #108] @ (2daa78 ) │ │ │ │ @@ -187961,43 +187964,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r4, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2db230 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mov r0, r2 │ │ │ │ + mov r0, fp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #11 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r3, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188134,15 +188137,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2dab68 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2dad24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2dab68 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2dad18 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -188209,15 +188212,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2dad20 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dac22 │ │ │ │ ldr r0, [pc, #96] @ (2dad2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2dac24 │ │ │ │ ldr r1, [pc, #84] @ (2dad30 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188231,36 +188234,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2dad34 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2dab68 │ │ │ │ nop │ │ │ │ lsls r6, r5, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r0, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 2dade0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -188270,15 +188273,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (2dadec ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 415530 │ │ │ │ @@ -188318,21 +188321,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2da7bc │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ udf #206 @ 0xce │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -188343,26 +188346,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2dae98 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #124] @ (2dae9c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2daea0 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (2daea4 ) │ │ │ │ ldr r3, [pc, #108] @ (2daea8 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -188380,38 +188383,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #56] @ (2daeb8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + b.w 5d56e4 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #19] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ udf #8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #31] │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188666,15 +188669,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2db142 │ │ │ │ ldr r0, [pc, #124] @ (2db208 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2db142 │ │ │ │ ldr r1, [pc, #108] @ (2db20c ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188693,40 +188696,40 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (2db210 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2db068 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2db002 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6, #-448]! @ 0xfffffe40 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r6, #-448]! @ 0xfffffe40 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbde0070 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #16 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r5, [pc, #336] @ (2db360 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r6, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2db328 │ │ │ │ sub sp, #24 │ │ │ │ @@ -188857,24 +188860,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2db398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2da7bc │ │ │ │ nop │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 2db3fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -188882,15 +188885,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (2db404 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 4136e8 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 4136e8 │ │ │ │ @@ -188898,19 +188901,19 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 414800 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 41559c │ │ │ │ nop │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2db6f8 ) │ │ │ │ @@ -189045,15 +189048,15 @@ │ │ │ │ bpl.n 2db4be │ │ │ │ ldr r0, [pc, #436] @ (2db708 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -189191,35 +189194,35 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2db4be │ │ │ │ ldr r0, [pc, #56] @ (2db718 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2db624 │ │ │ │ b.n 2db696 │ │ │ │ nop │ │ │ │ strh.w r0, [ip, r0, lsl #3] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #5 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #2 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ @@ -189230,38 +189233,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2db780 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ ldr r2, [pc, #20] @ (2db784 ) │ │ │ │ ldr r1, [pc, #24] @ (2db788 ) │ │ │ │ ldr r0, [pc, #24] @ (2db78c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2d8be0 │ │ │ │ bvs.n 2db83c │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2db810 ) │ │ │ │ @@ -189269,58 +189272,58 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2db818 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #100] @ (2db81c ) │ │ │ │ ldr r1, [pc, #100] @ (2db820 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #84] @ (2db824 ) │ │ │ │ ldr r3, [pc, #88] @ (2db828 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2db82c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #60] @ (2db830 ) │ │ │ │ ldr r1, [pc, #60] @ (2db834 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r2, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cdp2 0, 14, cr0, cr14, cr7, {2} │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + vhadd.u q0, q3, │ │ │ │ + add r0, pc, #200 @ (adr r0, 2db8ec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189464,59 +189467,59 @@ │ │ │ │ movs r5, #1 │ │ │ │ b.n 2db902 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2db8ea │ │ │ │ and.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, #10 │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r2, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + movs r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r4, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2db838 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -189541,20 +189544,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2dbac6 │ │ │ │ @@ -189576,15 +189579,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dbbba │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2dbac2 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dbbee │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2dbc24 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -189635,22 +189638,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #208] @ (2dbc40 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r2, [pc, #192] @ (2dbc44 ) │ │ │ │ ldr r3, [pc, #196] @ (2dbc48 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2dbc4c ) │ │ │ │ @@ -189672,18 +189675,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2dbab4 │ │ │ │ ldr r1, [pc, #136] @ (2dbc50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2dbb90 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2dbc54 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -189698,50 +189701,50 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xf2180070 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #20 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcs.n 2dbb90 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r2, r1, #21 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r3, #7 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r1, #0 │ │ │ │ + subs r4, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0bc0070 │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r0, #5 │ │ │ │ + adds r0, r1, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2db838 │ │ │ │ nop │ │ │ │ b.n 2db838 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -189762,23 +189765,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2dbcc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d6528 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + b.w 5d6590 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2dbcfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -189786,24 +189789,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2dbd04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 381f3c │ │ │ │ nop │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -189957,15 +189960,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dbe38 │ │ │ │ ldr r0, [pc, #160] @ (2dbf58 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2dbe2e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190005,37 +190008,37 @@ │ │ │ │ vqadd.s32 q0, q4, q8 │ │ │ │ bcs.n 2dbf48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r4, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r4, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r7, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (2dbfe4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -190050,52 +190053,52 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2dbff4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (2dbff8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #68] @ (2dbffc ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r3, [pc, #60] @ (2dc000 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r0, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldc 0, cr0, [r8], #448 @ 0x1c0 │ │ │ │ - adds r2, r4, r6 │ │ │ │ + adds r2, r5, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + subs r4, r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r1, #5 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 2dc03c │ │ │ │ + rev r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190282,38 +190285,38 @@ │ │ │ │ str.w r3, [r4, #2872] @ 0xb38 │ │ │ │ b.n 2dc08c │ │ │ │ ldc 0, cr0, [r4], #-448 @ 0xfffffe40 │ │ │ │ ldmia r7!, {r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 9, cr0, cr12, cr7, {2} │ │ │ │ - movs r6, r0 │ │ │ │ + cdp2 0, 14, cr0, cr4, cr7, {2} │ │ │ │ + lsls r6, r1, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp2 0, 1, cr0, cr8, cr7, {2} │ │ │ │ - vhadd.u32 q0, q3, │ │ │ │ - stc2l 0, cr0, [r4, #284]! @ 0x11c │ │ │ │ - cdp2 0, 12, cr0, cr0, cr7, {2} │ │ │ │ - ldc2 0, cr0, [lr, #284] @ 0x11c │ │ │ │ - cdp2 0, 11, cr0, cr0, cr7, {2} │ │ │ │ + cdp2 0, 6, cr0, cr0, cr7, {2} │ │ │ │ + vhadd.u32 q8, q7, │ │ │ │ + cdp2 0, 2, cr0, cr12, cr7, {2} │ │ │ │ + vhadd.u8 q0, q4, │ │ │ │ + stc2l 0, cr0, [r6, #284]! @ 0x11c │ │ │ │ + cdp2 0, 15, cr0, cr8, cr7, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2dc2cc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #136] @ (2dc2d0 ) │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2dc2d4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #124] @ (2dc2d8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2dc270 │ │ │ │ @@ -190321,15 +190324,15 @@ │ │ │ │ cbz r2, 2dc270 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2dc264 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2dc2be │ │ │ │ ldr r6, [pc, #80] @ (2dc2dc ) │ │ │ │ ldr.w r8, [pc, #80] @ 2dc2e0 │ │ │ │ ldr r7, [pc, #80] @ (2dc2e4 ) │ │ │ │ @@ -190338,53 +190341,53 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dc29a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2db838 │ │ │ │ nop │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #-284]! @ 0xfffffee4 │ │ │ │ - stc2l 0, cr0, [r2, #-284] @ 0xfffffee4 │ │ │ │ + ldc2l 0, cr0, [r6, #-284]! @ 0xfffffee4 │ │ │ │ + stc2 0, cr0, [sl, #284] @ 0x11c │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r5, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 8, cr0, cr4, cr7, {2} │ │ │ │ - cdp2 0, 9, cr0, cr8, cr7, {2} │ │ │ │ + cdp2 0, 12, cr0, cr12, cr7, {2} │ │ │ │ + cdp2 0, 14, cr0, cr0, cr7, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2dc33c │ │ │ │ ldr r2, [pc, #64] @ (2dc340 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2dc344 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #52] @ (2dc348 ) │ │ │ │ ldr r3, [pc, #56] @ (2dc34c ) │ │ │ │ ldr r1, [pc, #56] @ (2dc350 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -190394,53 +190397,53 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + b.w 5d56e4 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r5, #25 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-284]! @ 0xfffffee4 │ │ │ │ + ldc2l 0, cr0, [r8, #-284]! @ 0xfffffee4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2dc3c4 ) │ │ │ │ ldr r2, [pc, #92] @ (2dc3c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2dc3cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (2dc3d0 ) │ │ │ │ ldr r1, [pc, #80] @ (2dc3d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2dc3d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -190451,49 +190454,49 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r0, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ssat r0, #8, r6, asr #1 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ + bfi r0, lr, #1, #7 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8, #284] @ 0x11c │ │ │ │ + stc2l 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2dc448 ) │ │ │ │ ldr r2, [pc, #92] @ (2dc44c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2dc450 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (2dc454 ) │ │ │ │ ldr r1, [pc, #80] @ (2dc458 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2dc45c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -190504,24 +190507,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subw r0, r2, #71 @ 0x47 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + @ instruction: 0xf2ea0047 │ │ │ │ + str r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-284]! @ 0xfffffee4 │ │ │ │ + stc2 0, cr0, [r0, #284] @ 0x11c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r3, [pc, #376] @ (2dc5f0 ) │ │ │ │ @@ -190675,16 +190678,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dc59c │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2dc594 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaae0047 │ │ │ │ - ldc2 0, cr0, [r6], #284 @ 0x11c │ │ │ │ + @ instruction: 0xfaf60047 │ │ │ │ + ldc2l 0, cr0, [lr], #284 @ 0x11c │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dc344 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -190736,18 +190739,18 @@ │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dc626 │ │ │ │ nop │ │ │ │ b.n 2dc2ec │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [sl], r7 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + ldr??.w r0, [r2, r7] │ │ │ │ + asrs r4, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dc726 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190764,23 +190767,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2dc73c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2dc70a │ │ │ │ @@ -190798,18 +190801,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfa540047 │ │ │ │ - @ instruction: 0xfa5c0047 │ │ │ │ + @ instruction: 0xfa9c0047 │ │ │ │ + @ instruction: 0xfaa40047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2dc874 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ add.w r6, r0, #1952 @ 0x7a0 │ │ │ │ @@ -190922,20 +190925,20 @@ │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dc7ce │ │ │ │ nop │ │ │ │ b.n 2dc264 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf77e0047 │ │ │ │ + @ instruction: 0xf7c60047 │ │ │ │ + ldr??.w r0, [r6, #71] @ 0x47 │ │ │ │ + @ instruction: 0xf79a0047 │ │ │ │ + vld1.8 {d16[2]}, [r6], r7 │ │ │ │ + @ instruction: 0xf7720047 │ │ │ │ vst1.8 {d0[2]}, [lr], r7 │ │ │ │ - @ instruction: 0xf7520047 │ │ │ │ - ldrsb.w r0, [lr, #71] @ 0x47 │ │ │ │ - @ instruction: 0xf72a0047 │ │ │ │ - vst4.16 {d16-d19}, [r6], r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2dc8f8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #84] @ (2dc8fc ) │ │ │ │ @@ -190943,22 +190946,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2dc8e2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -190966,18 +190969,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str??.w r0, [ip, r7] │ │ │ │ - ldr??.w r0, [lr, r7] │ │ │ │ + ldrh.w r0, [r4, #71] @ 0x47 │ │ │ │ + str.w r0, [r6, #71] @ 0x47 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -191005,15 +191008,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2dcbf4 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2dc968 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -191252,28 +191255,28 @@ │ │ │ │ b.n 2dcb28 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dd238 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf7300047 │ │ │ │ - @ instruction: 0xf7d80047 │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + @ instruction: 0xf7780047 │ │ │ │ + strh.w r0, [r0, r7] │ │ │ │ + asrs r6, r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 2dd1f8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2dd194 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ - strh.w r0, [r0, r7] │ │ │ │ + @ instruction: 0xf5fc0047 │ │ │ │ + str??.w r0, [r8, r7] │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, lr, #13041664 @ 0xc70000 │ │ │ │ - movt r0, #51271 @ 0xc847 │ │ │ │ + eor.w r0, r6, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf7140047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2dccc0 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #156] @ (2dccc4 ) │ │ │ │ @@ -191284,33 +191287,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #136] @ (2dcccc ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -191329,33 +191332,33 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2dccd8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #20 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4e60047 │ │ │ │ - bic.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ - @ instruction: 0xf4e60047 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + @ instruction: 0xf52e0047 │ │ │ │ + orn r0, ip, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf52e0047 │ │ │ │ + lsrs r6, r4, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf5800047 │ │ │ │ - @ instruction: 0xf2dc0047 │ │ │ │ + rsb r0, r8, #13041664 @ 0xc70000 │ │ │ │ + ssat r0, #8, r4, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [pc, #868] @ (2dd058 ) │ │ │ │ @@ -191377,15 +191380,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2dcf0c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2dcec4 │ │ │ │ @@ -191664,48 +191667,48 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2db838 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf35e0047 │ │ │ │ + usat r0, #7, r6, asr #1 │ │ │ │ svc 74 @ 0x4a │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 68 @ 0x44 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf3f80047 │ │ │ │ + orr.w r0, r0, #13041664 @ 0xc70000 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1280047 │ │ │ │ - lsrs r4, r1, #11 │ │ │ │ + sbcs.w r0, r0, #71 @ 0x47 │ │ │ │ + lsrs r4, r2, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands.w r0, ip, #13041664 @ 0xc70000 │ │ │ │ + orn r0, r4, #13041664 @ 0xc70000 │ │ │ │ ble.n 2dcfec │ │ │ │ lsls r0, r6, #1 │ │ │ │ - eors.w r0, ip, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf0e40047 │ │ │ │ ble.n 2dd160 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bfi r0, r0, #1, #7 │ │ │ │ - bics.w r0, ip, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf2e20047 │ │ │ │ - vext.8 q8, q7, , #0 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + usat r0, #7, r8, asr #1 │ │ │ │ + eor.w r0, r4, #71 @ 0x47 │ │ │ │ + ssat r0, #8, sl, asr #1 │ │ │ │ + orr.w r0, r6, #71 @ 0x47 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbfx r0, r2, #1, #8 │ │ │ │ + usat r0, #7, sl, lsl #1 │ │ │ │ bgt.n 2dcfd0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vmla.i d0, d0, d3[1] │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + vmla.i d16, d8, d3[1] │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subw r0, sl, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf2f20047 │ │ │ │ bgt.n 2dd0f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191730,26 +191733,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2dd13a │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2dd0f6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -191799,28 +191802,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2dd1d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2dd172 │ │ │ │ nop │ │ │ │ blt.n 2dd0b8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bic.w r0, lr, #71 @ 0x47 │ │ │ │ - orr.w r0, r0, #71 @ 0x47 │ │ │ │ + orns r0, r6, #71 @ 0x47 │ │ │ │ + eor.w r0, r8, #71 @ 0x47 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 1, cr0, cr2, cr7, {2} │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + cdp 0, 5, cr0, cr10, cr7, {2} │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs.w r0, r4, #71 @ 0x47 │ │ │ │ - ldcl 0, cr0, [ip, #284] @ 0x11c │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + @ instruction: 0xf1fc0047 │ │ │ │ + cdp 0, 2, cr0, cr4, cr7, {2} │ │ │ │ + lsls r4, r3, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs.w r0, r2, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf19a0047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2dd408 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr r2, [pc, #540] @ (2dd40c ) │ │ │ │ @@ -192020,38 +192023,38 @@ │ │ │ │ nop │ │ │ │ bge.n 2dd4cc │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2dd4c4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6], {71} @ 0x47 │ │ │ │ - @ instruction: 0xf0d60047 │ │ │ │ + stc 0, cr0, [lr, #-284] @ 0xfffffee4 │ │ │ │ + adds.w r0, lr, #71 @ 0x47 │ │ │ │ bls.n 2dd4d0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc 0, cr0, [ip], #-284 @ 0xfffffee4 │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + ldcl 0, cr0, [r4], #-284 @ 0xfffffee4 │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - and.w r0, r6, #71 @ 0x47 │ │ │ │ - @ instruction: 0xebf80047 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + orr.w r0, lr, #71 @ 0x47 │ │ │ │ + mcrr 0, 4, r0, r0, cr7 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vext.8 q8, q3, , #0 │ │ │ │ - rsbs r0, r2, r7, lsl #1 │ │ │ │ - lsls r0, r0, #22 │ │ │ │ + bics.w r0, lr, #71 @ 0x47 │ │ │ │ + ldc 0, cr0, [sl], {71} @ 0x47 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i d0, d12, d3[1] │ │ │ │ - @ instruction: 0xeb900047 │ │ │ │ - lsls r6, r0, #21 │ │ │ │ + vmla.i16 d16, d4, d7[0] │ │ │ │ + rsbs r0, r8, r7, lsl #1 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s q8, q3, │ │ │ │ + vext.8 q0, q7, , #0 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2dd46a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -192097,27 +192100,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2dd4fc ) │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xeb800047 │ │ │ │ + rsb r0, r8, r7, lsl #1 │ │ │ │ │ │ │ │ 002dd500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192135,15 +192138,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2dd556 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2dd52a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192153,18 +192156,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r4, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xebf60047 │ │ │ │ - stc 0, cr0, [sl], {71} @ 0x47 │ │ │ │ + ldc 0, cr0, [lr], #-284 @ 0xfffffee4 │ │ │ │ + mrrc 0, 4, r0, r2, cr7 │ │ │ │ │ │ │ │ 002dd574 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #52] @ (2dd5b8 ) │ │ │ │ @@ -192177,28 +192180,28 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2dd5c0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeb800047 │ │ │ │ - pkhbt r0, r0, r7, lsl #1 │ │ │ │ + rsb r0, r8, r7, lsl #1 │ │ │ │ + add.w r0, r8, r7, lsl #1 │ │ │ │ │ │ │ │ 002dd5c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192213,30 +192216,30 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orn r0, lr, r7, lsl #1 │ │ │ │ - @ instruction: 0xeb2c0047 │ │ │ │ + @ instruction: 0xeab60047 │ │ │ │ + sbcs.w r0, r4, r7, lsl #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2dd62c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ @@ -192244,22 +192247,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2dd664 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ eor.w r0, ip, #14811136 @ 0xe20000 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2dd704 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192385,21 +192388,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr.w ip, [pc, #96] @ 2dd82c │ │ │ │ add ip, pc │ │ │ │ b.n 2dd78c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr.w ip, [pc, #80] @ 2dd830 │ │ │ │ add ip, pc │ │ │ │ b.n 2dd758 │ │ │ │ ldr r2, [pc, #76] @ (2dd834 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -192416,15 +192419,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2dd840 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2dd74a │ │ │ │ nop │ │ │ │ bpl.n 2dd86c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -192435,15 +192438,15 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2dda48 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #49250 @ 0xc062 │ │ │ │ - rsb r0, lr, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf2160047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192583,15 +192586,15 @@ │ │ │ │ b.n 2dd992 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2dda70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -192608,15 +192611,15 @@ │ │ │ │ bpl.n 2dd9b2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2dda7c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #72] @ (2dda80 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dd99c │ │ │ │ ldr r3, [pc, #52] @ (2dda78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -192624,92 +192627,92 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dd99c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2dda84 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2dd99c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2dd992 │ │ │ │ nop │ │ │ │ bcc.n 2ddb40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d16, d2, d7[0] │ │ │ │ + bic.w r0, sl, #71 @ 0x47 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d16, d4, d7[0] │ │ │ │ + ands.w r0, ip, #71 @ 0x47 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2ddb04 ) │ │ │ │ ldr r2, [pc, #108] @ (2ddb08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2ddb0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #96] @ (2ddb10 ) │ │ │ │ ldr r1, [pc, #96] @ (2ddb14 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #80] @ (2ddb18 ) │ │ │ │ ldr r2, [pc, #84] @ (2ddb1c ) │ │ │ │ ldr r3, [pc, #84] @ (2ddb20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2ddb24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #60] @ (2ddb28 ) │ │ │ │ ldr r1, [pc, #64] @ (2ddb2c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - vshr.u32 q0, q4, #12 │ │ │ │ - cdp2 0, 12, cr0, cr10, cr6, {2} │ │ │ │ - ldr r0, [pc, #344] @ (2ddc68 ) │ │ │ │ + vshr.u32 q8, q4, #4 │ │ │ │ + vhadd.u16 q0, q1, q3 │ │ │ │ + ldr r0, [pc, #632] @ (2ddd88 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2dd7d8 │ │ │ │ + b.n 2dd868 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dd808 │ │ │ │ + b.n 2dd898 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -192802,27 +192805,27 @@ │ │ │ │ bne.n 2ddc8e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 2ddc4a │ │ │ │ cbz r3, 2ddc76 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2ddcb8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 73414c │ │ │ │ + bl 73419c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2ddc5c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4150b0 │ │ │ │ @@ -192834,15 +192837,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ddc5c │ │ │ │ b.n 2ddc52 │ │ │ │ ldr r1, [pc, #56] @ (2ddcc8 ) │ │ │ │ @@ -192856,28 +192859,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ddc08 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ddcd0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ddc08 │ │ │ │ nop │ │ │ │ ... │ │ │ │ beq.n 2ddd90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr, #284] @ 0x11c │ │ │ │ + stcl 0, cr0, [r6, #284]! @ 0x11c │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193090,18 +193093,18 @@ │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dde62 │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2de02c │ │ │ │ + b.n 2de0bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb640058 │ │ │ │ - ldr r3, [pc, #352] @ (2de074 ) │ │ │ │ + @ instruction: 0xfbac0058 │ │ │ │ + ldr r3, [pc, #640] @ (2de194 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2de410 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -193112,15 +193115,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2de418 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 2de41c │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -193581,74 +193584,74 @@ │ │ │ │ ldr r1, [pc, #124] @ (2de480 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2de3b0 │ │ │ │ ldr r2, [pc, #120] @ (2de484 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2de3a8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb220058 │ │ │ │ - adc.w r0, r2, r7, lsl #1 │ │ │ │ - adcs.w r0, r6, r7, lsl #1 │ │ │ │ + @ instruction: 0xfb6a0058 │ │ │ │ + @ instruction: 0xeb8a0047 │ │ │ │ + @ instruction: 0xeb9e0047 │ │ │ │ ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xead00047 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + adds.w r0, r8, r7, lsl #1 │ │ │ │ + svc 10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr??.w r0, [ip, r8, lsl #1] │ │ │ │ - strd r0, r0, [r2, #284] @ 0x11c │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + vst1.8 @ instruction: 0xf9c40058 │ │ │ │ + and.w r0, sl, r7, lsl #1 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2de4c0 │ │ │ │ + ble.n 2de350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb.w r0, [sl, r8, lsl #1] │ │ │ │ - strd r0, r0, [r0], #284 @ 0x11c │ │ │ │ - bgt.n 2de444 │ │ │ │ + ldr.w r0, [r2, r8, lsl #1] │ │ │ │ + stmdb r8!, {r0, r1, r2, r6} │ │ │ │ + ble.n 2de4d4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r5, #27 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 2de518 │ │ │ │ + bgt.n 2de3a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de3c4 │ │ │ │ + b.n 2de454 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2de420 │ │ │ │ + bgt.n 2de4b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #168 @ (adr r4, 2de50c ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 2de62c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x00f0 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - b.n 2de1b8 │ │ │ │ + it cc │ │ │ │ + lslcc r1, r2, #1 │ │ │ │ + b.n 2de248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de2c4 │ │ │ │ + b.n 2de354 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de17c │ │ │ │ + b.n 2de20c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2de164 │ │ │ │ + b.n 2de1f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de15c │ │ │ │ + b.n 2de1ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2de154 │ │ │ │ + b.n 2de1e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -193669,22 +193672,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 2de5d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 2de5d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2de598 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -193743,28 +193746,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73414c │ │ │ │ + b.w 73419c │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -193784,22 +193787,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2de720 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2de720 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2de6de │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -193856,15 +193859,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73414c │ │ │ │ + b.w 73419c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -193877,50 +193880,50 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2de78c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #64] @ (2de790 ) │ │ │ │ ldr r1, [pc, #64] @ (2de794 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #48] @ (2de798 ) │ │ │ │ ldr r3, [pc, #52] @ (2de79c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf3140058 │ │ │ │ - @ instruction: 0xf22a0046 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + @ instruction: 0xf35c0058 │ │ │ │ + @ instruction: 0xf2720046 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2de718 │ │ │ │ + bge.n 2de7a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2de748 │ │ │ │ + bge.n 2de7d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2def98 │ │ │ │ + b.n 2de028 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2de7fc ) │ │ │ │ @@ -193928,50 +193931,50 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2de804 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #64] @ (2de808 ) │ │ │ │ ldr r1, [pc, #64] @ (2de80c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #48] @ (2de810 ) │ │ │ │ ldr r3, [pc, #52] @ (2de814 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf29c0058 │ │ │ │ - subs.w r0, r2, #70 @ 0x46 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf2e40058 │ │ │ │ + @ instruction: 0xf1fa0046 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 2de8a0 │ │ │ │ + bls.n 2de730 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2de8d0 │ │ │ │ + bls.n 2de760 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2def70 │ │ │ │ + b.n 2df000 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2de874 ) │ │ │ │ @@ -193979,50 +193982,50 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2de87c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #64] @ (2de880 ) │ │ │ │ ldr r1, [pc, #64] @ (2de884 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #48] @ (2de888 ) │ │ │ │ ldr r3, [pc, #52] @ (2de88c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf2240058 │ │ │ │ - @ instruction: 0xf13a0046 │ │ │ │ - subs r2, #198 @ 0xc6 │ │ │ │ + @ instruction: 0xf26c0058 │ │ │ │ + @ instruction: 0xf1820046 │ │ │ │ + subs r3, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2de828 │ │ │ │ + bls.n 2de8b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2de858 │ │ │ │ + bls.n 2de8e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2def58 │ │ │ │ + b.n 2defe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -194123,30 +194126,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2de98a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2de9fc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2de98a │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2de980 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2deaa8 │ │ │ │ + b.n 2deb38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 2dea8c │ │ │ │ sub sp, #20 │ │ │ │ @@ -194158,15 +194161,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -194194,18 +194197,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bics.w r0, sl, #88 @ 0x58 │ │ │ │ - b.n 2deb7c │ │ │ │ + eor.w r0, r2, #88 @ 0x58 │ │ │ │ + b.n 2dec0c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2deb44 │ │ │ │ + b.n 2debd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2deb28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194213,15 +194216,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2deb30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2deb34 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2deb02 │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -194255,26 +194258,26 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dead0 │ │ │ │ nop │ │ │ │ - vshr.s32 q0, q4, #28 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + vshr.s32 q8, q4, #20 │ │ │ │ + b.n 2deb4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + b.n 2deb78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r1!, {r2, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2dec0c │ │ │ │ + bmi.n 2dea9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (2debf8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194282,15 +194285,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (2dec00 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (2dec04 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2debd4 │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -194299,15 +194302,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2debb8 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2deba8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 2debce │ │ │ │ bl 4136e8 │ │ │ │ @@ -194332,26 +194335,26 @@ │ │ │ │ ldr r2, [pc, #40] @ (2dec10 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2deb7e │ │ │ │ - mrc 0, 7, r0, cr6, cr8, {2} │ │ │ │ - svc 24 │ │ │ │ + vqadd.s64 q0, q7, q4 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2deb38 │ │ │ │ + bcc.n 2debc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (2dedb4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -194361,15 +194364,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (2dedbc ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (2dedc0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (2dedc4 ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -194381,15 +194384,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ded74 │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -194443,15 +194446,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -194479,15 +194482,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ b.n 2ded18 │ │ │ │ ldr r2, [pc, #88] @ (2dedd0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (2dedd4 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -194508,35 +194511,35 @@ │ │ │ │ ldr r0, [pc, #60] @ (2dede4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 1, r0, cr6, cr8, {2} │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + mcr 0, 3, r0, cr14, cr8, {2} │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #90 @ 0x5a │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2dedd0 │ │ │ │ + bcc.n 2dee60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r0!, {} │ │ │ │ lsls r0, r6, #1 │ │ │ │ bl 25cdca │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2dedc0 │ │ │ │ + bcs.n 2dee50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #164 @ 0xa4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc 0, cr0, [lr], #352 @ 0x160 │ │ │ │ - bgt.n 2ded8c │ │ │ │ + ldcl 0, cr0, [r6], #352 @ 0x160 │ │ │ │ + ble.n 2dee1c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2dee4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -194546,15 +194549,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2dee36 │ │ │ │ ldr r1, [pc, #52] @ (2dee58 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -194567,18 +194570,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dec14 │ │ │ │ nop │ │ │ │ - mrrc 0, 5, r0, r2, cr8 │ │ │ │ - bgt.n 2def38 │ │ │ │ + ldc 0, cr0, [sl], {88} @ 0x58 │ │ │ │ + bgt.n 2dedc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2ded68 │ │ │ │ + bgt.n 2dedf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bgt.n 2deda4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bgt.n 2ded80 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194592,15 +194595,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2deeae │ │ │ │ ldr r1, [pc, #52] @ (2deed0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -194613,18 +194616,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dec14 │ │ │ │ nop │ │ │ │ - rsbs r0, sl, r8, lsr #1 │ │ │ │ - blt.n 2deec0 │ │ │ │ + stc 0, cr0, [r2], #-352 @ 0xfffffea0 │ │ │ │ + bgt.n 2def50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2deef0 │ │ │ │ + bgt.n 2def80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bgt.n 2def2c │ │ │ │ lsls r2, r4, #1 │ │ │ │ bgt.n 2def08 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194638,15 +194641,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2def26 │ │ │ │ ldr r1, [pc, #52] @ (2def48 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -194659,18 +194662,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dec14 │ │ │ │ nop │ │ │ │ - sbc.w r0, r2, r8, lsr #1 │ │ │ │ - blt.n 2dee48 │ │ │ │ + sub.w r0, sl, r8, lsr #1 │ │ │ │ + blt.n 2deed8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2dee78 │ │ │ │ + blt.n 2def08 │ │ │ │ lsls r7, r0, #1 │ │ │ │ blt.n 2deeb4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ blt.n 2dee90 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2defae │ │ │ │ @@ -194730,64 +194733,64 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2deffc ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ble.n 2defa8 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #164 @ 0xa4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #28 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2defcc │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2def30 │ │ │ │ + ble.n 2defc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2def54 │ │ │ │ + ble.n 2defe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2df00c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ b.n 2df178 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2df01c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ nop │ │ │ │ - vhadd.s q8, q4, q3 │ │ │ │ + vmla.i d16, d0, d2[1] │ │ │ │ ldr r3, [pc, #16] @ (2df034 ) │ │ │ │ ldr r2, [pc, #20] @ (2df038 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2df03c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ pop {r2, r3, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q8, q7, q3 │ │ │ │ + vmla.i32 d0, d6, d6[0] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -194798,15 +194801,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2df0cc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #92] @ (2df0d0 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -194829,31 +194832,31 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2df084 │ │ │ │ ldr r0, [pc, #44] @ (2df0dc ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2df084 │ │ │ │ - ble.n 2df084 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mrc 0, 3, r0, cr2, cr8, {2} │ │ │ │ - ble.n 2df0b0 │ │ │ │ + mrc 0, 5, r0, cr10, cr8, {2} │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbnz r6, 2df148 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2df048 │ │ │ │ + ble.n 2df0d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2df150 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194873,15 +194876,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2df15c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [pc, #52] @ (2df158 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2df106 │ │ │ │ ldr r1, [pc, #44] @ (2df160 ) │ │ │ │ @@ -194892,27 +194895,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2df106 │ │ │ │ ldr r0, [pc, #32] @ (2df164 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ cbnz r4, 2df1aa │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2df068 │ │ │ │ + ble.n 2df0f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2df314 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2df07c │ │ │ │ + ble.n 2df10c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2df1c0 ) │ │ │ │ ldr r3, [pc, #88] @ (2df1c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2df184 │ │ │ │ @@ -194933,41 +194936,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2df1cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2df176 │ │ │ │ ldr r0, [pc, #48] @ (2df1d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #44] @ (2df1d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2df176 │ │ │ │ ldr r3, [pc, #28] @ (2df1cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2df176 │ │ │ │ ldr r0, [pc, #28] @ (2df1d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ revsh r4, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2df100 │ │ │ │ + ble.n 2df190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2df270 │ │ │ │ + ble.n 2df100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2df270 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194978,15 +194981,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2df27c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #112] @ (2df280 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2df244 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -195017,31 +195020,31 @@ │ │ │ │ bpl.n 2df218 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2df28c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2df218 │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [sl], {88} @ 0x58 │ │ │ │ - bgt.n 2df2f0 │ │ │ │ + stc 0, cr0, [r2, #-352]! @ 0xfffffea0 │ │ │ │ + bgt.n 2df180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2df31c │ │ │ │ + bgt.n 2df1ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ rev16 r2, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2df28c │ │ │ │ + ble.n 2df31c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -195194,15 +195197,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -195234,28 +195237,28 @@ │ │ │ │ nop │ │ │ │ cbnz r6, 2df4c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2df4ae │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xeb860058 │ │ │ │ + rsb r0, lr, r8, lsr #1 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2df46c │ │ │ │ + bgt.n 2df4fc │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2df428 │ │ │ │ + bgt.n 2df4b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orn r0, ip, r8, lsr #1 │ │ │ │ - bls.n 2df464 │ │ │ │ + @ instruction: 0xeab40058 │ │ │ │ + bge.n 2df4f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orr.w r0, sl, r8, lsr #1 │ │ │ │ - bls.n 2df428 │ │ │ │ + eors.w r0, r2, r8, lsr #1 │ │ │ │ + bls.n 2df4b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (2df564 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -195264,34 +195267,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (2df56c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #128] @ (2df570 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (2df574 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (2df578 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #96] @ (2df57c ) │ │ │ │ ldr r2, [pc, #96] @ (2df580 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (2df584 ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -195316,22 +195319,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrd r0, r0, [r4, #352]! @ 0x160 │ │ │ │ - b.n 2dee80 │ │ │ │ + bics.w r0, ip, r8, lsr #1 │ │ │ │ + b.n 2def10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 2df528 │ │ │ │ + blt.n 2df5b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2df564 │ │ │ │ + blt.n 2df5f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ blt.n 2df4b4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195363,15 +195366,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2df6a8 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2df60a │ │ │ │ @@ -195392,19 +195395,19 @@ │ │ │ │ cbz r1, 2df622 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2df650 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2df5f6 │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -195413,15 +195416,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2df62e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ ldr r2, [pc, #108] @ (2df6d4 ) │ │ │ │ ldr r3, [pc, #96] @ (2df6c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -195451,31 +195454,31 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - stmdb r0!, {r3, r4, r6} │ │ │ │ + strd r0, r0, [r8, #-352]! @ 0x160 │ │ │ │ @ instruction: 0xb69e │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2df7b0 │ │ │ │ + bhi.n 2df640 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2df7cc │ │ │ │ + bhi.n 2df65c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r5, r6, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe83a0058 │ │ │ │ - bls.n 2df5f0 │ │ │ │ + stmia.w r2, {r3, r4, r6} │ │ │ │ + bls.n 2df680 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2df620 │ │ │ │ + bvc.n 2df6b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2df784 │ │ │ │ + bls.n 2df614 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2df7d0 ) │ │ │ │ @@ -195498,31 +195501,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2df7a6 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ ldr r0, [pc, #156] @ (2df7d8 ) │ │ │ │ ldr r2, [pc, #156] @ (2df7dc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2df7e0 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2df7b8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2df760 │ │ │ │ @@ -195568,19 +195571,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2df76e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ push {r4, r6, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2df6fc │ │ │ │ + b.n 2df78c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2df6f0 │ │ │ │ + bhi.n 2df780 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2df730 │ │ │ │ + bhi.n 2df7c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -195630,15 +195633,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2df8dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -195648,47 +195651,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2df8e4 ) │ │ │ │ ldr r1, [pc, #80] @ (2df8e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #64] @ (2df8ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 5be5cc │ │ │ │ + bl 5be634 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2df8f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2df878 │ │ │ │ ldr r0, [pc, #32] @ (2df8f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2df878 │ │ │ │ - bhi.n 2df8fc │ │ │ │ + bhi.n 2df98c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2df554 │ │ │ │ + b.n 2df5e4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 2df94c │ │ │ │ + bvc.n 2df9dc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2df984 │ │ │ │ + bvc.n 2df814 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2df800 │ │ │ │ + bvc.n 2df890 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2df8a0 │ │ │ │ + bhi.n 2df930 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2df800 │ │ │ │ + bvc.n 2df890 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -195706,47 +195709,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2df94e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2df94e │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2df9ea │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ ldr r0, [pc, #164] @ (2dfa0c ) │ │ │ │ ldr r2, [pc, #168] @ (2dfa10 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2dfa14 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2df9d6 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2df98a │ │ │ │ @@ -195793,19 +195796,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2df958 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cbz r6, 2dfa54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2df4dc │ │ │ │ + b.n 2df56c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2dfad0 │ │ │ │ + bvs.n 2df960 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2dfb10 │ │ │ │ + bvs.n 2df9a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ uxth r4, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195816,15 +195819,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2dfac8 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 2dfacc │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2dfaac │ │ │ │ ldr r3, [pc, #120] @ (2dfad0 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -195861,27 +195864,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 25dc70 │ │ │ │ - bmi.n 2dfacc │ │ │ │ + bmi.n 2dfb5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2df3f4 │ │ │ │ + b.n 2df484 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2dfaf4 │ │ │ │ + bmi.n 2dfb84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ sxth r0, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2df520 │ │ │ │ + b.n 2df5b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2dfaf4 │ │ │ │ + bvs.n 2dfb84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2dfb90 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -195902,24 +195905,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2df8f8 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2dfb84 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5bbf10 │ │ │ │ + bl 5bbf78 │ │ │ │ cbz r0, 2dfb84 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dfb10 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2dfb72 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -195946,15 +195949,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2df010 │ │ │ │ cbz r4, 2dfbaa │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2df4b4 │ │ │ │ + b.n 2df544 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195986,15 +195989,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2dfe08 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5bbf10 │ │ │ │ + bl 5bbf78 │ │ │ │ cbz r0, 2dfc62 │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dfc8a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -196053,28 +196056,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2dfdac │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ ldr r2, [pc, #376] @ (2dfe34 ) │ │ │ │ ldr r1, [pc, #380] @ (2dfe38 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2dfd98 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2dfcda │ │ │ │ @@ -196100,27 +196103,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2dfdcc │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ ldr r1, [pc, #268] @ (2dfe3c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2dfdbe │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2dfd4e │ │ │ │ @@ -196141,15 +196144,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2dfc20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196202,35 +196205,35 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e058c │ │ │ │ + b.n 2e061c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e03e8 │ │ │ │ + b.n 2e0478 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e03e8 │ │ │ │ + b.n 2e0478 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2dfdd8 │ │ │ │ + bmi.n 2dfe68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bcc.n 2dfe58 │ │ │ │ + bcc.n 2dfee8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2dfe98 │ │ │ │ + bcc.n 2dff28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2dfdb8 │ │ │ │ + bcc.n 2dfe48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dfff8 │ │ │ │ + b.n 2e0088 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2dfed0 │ │ │ │ + beq.n 2dfd60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2dfe14 │ │ │ │ + bcc.n 2dfea4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196255,15 +196258,15 @@ │ │ │ │ cbz r1, 2dfe8c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2dfed4 │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2dfedc │ │ │ │ ldr r3, [pc, #248] @ (2dff98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -196330,72 +196333,72 @@ │ │ │ │ b.n 2dfeac │ │ │ │ ldr r1, [pc, #116] @ (2dffb0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2dfeea │ │ │ │ ldr r0, [pc, #112] @ (2dffb4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2dfea6 │ │ │ │ bl 4150b0 │ │ │ │ b.n 2dff34 │ │ │ │ ldr r1, [pc, #100] @ (2dffb8 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2dffbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2dfea6 │ │ │ │ ldr r3, [pc, #88] @ (2dffc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dfef4 │ │ │ │ ldr r3, [pc, #36] @ (2dff98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dfef4 │ │ │ │ ldr r0, [pc, #72] @ (2dffc4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2dfef4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #896 @ 0x380 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r5, sp, #888 @ 0x378 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #640 @ 0x280 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e0098 │ │ │ │ + b.n 2e0128 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2e0040 │ │ │ │ + bcs.n 2dfed0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 120 @ 0x78 │ │ │ │ + svc 192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 2dff1c │ │ │ │ + bne.n 2dffac │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2dff64 │ │ │ │ + bcs.n 2dfff4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2e0178 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196414,20 +196417,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5bbf10 │ │ │ │ + bl 5bbf78 │ │ │ │ cbnz r0, 2e0048 │ │ │ │ ldr r2, [pc, #368] @ (2e0190 ) │ │ │ │ ldr r3, [pc, #356] @ (2e0184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -196456,29 +196459,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e012a │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e008e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e013a │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e005a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e005a │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -196500,15 +196503,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 25dc58 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -196523,15 +196526,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2df010 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e0082 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e001c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -196549,45 +196552,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2e01a4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e0054 │ │ │ │ ldr r0, [pc, #72] @ (2e01a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0054 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r4, sp, #400 @ 0x190 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ lsls r0, r6, #1 │ │ │ │ add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + svc 0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #944] @ (2e0554 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2e0230 │ │ │ │ + beq.n 2e00c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2e0888 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -196658,15 +196661,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e02aa │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2e0470 │ │ │ │ ldr.w r3, [pc, #1568] @ 2e08b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2e04f4 │ │ │ │ @@ -196710,28 +196713,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2e04ea │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ b.n 2e029a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -196813,15 +196816,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2e0578 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2e059e │ │ │ │ ldr.w r3, [pc, #1168] @ 2e08b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2e063e │ │ │ │ @@ -196869,15 +196872,15 @@ │ │ │ │ bpl.w 2e02c0 │ │ │ │ mov r0, r1 │ │ │ │ bl 2def50 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2e08c4 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2e02c8 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2e051e │ │ │ │ ldr r3, [pc, #1004] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196891,27 +196894,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2e0514 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0514 │ │ │ │ ldr r0, [pc, #1000] @ (2e08cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0514 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2e030e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2e08d0 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e029a │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2e051e │ │ │ │ ldr r3, [pc, #932] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -196919,41 +196922,41 @@ │ │ │ │ bmi.n 2e05f2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2e02ee │ │ │ │ ldr r0, [pc, #948] @ (2e08d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2e042c │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e05e0 │ │ │ │ ldr r3, [pc, #880] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e042c │ │ │ │ ldr r1, [pc, #908] @ (2e08d8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2e08dc ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e042c │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2e03e0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e03da │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -196975,41 +196978,41 @@ │ │ │ │ bl 2df7e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2e02ee │ │ │ │ ldr r7, [pc, #808] @ (2e08e0 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [pc, #804] @ (2e08e4 ) │ │ │ │ ldr r2, [pc, #804] @ (2e08e8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2e08ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5be5cc │ │ │ │ + bl 5be634 │ │ │ │ b.n 2e042c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e0354 │ │ │ │ ldr r0, [pc, #776] @ (2e08f0 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2e04ce │ │ │ │ ldr r0, [pc, #768] @ (2e08f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0514 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e06a0 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e069a │ │ │ │ @@ -197038,45 +197041,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2e0900 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2e0904 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e042c │ │ │ │ ldr r3, [pc, #688] @ (2e0908 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e05a6 │ │ │ │ ldr r3, [pc, #592] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e05a6 │ │ │ │ ldr r0, [pc, #672] @ (2e090c ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2e05a6 │ │ │ │ ldr r3, [pc, #664] @ (2e0910 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e035c │ │ │ │ ldr r3, [pc, #556] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e035c │ │ │ │ ldr r0, [pc, #644] @ (2e0914 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e035c │ │ │ │ ldr r7, [pc, #636] @ (2e0918 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2e060e │ │ │ │ ldr r3, [pc, #632] @ (2e091c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197087,15 +197090,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e0602 │ │ │ │ ldr r0, [pc, #616] @ (2e0920 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0602 │ │ │ │ ldr r2, [pc, #608] @ (2e0924 ) │ │ │ │ ldr r3, [pc, #456] @ (2e088c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -197123,45 +197126,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e0740 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e074e │ │ │ │ ldr r3, [pc, #396] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e0844 │ │ │ │ ldr r1, [pc, #504] @ (2e0928 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2e092c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0844 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2e082c │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 25de2c │ │ │ │ @@ -197220,28 +197223,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ b.n 2e02ee │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2e0934 ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 25df90 │ │ │ │ b.n 2e02ee │ │ │ │ @@ -197253,112 +197256,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e08b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e07a2 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e07a2 │ │ │ │ ldr r0, [pc, #196] @ (2e093c ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2e0846 │ │ │ │ nop │ │ │ │ add r2, sp, #552 @ 0x228 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #528 @ 0x210 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - ble.n 2e07b0 │ │ │ │ + ble.n 2e0840 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e0800 │ │ │ │ + bgt.n 2e0890 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2e07e8 │ │ │ │ + bgt.n 2e0878 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2e08c4 │ │ │ │ + bgt.n 2e0954 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r7, pc, #1016 @ (adr r7, 2e0cb8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [pc, #32] @ (2e08e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2e07dc │ │ │ │ + bls.n 2e086c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2e08fc │ │ │ │ + bls.n 2e098c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r4!, {r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 3ba8fa │ │ │ │ - bls.n 2e09e8 │ │ │ │ + bls.n 2e0878 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2e0818 │ │ │ │ + bhi.n 2e08a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4, {r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 53a91a │ │ │ │ adds r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, pc, #560 @ (adr r5, 2e0b58 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2e0868 │ │ │ │ + bvc.n 2e08f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (2e0ae8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -197367,25 +197370,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (2e0af0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #388] @ (2e0af4 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (2e0af8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r9, [pc, #372] @ 2e0afc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 447eb4 │ │ │ │ ldr r3, [pc, #360] @ (2e0b00 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197439,15 +197442,15 @@ │ │ │ │ bl 2df010 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2e0a98 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2e0aaa │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -197460,27 +197463,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 41559c │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 5bd580 │ │ │ │ + bl 5bd5e8 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 5bd580 │ │ │ │ + bl 5bd5e8 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 5bd580 │ │ │ │ + bl 5bd5e8 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 5bd580 │ │ │ │ + bl 5bd5e8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5bdce4 │ │ │ │ + b.w 5bdd4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 4136e8 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2e0a22 │ │ │ │ @@ -197501,42 +197504,42 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e09a4 │ │ │ │ ldr r0, [pc, #64] @ (2e0b1c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e09a4 │ │ │ │ nop │ │ │ │ - bpl.n 2e0bd8 │ │ │ │ + bpl.n 2e0a68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, pc, #744 @ (adr r2, 2e0de8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - bpl.n 2e0a8c │ │ │ │ + bvs.n 2e0b1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #896] @ (2e0e98 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -197564,25 +197567,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #656] @ (2e0e10 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (2e0e14 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (2e0e18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197625,51 +197628,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 25de2c │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdd3c │ │ │ │ + bl 5bdda4 │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (2e0e24 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5bd508 │ │ │ │ + bl 5bd570 │ │ │ │ ldr r2, [pc, #460] @ (2e0e28 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd508 │ │ │ │ + bl 5bd570 │ │ │ │ ldr r2, [pc, #448] @ (2e0e2c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd508 │ │ │ │ + bl 5bd570 │ │ │ │ ldr r2, [pc, #436] @ (2e0e30 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bd508 │ │ │ │ + bl 5bd570 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -197698,33 +197701,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e0940 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2e0d3a │ │ │ │ ldr r3, [pc, #296] @ (2e0e40 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (2e0e44 ) │ │ │ │ ldr r1, [pc, #300] @ (2e0e48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #272] @ (2e0e4c ) │ │ │ │ ldr r3, [pc, #192] @ (2e0e00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -197744,126 +197747,126 @@ │ │ │ │ ldr r1, [pc, #236] @ (2e0e58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e0d32 │ │ │ │ ldr r3, [pc, #212] @ (2e0e5c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (2e0e60 ) │ │ │ │ ldr r1, [pc, #216] @ (2e0e64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e0d32 │ │ │ │ ldr r3, [pc, #192] @ (2e0e68 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e0bb0 │ │ │ │ ldr r3, [pc, #184] @ (2e0e6c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e0bb0 │ │ │ │ ldr r0, [pc, #172] @ (2e0e70 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0bb0 │ │ │ │ ldr r1, [pc, #164] @ (2e0e74 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (2e0e78 ) │ │ │ │ ldr r3, [pc, #168] @ (2e0e7c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (2e0e80 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e0d04 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #56 @ (adr r1, 2e0e30 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #32 @ (adr r1, 2e0e20 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2e0d10 │ │ │ │ + bcc.n 2e0da0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2e0916 │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e0722 │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2e0e00 │ │ │ │ + bcs.n 2e0e90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2e0dac │ │ │ │ + bne.n 2e0e3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2e0f1c │ │ │ │ + bne.n 2e0dac │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2e0ee8 │ │ │ │ + bne.n 2e0d78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bxns sp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r0!, {r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2e0e64 │ │ │ │ + bne.n 2e0ef4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2e0f50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197874,35 +197877,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2e0f5c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #168] @ (2e0f60 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e0f2e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bbf10 │ │ │ │ + bl 5bbf78 │ │ │ │ cbnz r0, 2e0ee0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2e0f22 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 25dc58 │ │ │ │ mov r3, r0 │ │ │ │ @@ -197912,15 +197915,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e0ef2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e01ac │ │ │ │ @@ -197934,31 +197937,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0ec2 │ │ │ │ ldr r0, [pc, #40] @ (2e0f6c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0ec2 │ │ │ │ - beq.n 2e0fb8 │ │ │ │ + beq.n 2e1048 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itee ls │ │ │ │ - lslls r7, r0, #1 │ │ │ │ - itte ge @ unpredictable │ │ │ │ - lslge r7, r0, #1 │ │ │ │ - ldrge r5, [sp, #608] @ 0x260 │ │ │ │ - lsllt r0, r6, #1 │ │ │ │ + itte le │ │ │ │ + lslle r7, r0, #1 │ │ │ │ + itee al @ unpredictable │ │ │ │ + lslal r7, r0, #1 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ + lsl r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r6!, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2e1100 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -197977,20 +197980,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5bbf10 │ │ │ │ + bl 5bbf78 │ │ │ │ cbnz r0, 2e0ff0 │ │ │ │ ldr r2, [pc, #336] @ (2e1118 ) │ │ │ │ ldr r3, [pc, #324] @ (2e110c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -198019,29 +198022,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e10c0 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e1036 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e10b8 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e1002 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e1002 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -198062,15 +198065,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ adds r0, #24 │ │ │ │ blx 25dc58 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2e10f8 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -198101,44 +198104,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e112c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0ffc │ │ │ │ ldr r0, [pc, #68] @ (2e1130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e0ffc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x00e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00fa │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2e1160 ) │ │ │ │ add r0, pc │ │ │ │ @@ -198152,73 +198155,73 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 2d8be0 │ │ │ │ nop │ │ │ │ stmia r0!, {r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2e1224 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (2e1228 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1210 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (2e122c ) │ │ │ │ ldr r2, [pc, #144] @ (2e1230 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (2e1234 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #132] @ (2e1238 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #108] @ (2e123c ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r1, [pc, #100] @ (2e1240 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #88] @ (2e1244 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198228,37 +198231,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e124c ) │ │ │ │ ldr r0, [pc, #56] @ (2e1250 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #208 @ 0xd0 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2e12ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -198267,41 +198270,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e12f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (2e12f8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2e12fc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #100] @ (2e1300 ) │ │ │ │ ldr r1, [pc, #104] @ (2e1304 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #88] @ (2e1308 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #80] @ (2e130c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2e1310 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -198313,31 +198316,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #40 @ (adr r4, 2e132c ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 2e144c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp r6, r9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #66 @ 0x42 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -198348,31 +198351,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e1364 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #36] @ (2e1368 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5bdcec │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + b.w 5bdd54 │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2e13ac │ │ │ │ + cbnz r6, 2e13be │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2e13ec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -198382,58 +198385,58 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #92] @ (2e13f8 ) │ │ │ │ ldr r1, [pc, #96] @ (2e13fc ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2e1400 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6534 │ │ │ │ + b.w 5d659c │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r5, r6} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002e1404 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -198473,15 +198476,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68ef94 │ │ │ │ + bl 68efe4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2e15c6 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2e1580 │ │ │ │ @@ -198491,15 +198494,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2e15f6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2e143c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -198529,69 +198532,69 @@ │ │ │ │ beq.n 2e143c │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 68c568 │ │ │ │ + bl 68c5b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e153e │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2e14d4 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 68f108 │ │ │ │ + bl 68f158 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e14d4 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5d6fac │ │ │ │ + bl 5d7014 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r3, [pc, #184] @ (2e1618 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2e161c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2e1620 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 2e1442 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5d6fac │ │ │ │ + bl 5d7014 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #132] @ (2e1624 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2e1628 ) │ │ │ │ ldr r3, [pc, #128] @ (2e162c ) │ │ │ │ @@ -198601,34 +198604,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1442 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2e1630 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2e1634 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2e1638 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 2e1442 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2e163c ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2e1640 ) │ │ │ │ ldr r0, [pc, #68] @ (2e1644 ) │ │ │ │ add r3, pc │ │ │ │ @@ -198639,37 +198642,37 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1648 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -198699,29 +198702,29 @@ │ │ │ │ cbnz r5, 2e1690 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2e1718 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e1750 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2e17d4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e17f4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2e16c8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e180e │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2e184c ) │ │ │ │ ldr r3, [pc, #376] @ (2e1848 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198737,15 +198740,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e183e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62c8e0 │ │ │ │ + bl 62c948 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e17c4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e1690 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e168a │ │ │ │ @@ -198759,46 +198762,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2e1858 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e16ca │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e1690 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e16a0 │ │ │ │ ldr r3, [pc, #264] @ (2e185c ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2e1860 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2e1864 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1730 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62c8e0 │ │ │ │ + bl 62c948 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2e17b6 │ │ │ │ cbnz r5, 2e178a │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2e1832 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198841,39 +198844,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e1870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1730 │ │ │ │ ldr r3, [pc, #124] @ (2e1874 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2e1878 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2e187c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1730 │ │ │ │ ldr r3, [pc, #112] @ (2e1880 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2e1884 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2e1888 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1730 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e178a │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198883,43 +198886,43 @@ │ │ │ │ nop │ │ │ │ str r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - sevl │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + it ls │ │ │ │ + lslls r7, r0, #1 │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - it ne │ │ │ │ - lslne r7, r0, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6} │ │ │ │ + nop {6} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itte le │ │ │ │ - lslle r7, r0, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ - lslgt r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + bkpt 0x00da │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ite al │ │ │ │ - lslal r7, r0, #1 │ │ │ │ - bkpt 0x0074 │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + bkpt 0x00bc │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e188c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -198942,47 +198945,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 629f1c │ │ │ │ + bl 629f84 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2e1932 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2e18f0 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2e18f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1966 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62b464 │ │ │ │ + bl 62b4cc │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2e1956 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e1946 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62b46c │ │ │ │ + bl 62b4d4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62b224 │ │ │ │ + bl 62b28c │ │ │ │ mov r0, r6 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 624648 │ │ │ │ + bl 6246b0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198994,22 +198997,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 62b280 │ │ │ │ + bl 62b2e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e18fc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 62b280 │ │ │ │ + bl 62b2e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2e18f6 │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ │ │ │ │ 002e196c : │ │ │ │ @@ -199062,28 +199065,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (2e1a7c ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1a06 │ │ │ │ ldr r3, [pc, #148] @ (2e1a80 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (2e1a84 ) │ │ │ │ ldr r1, [pc, #148] @ (2e1a88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199119,34 +199122,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e1a06 │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x00ca │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + itee ne │ │ │ │ + lslne r7, r0, #1 │ │ │ │ + popeq {r2, r5, r6, r7} │ │ │ │ + lsleq r7, r0, #1 │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x00b6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0024 │ │ │ │ + bkpt 0x006c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1a98 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2e1b7a │ │ │ │ @@ -199323,25 +199326,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25fc0c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68f108 │ │ │ │ + bl 68f158 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e1d28 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2e1d28 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -199356,15 +199359,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2e1d22 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e1d56 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2e1cf8 │ │ │ │ @@ -199407,15 +199410,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e1d72 │ │ │ │ ldr r0, [pc, #44] @ (2e1dbc ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e1d72 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #60] @ 0x3c │ │ │ │ @@ -199424,15 +199427,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2e1e0c │ │ │ │ + cbnz r0, 2e1e1e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1dc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -199453,15 +199456,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 62c954 │ │ │ │ + bl 62c9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e1e88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -199511,15 +199514,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2e201c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e1e26 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e1c70 │ │ │ │ adds r0, #1 │ │ │ │ @@ -199534,15 +199537,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2e1e16 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199590,15 +199593,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2e1e18 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199658,15 +199661,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r6 │ │ │ │ + hlt 0x003c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e2020 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -199687,15 +199690,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2e2060 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ cbz r0, 2e206e │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -199715,15 +199718,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 68f5fc │ │ │ │ + bl 68f64c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e20c8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -199732,17 +199735,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 25e348 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e20e0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72485c │ │ │ │ + b.w 7248ac │ │ │ │ nop │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb89a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e2144 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -199770,53 +199773,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e210e │ │ │ │ ldr r0, [pc, #28] @ (2e2154 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e210e │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb84e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e21bc ) │ │ │ │ ldr r2, [pc, #84] @ (2e21c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e21c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #72] @ (2e21c8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #68] @ (2e21cc ) │ │ │ │ ldr r1, [pc, #68] @ (2e21d0 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #56] @ (2e21d4 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -199824,19 +199827,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0, #31 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -200006,15 +200009,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e23d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e22d6 │ │ │ │ ldr r0, [pc, #92] @ (2e23dc ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e2294 │ │ │ │ ldr r0, [pc, #72] @ (2e23d4 ) │ │ │ │ @@ -200027,38 +200030,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e23e0 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e2294 │ │ │ │ ldrh r2, [r2, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x00cc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x00b6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #720] @ (2e26a4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #560] @ (2e2610 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb60c │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -200087,15 +200090,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e24be │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e269e │ │ │ │ @@ -200115,15 +200118,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e2744 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 437a5c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e24d8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #692] @ (2e2748 ) │ │ │ │ ldr r3, [pc, #668] @ (2e2734 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -200141,46 +200144,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e2750 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e248a │ │ │ │ mov r0, r9 │ │ │ │ bl 4361d4 │ │ │ │ ldr r2, [pc, #628] @ (2e2754 ) │ │ │ │ ldr r1, [pc, #628] @ (2e2758 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r9 │ │ │ │ bl 2fc954 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e26d2 │ │ │ │ - bl 62b364 │ │ │ │ + bl 62b3cc │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e26f2 │ │ │ │ vldr d7, [pc, #508] @ 2e2720 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 629f1c │ │ │ │ + bl 629f84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e248a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e2552 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -200196,29 +200199,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e26ec │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e26d8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -200278,43 +200281,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 260638 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2e2492 │ │ │ │ ldr r2, [pc, #188] @ (2e275c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e2760 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e248a │ │ │ │ ldr r2, [pc, #168] @ (2e2764 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e2768 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2e248a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e2552 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e25ac │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e258c │ │ │ │ @@ -200327,15 +200330,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e2774 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 470cb0 │ │ │ │ b.n 2e248a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -200346,45 +200349,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, sp, #8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb692 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cpsie │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r3, r4, r5} │ │ │ │ + push {r2, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 2e27de │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2e27e0 │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - hlt 0x002e │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxtb r0, r5 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfbf40049 │ │ │ │ + ldc2 0, cr0, [ip], #-292 @ 0xfffffedc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e2868 │ │ │ │ adds r5, r1, r2 │ │ │ │ @@ -200441,15 +200444,15 @@ │ │ │ │ bpl.n 2e27d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e2878 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e27d4 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e27c8 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -200483,23 +200486,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2e28cc │ │ │ │ + cbz r4, 2e28de │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2e289a │ │ │ │ + cbnz r4, 2e28ac │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxth r4, r1 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2e289c │ │ │ │ + cbnz r6, 2e28ae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 2e28c8 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e2918 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -200509,15 +200512,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e2924 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #112] @ (2e2928 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e28f6 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -200546,31 +200549,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e28c0 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e2934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e28c0 │ │ │ │ - cbnz r4, 2e291e │ │ │ │ + cbnz r4, 2e2930 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 2e2950 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2e295a │ │ │ │ + sxth r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r4, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r1 │ │ │ │ + uxtb r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -200629,15 +200632,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e2b50 │ │ │ │ ldr.w r0, [pc, #1652] @ 2e3070 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2b44 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e2b02 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e2e3a │ │ │ │ @@ -200753,15 +200756,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 2e3078 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e2aec │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e2ed6 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -200926,15 +200929,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e2d22 │ │ │ │ ldr r0, [pc, #760] @ (2e3080 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e2d22 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e2b92 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e2b92 │ │ │ │ @@ -201071,15 +201074,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e2b50 │ │ │ │ ldr r0, [pc, #372] @ (2e3088 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2b44 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (2e3064 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -201094,15 +201097,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e2c1c │ │ │ │ ldr r0, [pc, #320] @ (2e3090 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e2c1c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e2ad4 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e2b92 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -201121,15 +201124,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e2b50 │ │ │ │ ldr r0, [pc, #252] @ (2e3098 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2b44 │ │ │ │ ldr r3, [pc, #232] @ (2e3094 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201138,15 +201141,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e2d22 │ │ │ │ ldr r0, [pc, #212] @ (2e309c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e2d22 │ │ │ │ ldr r0, [pc, #168] @ (2e3084 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -201156,15 +201159,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e2c6a │ │ │ │ ldr r0, [pc, #172] @ (2e30a0 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e2c6a │ │ │ │ ldr r2, [pc, #100] @ (2e3064 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e2b44 │ │ │ │ @@ -201178,70 +201181,70 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e2b1e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (2e30a8 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e2b1e │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e2b8c │ │ │ │ ldr r0, [pc, #96] @ (2e30ac ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e2b44 │ │ │ │ nop │ │ │ │ strh r0, [r7, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #240] @ (2e315c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2e30b0 │ │ │ │ + sxth r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2e30aa │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #472 @ 0x1d8 │ │ │ │ + add r4, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r4, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #552 @ 0x228 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #200 @ 0xc8 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -201382,15 +201385,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e39a4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e310e │ │ │ │ b.n 2e311c │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e33fc │ │ │ │ @@ -201467,15 +201470,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e32ae │ │ │ │ ldr.w r2, [pc, #1592] @ 2e39ac │ │ │ │ ldr.w r0, [pc, #1592] @ 2e39b0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e32ae │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e3568 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -201503,15 +201506,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e318c │ │ │ │ ldr.w r2, [pc, #1480] @ 2e39b4 │ │ │ │ ldr.w r0, [pc, #1480] @ 2e39b8 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e318c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e37da │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -201536,15 +201539,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e399c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3178 │ │ │ │ ldr.w r0, [pc, #1388] @ 2e39c4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e3178 │ │ │ │ ldr.w r2, [pc, #1336] @ 2e399c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -201570,15 +201573,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e3438 │ │ │ │ ldr.w r2, [pc, #1296] @ 2e39c8 │ │ │ │ ldr.w r0, [pc, #1296] @ 2e39cc │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e3172 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e3554 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e3554 │ │ │ │ @@ -201598,15 +201601,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e3438 │ │ │ │ ldr.w r2, [pc, #1220] @ 2e39d0 │ │ │ │ ldr.w r0, [pc, #1220] @ 2e39d4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e3172 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e315c │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201663,15 +201666,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e39dc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e316a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e32ae │ │ │ │ ldr r3, [pc, #948] @ (2e39a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -201683,15 +201686,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e32ae │ │ │ │ ldr r2, [pc, #980] @ (2e39e0 ) │ │ │ │ ldr r0, [pc, #984] @ (2e39e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e32ae │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e3808 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -201734,15 +201737,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e3438 │ │ │ │ ldr r2, [pc, #832] @ (2e39e8 ) │ │ │ │ ldr r0, [pc, #836] @ (2e39ec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e3172 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -201782,15 +201785,15 @@ │ │ │ │ beq.w 2e3474 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e3474 │ │ │ │ ldr r0, [pc, #712] @ (2e39f0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e3474 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 25fc0c │ │ │ │ @@ -201809,15 +201812,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e3306 │ │ │ │ ldr r0, [pc, #644] @ (2e39f8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e3306 │ │ │ │ ldr r2, [pc, #548] @ (2e39a8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e3532 │ │ │ │ @@ -201828,15 +201831,15 @@ │ │ │ │ bpl.w 2e3532 │ │ │ │ ldr r2, [pc, #608] @ (2e39fc ) │ │ │ │ ldr r0, [pc, #608] @ (2e3a00 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e3532 │ │ │ │ ldr r3, [pc, #500] @ (2e39a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e33ac │ │ │ │ @@ -201846,15 +201849,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e33ac │ │ │ │ ldr r2, [pc, #568] @ (2e3a04 ) │ │ │ │ ldr r0, [pc, #572] @ (2e3a08 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e33ac │ │ │ │ ldr r3, [pc, #460] @ (2e39a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3406 │ │ │ │ ldr r3, [pc, #436] @ (2e399c ) │ │ │ │ @@ -201863,15 +201866,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e3406 │ │ │ │ ldr r2, [pc, #536] @ (2e3a0c ) │ │ │ │ ldr r0, [pc, #536] @ (2e3a10 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e3406 │ │ │ │ ldr r3, [pc, #412] @ (2e39a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3628 │ │ │ │ @@ -201881,15 +201884,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e3628 │ │ │ │ ldr r2, [pc, #496] @ (2e3a14 ) │ │ │ │ ldr r0, [pc, #500] @ (2e3a18 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e3628 │ │ │ │ ldr r3, [pc, #372] @ (2e39a8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e384a │ │ │ │ ldr r3, [pc, #348] @ (2e399c ) │ │ │ │ @@ -201910,15 +201913,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e36ea │ │ │ │ ldr r2, [pc, #432] @ (2e3a1c ) │ │ │ │ ldr r0, [pc, #436] @ (2e3a20 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e36ea │ │ │ │ ldr r2, [pc, #424] @ (2e3a24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e3650 │ │ │ │ ldr r2, [pc, #276] @ (2e399c ) │ │ │ │ @@ -201927,15 +201930,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e3650 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e3a28 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e3650 │ │ │ │ ldr r3, [pc, #256] @ (2e39a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e32ae │ │ │ │ ldr r3, [pc, #232] @ (2e399c ) │ │ │ │ @@ -201944,20 +201947,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e32ae │ │ │ │ ldr r2, [pc, #364] @ (2e3a2c ) │ │ │ │ ldr r0, [pc, #364] @ (2e3a30 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e32ae │ │ │ │ ldr r0, [pc, #348] @ (2e3a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e3172 │ │ │ │ ldr r1, [pc, #328] @ (2e3a38 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -201970,23 +201973,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e3578 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e3a3c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e3578 │ │ │ │ ldr r2, [pc, #288] @ (2e3a40 ) │ │ │ │ ldr r0, [pc, #288] @ (2e3a44 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e3172 │ │ │ │ ldr r3, [pc, #268] @ (2e3a48 ) │ │ │ │ ldr r2, [pc, #268] @ (2e3a4c ) │ │ │ │ @@ -202013,117 +202016,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e3438 │ │ │ │ ldr r2, [pc, #212] @ (2e3a54 ) │ │ │ │ ldr r0, [pc, #216] @ (2e3a58 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e3172 │ │ │ │ ldrb r4, [r0, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #32 │ │ │ │ + add r2, sp, #320 @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #896 @ 0x380 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #736 @ (adr r7, 2e3cc4 ) │ │ │ │ + add r0, sp, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #824 @ (adr r7, 2e3d20 ) │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r0, sp, #320 @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #216 @ (adr r7, 2e3ac8 ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 2e3be8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #768] @ (2e3cf8 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #200 @ (adr r7, 2e3ac8 ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 2e3be8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #240 @ (adr r6, 2e3af4 ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 2e3c14 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #544 @ (adr r7, 2e3c28 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 2e3d48 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 2e3a44 ) │ │ │ │ + add r6, pc, #344 @ (adr r6, 2e3b64 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #664 @ (adr r6, 2e3ca8 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 2e3dc8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #912 @ (adr r5, 2e3da4 ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 2e3ac4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #336 @ (adr r6, 2e3b68 ) │ │ │ │ + add r6, pc, #624 @ (adr r6, 2e3c88 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 2e3cf4 ) │ │ │ │ + add r5, pc, #1016 @ (adr r5, 2e3e14 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 2e3df0 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 2e3b10 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 2e3bdc ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 2e3cfc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #448] @ (2e3be8 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #360 @ (adr r5, 2e3b94 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 2e3cb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #824 @ (adr r5, 2e3d68 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 2e3a88 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #96 @ (adr r5, 2e3a94 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 2e3bb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #904 @ (adr r6, 2e3dc0 ) │ │ │ │ + add r7, pc, #168 @ (adr r7, 2e3ae0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #56 @ (adr r6, 2e3a78 ) │ │ │ │ + add r6, pc, #344 @ (adr r6, 2e3b98 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 2e3abc ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 2e3bdc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 2e3d38 ) │ │ │ │ + add r5, pc, #16 @ (adr r5, 2e3a58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #184 @ (adr r6, 2e3b08 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 2e3c28 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #320 @ (adr r1, 2e3b94 ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 2e3cb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, 2e3bf8 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 2e3d18 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #376 @ (adr r4, 2e3bd4 ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 2e3cf4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3a5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -202144,165 +202147,165 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e3aba │ │ │ │ ldr r1, [pc, #264] @ (2e3bbc ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2fba44 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e3b9e │ │ │ │ ldr r1, [pc, #244] @ (2e3bc0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51a8 │ │ │ │ + bl 5d5210 │ │ │ │ ldr r1, [pc, #236] @ (2e3bc4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5228 │ │ │ │ + bl 5d5290 │ │ │ │ ldr r1, [pc, #224] @ (2e3bc8 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e3bcc ) │ │ │ │ - bl 5d5128 │ │ │ │ + bl 5d5190 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e3bd0 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e3bd4 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr r1, [pc, #208] @ (2e3bd8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5d5168 │ │ │ │ + bl 5d51d0 │ │ │ │ ldr r1, [pc, #196] @ (2e3bdc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5d5168 │ │ │ │ + bl 5d51d0 │ │ │ │ ldr r1, [pc, #188] @ (2e3be0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5d5168 │ │ │ │ + bl 5d51d0 │ │ │ │ ldr r1, [pc, #176] @ (2e3be4 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5d5168 │ │ │ │ + bl 5d51d0 │ │ │ │ ldr r1, [pc, #164] @ (2e3be8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r2, [pc, #156] @ (2e3bec ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #140] @ (2e3bf0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcca0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2fc6a0 │ │ │ │ ldr r2, [pc, #108] @ (2e3bf4 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e3bf8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5da4e0 │ │ │ │ + b.w 5da548 │ │ │ │ ldr r3, [pc, #92] @ (2e3bfc ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e3c00 ) │ │ │ │ ldr r0, [pc, #92] @ (2e3c04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strb r0, [r4, #7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + add r0, pc, #256 @ (adr r0, 2e3cbc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 2e3f14 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 2e3c34 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #840 @ (adr r5, 2e3f10 ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 2e3c30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfbc60047 │ │ │ │ - add r0, pc, #248 @ (adr r0, 2e3cc8 ) │ │ │ │ + stc2 0, cr0, [lr], {71} @ 0x47 │ │ │ │ + add r0, pc, #536 @ (adr r0, 2e3de8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #768 @ (adr r5, 2e3ed4 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 2e3bf4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #592 @ (adr r6, 2e3e28 ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 2e3f48 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 2e3e74 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 2e3f94 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #608 @ (adr r5, 2e3e48 ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 2e3f68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e4288 │ │ │ │ + b.n 2e4318 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #168 @ (adr r0, 2e3c98 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #32 @ (adr r6, 2e3c20 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 2e3d40 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #840 @ (adr r4, 2e3f50 ) │ │ │ │ + add r5, pc, #104 @ (adr r5, 2e3c70 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3c08 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -202329,44 +202332,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e3c98 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7246b8 │ │ │ │ + bl 724708 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 7270c8 │ │ │ │ + bl 727118 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e3cc0 │ │ │ │ ldr r3, [pc, #120] @ (2e3cdc ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e3ce0 ) │ │ │ │ ldr r2, [pc, #124] @ (2e3ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 629d04 │ │ │ │ + bl 629d6c │ │ │ │ ldr r3, [pc, #100] @ (2e3ce8 ) │ │ │ │ ldr r1, [pc, #104] @ (2e3cec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fb9dc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7246d0 │ │ │ │ + bl 724720 │ │ │ │ ldr r2, [pc, #84] @ (2e3cf0 ) │ │ │ │ ldr r3, [pc, #60] @ (2e3cd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -202378,37 +202381,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e3cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ strb r4, [r3, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r6, [r2, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #288 @ (adr r5, 2e3e00 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 2e3f20 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e3a08 │ │ │ │ + b.n 2e3a98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, pc, #72 @ (adr r4, 2e3d40 ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 2e3e60 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -202457,26 +202460,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2e3d8e │ │ │ │ ldr r2, [pc, #68] @ (2e3df8 ) │ │ │ │ ldr r3, [pc, #48] @ (2e3de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -202496,15 +202499,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r3, pc, #984 @ (adr r3, 2e41c8 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 2e3ee8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -202515,47 +202518,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 62b3ec │ │ │ │ + bl 62b454 │ │ │ │ cbnz r0, 2e3e32 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 260638 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (2e3e94 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -202571,15 +202574,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202636,15 +202639,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2e3fd8 │ │ │ │ ldr r0, [pc, #364] @ (2e40a8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 2e3f58 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 2e3f60 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -202668,41 +202671,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 25fc0c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 2e3fd8 │ │ │ │ - bl 62b3ec │ │ │ │ + bl 62b454 │ │ │ │ cbz r0, 2e3fd8 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4088 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 260638 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (2e40ac ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -202726,21 +202729,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 2e3f2a │ │ │ │ ldr r0, [pc, #160] @ (2e40b4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e3f6a │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 2e404c │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (2e40a0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202756,15 +202759,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 2e3f3e │ │ │ │ b.n 2e3fd8 │ │ │ │ ldr r0, [pc, #92] @ (2e40bc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e3f2a │ │ │ │ ldr r3, [pc, #68] @ (2e40b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f6a │ │ │ │ ldr r3, [pc, #44] @ (2e40a4 ) │ │ │ │ @@ -202784,30 +202787,30 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #848 @ (adr r2, 2e43fc ) │ │ │ │ + add r3, pc, #112 @ (adr r3, 2e411c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ subs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #584 @ (adr r1, 2e4300 ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 2e4420 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #176 @ (adr r1, 2e416c ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 2e428c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #504 @ (adr r1, 2e42b8 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 2e43d8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, 2e449c ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2e41bc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #640 @ (adr r1, 2e4348 ) │ │ │ │ + add r1, pc, #928 @ (adr r1, 2e4468 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, 2e4394 ) │ │ │ │ + add r1, pc, #1000 @ (adr r1, 2e44b4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (2e4188 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202817,35 +202820,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #152] @ (2e4194 ) │ │ │ │ ldr r1, [pc, #152] @ (2e4198 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #136] @ (2e419c ) │ │ │ │ ldr r1, [pc, #136] @ (2e41a0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #120] @ (2e41a4 ) │ │ │ │ ldr r1, [pc, #120] @ (2e41a8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (2e41ac ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -202858,19 +202861,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (2e41b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #96] @ (2e41b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (2e41bc ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202878,40 +202881,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r1, pc, #648 @ (adr r1, 2e4414 ) │ │ │ │ + add r1, pc, #936 @ (adr r1, 2e4534 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e45ac │ │ │ │ + b.n 2e463c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #384 @ (adr r1, 2e4318 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 2e4438 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #464 @ (adr r1, 2e436c ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 2e448c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #88 @ (adr r1, 2e41f8 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 2e4318 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #304 @ (adr r0, 2e42d4 ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 2e43f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [sl], #-436 @ 0xfffffe4c │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #136 @ (adr r1, 2e4248 ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 2e4368 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2e4200 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -202951,15 +202954,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cbnz r6, 2e4260 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202972,21 +202975,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2e4280 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #48 @ (adr r0, 2e42a8 ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 2e43c8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, 2e43f4 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 2e4514 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #192 @ (adr r0, 2e4344 ) │ │ │ │ + add r0, pc, #480 @ (adr r0, 2e4464 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (2e43f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -202998,68 +203001,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (2e4400 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (2e4404 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4394 │ │ │ │ - bl 62b364 │ │ │ │ + bl 62b3cc │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 2e42fe │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 2e43f0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 629f1c │ │ │ │ + bl 629f84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e4380 │ │ │ │ ldr r3, [pc, #244] @ (2e4408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e43ae │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62c38c │ │ │ │ + bl 62c3f4 │ │ │ │ ldr r1, [pc, #228] @ (2e440c ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (2e4410 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (2e4414 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -203072,15 +203075,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2e4420 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #180] @ (2e4424 ) │ │ │ │ ldr r1, [pc, #180] @ (2e4428 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -203094,15 +203097,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (2e4408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e43ce │ │ │ │ movs r0, #0 │ │ │ │ - bl 62c38c │ │ │ │ + bl 62c3f4 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 25fc0c │ │ │ │ b.n 2e4356 │ │ │ │ ldr r3, [pc, #124] @ (2e442c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -203113,70 +203116,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e431c │ │ │ │ ldr r0, [pc, #112] @ (2e4434 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e431c │ │ │ │ ldr r3, [pc, #104] @ (2e4438 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e439c │ │ │ │ ldr r3, [pc, #84] @ (2e4430 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e439c │ │ │ │ ldr r0, [pc, #88] @ (2e443c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 2e439c │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #216 @ (adr r0, 2e44d4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + b.n 2e442c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -203217,19 +203220,19 @@ │ │ │ │ bmi.n 2e449a │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (2e45c4 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -203298,15 +203301,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e45d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e450c │ │ │ │ ldr r0, [pc, #60] @ (2e45d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 2e4502 │ │ │ │ @@ -203319,15 +203322,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e4620 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203335,29 +203338,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (2e4628 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e44c8 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r4, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -203802,15 +203805,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e49be │ │ │ │ ldr r0, [pc, #396] @ (2e4bbc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 2e49be │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -203881,15 +203884,15 @@ │ │ │ │ bpl.w 2e47d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (2e4bc4 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 2e47d4 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 2e4ab4 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2e4ab4 │ │ │ │ @@ -203937,21 +203940,21 @@ │ │ │ │ b.n 2e4b8a │ │ │ │ str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2e4c94 │ │ │ │ sub sp, #20 │ │ │ │ @@ -203962,15 +203965,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (2e4ca0 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 2e4c5c │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e4c8a │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -204018,39 +204021,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e4c48 │ │ │ │ ldr r0, [pc, #56] @ (2e4cb8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e4c48 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2e4730 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e4c0a │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r3, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r0, 2e4ce6 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3328] @ 2e59d0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -204061,15 +204064,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3308] @ 2e59dc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [pc, #3304] @ 2e59e0 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -204113,15 +204116,15 @@ │ │ │ │ ldr.w r3, [pc, #3180] @ 2e59e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e4d46 │ │ │ │ ldr.w r0, [pc, #3172] @ 2e59e8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e4d46 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e5176 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -204155,15 +204158,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4e04 │ │ │ │ ldr.w r0, [pc, #3068] @ 2e59f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e4fac │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -204178,15 +204181,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e5006 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -204195,15 +204198,15 @@ │ │ │ │ ldr.w r3, [pc, #2948] @ 2e59e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 2e4f58 │ │ │ │ ldr.w r0, [pc, #2952] @ 2e59f4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e4f58 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -204244,15 +204247,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 2e50ee │ │ │ │ @@ -204314,15 +204317,15 @@ │ │ │ │ ldr.w r3, [pc, #2612] @ 2e59e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 2e4f58 │ │ │ │ ldr.w r0, [pc, #2624] @ 2e59fc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e4f58 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -204345,28 +204348,28 @@ │ │ │ │ ldr.w r3, [pc, #2516] @ 2e59e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e4f58 │ │ │ │ ldr.w r0, [pc, #2532] @ 2e5a00 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e4f58 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2508] @ 2e5a04 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 2e55b0 │ │ │ │ add r2, pc, #8 @ (adr r2, 2e5060 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -204391,15 +204394,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 2e4e82 │ │ │ │ ldr.w r0, [pc, #2416] @ 2e5a0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e4e82 │ │ │ │ ldr.w r3, [pc, #2400] @ 2e5a10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4fde │ │ │ │ @@ -204409,15 +204412,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e4fde │ │ │ │ ldr.w r0, [pc, #2380] @ 2e5a14 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 2e4fde │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -204437,15 +204440,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e4f16 │ │ │ │ ldr.w r0, [pc, #2308] @ 2e5a1c │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 2e4f16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -204461,20 +204464,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e4dae │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2248] @ 2e5a24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e4dae │ │ │ │ ldr.w r0, [pc, #2236] @ 2e5a28 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e4d46 │ │ │ │ ldr.w r3, [pc, #2228] @ 2e5a2c │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2224] @ 2e5a30 │ │ │ │ ldr.w r0, [pc, #2224] @ 2e5a34 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205013,15 +205016,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e44c8 │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r0, [pc, #1112] @ 2e5a3c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e51ae │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e51c6 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -205031,15 +205034,15 @@ │ │ │ │ ldr r3, [pc, #984] @ (2e59e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e51c6 │ │ │ │ ldr.w r0, [pc, #1064] @ 2e5a40 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e51c6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -205085,15 +205088,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #920] @ (2e5a44 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -205261,15 +205264,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #404] @ (2e5a48 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 2e58d4 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 2e58ec │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -205277,15 +205280,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (2e59e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #360] @ (2e5a4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e592a │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -205365,91 +205368,91 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ b.w 2e4d50 │ │ │ │ nop │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsh r6, [r2, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #0] │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r4, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.w 2e579e │ │ │ │ ldr.w r3, [pc, #1328] @ 2e5f90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr.w r0, [pc, #1316] @ 2e5f94 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 2e57b4 │ │ │ │ bhi.n 2e5aae │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e5abe │ │ │ │ @@ -205514,15 +205517,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr.w r0, [pc, #1124] @ 2e5f98 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -205588,15 +205591,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #912] @ (2e5f9c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2e5972 │ │ │ │ b.n 2e5b08 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -205608,27 +205611,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (2e5f90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #856] @ (2e5fa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e55ce │ │ │ │ ldr r3, [pc, #820] @ (2e5f90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e55ce │ │ │ │ ldr r0, [pc, #828] @ (2e5fa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e55ce │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (2e5f90 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -205636,15 +205639,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #792] @ (2e5fa8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5c38 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -205682,15 +205685,15 @@ │ │ │ │ ldr r3, [pc, #648] @ (2e5f90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #664] @ (2e5fac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5d06 │ │ │ │ @@ -205762,15 +205765,15 @@ │ │ │ │ ldr r3, [pc, #420] @ (2e5f90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #440] @ (2e5fb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e4d50 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2e5888 │ │ │ │ @@ -205779,15 +205782,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (2e5f90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #396] @ (2e5fb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 2e5e44 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3ebc │ │ │ │ @@ -205801,15 +205804,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e5e36 │ │ │ │ ldr r0, [pc, #352] @ (2e5fbc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e5e36 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 2e59b8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -205820,15 +205823,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #304] @ (2e5fc0 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 2e5d6e │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -205837,15 +205840,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #256] @ (2e5fc4 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 2e599e │ │ │ │ bhi.n 2e5f46 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e5f54 │ │ │ │ @@ -205867,30 +205870,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e4d50 │ │ │ │ ldr r0, [pc, #184] @ (2e5fc8 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 2e4d50 │ │ │ │ ldr r2, [pc, #172] @ (2e5fcc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e5d9c │ │ │ │ ldr r2, [pc, #100] @ (2e5f90 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e5d9c │ │ │ │ ldr r0, [pc, #152] @ (2e5fd0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 2e5d9c │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 2e5ef4 │ │ │ │ bhi.n 2e5f5c │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -205916,45 +205919,45 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 2e5abe │ │ │ │ b.n 2e5aa0 │ │ │ │ nop │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r7, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #144] @ (2e604c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + ldrh r4, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, sl │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e5fd4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -205964,149 +205967,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (2e6020 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r4, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r6, #10] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e6024 : │ │ │ │ ldr r3, [pc, #8] @ (2e6030 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r6, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6034 : │ │ │ │ ldr r3, [pc, #12] @ (2e6044 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r3, #24] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6048 : │ │ │ │ ldr r3, [pc, #12] @ (2e6058 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r6, [r0, #24] │ │ │ │ + strh r6, [r1, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e605c : │ │ │ │ ldr r3, [pc, #16] @ (2e6070 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r6, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e6074 : │ │ │ │ ldr r3, [pc, #16] @ (2e6088 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e608c : │ │ │ │ ldr r3, [pc, #16] @ (2e60a0 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e60a4 : │ │ │ │ ldr r3, [pc, #12] @ (2e60b4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e60b8 : │ │ │ │ ldr r3, [pc, #12] @ (2e60c8 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e60cc : │ │ │ │ ldr r3, [pc, #12] @ (2e60dc ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e60e0 : │ │ │ │ ldr r3, [pc, #12] @ (2e60f0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002e60f4 : │ │ │ │ ldr r3, [pc, #12] @ (2e6104 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e6110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ strb r2, [r4, #10] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -206143,15 +206146,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (2e62e0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -206170,23 +206173,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e61d8 │ │ │ │ add r1, pc, #256 @ (adr r1, 2e62d0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r3, [pc, #248] @ (2e62ec ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e62a4 │ │ │ │ mov r7, r2 │ │ │ │ @@ -206217,24 +206220,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 2e6290 │ │ │ │ add r1, pc, #152 @ (adr r1, 2e62d8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ ldr r2, [pc, #132] @ (2e62f0 ) │ │ │ │ ldr r3, [pc, #120] @ (2e62e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -206266,15 +206269,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e61fe │ │ │ │ ldr r0, [pc, #64] @ (2e62fc ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e61fe │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -206293,26 +206296,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (2e6684 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2e6190 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 5d8444 │ │ │ │ + bl 5d84ac │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -206320,15 +206323,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e636c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206362,15 +206365,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2e6114 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -206380,15 +206383,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cbz r0, 2e6468 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 2e6422 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206396,25 +206399,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 690c74 │ │ │ │ + bl 690cc4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e6480 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 2e644e │ │ │ │ ldr r2, [pc, #96] @ (2e64a0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ cbz r0, 2e6468 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e6114 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206454,25 +206457,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e6518 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (2e651c ) │ │ │ │ ldr r1, [pc, #80] @ (2e6520 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #64] @ (2e6524 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (2e6528 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (2e652c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (2e6530 ) │ │ │ │ @@ -206484,25 +206487,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #26] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r6, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bkpt 0x003a │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, #19] │ │ │ │ + strb r6, [r2, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206585,24 +206588,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e63ec │ │ │ │ ldr r0, [pc, #28] @ (2e662c ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2e65da │ │ │ │ nop │ │ │ │ mov lr, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 2e6810 │ │ │ │ mov r6, r2 │ │ │ │ @@ -206647,16 +206650,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (2e682c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6530 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d6598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6668 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -206692,15 +206695,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e6674 │ │ │ │ ldr r1, [pc, #280] @ (2e6830 ) │ │ │ │ ldr r0, [pc, #284] @ (2e6834 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e6672 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -206752,21 +206755,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 2e670a │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ b.n 2e670a │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 2e6808 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 2e67ac │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 2e670a │ │ │ │ movs r2, #1 │ │ │ │ @@ -206783,23 +206786,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, pc │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, fp │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -206839,15 +206842,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (2e6908 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #60] @ 2e68f8 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -206861,19 +206864,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #4] │ │ │ │ + ldrh r4, [r3, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2e6968 │ │ │ │ sub sp, #8 │ │ │ │ @@ -206881,34 +206884,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (2e6970 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #40] @ 2e6960 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e6114 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r6, [r5, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r3, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 2e69f4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -206916,54 +206919,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (2e69fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #88] @ (2e6a00 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (2e6a04 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (2e6a08 ) │ │ │ │ ldr r1, [pc, #56] @ (2e6a0c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206978,26 +206981,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e6af0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (2e6af4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (2e6af8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #136] @ 2e6ae0 │ │ │ │ ldr r2, [pc, #160] @ (2e6afc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (2e6b00 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -207017,28 +207020,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (2e6b04 ) │ │ │ │ ldr r1, [pc, #120] @ (2e6b08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #108] @ (2e6b0c ) │ │ │ │ ldr r1, [pc, #112] @ (2e6b10 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d888c │ │ │ │ + bl 5d88f4 │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d8444 │ │ │ │ + bl 5d84ac │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207048,34 +207051,34 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #4] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r1, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r3, #108] @ 0x6c │ │ │ │ + ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb8b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2e6bfc │ │ │ │ sub sp, #16 │ │ │ │ @@ -207121,16 +207124,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e6c18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6530 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d6598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6b4e │ │ │ │ cbz r6, 2e6bc0 │ │ │ │ ldr r2, [pc, #120] @ (2e6c1c ) │ │ │ │ ldr r3, [pc, #92] @ (2e6c00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207160,40 +207163,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (2e6c24 ) │ │ │ │ ldr r0, [pc, #64] @ (2e6c28 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r6, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207220,16 +207223,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2e6cec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6530 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d6598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6c4c │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -207256,29 +207259,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2e6cf0 ) │ │ │ │ ldr r0, [pc, #36] @ (2e6cf4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e6c56 │ │ │ │ ands r2, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb684 │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -207307,16 +207310,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (2e6e04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6530 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d6598 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6d1c │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -207341,15 +207344,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2e6e08 ) │ │ │ │ ldr r0, [pc, #112] @ (2e6e0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e6d26 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -207367,54 +207370,54 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 2e6dc0 │ │ │ │ nop │ │ │ │ subs r7, #58 @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r1, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e6e4a │ │ │ │ ldrh.w r1, [r0, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #56 @ (adr r1, 2e6e70 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #44 @ (adr r1, 2e6e78 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -207427,53 +207430,53 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e6e88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r1, r3, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1036] @ 0x40c │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr.w r0, [r4, #1040] @ 0x410 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #4 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr.w r0, [r4, #1048] @ 0x418 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ beq.n 2e6ef8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e6e8c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -207502,24 +207505,24 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r2, #980] @ 0x3d4 │ │ │ │ sub sp, #8 │ │ │ │ add.w r0, r2, #1004 @ 0x3ec │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e7034 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ cbz r2, 2e6ffa │ │ │ │ add.w r3, r4, #920 @ 0x398 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 690c74 │ │ │ │ + bl 690cc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e6fae │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r4, #936] @ 0x3a8 │ │ │ │ adds r1, r3, r0 │ │ │ │ @@ -207577,15 +207580,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #68] @ (2e7094 ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e7034 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 2e6fe0 │ │ │ │ ubfx r1, r6, #5, #2 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -207611,47 +207614,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2e7100 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e7104 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #72] @ (2e7108 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #68] @ (2e710c ) │ │ │ │ ldr r0, [pc, #68] @ (2e7110 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #68] @ (2e7114 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxtb r6, r0 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r1, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207702,15 +207705,15 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ bpl.n 2e716c │ │ │ │ ldr.w r2, [r4, #940] @ 0x3ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e716c │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ subs r1, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ str.w r1, [r4, #940] @ 0x3ac │ │ │ │ cbnz r1, 2e71c0 │ │ │ │ @@ -207725,15 +207728,15 @@ │ │ │ │ bpl.n 2e716c │ │ │ │ ldr r1, [pc, #216] @ (2e72b0 ) │ │ │ │ ldr r0, [pc, #216] @ (2e72b4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e716c │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ b.n 2e716c │ │ │ │ ldr r1, [pc, #184] @ (2e72ac ) │ │ │ │ ldrd r3, r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ @@ -207748,45 +207751,45 @@ │ │ │ │ bpl.n 2e716c │ │ │ │ ldr r1, [pc, #164] @ (2e72b8 ) │ │ │ │ ldr r0, [pc, #164] @ (2e72bc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e716c │ │ │ │ ldr r2, [pc, #132] @ (2e72ac ) │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #21 │ │ │ │ bpl.n 2e716c │ │ │ │ ldr r1, [pc, #136] @ (2e72c0 ) │ │ │ │ ldr r0, [pc, #136] @ (2e72c4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e716c │ │ │ │ ldr r2, [pc, #96] @ (2e72ac ) │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #21 │ │ │ │ bpl.n 2e716c │ │ │ │ ldr r1, [pc, #108] @ (2e72c8 ) │ │ │ │ ldr r0, [pc, #108] @ (2e72cc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e716c │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ b.n 2e716c │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ b.n 2e716c │ │ │ │ ldr r1, [pc, #48] @ (2e72ac ) │ │ │ │ @@ -207795,50 +207798,50 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 2e716a │ │ │ │ ldr r1, [pc, #68] @ (2e72d0 ) │ │ │ │ ldr r0, [pc, #72] @ (2e72d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e716a │ │ │ │ ldr r1, [pc, #60] @ (2e72d8 ) │ │ │ │ ldr r0, [pc, #64] @ (2e72dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e716a │ │ │ │ subs r3, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r3, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + strh r6, [r0, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r1, #24] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #23] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ ittte ne │ │ │ │ ldrbne.w r0, [r0, #972] @ 0x3cc │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -207972,15 +207975,15 @@ │ │ │ │ bpl.n 2e7454 │ │ │ │ ldr r1, [pc, #928] @ (2e77e0 ) │ │ │ │ ldr r0, [pc, #928] @ (2e77e4 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.w 2e76d6 │ │ │ │ lsls r6, r3, #26 │ │ │ │ bpl.w 2e76e6 │ │ │ │ ldr r1, [pc, #872] @ (2e77cc ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -208000,22 +208003,22 @@ │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e74ae │ │ │ │ ldrh.w r1, [r4, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #788 @ (adr r1, 2e77b0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #776 @ (adr r1, 2e77b8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ b.n 2e739c │ │ │ │ ldr r3, [pc, #772] @ (2e77cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208047,15 +208050,15 @@ │ │ │ │ bpl.n 2e7518 │ │ │ │ ldr r1, [pc, #748] @ (2e77f4 ) │ │ │ │ ldr r0, [pc, #748] @ (2e77f8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r4, #936] @ 0x3a8 │ │ │ │ b.n 2e739c │ │ │ │ ldr r3, [pc, #676] @ (2e77cc ) │ │ │ │ @@ -208075,15 +208078,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (2e7800 ) │ │ │ │ ldr r0, [pc, #696] @ (2e7804 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [pc, #620] @ (2e77cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2e739c │ │ │ │ ldr r2, [pc, #668] @ (2e7808 ) │ │ │ │ @@ -208136,15 +208139,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (2e7824 ) │ │ │ │ ldr r0, [pc, #588] @ (2e7828 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 2e754e │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ ubfx r5, r3, #5, #2 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #16 │ │ │ │ it ne │ │ │ │ @@ -208154,15 +208157,15 @@ │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ands.w r2, r2, #2048 @ 0x800 │ │ │ │ beq.n 2e761e │ │ │ │ ldr r0, [pc, #536] @ (2e782c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 25eae4 │ │ │ │ @@ -208200,15 +208203,15 @@ │ │ │ │ adcs r3, r3 │ │ │ │ adds r1, r1, r1 │ │ │ │ adcs r3, r3 │ │ │ │ adds r2, r1, r6 │ │ │ │ adc.w r3, r3, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldr r3, [pc, #300] @ (2e77cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e739c │ │ │ │ ldr r2, [pc, #392] @ (2e7834 ) │ │ │ │ ldr r3, [pc, #280] @ (2e77c4 ) │ │ │ │ @@ -208224,15 +208227,15 @@ │ │ │ │ ldr r0, [pc, #376] @ (2e783c ) │ │ │ │ mov r3, ip │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r1, [pc, #244] @ (2e77cc ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #21 │ │ │ │ bmi.n 2e7794 │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 2e746c │ │ │ │ @@ -208245,43 +208248,43 @@ │ │ │ │ bpl.w 2e746c │ │ │ │ ldr r1, [pc, #324] @ (2e7840 ) │ │ │ │ ldr r0, [pc, #328] @ (2e7844 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e746c │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ b.n 2e763c │ │ │ │ ldr r1, [pc, #296] @ (2e7848 ) │ │ │ │ ldr r0, [pc, #296] @ (2e784c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ tst.w r3, #768 @ 0x300 │ │ │ │ beq.w 2e747e │ │ │ │ ldr r1, [pc, #140] @ (2e77cc ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2e747e │ │ │ │ ldr r1, [pc, #260] @ (2e7850 ) │ │ │ │ ldr r0, [pc, #264] @ (2e7854 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e747e │ │ │ │ ldr r2, [pc, #248] @ (2e7858 ) │ │ │ │ ldr r3, [pc, #100] @ (2e77c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -208296,24 +208299,24 @@ │ │ │ │ b.n 2e754e │ │ │ │ ldr r1, [pc, #228] @ (2e7864 ) │ │ │ │ ldr r0, [pc, #232] @ (2e7868 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e76e6 │ │ │ │ ldr r1, [pc, #212] @ (2e786c ) │ │ │ │ ldr r0, [pc, #216] @ (2e7870 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e745a │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -208333,87 +208336,87 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #122 @ 0x7a │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #54 @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r2, #17] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #25] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #226 @ 0xe2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #182 @ 0xb6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, #138 @ 0x8a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r7, #10] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r5, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, #230 @ 0xe6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r2, #14] │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r4, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #10] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r3, #4] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #12] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2e78e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -208421,15 +208424,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #88] @ (2e78e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #52] @ 2e78d8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ strd r3, r3, [r0, #960] @ 0x3c0 │ │ │ │ strd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ movw r2, #43400 @ 0xa988 │ │ │ │ strd r3, r3, [r0, #976] @ 0x3d0 │ │ │ │ @@ -208439,19 +208442,19 @@ │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e6e8c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #13] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2e7968 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -208459,54 +208462,54 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #108] @ (2e7970 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #84] @ (2e7974 ) │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r2, [pc, #68] @ (2e7978 ) │ │ │ │ ldr r1, [pc, #68] @ (2e797c ) │ │ │ │ movs r0, #1 │ │ │ │ str.w r6, [r5, #944] @ 0x3b0 │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r5, #1004 @ 0x3ec │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r4, #11] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r0, #12] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ bl c997a │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -208519,72 +208522,72 @@ │ │ │ │ add r9, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #232] @ (2e7a9c ) │ │ │ │ ldr r1, [pc, #236] @ (2e7aa0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #216] @ (2e7aa4 ) │ │ │ │ ldr r1, [pc, #220] @ (2e7aa8 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r7, [pc, #220] @ (2e7aac ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #220] @ (2e7ab0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5d888c │ │ │ │ + bl 5d88f4 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ str.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 5d8444 │ │ │ │ + bl 5d84ac │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ addw r1, r5, #1036 @ 0x40c │ │ │ │ bl 2fc8a4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r5, #1040 @ 0x410 │ │ │ │ bl 2fc8a4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ addw r1, r5, #1044 @ 0x414 │ │ │ │ bl 2fc8a4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r5, #1048 @ 0x418 │ │ │ │ bl 2fc8a4 │ │ │ │ vldr d7, [pc, #60] @ 2e7a88 │ │ │ │ ldr r2, [pc, #100] @ (2e7ab4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -208594,41 +208597,41 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 431ec0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2fc954 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #27] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bl fff25aa6 <__bss_end__@@Base+0xff415f86> │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r2, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [r5, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2e7acc │ │ │ │ ldr r2, [pc, #24] @ (2e7ad8 ) │ │ │ │ @@ -208640,15 +208643,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r4, [r5, #24] │ │ │ │ + strb r4, [r6, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -208661,15 +208664,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e7b0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r6, [r2, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2e7b78 │ │ │ │ @@ -208680,15 +208683,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -208698,21 +208701,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2e7b6c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r5, #7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2e7d94 │ │ │ │ sub sp, #28 │ │ │ │ @@ -208722,15 +208725,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -208780,15 +208783,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e7c90 │ │ │ │ @@ -208868,30 +208871,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e7c90 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2e7c7c │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -208965,19 +208968,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e7e8c ) │ │ │ │ ldr r0, [pc, #20] @ (2e7e90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strb r0, [r6, #9] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2e7f50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -208986,25 +208989,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2e7f58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #156] @ (2e7f5c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2e7f60 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #140] @ (2e7f64 ) │ │ │ │ ldr r1, [pc, #144] @ (2e7f68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2e7f6c ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2e7f70 ) │ │ │ │ @@ -209036,37 +209039,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (2e7f94 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #100] @ (2e7f98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r1, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #280 @ (adr r4, 2e8074 ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 2e8194 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #24] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -209078,15 +209081,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2e7f0c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r4, #24] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r0, [r5, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209176,32 +209179,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e80c4 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e80c8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r5, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2e8118 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209211,32 +209214,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e811c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e8120 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r2, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e8190 │ │ │ │ sub sp, #16 │ │ │ │ @@ -209245,15 +209248,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e8198 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2e816e │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209270,19 +209273,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + strb r2, [r3, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2e8230 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209294,57 +209297,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2e8240 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2e8244 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2e81e6 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2e8218 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e81e0 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e81e6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2e863c │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209365,15 +209368,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2e84c4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2e84c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209421,15 +209424,15 @@ │ │ │ │ bpl.n 2e83e6 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 690c8c │ │ │ │ + bl 690cdc │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2e82d4 │ │ │ │ b.n 2e82ce │ │ │ │ @@ -209559,23 +209562,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2e841e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2e8320 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r3, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, #9] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #120 @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r0, #102 @ 0x66 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -209626,34 +209629,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 7342bc │ │ │ │ + b.w 73430c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -209666,15 +209669,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2e85d8 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2e85ec │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2e8626 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2e8626 │ │ │ │ @@ -209683,15 +209686,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2e8604 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2e85de │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2e8620 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -209706,15 +209709,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2e85f6 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2e86d8 ) │ │ │ │ @@ -209726,15 +209729,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2e86dc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -209743,15 +209746,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ ldr r2, [pc, #52] @ (2e86e0 ) │ │ │ │ ldr r3, [pc, #44] @ (2e86dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -209817,31 +209820,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 74d688 │ │ │ │ + bl 74d6d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 74d688 │ │ │ │ + bl 74d6d8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ ldr r3, [pc, #128] @ (2e8834 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e87f2 │ │ │ │ ldr r2, [pc, #124] @ (2e8838 ) │ │ │ │ ldr r3, [pc, #108] @ (2e882c ) │ │ │ │ add r2, pc │ │ │ │ @@ -209876,15 +209879,15 @@ │ │ │ │ bpl.n 2e87ba │ │ │ │ ldr r0, [pc, #60] @ (2e8844 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e87ba │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2e89dc ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2e8a54 ) │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ @@ -209897,15 +209900,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #146 @ 0x92 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2e8944 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209915,19 +209918,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2e88e8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -209982,30 +209985,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2e88d8 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ b.n 2e88e8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e8958 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r4, [pc, #360] @ (2e8ac4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210026,31 +210029,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 723710 │ │ │ │ + bl 723760 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723710 │ │ │ │ + bl 723760 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8848 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -210079,21 +210082,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2e8adc ) │ │ │ │ ldr r2, [pc, #152] @ (2e8ae0 ) │ │ │ │ ldr r1, [pc, #152] @ (2e8ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e86e4 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2e8848 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210113,15 +210116,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e308 │ │ │ │ ldr r2, [pc, #60] @ (2e8ae8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -210147,34 +210150,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2e8b3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2e8b40 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #44] @ (2e8b44 ) │ │ │ │ ldr r3, [pc, #48] @ (2e8b48 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2e8b4c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + b.w 5d56e4 │ │ │ │ + str r6, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #400] @ (2e8cd0 ) │ │ │ │ + ldr r6, [pc, #688] @ (2e8df0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2e8ac0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -210222,29 +210225,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ab4 │ │ │ │ + bl 723b04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2e8bf2 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e85ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72375c │ │ │ │ + bl 7237ac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2e8be0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210254,40 +210257,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (2e8cc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #140] @ (2e8cc4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #112] @ (2e8cc8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r0, [pc, #96] @ (2e8ccc ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2fbda0 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2e8cd0 ) │ │ │ │ @@ -210297,30 +210300,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2e8cd8 ) │ │ │ │ ldr r1, [pc, #84] @ (2e8cdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72371c │ │ │ │ + bl 72376c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72371c │ │ │ │ + bl 72376c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e895c │ │ │ │ - str r0, [r5, #80] @ 0x50 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -210336,46 +210339,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (2e8d5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 691558 │ │ │ │ + bl 6915a8 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2e8d22 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2e8d34 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 723754 │ │ │ │ + bl 7237a4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723754 │ │ │ │ + bl 7237a4 │ │ │ │ ldr r0, [pc, #24] @ (2e8d60 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fbecc │ │ │ │ - str r4, [r1, #68] @ 0x44 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r2, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -210395,42 +210398,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2e8dec │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e85ac │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2e8d9e │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 723ab4 │ │ │ │ + bl 723b04 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e8ddc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72375c │ │ │ │ + bl 7237ac │ │ │ │ b.n 2e8de8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -210479,15 +210482,15 @@ │ │ │ │ beq.n 2e8f30 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e8e5e │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 690c74 │ │ │ │ + bl 690cc4 │ │ │ │ cbz r0, 2e8ebc │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2e8e64 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2e8e64 │ │ │ │ @@ -210498,33 +210501,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e8f78 │ │ │ │ ldr r2, [pc, #232] @ (2e8fb8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8e64 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ cbnz r0, 2e8f64 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723868 │ │ │ │ + bl 7238b8 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2e8f26 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2e8e8c │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -210534,15 +210537,15 @@ │ │ │ │ bne.n 2e8e96 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2e85ac │ │ │ │ b.n 2e8e96 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -210585,37 +210588,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + str r2, [r1, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r7, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r6, #112] @ 0x70 │ │ │ │ + str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -210660,15 +210663,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e9118 │ │ │ │ ldr r2, [pc, #188] @ (2e9130 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -210697,52 +210700,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e9086 │ │ │ │ ldr r0, [pc, #76] @ (2e9134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2e9112 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e90c6 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e90c6 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e90c6 │ │ │ │ ldr r0, [pc, #44] @ (2e9138 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e90ce │ │ │ │ ldr r3, [pc, #32] @ (2e913c ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2e9140 ) │ │ │ │ ldr r0, [pc, #32] @ (2e9144 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210892,15 +210895,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2e91c8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 690e08 │ │ │ │ + bl 690e58 │ │ │ │ b.n 2e91c8 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2e91c8 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -210911,15 +210914,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e91c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8644 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r2, [pc, #520] @ (2e9548 ) │ │ │ │ ldr r3, [pc, #492] @ (2e9530 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210928,25 +210931,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 723710 │ │ │ │ + bl 723760 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e9272 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2e9470 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -210985,15 +210988,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e91a2 │ │ │ │ ldr r0, [pc, #332] @ (2e9558 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2e91a2 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2e9232 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2e91c8 │ │ │ │ @@ -211016,15 +211019,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 723710 │ │ │ │ + bl 723760 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e9278 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2e955c ) │ │ │ │ @@ -211053,36 +211056,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2e9496 │ │ │ │ b.n 2e9250 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723ab4 │ │ │ │ + bl 723b04 │ │ │ │ cbnz r0, 2e950a │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72375c │ │ │ │ + bl 7237ac │ │ │ │ b.n 2e93ac │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2e923c │ │ │ │ b.n 2e922e │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e92b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e92b4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 723868 │ │ │ │ + bl 7238b8 │ │ │ │ b.n 2e94d4 │ │ │ │ ldr r3, [pc, #76] @ (2e9564 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2e9568 ) │ │ │ │ ldr r0, [pc, #76] @ (2e956c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211108,25 +211111,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r0, r0, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r3, #30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -211172,15 +211175,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e9612 │ │ │ │ ldr r0, [pc, #416] @ (2e9788 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2e9612 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -211249,15 +211252,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e85ac │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e9608 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ b.n 2e9608 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e96f0 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2e95ca │ │ │ │ @@ -211267,46 +211270,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2e85ac │ │ │ │ b.n 2e9608 │ │ │ │ bl 2e8848 │ │ │ │ b.n 2e96d4 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ cbz r0, 2e9722 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2e972e │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2e96b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 723868 │ │ │ │ + bl 7238b8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2e9708 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ b.n 2e971a │ │ │ │ ldr r3, [pc, #40] @ (2e978c ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2e9790 ) │ │ │ │ ldr r0, [pc, #40] @ (2e9794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211318,26 +211321,26 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r6, r5] │ │ │ │ + ldrsh r4, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e97a4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ ands r4, r6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -211346,20 +211349,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2e9804 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2e9808 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #56] @ (2e980c ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2e9810 ) │ │ │ │ ldr r2, [pc, #48] @ (2e9814 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -211368,19 +211371,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs r0, r5 │ │ │ │ + rors r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ beq.n 2e977c │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r7, #238 @ 0xee │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -211397,15 +211400,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2e9888 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2e988c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #72] @ (2e9890 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -211419,19 +211422,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r2, r1, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211447,15 +211450,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2e9914 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #84] @ (2e9918 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -211472,19 +211475,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r1, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211497,47 +211500,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2e9984 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #64] @ (2e9988 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ ldr r2, [pc, #44] @ (2e998c ) │ │ │ │ ldr r1, [pc, #44] @ (2e9990 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d57f0 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + b.w 5d5858 │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ands r0, r1 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2e9a68 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -211547,28 +211550,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #176] @ (2e9a74 ) │ │ │ │ ldr r1, [pc, #180] @ (2e9a78 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d6534 │ │ │ │ + bl 5d659c │ │ │ │ cbnz r0, 2e99f8 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211600,45 +211603,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r7 │ │ │ │ bl 2fc954 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc8a4 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r3, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r4, r7] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r7, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r6, #8] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r5, #194 @ 0xc2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e9a8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -211646,110 +211649,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2e9bd4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2e9bd8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2e9bdc ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2e9be0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #256] @ (2e9be4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2e9be8 │ │ │ │ - bl 5d5128 │ │ │ │ + bl 5d5190 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #232] @ (2e9bec ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d51a8 │ │ │ │ + bl 5d5210 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #208] @ (2e9bf0 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2fbab0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5d64e4 │ │ │ │ + bl 5d654c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r7, [pc, #160] @ (2e9bf4 ) │ │ │ │ ldr r1, [pc, #164] @ (2e9bf8 ) │ │ │ │ ldr r6, [pc, #164] @ (2e9bfc ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5d5128 │ │ │ │ + bl 5d5190 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #140] @ (2e9c00 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2fcca0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc5f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc9b4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -211759,45 +211762,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r0, r4] │ │ │ │ + ldrsb r0, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r7, #0] │ │ │ │ + ldrh r0, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r2, r1, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + ands r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + ands r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e9c10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ subs r4, #190 @ 0xbe │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -211809,19 +211812,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e9cc0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2e9cc4 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5d6534 │ │ │ │ + bl 5d659c │ │ │ │ cbnz r0, 2e9c62 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211855,25 +211858,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38666c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r1, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2e9d58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -211882,26 +211885,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e9d60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (2e9d64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e9d68 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #88] @ (2e9d6c ) │ │ │ │ ldr r3, [pc, #88] @ (2e9d70 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -211920,23 +211923,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r1, #48] @ 0x30 │ │ │ │ + strh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + revsh r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #144 @ 0x90 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -211950,25 +211953,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2e9db8 ) │ │ │ │ ldr r0, [pc, #40] @ (2e9dbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6624 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d668c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7e28 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + b.w 5d7e90 │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2e9e1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -211977,60 +211980,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e9e24 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #60] @ (2e9e28 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ ldr r2, [pc, #44] @ (2e9e2c ) │ │ │ │ ldr r1, [pc, #44] @ (2e9e30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d57f0 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + b.w 5d5858 │ │ │ │ + strb r0, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrb r4, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r3, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e9e5c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -212039,25 +212042,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e9ef8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (2e9efc ) │ │ │ │ ldr r1, [pc, #116] @ (2e9f00 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #100] @ (2e9f04 ) │ │ │ │ ldr r2, [pc, #104] @ (2e9f08 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (2e9f0c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -212070,35 +212073,35 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strh r0, [r7, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r3, r0 │ │ │ │ + adds r6, r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2e9f0a │ │ │ │ + cbnz r2, 2e9f1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -212130,17 +212133,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r2, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, r2] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e9ff8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -212159,16 +212162,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6624 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d668c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 4367cc │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 25df90 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -212185,40 +212188,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r0, [r2, r2] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 2ea170 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #320] @ (2ea174 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (2ea178 ) │ │ │ │ ldr r1, [pc, #320] @ (2ea17c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ea14e │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -212260,18 +212263,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d6534 │ │ │ │ + bl 5d659c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea158 │ │ │ │ ldr r0, [pc, #180] @ (2ea190 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -212325,29 +212328,29 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212357,25 +212360,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (2ea234 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (2ea238 ) │ │ │ │ ldr r1, [pc, #120] @ (2ea23c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (2ea240 ) │ │ │ │ ldr r3, [pc, #108] @ (2ea244 ) │ │ │ │ ldr r1, [pc, #108] @ (2ea248 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2ea24c ) │ │ │ │ @@ -212390,36 +212393,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + subs r0, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ adds r7, #90 @ 0x5a │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldmia r0!, {r1, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -212437,22 +212440,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 2ea2fc │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 2ea300 │ │ │ │ ldr.w fp, [pc, #108] @ 2ea310 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -212463,59 +212466,59 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 5d7c30 │ │ │ │ + bl 5d7c98 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2ea2bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 2ea2a0 │ │ │ │ bl 2e9f44 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r6, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #736] @ (2ea5f0 ) │ │ │ │ + str r0, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ea340 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -212524,25 +212527,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2ea3c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #92] @ (2ea3c8 ) │ │ │ │ ldr r1, [pc, #92] @ (2ea3cc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2ea3d0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2ea3d4 ) │ │ │ │ ldr r1, [pc, #76] @ (2ea3d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -212559,24 +212562,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - ldr r7, [pc, #224] @ (2ea4a0 ) │ │ │ │ + b.w 5d56e4 │ │ │ │ + ldr r7, [pc, #512] @ (2ea5c0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -212598,31 +212601,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2ea43c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #568] @ (2ea670 ) │ │ │ │ + ldr r6, [pc, #856] @ (2ea790 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ea478 │ │ │ │ sub sp, #12 │ │ │ │ @@ -212630,24 +212633,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2ea480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69102c │ │ │ │ - ldr r6, [pc, #232] @ (2ea564 ) │ │ │ │ + b.w 69107c │ │ │ │ + ldr r6, [pc, #520] @ (2ea684 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ea4bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -212655,24 +212658,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2ea4c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 59f468 │ │ │ │ + b.w 59f4d0 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #984] @ (2ea898 ) │ │ │ │ + ldr r6, [pc, #248] @ (2ea5b8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, r7] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea518 │ │ │ │ sub sp, #8 │ │ │ │ @@ -212683,31 +212686,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ - bl 59f544 │ │ │ │ + bl 59f5ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #712] @ (2ea7e4 ) │ │ │ │ + ldr r5, [pc, #1000] @ (2ea904 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strb r2, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, r5] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea574 │ │ │ │ sub sp, #12 │ │ │ │ @@ -212715,33 +212718,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2ea57c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ea56a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25e304 │ │ │ │ - ldr r5, [pc, #344] @ (2ea6d0 ) │ │ │ │ + ldr r5, [pc, #632] @ (2ea7f0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ea5f4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -212752,27 +212755,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2ea5fc ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2ea600 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #80] @ (2ea604 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ea5cc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 59f398 │ │ │ │ + b.w 59f400 │ │ │ │ ldr r2, [pc, #56] @ (2ea608 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea5bc │ │ │ │ ldr r2, [pc, #52] @ (2ea60c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -212780,33 +212783,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ea5bc │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ea610 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ea5bc │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #1000] @ (2ea9e0 ) │ │ │ │ + ldr r5, [pc, #264] @ (2ea700 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r6, r3, #26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2ea6c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -212817,15 +212820,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2ea6d0 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #140] @ (2ea6d4 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ea6a0 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -212833,66 +212836,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2ea66a │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ea68a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 59f318 │ │ │ │ + b.w 59f380 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 59f2e4 │ │ │ │ + b.w 59f34c │ │ │ │ blx 25e308 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 59f318 │ │ │ │ + b.w 59f380 │ │ │ │ ldr r3, [pc, #52] @ (2ea6d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ea650 │ │ │ │ ldr r3, [pc, #48] @ (2ea6dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ea650 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2ea6e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ea650 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #408] @ (2ea860 ) │ │ │ │ + ldr r4, [pc, #696] @ (2ea980 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r6, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, r1] │ │ │ │ + strb r0, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r2, r1, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #64] @ (2ea71c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2ea7c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -212904,69 +212907,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2ea7d4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cbnz r0, 2ea736 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 690c74 │ │ │ │ + bl 690cc4 │ │ │ │ ldr r3, [pc, #148] @ (2ea7d8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ea7a2 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2ea720 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #124] @ (2ea7dc ) │ │ │ │ ldr r2, [pc, #124] @ (2ea7e0 ) │ │ │ │ ldr r1, [pc, #128] @ (2ea7e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea720 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 59f544 │ │ │ │ + bl 59f5ac │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea720 │ │ │ │ ldr r2, [pc, #88] @ (2ea7e8 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2ea720 │ │ │ │ ldr r3, [pc, #72] @ (2ea7ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ea74c │ │ │ │ @@ -212976,38 +212979,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ea74c │ │ │ │ ldr r0, [pc, #60] @ (2ea7f4 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ea74c │ │ │ │ - ldr r3, [pc, #600] @ (2eaa24 ) │ │ │ │ + ldr r3, [pc, #888] @ (2eab44 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + strh r6, [r2, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r0, r7, #20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #192] @ (2ea8a0 ) │ │ │ │ + ldr r3, [pc, #480] @ (2ea9c0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, r4] │ │ │ │ + strh r0, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2ea3f0 │ │ │ │ subs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2ea898 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213017,73 +213020,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #124] @ (2ea8a4 ) │ │ │ │ ldr r1, [pc, #124] @ (2ea8a8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #96] @ (2ea8ac ) │ │ │ │ ldr r1, [pc, #100] @ (2ea8b0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2ea888 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2ea872 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6c4318 │ │ │ │ + b.w 6c4368 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 6913c8 │ │ │ │ + bl 691418 │ │ │ │ b.n 2ea85e │ │ │ │ - ldr r2, [pc, #520] @ (2eaaa4 ) │ │ │ │ + ldr r2, [pc, #808] @ (2eabc4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, r0] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2ea98c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213094,36 +213097,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5da7ac │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2ea938 │ │ │ │ ldr r2, [pc, #152] @ (2ea998 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2ea99c ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2ea9a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ea962 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -213138,39 +213141,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2ea9a8 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2ea9ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2ea9b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea924 │ │ │ │ blx 25e308 │ │ │ │ ldr r2, [pc, #76] @ (2ea9b4 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r1, [pc, #800] @ (2eacb0 ) │ │ │ │ + ldr r2, [pc, #64] @ (2ea9d0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r2, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -213191,42 +213194,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #240] @ (2eaae0 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2eaa2e │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eaaa4 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cbz r0, 2eaa8e │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2eaa6c │ │ │ │ ldr r1, [pc, #164] @ (2eaae4 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -213235,32 +213238,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2eaaec ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 59f2e4 │ │ │ │ + b.w 59f34c │ │ │ │ ldr r5, [pc, #128] @ (2eaaf0 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2eaaf4 ) │ │ │ │ ldr r1, [pc, #128] @ (2eaaf8 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2eaafc ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213268,42 +213271,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2eab00 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r6, r2] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #744] @ (2eadc4 ) │ │ │ │ + ldr r1, [pc, #8] @ (2eaae4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, r2] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2eabc4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -213313,79 +213316,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cbz r0, 2eab7e │ │ │ │ cbz r4, 2eab94 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #136] @ (2eabd0 ) │ │ │ │ ldr r1, [pc, #136] @ (2eabd4 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2eabc0 │ │ │ │ ldr r3, [pc, #120] @ (2eabd8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2eabdc ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2eabe0 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2eabe4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2eab60 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47be │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #464] @ (2ead9c ) │ │ │ │ + ldr r7, [pc, #752] @ (2eaebc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #560] @ (2eae00 ) │ │ │ │ + ldr r7, [pc, #848] @ (2eaf20 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #80] @ (2eac24 ) │ │ │ │ + ldr r7, [pc, #368] @ (2ead44 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #208] @ (2eaca8 ) │ │ │ │ + ldr r7, [pc, #496] @ (2eadc8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -213394,15 +213397,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2eac04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ cmp r6, #78 @ 0x4e │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2eac7a │ │ │ │ @@ -213423,18 +213426,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2eacb2 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213481,15 +213484,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2ead64 │ │ │ │ ldr r3, [pc, #156] @ (2eada4 ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2ead90 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -213512,15 +213515,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2eada8 ) │ │ │ │ ldr r2, [pc, #108] @ (2eadac ) │ │ │ │ ldr r1, [pc, #108] @ (2eadb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213529,42 +213532,42 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2eadb8 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #1016] @ (2eb194 ) │ │ │ │ + ldr r7, [pc, #280] @ (2eaeb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, pc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #848] @ (2eb0f4 ) │ │ │ │ + ldr r7, [pc, #112] @ (2eae14 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldr r6, [pc, #696] @ (2eb070 ) │ │ │ │ + ldr r6, [pc, #984] @ (2eb190 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #568] @ (2eaff4 ) │ │ │ │ + ldr r6, [pc, #856] @ (2eb114 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2eae0c │ │ │ │ sub sp, #20 │ │ │ │ @@ -213572,35 +213575,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2eae14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #44] @ (2eae18 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2eae1c ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2eae20 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp sl, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #144 @ 0x90 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + strb r2, [r4, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ bkpt 0x0036 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -213614,62 +213617,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (2eae90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2eae94 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #72] @ (2eae98 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2fc8a4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc954 │ │ │ │ - add ip, ip │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #552] @ (2eb0b8 ) │ │ │ │ + ldr r5, [pc, #840] @ (2eb1d8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #680] @ (2eb13c ) │ │ │ │ + ldr r5, [pc, #968] @ (2eb25c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2eaf04 │ │ │ │ ldr r2, [pc, #84] @ (2eaf08 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2eaf0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -213683,19 +213686,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, sp │ │ │ │ + add sl, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #64] @ (2eaf4c ) │ │ │ │ + ldr r5, [pc, #352] @ (2eb06c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #184] @ (2eafc8 ) │ │ │ │ + ldr r5, [pc, #472] @ (2eb0e8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2eb060 ) │ │ │ │ @@ -213738,15 +213741,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2eafee │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2eaff6 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [pc, #200] @ (2eb06c ) │ │ │ │ ldr r3, [pc, #188] @ (2eb064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -213784,15 +213787,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2eaf74 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 690c8c │ │ │ │ + bl 690cdc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2eaf74 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -213801,28 +213804,28 @@ │ │ │ │ b.n 2eaf74 │ │ │ │ ldr r1, [pc, #40] @ (2eb074 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2eb078 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb00c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r2, #-444]! @ 0xfffffe44 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r2, #-444] @ 0xfffffe44 │ │ │ │ stc2 0, cr0, [sl], #444 @ 0x1bc │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r2 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #88] @ (2eb0d4 ) │ │ │ │ + ldr r4, [pc, #376] @ (2eb1f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2eb0d0 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -213839,34 +213842,34 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr r0, [pc, #4] @ (2eb0d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 25e4d4 │ │ │ │ - ldr r3, [pc, #712] @ (2eb3a4 ) │ │ │ │ + ldr r3, [pc, #1000] @ (2eb4c4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2eb0fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ cmp r1, #234 @ 0xea │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -213880,15 +213883,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eb150 ) │ │ │ │ ldr r1, [pc, #44] @ (2eb154 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213908,25 +213911,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2eb1e4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (2eb1e8 ) │ │ │ │ ldr r1, [pc, #104] @ (2eb1ec ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #88] @ (2eb1f0 ) │ │ │ │ ldr r2, [pc, #92] @ (2eb1f4 ) │ │ │ │ ldr r3, [pc, #92] @ (2eb1f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2eb1fc ) │ │ │ │ strd r1, r2, [r4, #72] @ 0x48 │ │ │ │ @@ -213938,35 +213941,35 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - tst r4, r0 │ │ │ │ + negs r4, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #26 │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -213986,25 +213989,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2eb24c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723754 │ │ │ │ + b.w 7237a4 │ │ │ │ nop │ │ │ │ - adcs r2, r2 │ │ │ │ + sbcs r2, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #480] @ (2eb42c ) │ │ │ │ + ldr r2, [pc, #768] @ (2eb54c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #600] @ (2eb4a8 ) │ │ │ │ + ldr r2, [pc, #888] @ (2eb5c8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2eb28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -214012,25 +214015,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2eb294 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d7c14 │ │ │ │ - asrs r2, r1 │ │ │ │ + b.w 5d7c7c │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #192] @ (2eb354 ) │ │ │ │ + ldr r2, [pc, #480] @ (2eb474 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #312] @ (2eb3d0 ) │ │ │ │ + ldr r2, [pc, #600] @ (2eb4f0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2eb300 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214038,36 +214041,36 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #84] @ (2eb308 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #48] @ 2eb2f8 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ strd r2, r2, [r3, #960] @ 0x3c0 │ │ │ │ strd r2, r2, [r3, #968] @ 0x3c8 │ │ │ │ strb.w r2, [r3, #992] @ 0x3e0 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ vstr d7, [r3, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723710 │ │ │ │ + b.w 723760 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r2, r0 │ │ │ │ + asrs r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #928] @ (2eb6a8 ) │ │ │ │ + ldr r2, [pc, #192] @ (2eb3c8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #24] @ (2eb324 ) │ │ │ │ + ldr r2, [pc, #312] @ (2eb444 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2eb390 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -214076,26 +214079,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (2eb398 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #100] @ (2eb39c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (2eb3a0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #56] @ 2eb388 │ │ │ │ ldr r2, [pc, #80] @ (2eb3a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -214113,23 +214116,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc8a4 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r2 │ │ │ │ + lsls r0, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #10 │ │ │ │ + cmp r0, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #520] @ (2eb5a8 ) │ │ │ │ + ldr r1, [pc, #808] @ (2eb6c8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #376] @ (2eb51c ) │ │ │ │ + ldr r1, [pc, #664] @ (2eb63c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -214139,33 +214142,33 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #152] @ (2eb45c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 72371c │ │ │ │ + bl 72376c │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #120] @ (2eb460 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r6, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cbnz r0, 2eb41c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214181,28 +214184,28 @@ │ │ │ │ ldr r1, [pc, #60] @ (2eb46c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #60] @ (2eb470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #864] @ (2eb7bc ) │ │ │ │ + ldr r1, [pc, #128] @ (2eb4dc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #984] @ (2eb838 ) │ │ │ │ + ldr r1, [pc, #248] @ (2eb558 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ @@ -214211,54 +214214,54 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ ldrh.w r6, [r4, #974] @ 0x3ce │ │ │ │ ldrh.w r5, [r4, #978] @ 0x3d2 │ │ │ │ - bl 723ad0 │ │ │ │ + bl 723b20 │ │ │ │ and.w r6, r6, #7 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ and.w r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 2eb4c0 │ │ │ │ cmp r3, r5 │ │ │ │ it ls │ │ │ │ movls r1, #0 │ │ │ │ bls.n 2eb4b4 │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r2, #1, #1 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ cmp r3, r5 │ │ │ │ and.w r1, r2, #1 │ │ │ │ bls.n 2eb4b4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2eb4b0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ ldrb.w r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2eb4fa │ │ │ │ add.w ip, r3, #1 │ │ │ │ add r3, r0 │ │ │ │ strb.w ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ strb.w r2, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2eb474 │ │ │ │ ldr r0, [pc, #8] @ (2eb504 ) │ │ │ │ add r0, pc │ │ │ │ b.w 25e4d4 │ │ │ │ nop │ │ │ │ - blx r1 │ │ │ │ + blx sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ @@ -214269,19 +214272,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #192] @ (2eb5ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb5c6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ cbz r0, 2eb56e │ │ │ │ ldr r2, [pc, #168] @ (2eb5f0 ) │ │ │ │ ldr r3, [pc, #160] @ (2eb5ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -214294,52 +214297,52 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 723ad0 │ │ │ │ + bl 723b20 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723908 │ │ │ │ + bl 723958 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 690c74 │ │ │ │ + bl 690cc4 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge.n 2eb5ce │ │ │ │ mov r0, r5 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ cbnz r0, 2eb5aa │ │ │ │ ldr r2, [pc, #88] @ (2eb5f4 ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 691614 │ │ │ │ + bl 691664 │ │ │ │ cbz r0, 2eb5c6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723ab4 │ │ │ │ + bl 723b04 │ │ │ │ cbnz r0, 2eb5be │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb474 │ │ │ │ b.n 2eb546 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723710 │ │ │ │ + bl 723760 │ │ │ │ b.n 2eb546 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 723974 │ │ │ │ + bl 7239c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723aa8 │ │ │ │ + bl 723af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2eb5aa │ │ │ │ b.n 2eb598 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf728006f │ │ │ │ adcs r4, r2 │ │ │ │ @@ -214435,74 +214438,74 @@ │ │ │ │ b.n 2eb644 │ │ │ │ str.w r1, [r4, #976] @ 0x3d0 │ │ │ │ b.n 2eb644 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 2eb644 │ │ │ │ movs r0, #1 │ │ │ │ add.w r6, r4, #996 @ 0x3e4 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ mov r8, r1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723b14 │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 2eb754 │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #11 │ │ │ │ - bl 7237bc │ │ │ │ + bl 72380c │ │ │ │ mov r0, r6 │ │ │ │ - bl 723ab4 │ │ │ │ + bl 723b04 │ │ │ │ cbz r0, 2eb736 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 7342bc │ │ │ │ + bl 73430c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2eb644 │ │ │ │ adds.w r2, r7, #100 @ 0x64 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ adc.w r3, r8, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ b.n 2eb644 │ │ │ │ mov r0, r6 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723b14 │ │ │ │ ldr r3, [pc, #60] @ (2eb798 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2eb718 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #52] @ (2eb7a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2eb718 │ │ │ │ ldr r4, [pc, #44] @ (2eb7a4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #44] @ (2eb7a8 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2eb644 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf636006f │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf628006f │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ addw r0, r8, #2159 @ 0x86f │ │ │ │ - cmp r2, sp │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #384] @ (2eb93c ) │ │ │ │ cmp r2, #25 │ │ │ │ @@ -214566,15 +214569,15 @@ │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ ldrh.w r2, [r4, #978] @ 0x3d2 │ │ │ │ and.w r3, r3, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ and.w r2, r2, #7 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ad0 │ │ │ │ + bl 723b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #992] @ 0x3e0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -214619,15 +214622,15 @@ │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 25eb18 │ │ │ │ ldrb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ subs r2, #1 │ │ │ │ strb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ - bl 69102c │ │ │ │ + bl 69107c │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb474 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ b.n 2eb850 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -214636,23 +214639,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (2eb944 ) │ │ │ │ ldr r0, [pc, #24] @ (2eb948 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2eb7d4 │ │ │ │ nop │ │ │ │ eor.w r0, ip, #15663104 @ 0xef0000 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mvns r0, r5 │ │ │ │ + add r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eb94c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -214664,25 +214667,25 @@ │ │ │ │ mov sl, r3 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [pc, #124] @ (2eb9f0 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r2, [pc, #120] @ (2eb9f4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (2eb9f8 ) │ │ │ │ movs r3, #19 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #104] @ (2eb9fc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #100] @ 2eba00 │ │ │ │ bl 2fbab0 │ │ │ │ @@ -214710,30 +214713,30 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5da4e0 │ │ │ │ + b.w 5da548 │ │ │ │ nop │ │ │ │ - muls r4, r3 │ │ │ │ + bics r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #250 @ 0xfa │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #176 @ 0xb0 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ subw r0, ip, #111 @ 0x6f │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r0 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -214752,15 +214755,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eba68 ) │ │ │ │ ldr r1, [pc, #44] @ (2eba6c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214803,28 +214806,28 @@ │ │ │ │ beq.n 2ebadc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2ebae8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - cmp r4, r2 │ │ │ │ + cmn r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1008] @ (2ebef0 ) │ │ │ │ @@ -214909,15 +214912,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ebc74 │ │ │ │ ldr r0, [pc, #832] @ (2ebf04 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r8, #0 │ │ │ │ bfc r3, #0, #16 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, r8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214945,15 +214948,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 2ebec6 │ │ │ │ ldr r0, [pc, #752] @ (2ebf0c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ strd r5, r3, [r4, #16] │ │ │ │ b.n 2ebb56 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214974,23 +214977,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2ebba8 │ │ │ │ uxtb.w r5, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ strb.w r5, [sp, #72] @ 0x48 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 690c8c │ │ │ │ + bl 690cdc │ │ │ │ orr.w r7, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2ebbd2 │ │ │ │ mov r5, sl │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ebe22 │ │ │ │ ands.w r2, fp, #1 │ │ │ │ @@ -215106,15 +215109,15 @@ │ │ │ │ orr.w r1, r1, r3, lsl #31 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4486bc │ │ │ │ ldr r0, [pc, #352] @ (2ebf3c ) │ │ │ │ strd r3, r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r1, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ebbcc │ │ │ │ ldr r2, [pc, #332] @ (2ebf40 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -215127,22 +215130,22 @@ │ │ │ │ bpl.w 2ebbcc │ │ │ │ ldr r0, [pc, #308] @ (2ebf44 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2ebbcc │ │ │ │ ldr r0, [pc, #292] @ (2ebf48 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2ebbcc │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 25fc0c │ │ │ │ @@ -215163,15 +215166,15 @@ │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2ebbd2 │ │ │ │ ldr r0, [pc, #220] @ (2ebf4c ) │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2ebbd2 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2ebe5e │ │ │ │ @@ -215189,78 +215192,78 @@ │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ strb.w sl, [sp, #72] @ 0x48 │ │ │ │ bl 43e82c │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 690c8c │ │ │ │ + bl 690cdc │ │ │ │ uxtb.w r2, fp │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr.w r7, r2, #256 @ 0x100 │ │ │ │ b.n 2ebbd2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 25e348 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #116] @ (2ebf50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, ip, #111 @ 0x6f │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf13c006f │ │ │ │ @ instruction: 0xf0f6006f │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r7 │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ orr.w r0, sl, #111 @ 0x6f │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stcl 0, cr0, [ip], #508 @ 0x1fc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #256 @ (adr r5, 2ec028 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 2ec148 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r1, [pc, #992] @ (2ec30c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bls.n 2ebe84 │ │ │ │ + bls.n 2ebf14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2ebe7c │ │ │ │ + bls.n 2ebf0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #688] @ (2ec1e8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cdp 0, 10, cr0, cr0, cr15, {3} │ │ │ │ - eors r2, r0 │ │ │ │ + lsls r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r5 │ │ │ │ + eors r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #212 @ 0xd4 │ │ │ │ + ands r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #108 @ 0x6c │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2ebf6a │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ bfc r3, #0, #16 │ │ │ │ orr.w r2, r2, #256 @ 0x100 │ │ │ │ @@ -215309,15 +215312,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ orrs r3, r6 │ │ │ │ strd r0, r1, [r2, #32] │ │ │ │ beq.n 2ebfaa │ │ │ │ ldr r0, [pc, #116] @ (2ec054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #104] @ (2ec058 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ blx 25fa74 │ │ │ │ cbz r0, 2ec014 │ │ │ │ @@ -215343,33 +215346,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ec068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r0, r0, [r2, #508]! @ 0x1fc │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strd r0, r0, [r0, #508] @ 0x1fc │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #92 @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xe988007f │ │ │ │ ldrd r0, r0, [sl, #-508]! @ 0x1fc │ │ │ │ - subs r6, #134 @ 0x86 │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ec06c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -215428,28 +215431,28 @@ │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ vstr d7, [r0, #32] │ │ │ │ movs r4, #0 │ │ │ │ vstr d7, [r0, #-208] @ 0xffffff30 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 6911bc │ │ │ │ + bl 69120c │ │ │ │ ldr r3, [pc, #168] @ (2ec1c4 ) │ │ │ │ add.w r0, r6, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #164] @ (2ec1c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #164] @ (2ec1cc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #164] @ (2ec1d0 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #144] @ (2ec1d4 ) │ │ │ │ add.w r4, r6, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #144] @ (2ec1d8 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -215482,39 +215485,39 @@ │ │ │ │ ldrd r5, r1, [r1, #32] │ │ │ │ adds.w ip, r2, #8 │ │ │ │ adc.w r6, r3, #0 │ │ │ │ orrs.w r0, r5, r1 │ │ │ │ bne.n 2ec0a8 │ │ │ │ ldr r0, [pc, #64] @ (2ec1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ rsb r0, sl, pc, asr #1 │ │ │ │ ldrd r0, r0, [r8], #508 @ 0x1fc │ │ │ │ ldr r0, [pc, #496] @ (2ec3b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ mcr2 15, 1, pc, cr9, cr15, {7} @ │ │ │ │ str??.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr.w pc, [pc, #4095] @ 2ed1d3 │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, r5, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xe814007f │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r5, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ec1f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ adds r6, r7, r6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ec200 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fbecc │ │ │ │ nop │ │ │ │ @@ -215541,15 +215544,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (2ec4d4 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 2ec4b8 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -215637,15 +215640,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (2ec4ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldr r3, [pc, #408] @ (2ec4f0 ) │ │ │ │ @@ -215654,15 +215657,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (2ec4f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldr r3, [pc, #396] @ (2ec4fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -215678,15 +215681,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (2ec508 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -215712,28 +215715,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (2ec514 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldr r3, [pc, #280] @ (2ec518 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (2ec51c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (2ec520 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ec31e │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ec49a │ │ │ │ @@ -215744,28 +215747,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (2ec528 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldr r3, [pc, #220] @ (2ec52c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (2ec530 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (2ec534 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -215784,79 +215787,79 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (2ec53c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec2e6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ bics.w r0, r2, pc, asr #1 │ │ │ │ bic.w r0, sl, pc, asr #1 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #32 │ │ │ │ + subs r5, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r6, #-444]! @ 0x1bc │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #128 @ 0x80 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + adds r0, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + adds r0, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ec5ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -215864,25 +215867,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ec5b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w ip, [pc, #72] @ 2ec5b8 │ │ │ │ ldr r3, [pc, #72] @ (2ec5bc ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ec5c0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ec5c4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -215891,40 +215894,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r2, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ add r1, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ec68c │ │ │ │ ldr r2, [pc, #176] @ (2ec690 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ec694 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ec65e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ec64e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ec676 │ │ │ │ @@ -215975,29 +215978,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ec6a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ec6ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r6, #20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #608] @ (2ec924 ) │ │ │ │ @@ -216014,15 +216017,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #600] @ (2ec938 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ec80e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216037,26 +216040,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f01a8 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2ec886 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r3, [pc, #532] @ (2ec940 ) │ │ │ │ ldr r2, [pc, #536] @ (2ec944 ) │ │ │ │ ldr r1, [pc, #536] @ (2ec948 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #520] @ (2ec94c ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216116,15 +216119,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #400] @ (2ec964 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #388] @ (2ec968 ) │ │ │ │ ldr r3, [pc, #324] @ (2ec92c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216152,15 +216155,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #320] @ (2ec970 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2ec708 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ec7c4 │ │ │ │ ldr r1, [pc, #296] @ (2ec974 ) │ │ │ │ @@ -216181,155 +216184,155 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #268] @ (2ec980 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7c4 │ │ │ │ ldr r3, [pc, #252] @ (2ec984 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #252] @ (2ec988 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #252] @ (2ec98c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7e2 │ │ │ │ ldr r3, [pc, #236] @ (2ec990 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #236] @ (2ec994 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #236] @ (2ec998 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7e2 │ │ │ │ ldr r4, [pc, #220] @ (2ec99c ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #220] @ (2ec9a0 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7c4 │ │ │ │ ldr r4, [pc, #204] @ (2ec9a4 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #204] @ (2ec9a8 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7c4 │ │ │ │ ldr r4, [pc, #188] @ (2ec9ac ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2ec9b0 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7e2 │ │ │ │ ldr r4, [pc, #172] @ (2ec9b4 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2ec9b8 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2ec7c4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ b.n 2ec434 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec404 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #8 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r5, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xe9b00047 │ │ │ │ + ldrd r0, r0, [r8, #284]! @ 0x11c │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #222 @ 0xde │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + subs r2, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec240 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r2, #14 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r6, #238 @ 0xee │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #156 @ 0x9c │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r1, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #186 @ 0xba │ │ │ │ + subs r2, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #210 @ 0xd2 │ │ │ │ + subs r1, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #214 @ 0xd6 │ │ │ │ + subs r2, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r1, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2eca20 │ │ │ │ sub sp, #20 │ │ │ │ @@ -216337,23 +216340,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2eca28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #64] @ (2eca2c ) │ │ │ │ ldr r1, [pc, #68] @ (2eca30 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2eca34 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216362,28 +216365,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, r4] │ │ │ │ + ldr r2, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 15, cr15, [pc], #1020 @ 2ece2c │ │ │ │ add r6, pc, #552 @ (adr r6, 2ecc5c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2eca40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r2, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216406,15 +216409,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2eca92 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2eca7a │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 722ba8 │ │ │ │ + bl 722bf8 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fc4f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2eca62 │ │ │ │ movs r0, #0 │ │ │ │ @@ -216435,25 +216438,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2ecb90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #184] @ (2ecb94 ) │ │ │ │ ldr r1, [pc, #184] @ (2ecb98 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2ecb9c ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -216502,25 +216505,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 25fc0c │ │ │ │ b.n 2ecb62 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2ecb5e │ │ │ │ nop │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #112 @ 0x70 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ecbe8 │ │ │ │ @@ -216529,30 +216532,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2ecbf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #32] @ (2ecbf4 ) │ │ │ │ ldr r1, [pc, #36] @ (2ecbf8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r6, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ add r5, pc, #392 @ (adr r5, 2ecd84 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002ecbfc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -216610,15 +216613,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2ecccc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2eccd0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2eccb4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -216628,23 +216631,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2eccd4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dc4ac │ │ │ │ + b.w 5dc514 │ │ │ │ nop │ │ │ │ svc 220 @ 0xdc │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2ecec0 ) │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r7 │ │ │ │ + uxtb r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002eccd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -216666,15 +216669,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2fc548 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2ecd54 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 723484 │ │ │ │ + bl 7234d4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2ece68 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -216780,33 +216783,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ece88 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #32] @ (2ece8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 96 @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ udf #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #72 @ 0x48 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (2ed138 ) │ │ │ │ @@ -216920,15 +216923,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2ecfd0 │ │ │ │ @@ -216985,15 +216988,15 @@ │ │ │ │ b.n 2ecfa6 │ │ │ │ ldr r3, [pc, #184] @ (2ed13c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed104 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217018,15 +217021,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2ecfba │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2ecfd0 │ │ │ │ @@ -217053,19 +217056,19 @@ │ │ │ │ b.n 2ed01e │ │ │ │ ble.n 2ed08c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r3, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed150 : │ │ │ │ ldr r3, [pc, #580] @ (2ed398 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217086,15 +217089,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217152,15 +217155,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2ed23c │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2ed326 │ │ │ │ @@ -217201,15 +217204,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2ed382 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217261,21 +217264,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2ed2dc │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2ed2dc │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2ed270 │ │ │ │ bge.n 2ed390 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r0, [r2, r2] │ │ │ │ @@ -217309,19 +217312,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed3f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed3fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217392,21 +217395,21 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bhi.n 2ed52c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #32 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed4c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217422,15 +217425,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2ed150 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217443,19 +217446,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed538 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed53c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217487,19 +217490,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ed5a4 ) │ │ │ │ ldr r0, [pc, #20] @ (2ed5a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed5ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217536,19 +217539,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ed620 ) │ │ │ │ ldr r0, [pc, #20] @ (2ed624 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed628 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217558,21 +217561,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2ed150 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2ed6a0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2ed6a8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2ed674 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -217592,19 +217595,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r6, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed6bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217630,19 +217633,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed714 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r7, #6 │ │ │ │ + subs r6, r0, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed718 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -217671,15 +217674,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ed78e │ │ │ │ movs r5, #0 │ │ │ │ b.n 2ed788 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ece90 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -217700,19 +217703,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ed7bc ) │ │ │ │ ldr r0, [pc, #20] @ (2ed7c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2ed842 │ │ │ │ @@ -217775,15 +217778,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2ed8c2 │ │ │ │ @@ -217810,109 +217813,109 @@ │ │ │ │ ldr r0, [pc, #36] @ (2ed8f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r1, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #94 @ 0x5e │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed8f4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2ed926 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df8c │ │ │ │ mov r0, r3 │ │ │ │ b.w 25df8c │ │ │ │ ldr r0, [pc, #4] @ (2ed934 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsls r2, r1, #13 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002ed938 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #40] @ (2ed980 ) │ │ │ │ ldr r2, [pc, #44] @ (2ed984 ) │ │ │ │ ldr r1, [pc, #44] @ (2ed988 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - adds r2, r5, #0 │ │ │ │ + adds r2, r6, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r4, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ed98c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #56] @ (2ed9e0 ) │ │ │ │ ldr r2, [pc, #56] @ (2ed9e4 ) │ │ │ │ ldr r1, [pc, #60] @ (2ed9e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2ed9cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -217921,19 +217924,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r3, r7 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218012,23 +218015,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2edb48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #20 │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #118 @ 0x76 │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2eda6c │ │ │ │ + bvc.n 2edafc │ │ │ │ lsls r7, r0, #1 │ │ │ │ bne.n 2eda68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -218098,21 +218101,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bne.n 2edc4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2edb58 │ │ │ │ + bvs.n 2edbe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ beq.n 2edb84 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -218156,15 +218159,15 @@ │ │ │ │ bne.n 2edbea │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r3, 2edc1e │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2edc5a │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cbz r3, 2edc60 │ │ │ │ adds r4, #8 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2edc00 │ │ │ │ ldr r2, [pc, #64] @ (2edc74 ) │ │ │ │ @@ -218180,15 +218183,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ b.n 2edc22 │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 2edb8c │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -218291,54 +218294,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ (2eddc0 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (2eddc4 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #60] @ (2eddc8 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #52 @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldmia r7!, {r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #210 @ 0xd2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r8, r1 │ │ │ │ @@ -218357,15 +218360,15 @@ │ │ │ │ ldr r1, [pc, #800] @ (2ee124 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #796] @ (2ee128 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -218604,107 +218607,107 @@ │ │ │ │ blx 26083c │ │ │ │ ldr r1, [pc, #176] @ (2ee150 ) │ │ │ │ ldr r0, [pc, #180] @ (2ee154 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r4, #788] @ 0x314 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ (2ee158 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #144] @ (2ee15c ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r1, [pc, #128] @ (2ee160 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #128] @ (2ee164 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #112] @ (2ee168 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #255 @ 0xff │ │ │ │ ldmia r6, {r2, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #114 @ 0x72 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r7, r6] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #24 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #56 @ 0x38 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, #22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2ee238 │ │ │ │ + bne.n 2ee0c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ + asrs r0, r5, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r6, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #28 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r0, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r6, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ (2ee210 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 25fa74 │ │ │ │ cbnz r0, 2ee1a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2ee1d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218720,20 +218723,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (2ee21c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 2f9a10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2ee220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [pc, #76] @ (2ee224 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218754,27 +218757,27 @@ │ │ │ │ ldr r0, [pc, #44] @ (2ee230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfb2a0061 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7b80045 │ │ │ │ - adcs r4, r0 │ │ │ │ + strb.w r0, [r0, r5] │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfad20061 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r4, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2ee2ac ) │ │ │ │ @@ -218782,15 +218785,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #104] @ (2ee2b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r5, [r0, #948] @ 0x3b4 │ │ │ │ cbz r5, 2ee298 │ │ │ │ ldr.w r4, [r0, #944] @ 0x3b0 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b.n 2ee272 │ │ │ │ blx 25f3d4 │ │ │ │ adds r0, #1 │ │ │ │ @@ -218816,19 +218819,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -218841,15 +218844,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #360] @ (2ee444 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ ldr.w sl, [r7, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecc5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #332] @ (2ee448 ) │ │ │ │ @@ -218963,31 +218966,31 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r3, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #72 @ 0x48 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #6 │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r3, #64 @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 002ee460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -219075,21 +219078,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 44a3c4 │ │ │ │ bl 2fcd3c │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d6764 │ │ │ │ + bl 5d67cc │ │ │ │ ldr r2, [pc, #148] @ (2ee5e0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #136] @ (2ee5e4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -219121,40 +219124,40 @@ │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r5, #7 │ │ │ │ + subs r6, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r3, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -219266,29 +219269,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2ee724 ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2ee728 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ee72c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219411,19 +219414,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ee878 ) │ │ │ │ ldr r0, [pc, #20] @ (2ee87c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ee880 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2ee88c │ │ │ │ @@ -219512,24 +219515,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2ee968 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2ee96c ) │ │ │ │ ldr r1, [pc, #32] @ (2ee970 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r1, [pc, #24] @ (2ee974 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r6, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002ee978 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219551,31 +219554,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ee9c0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25dc70 │ │ │ │ - lsrs r4, r1, #18 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #6 │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ee9c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 43e004 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5dab84 │ │ │ │ + b.w 5dabec │ │ │ │ │ │ │ │ 002ee9e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2eea68 │ │ │ │ @@ -219585,16 +219588,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2eea70 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6084 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d60ec │ │ │ │ cbz r0, 2eea4c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2eea38 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219616,18 +219619,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2eea74 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 46cda8 │ │ │ │ b.n 2eea16 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.s32 q8, q4, │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + vext.8 q0, q0, , #0 │ │ │ │ + subs r1, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xf2bc0061 │ │ │ │ │ │ │ │ 002eea78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -219647,16 +219650,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2eeae8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6084 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d60ec │ │ │ │ cbz r0, 2eeace │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219665,82 +219668,82 @@ │ │ │ │ ldr r1, [pc, #28] @ (2eeaec ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 46cfbc │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr4, cr5, {2} │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + vhadd.s8 q0, q6, │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ movw r0, #41057 @ 0xa061 │ │ │ │ ldr r0, [pc, #4] @ (2eeaf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ @ instruction: 0xf2d20061 │ │ │ │ │ │ │ │ 002eeafc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #36] @ (2eeb3c ) │ │ │ │ ldr r2, [pc, #36] @ (2eeb40 ) │ │ │ │ ldr r1, [pc, #40] @ (2eeb44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r2, #5 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + subs r2, r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eeb48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2eeba4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2eeb92 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #56] @ (2eeba8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2eebac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219748,19 +219751,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r6, r6, #4 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r2, #12 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219822,15 +219825,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2eecb6 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d7cd8 │ │ │ │ + bl 5d7d40 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2eecb0 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2eec98 │ │ │ │ ldr.w r9, [pc, #96] @ 2eeccc │ │ │ │ @@ -219841,15 +219844,15 @@ │ │ │ │ blx 25dcd8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ mov r0, sl │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2eec6e │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219870,23 +219873,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2eecdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r4, #2 │ │ │ │ + subs r0, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r5, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eece0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219955,15 +219958,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df90 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2eed70 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219989,28 +219992,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ itt ne │ │ │ │ lslne r7, r5, #1 │ │ │ │ - addne r2, r2, #7 │ │ │ │ + subne r2, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (2eeecc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfbf40050 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + ldc2 0, cr0, [ip], #-320 @ 0xfffffec0 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r3, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eee04 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2eed10 │ │ │ │ │ │ │ │ @@ -220082,41 +220085,41 @@ │ │ │ │ cbz r3, 2eeed0 │ │ │ │ ldr r1, [pc, #60] @ (2eeeec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r1, [pc, #36] @ (2eeef0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2eee9e │ │ │ │ ldr r0, [pc, #32] @ (2eeef4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d6a88 │ │ │ │ + bl 5d6af0 │ │ │ │ ldr r1, [pc, #28] @ (2eeef8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ b.n 2eeeae │ │ │ │ pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2ef0e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eeefc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220126,31 +220129,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2eef44 ) │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2eef48 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2eef10 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + adds r4, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eef4c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220164,22 +220167,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dd50c │ │ │ │ + bl 5dd574 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2eef8e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2eee84 │ │ │ │ @@ -220190,17 +220193,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2eefc0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2eef68 │ │ │ │ nop │ │ │ │ - subs r4, r3, r7 │ │ │ │ + adds r4, r4, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eefc4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2eee84 │ │ │ │ @@ -220233,15 +220236,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 25dcd8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5de02c │ │ │ │ + bl 5de094 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ef000 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220260,15 +220263,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 25dcd8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5de02c │ │ │ │ + bl 5de094 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ef040 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2ef076 │ │ │ │ @@ -220290,46 +220293,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r1, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ef0c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldc 0, cr0, [lr, #-388]! @ 0xfffffe7c │ │ │ │ │ │ │ │ 002ef0c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #56] @ (2ef118 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef11c ) │ │ │ │ ldr r1, [pc, #60] @ (2ef120 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2ef104 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220338,40 +220341,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r4, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef124 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #56] @ (2ef178 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef17c ) │ │ │ │ ldr r1, [pc, #60] @ (2ef180 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ef164 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220380,40 +220383,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef184 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #56] @ (2ef1d8 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef1dc ) │ │ │ │ ldr r1, [pc, #60] @ (2ef1e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2ef1c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220422,40 +220425,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r4, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef1e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #56] @ (2ef238 ) │ │ │ │ ldr r2, [pc, #56] @ (2ef23c ) │ │ │ │ ldr r1, [pc, #60] @ (2ef240 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2ef224 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220464,19 +220467,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2ef2aa │ │ │ │ @@ -220518,17 +220521,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2ef2da │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220584,17 +220587,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2ef368 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ef338 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r3, #11 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220842,15 +220845,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r1, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r7, #8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -221028,15 +221031,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2ef87c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 2ef71c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -221109,15 +221112,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -221215,27 +221218,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2ef988 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef98c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221279,15 +221282,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (2efb1c ) │ │ │ │ ldr r1, [pc, #300] @ (2efb20 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r7 │ │ │ │ blx 25ea28 │ │ │ │ ldr r2, [pc, #280] @ (2efb24 ) │ │ │ │ ldr r3, [pc, #264] @ (2efb14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -221312,15 +221315,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (2efb2c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (2efb30 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 2efa02 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2ef9ea │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2ef9ea │ │ │ │ @@ -221359,74 +221362,74 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2efb3c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 2efa08 │ │ │ │ ldr r2, [pc, #116] @ (2efb40 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2efb44 ) │ │ │ │ ldr r1, [pc, #120] @ (2efb48 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2efa02 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (2efb4c ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (2efb50 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (2efb54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 2efa02 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxth r4, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #12 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2 0, cr0, [r4, #-348]! @ 0xfffffea4 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + stc2l 0, cr0, [ip, #-348]! @ 0xfffffea4 │ │ │ │ + asrs r4, r0, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ sxtb r4, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r5, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2l 0, cr0, [ip], {87} @ 0x57 │ │ │ │ - asrs r4, r4, #9 │ │ │ │ + ldc2 0, cr0, [r4, #-348] @ 0xfffffea4 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r3, #8 │ │ │ │ + asrs r0, r4, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #7 │ │ │ │ + asrs r4, r0, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mrrc2 0, 5, r0, sl, cr7 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + stc2 0, cr0, [r2], #348 @ 0x15c │ │ │ │ + asrs r0, r0, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcrr2 0, 5, r0, r6, cr7 │ │ │ │ - asrs r4, r3, #7 │ │ │ │ + stc2 0, cr0, [lr], {87} @ 0x57 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [sl], {87} @ 0x57 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + stc2l 0, cr0, [r2], #-348 @ 0xfffffea4 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efb58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221566,26 +221569,26 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sub sp, #384 @ 0x180 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bl 2e3cae │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ add sp, #160 @ 0xa0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efccc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221688,15 +221691,15 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #920 @ 0x398 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + asrs r2, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002efdd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221824,23 +221827,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25ff74 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2efeee │ │ │ │ nop │ │ │ │ add r6, sp, #392 @ 0x188 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eff40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221858,26 +221861,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2f016c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5d6a34 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5d6a9c │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #492] @ (2f0170 ) │ │ │ │ ldr r2, [pc, #492] @ (2f0174 ) │ │ │ │ ldr r1, [pc, #496] @ (2f0178 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 25fc0c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -222065,40 +222068,40 @@ │ │ │ │ nop │ │ │ │ add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #872 @ 0x368 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf7900057 │ │ │ │ - bls.n 2f00d8 │ │ │ │ + @ instruction: 0xf7d80057 │ │ │ │ + bls.n 2f0168 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 142 @ 0x8e │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r1, sp, #640 @ 0x280 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, sp, #808 @ 0x328 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f01a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -222301,24 +222304,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5d6a34 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5d6a9c │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #288] @ (2f04e0 ) │ │ │ │ ldr r1, [pc, #288] @ (2f04e4 ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 2603f0 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222419,32 +222422,32 @@ │ │ │ │ b.n 2f044c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #784 @ 0x310 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf37a0057 │ │ │ │ - bpl.n 2f05d0 │ │ │ │ + ubfx r0, r2, #1, #24 │ │ │ │ + bpl.n 2f0460 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 2f04fc │ │ │ │ + blt.n 2f058c │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r5, pc, #672 @ (adr r5, 2f078c ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, pc, #360 @ (adr r5, 2f065c ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ add r7, pc, #904 @ (adr r7, 2f0880 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r3, #9 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, pc, #1008 @ (adr r4, 2f08f8 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002f0508 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222482,15 +222485,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f0574 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222971,23 +222974,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #656 @ (adr r4, 2f0cb8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, pc, #360 @ (adr r4, 2f0b94 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r2, #26 │ │ │ │ + lsls r4, r3, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r0, #21 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0a44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223941,20 +223944,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2f12ac │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2f1406 │ │ │ │ b.n 2f12b6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -224094,21 +224097,22 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2f0dae │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ @ instruction: 0xffff416c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vmla.i q8, q3, d6[0] │ │ │ │ - b.n 2f0e04 │ │ │ │ + movs r6, r7 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + b.n 2f0e94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-280]! @ 0xfffffee8 │ │ │ │ - ldc2l 0, cr0, [r4, #-280]! @ 0xfffffee8 │ │ │ │ + stc2 0, cr0, [r0, #280] @ 0x118 │ │ │ │ + ldc2 0, cr0, [ip, #280]! @ 0x118 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2f1f10 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -224878,23 +224882,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2f1b60 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -225203,28 +225207,28 @@ │ │ │ │ b.w 2f0c8a │ │ │ │ bgt.n 2f22a2 │ │ │ │ vtbl.8 d29, {d31- instruction: 0xffff416c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f2250 │ │ │ │ + blt.n 2f20e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - orrs.w r0, ip, #12976128 @ 0xc60000 │ │ │ │ - eors.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4a40046 │ │ │ │ + @ instruction: 0xf4e00046 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #7, r8, lsl #1 │ │ │ │ - @ instruction: 0xf2b20046 │ │ │ │ - bpl.n 2f2164 │ │ │ │ + @ instruction: 0xf3500046 │ │ │ │ + @ instruction: 0xf2fa0046 │ │ │ │ + bvs.n 2f21f4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp 0, 13, cr0, cr8, cr6, {2} │ │ │ │ - bpl.n 2f20e8 │ │ │ │ + vhadd.s32 q0, q0, q3 │ │ │ │ + bpl.n 2f2178 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr6, cr6, {2} │ │ │ │ + cdp 0, 13, cr0, cr14, cr6, {2} │ │ │ │ │ │ │ │ 002f21e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -225315,15 +225319,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldcl 0, cr0, [sl, #280] @ 0x118 │ │ │ │ + cdp 0, 2, cr0, cr2, cr6, {2} │ │ │ │ │ │ │ │ 002f22dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225342,15 +225346,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [ip, #280] @ 0x118 │ │ │ │ + stcl 0, cr0, [r4, #280]! @ 0x118 │ │ │ │ │ │ │ │ 002f2320 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #340] @ (2f2488 ) │ │ │ │ @@ -225449,49 +225453,49 @@ │ │ │ │ beq.n 2f2472 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f2478 │ │ │ │ ldr r0, [pc, #140] @ (2f24a0 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2f24a4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f2368 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2f23e4 │ │ │ │ ldr r0, [pc, #72] @ (2f24a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r0, [pc, #68] @ (2f24ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 724474 │ │ │ │ + bl 7244c4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f240c │ │ │ │ ldr r1, [pc, #60] @ (2f24b0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f2412 │ │ │ │ ldr r1, [pc, #56] @ (2f24b4 ) │ │ │ │ @@ -225507,20 +225511,20 @@ │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2f253e │ │ │ │ vrsubhn.i d24, , q5 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldrh r6, [r2, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stcl 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ - cdp 0, 0, cr0, cr14, cr6, {2} │ │ │ │ - mcrr 0, 4, r0, sl, cr6 │ │ │ │ - stcl 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ - stc 0, cr0, [r8], #-280 @ 0xfffffee8 │ │ │ │ - stc 0, cr0, [r2], #-280 @ 0xfffffee8 │ │ │ │ + cdp 0, 2, cr0, cr14, cr6, {2} │ │ │ │ + cdp 0, 5, cr0, cr6, cr6, {2} │ │ │ │ + ldc 0, cr0, [r2], {70} @ 0x46 │ │ │ │ + stc 0, cr0, [lr], #280 @ 0x118 │ │ │ │ + ldcl 0, cr0, [r0], #-280 @ 0xfffffee8 │ │ │ │ + stcl 0, cr0, [sl], #-280 @ 0xfffffee8 │ │ │ │ │ │ │ │ 002f24b8 : │ │ │ │ ldr r3, [pc, #8] @ (2f24c4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -226369,19 +226373,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f2d20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2f27d0 │ │ │ │ + b.n 2f2860 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f27fc │ │ │ │ + b.n 2f288c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226426,15 +226430,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2e34 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226460,15 +226464,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 431520 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2f2e48 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f2d7a │ │ │ │ @@ -226481,15 +226485,15 @@ │ │ │ │ beq.n 2f2d7a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2f2e7c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f2d7a │ │ │ │ ldr r3, [pc, #72] @ (2f2e80 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226515,19 +226519,19 @@ │ │ │ │ ldrb r2, [r2, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r7, #92] @ 0x5c │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2e90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226567,15 +226571,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 25e74c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f2ed8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7138bc │ │ │ │ + bl 71390c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2f2f10 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 25daf4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226596,27 +226600,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2f2f64 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2f2ed4 │ │ │ │ nop │ │ │ │ - bvc.n 2f2e78 │ │ │ │ + bvc.n 2f2f08 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bls.n 2f2fa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2f277c │ │ │ │ + b.n 2f280c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f36ec │ │ │ │ + b.n 2f277c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2f3624 │ │ │ │ + b.n 2f36b4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2f68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226692,46 +226696,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 265f98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5d0570 │ │ │ │ + bl 5d05d8 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f301e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6cf3cc │ │ │ │ - b.n 2f362c │ │ │ │ + b.w 6cf41c │ │ │ │ + b.n 2f36bc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f364c │ │ │ │ + b.n 2f36dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f3084 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226769,15 +226773,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2f326c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2f3252 │ │ │ │ ldr.w r8, [pc, #368] @ 2f3270 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2f3274 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2f3278 │ │ │ │ add r8, pc │ │ │ │ @@ -226811,145 +226815,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2f3252 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2f317e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2f327c ) │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3110 │ │ │ │ ldr r1, [pc, #236] @ (2f3280 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3116 │ │ │ │ ldr r1, [pc, #220] @ (2f3284 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f311e │ │ │ │ ldr r1, [pc, #204] @ (2f3288 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3126 │ │ │ │ ldr r1, [pc, #184] @ (2f328c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f312e │ │ │ │ ldr r1, [pc, #168] @ (2f3290 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3136 │ │ │ │ ldr r1, [pc, #148] @ (2f3294 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f313e │ │ │ │ ldr r1, [pc, #132] @ (2f3298 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3146 │ │ │ │ ldr r1, [pc, #112] @ (2f329c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f314e │ │ │ │ ldr r1, [pc, #96] @ (2f32a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f3154 │ │ │ │ mov r0, sl │ │ │ │ - bl 6cf9a8 │ │ │ │ + bl 6cf9f8 │ │ │ │ b.n 2f30be │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2f36cc │ │ │ │ + b.n 2f375c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f36c4 │ │ │ │ + b.n 2f3754 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f36e4 │ │ │ │ + b.n 2f3774 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3714 │ │ │ │ + b.n 2f37a4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3650 │ │ │ │ + b.n 2f36e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3664 │ │ │ │ + b.n 2f36f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3670 │ │ │ │ + b.n 2f3700 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3678 │ │ │ │ + b.n 2f3708 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3680 │ │ │ │ + b.n 2f3710 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3688 │ │ │ │ + b.n 2f3718 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3688 │ │ │ │ + b.n 2f3718 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3690 │ │ │ │ + b.n 2f3720 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3698 │ │ │ │ + b.n 2f3728 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f36a0 │ │ │ │ + b.n 2f3730 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f32a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226985,99 +226989,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2f33a6 │ │ │ │ ldr r2, [pc, #348] @ (2f3460 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2f3464 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f33e4 │ │ │ │ ldr r2, [pc, #332] @ (2f3468 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2f346c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f33f0 │ │ │ │ ldr r2, [pc, #320] @ (2f3470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2f3474 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f33ea │ │ │ │ ldr r2, [pc, #304] @ (2f3478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2f347c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2f336e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f33f6 │ │ │ │ ldr r2, [pc, #288] @ (2f3480 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2f3484 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r1, [pc, #272] @ (2f3488 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ecf4 │ │ │ │ + bl 70ed44 │ │ │ │ ldr r1, [pc, #256] @ (2f348c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70edb0 │ │ │ │ + bl 70ee00 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f33fc │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 7137e4 │ │ │ │ + bl 713834 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a086c │ │ │ │ + bl 6a08bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f3302 │ │ │ │ ldr r2, [pc, #176] @ (2f3490 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f3306 │ │ │ │ @@ -227093,17 +227097,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2f34a0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f3362 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2f34a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6cf8f4 │ │ │ │ + bl 6cf944 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #144] @ (2f34a8 ) │ │ │ │ ldr r3, [pc, #44] @ (2f3448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227125,55 +227129,55 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f3644 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3738 │ │ │ │ + b.n 2f37c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3744 │ │ │ │ + b.n 2f37d4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2f3754 │ │ │ │ + b.n 2f37e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2f3750 │ │ │ │ + b.n 2f37e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2f3744 │ │ │ │ + b.n 2f37d4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2f3740 │ │ │ │ + b.n 2f37d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #208 @ 0xd0 │ │ │ │ + adds r1, #24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2f3734 │ │ │ │ + b.n 2f37c4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f372c │ │ │ │ + b.n 2f37bc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f3728 │ │ │ │ + b.n 2f37b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r7, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r7, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f34ac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227182,46 +227186,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2f4778 │ │ │ │ ldr r1, [pc, #68] @ (2f3508 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2f34f4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2f34ee │ │ │ │ ldr r2, [pc, #52] @ (2f350c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f3510 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6fa3ac │ │ │ │ + b.w 6fa3fc │ │ │ │ ldr r2, [pc, #36] @ (2f3514 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f34da │ │ │ │ ldr r1, [pc, #32] @ (2f3518 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6fa3ac │ │ │ │ - b.n 2f355c │ │ │ │ + b.w 6fa3fc │ │ │ │ + b.n 2f35ec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbc.w r0, lr, #13172736 @ 0xc90000 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + subs.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ + str r0, [r3, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 2f352c │ │ │ │ + b.n 2f35bc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f351c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227229,20 +227233,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2f47c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2f354c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6cf570 │ │ │ │ + b.w 6cf5c0 │ │ │ │ nop │ │ │ │ - adds.w r0, r2, #13172736 @ 0xc90000 │ │ │ │ + adcs.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ │ │ │ │ 002f3550 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (2f35d0 ) │ │ │ │ @@ -227266,17 +227270,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2f35d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6cf9e4 │ │ │ │ + bl 6cfa34 │ │ │ │ ldr r2, [pc, #52] @ (2f35dc ) │ │ │ │ ldr r3, [pc, #44] @ (2f35d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227291,15 +227295,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r5, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - svc 120 @ 0x78 │ │ │ │ + svc 192 @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r5, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f35e0 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2f4808 │ │ │ │ @@ -227324,31 +227328,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ ldr r1, [pc, #152] @ (2f36bc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #144] @ (2f36c0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5d0570 │ │ │ │ + bl 5d05d8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2f369e │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227379,31 +227383,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2f36c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f3674 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r1, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f34f4 │ │ │ │ + b.n 2f3584 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r6, r3] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r0, [r3, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f36cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227416,26 +227420,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ ldr r1, [pc, #104] @ (2f3764 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #96] @ (2f3768 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 42a288 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227460,19 +227464,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f33e8 │ │ │ │ + b.n 2f3478 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + asrs r0, r0, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r4, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f3770 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227578,15 +227582,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f38bc ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 714f90 │ │ │ │ + bl 714fe0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 428254 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 47a480 │ │ │ │ @@ -227609,15 +227613,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r6, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r6, [r0, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f38c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227660,71 +227664,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2f3bf8 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3bba │ │ │ │ ldr r1, [pc, #692] @ (2f3bfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #688] @ (2f3c00 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #676] @ (2f3c04 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #668] @ (2f3c08 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #656] @ (2f3c0c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #648] @ (2f3c10 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b98 │ │ │ │ ldr r2, [pc, #628] @ (2f3c14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2f3c18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b92 │ │ │ │ ldr r2, [pc, #612] @ (2f3c1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2f3c20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f390a │ │ │ │ mov r0, r7 │ │ │ │ - bl 6cfde0 │ │ │ │ + bl 6cfe30 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #584] @ (2f3c24 ) │ │ │ │ ldr r3, [pc, #528] @ (2f3bec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227743,166 +227747,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2f3bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3bae │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f3b9e │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f39c4 │ │ │ │ ldr r1, [pc, #476] @ (2f3c28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f39c4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2f3bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3bb4 │ │ │ │ ldr r1, [pc, #440] @ (2f3c2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #432] @ (2f3c30 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #424] @ (2f3c34 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #412] @ (2f3c38 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #404] @ (2f3c3c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #392] @ (2f3c40 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #384] @ (2f3c44 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #372] @ (2f3c48 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f39c4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2f3bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3bc0 │ │ │ │ ldr r1, [pc, #332] @ (2f3c4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #328] @ (2f3c50 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #316] @ (2f3c54 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #308] @ (2f3c58 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f39c4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2f3bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3bc6 │ │ │ │ ldr r1, [pc, #268] @ (2f3c5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #260] @ (2f3c60 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #252] @ (2f3c64 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #240] @ (2f3c68 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #232] @ (2f3c6c ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f39c4 │ │ │ │ ldr r2, [pc, #220] @ (2f3c70 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f39ba │ │ │ │ ldr r2, [pc, #216] @ (2f3c74 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f39a2 │ │ │ │ ldr r1, [pc, #216] @ (2f3c78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f3a34 │ │ │ │ ldr r3, [pc, #204] @ (2f3c7c ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f3a22 │ │ │ │ ldr r3, [pc, #200] @ (2f3c80 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f3a72 │ │ │ │ @@ -227926,97 +227930,97 @@ │ │ │ │ blx 25dc70 │ │ │ │ strb r4, [r6, #13] │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r2, [r5, #13] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f3c60 │ │ │ │ + bgt.n 2f3cf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f3be0 │ │ │ │ + ble.n 2f3c70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f3be8 │ │ │ │ + bgt.n 2f3c78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f3c0c │ │ │ │ + bgt.n 2f3c9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f3c14 │ │ │ │ + bgt.n 2f3ca4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f3c1c │ │ │ │ + bgt.n 2f3cac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f3c24 │ │ │ │ + bgt.n 2f3cb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f3c28 │ │ │ │ + bgt.n 2f3cb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bgt.n 2f3c20 │ │ │ │ + bgt.n 2f3cb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 2f3c20 │ │ │ │ + bgt.n 2f3cb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r4, [r6, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 2f3cc4 │ │ │ │ + blt.n 2f3b54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3bbc │ │ │ │ + blt.n 2f3c4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2f3cd0 │ │ │ │ + blt.n 2f3b60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3c08 │ │ │ │ + blt.n 2f3c98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2f3cc8 │ │ │ │ + blt.n 2f3b58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3bf8 │ │ │ │ + blt.n 2f3c88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2f3cc8 │ │ │ │ + blt.n 2f3b58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2f3cd8 │ │ │ │ + blt.n 2f3b68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3bcc │ │ │ │ + blt.n 2f3c5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3cc8 │ │ │ │ + bge.n 2f3b58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3bdc │ │ │ │ + blt.n 2f3c6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3d34 │ │ │ │ + bge.n 2f3bc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3d38 │ │ │ │ + bge.n 2f3bc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2f3c34 │ │ │ │ + bge.n 2f3cc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3d48 │ │ │ │ + bge.n 2f3bd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3ca0 │ │ │ │ + bge.n 2f3d30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2f3c68 │ │ │ │ + bge.n 2f3cf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3c8c │ │ │ │ + bge.n 2f3d1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f3cd0 │ │ │ │ + bge.n 2f3d60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r2, 2f3d04 │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 2f3d24 │ │ │ │ + bge.n 2f3bb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f3c98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -228035,20 +228039,20 @@ │ │ │ │ bl 2f49ec │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2f3cd4 │ │ │ │ ldr r1, [pc, #76] @ (2f3d18 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a480 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6cf5ac │ │ │ │ + bl 6cf5fc │ │ │ │ ldr r2, [pc, #56] @ (2f3d1c ) │ │ │ │ ldr r3, [pc, #44] @ (2f3d14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228064,15 +228068,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [lr, #-292]! @ 0xfffffedc │ │ │ │ + stcl 0, cr0, [r6, #292] @ 0x124 │ │ │ │ ldr r2, [r5, #116] @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f3d20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -228092,19 +228096,19 @@ │ │ │ │ bl 2f487c │ │ │ │ cbz r0, 2f3d68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f3db4 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2f3d98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6cfa5c │ │ │ │ + bl 6cfaac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #68] @ (2f3db8 ) │ │ │ │ ldr r3, [pc, #60] @ (2f3db0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228121,26 +228125,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2f3dbc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 2f3d62 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f3d8c │ │ │ │ + bls.n 2f3e1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bhi.n 2f3d28 │ │ │ │ + bhi.n 2f3db8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2f3f18 ) │ │ │ │ @@ -228154,91 +228158,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (2f3f24 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f3eca │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ blx 2603f0 │ │ │ │ ldr r3, [pc, #280] @ (2f3f28 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (2f3f2c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (2f3f30 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ ldr r1, [pc, #260] @ (2f3f34 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ ldr r1, [pc, #248] @ (2f3f38 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ ldr r1, [pc, #240] @ (2f3f3c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ ldr r1, [pc, #228] @ (2f3f40 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3ef4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 724374 │ │ │ │ + bl 7243c4 │ │ │ │ ldr r2, [pc, #204] @ (2f3f44 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (2f3f48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dc59c │ │ │ │ + bl 5dc604 │ │ │ │ ldr r1, [pc, #196] @ (2f3f4c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ded64 │ │ │ │ + bl 5dedcc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7118cc │ │ │ │ + bl 71191c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6a086c │ │ │ │ + bl 6a08bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 70edb0 │ │ │ │ + bl 70ee00 │ │ │ │ cbz r5, 2f3ebc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2f3f06 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 2f3efa │ │ │ │ movs r0, #8 │ │ │ │ @@ -228263,60 +228267,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2f3e76 │ │ │ │ mov r0, r5 │ │ │ │ - bl 716384 │ │ │ │ + bl 7163d4 │ │ │ │ b.n 2f3ebc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2f3f54 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (2f3f58 ) │ │ │ │ ldr r0, [pc, #76] @ (2f3f5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f411c ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 22 │ │ │ │ + svc 94 @ 0x5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 2f3f1c │ │ │ │ + ble.n 2f3fac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2f3fb8 │ │ │ │ + bmi.n 2f3e48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r6, 2f3f50 │ │ │ │ + cbnz r6, 2f3f62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2f3f40 │ │ │ │ + ble.n 2f3fd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvc.n 2f3f24 │ │ │ │ + bhi.n 2f3fb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvc.n 2f3f30 │ │ │ │ + bhi.n 2f3fc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2f440c │ │ │ │ + b.n 2f449c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2f4444 │ │ │ │ + b.n 2f44d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2f406c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228327,36 +228331,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2f3fde │ │ │ │ ldr r6, [pc, #228] @ (2f4078 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2f407c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #200] @ (2f4080 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2f4008 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228378,23 +228382,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [pc, #120] @ (2f4088 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2f3fde │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [pc, #104] @ (2f408c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228422,93 +228426,93 @@ │ │ │ │ b.n 2f403c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f408c │ │ │ │ + bvc.n 2f411c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb862 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 2f4068 │ │ │ │ + bvc.n 2f40f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f4060 │ │ │ │ + bvc.n 2f40f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bvs.n 2f403c │ │ │ │ + bvc.n 2f40cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3fd0 │ │ │ │ + bvs.n 2f4060 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3fe4 │ │ │ │ + bvs.n 2f4074 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2f4120 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2f40f4 │ │ │ │ ldr r5, [pc, #108] @ (2f4124 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2f4128 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #80] @ (2f412c ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f410a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [pc, #28] @ (2f4130 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2f40f4 │ │ │ │ nop │ │ │ │ - bpl.n 2f40dc │ │ │ │ + bvs.n 2f416c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb73e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 2f40cc │ │ │ │ + bvs.n 2f415c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2f40c4 │ │ │ │ + bvs.n 2f4154 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2f4130 │ │ │ │ + bvs.n 2f41c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4134 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -228523,30 +228527,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2f4274 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 267980 │ │ │ │ ldr r3, [pc, #220] @ (2f4278 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228558,22 +228562,22 @@ │ │ │ │ blx 25dc58 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5dce04 │ │ │ │ + bl 5dce6c │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 2f420a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 25dc58 │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -228621,19 +228625,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -228644,15 +228648,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (2f43dc ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5daa38 │ │ │ │ + bl 5daaa0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f43bc │ │ │ │ ldr r3, [pc, #312] @ (2f43e0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228698,15 +228702,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5db3d4 │ │ │ │ + bl 5db43c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2f4344 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ @@ -228764,17 +228768,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f43e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228811,88 +228815,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2f44c0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r2, [pc, #108] @ (2f44c4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2f44c8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2f4496 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f6e04 │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (2f44cc ) │ │ │ │ ldr r4, [pc, #48] @ (2f44d0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbz r6, 2f451a │ │ │ │ + cbz r6, 2f452c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2f44b0 │ │ │ │ + bcs.n 2f4540 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2f4424 │ │ │ │ + bcs.n 2f44b4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f44d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d6ff4 │ │ │ │ + bl 5d705c │ │ │ │ cbnz r0, 2f4518 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r1, [pc, #80] @ (2f4548 ) │ │ │ │ ldr r2, [pc, #84] @ (2f454c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2f4550 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f8dcc │ │ │ │ ldr r3, [pc, #56] @ (2f4554 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -228900,34 +228904,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2f455c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - uxth r2, r7 │ │ │ │ + cbz r2, 2f458c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxtb r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 2f4600 │ │ │ │ + bcs.n 2f4490 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2f462c │ │ │ │ + bne.n 2f44bc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4560 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228935,21 +228939,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2f45c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd310 │ │ │ │ + bl 5dd378 │ │ │ │ ldr r1, [pc, #64] @ (2f45c8 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ ldr r2, [pc, #56] @ (2f45cc ) │ │ │ │ ldr r3, [pc, #44] @ (2f45c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228980,26 +228984,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2f4744 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2f4748 ) │ │ │ │ add r0, pc │ │ │ │ blx 25e458 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r1, [pc, #344] @ (2f474c ) │ │ │ │ ldr r2, [pc, #344] @ (2f4750 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2f4754 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f4738 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2f4758 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -229088,19 +229092,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2f4670 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6cf3cc │ │ │ │ + bl 6cf41c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7138bc │ │ │ │ + bl 71390c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2f4714 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 25daf4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -229116,39 +229120,39 @@ │ │ │ │ blx 25e74c │ │ │ │ b.n 2f4698 │ │ │ │ ldr r1, [pc, #56] @ (2f4774 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2f4702 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbz r4, 2f477e │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2f4694 │ │ │ │ + bne.n 2f4724 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f4950 ) │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f483c │ │ │ │ + bne.n 2f46cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2f484c │ │ │ │ + bne.n 2f46dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r5, #8 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 2f47c4 │ │ │ │ + bne.n 2f4854 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2f47b8 │ │ │ │ + bne.n 2f4848 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2f4678 │ │ │ │ + beq.n 2f4708 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4778 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229173,15 +229177,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #992 @ (adr r4, 2f4ba4 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 2f48c4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002f47c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229191,15 +229195,15 @@ │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #36] @ (2f4804 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 728650 │ │ │ │ + bl 7286a0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229237,53 +229241,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f4874 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7, {r1, r3, r6, r7} │ │ │ │ + beq.n 2f4898 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4878 : │ │ │ │ b.w 333ffc │ │ │ │ │ │ │ │ 002f487c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr.w ip, [pc, #80] @ 2f48ec │ │ │ │ ldr r2, [pc, #80] @ (2f48f0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f48f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 334000 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229299,30 +229303,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #592] @ 0x250 │ │ │ │ + str r0, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f48f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 43c840 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7138bc │ │ │ │ + bl 71390c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f4922 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 25daf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229340,21 +229344,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f4988 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 25e458 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5dc808 │ │ │ │ ldr r1, [pc, #56] @ (2f498c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa30 │ │ │ │ + bl 5daa98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7138bc │ │ │ │ + bl 71390c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f4972 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 25daf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229363,35 +229367,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ bl fc98e │ │ │ │ │ │ │ │ 002f4990 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f49e4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 25e458 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5dc808 │ │ │ │ ldr r1, [pc, #56] @ (2f49e8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa30 │ │ │ │ + bl 5daa98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7138bc │ │ │ │ + bl 71390c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f49ce │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 25daf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229400,15 +229404,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ bl 1d49ea │ │ │ │ │ │ │ │ 002f49ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229417,31 +229421,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f4a70 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f4a4c │ │ │ │ ldr r4, [pc, #96] @ (2f4a74 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f4a78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 728650 │ │ │ │ + bl 7286a0 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229454,56 +229458,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f4a84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f4a38 │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r5} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4a88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5d6a9c │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #92] @ (2f4b04 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f4ad6 │ │ │ │ ldr r3, [pc, #84] @ (2f4b08 ) │ │ │ │ ldr r2, [pc, #84] @ (2f4b0c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229513,42 +229517,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f4b18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f4b2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ str r3, [sp, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229557,15 +229561,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f4e68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f4e6c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f4e58 │ │ │ │ add r3, pc │ │ │ │ @@ -229578,578 +229582,578 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f4e78 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #744] @ (2f4e7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f4e80 ) │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #740] @ (2f4e84 ) │ │ │ │ ldr r2, [pc, #740] @ (2f4e88 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #728] @ (2f4e8c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f4e90 ) │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #724] @ (2f4e94 ) │ │ │ │ ldr r2, [pc, #724] @ (2f4e98 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #712] @ (2f4e9c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f4ea0 ) │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #708] @ (2f4ea4 ) │ │ │ │ ldr r2, [pc, #708] @ (2f4ea8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #696] @ (2f4eac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f4eb0 ) │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #692] @ (2f4eb4 ) │ │ │ │ ldr r2, [pc, #692] @ (2f4eb8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #680] @ (2f4ebc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f4ec0 ) │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #676] @ (2f4ec4 ) │ │ │ │ ldr r2, [pc, #676] @ (2f4ec8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #664] @ (2f4ecc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #656] @ (2f4ed0 ) │ │ │ │ ldr r1, [pc, #656] @ (2f4ed4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f4ed8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f4edc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #640] @ (2f4ee0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f4ee4 ) │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #636] @ (2f4ee8 ) │ │ │ │ ldr r1, [pc, #636] @ (2f4eec ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f4ef0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f4ef4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #620] @ (2f4ef8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #612] @ (2f4efc ) │ │ │ │ ldr r1, [pc, #612] @ (2f4f00 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f4f04 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f4f08 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #596] @ (2f4f0c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #588] @ (2f4f10 ) │ │ │ │ ldr r1, [pc, #592] @ (2f4f14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f4f18 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f4f1c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #576] @ (2f4f20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #568] @ (2f4f24 ) │ │ │ │ ldr r3, [pc, #568] @ (2f4f28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f4f2c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #560] @ (2f4f30 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #552] @ (2f4f34 ) │ │ │ │ ldr r3, [pc, #552] @ (2f4f38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f4f3c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r2, [pc, #544] @ (2f4f40 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #536] @ (2f4f44 ) │ │ │ │ ldr r3, [pc, #536] @ (2f4f48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f4f4c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r2, [pc, #528] @ (2f4f50 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r3, [pc, #520] @ (2f4f54 ) │ │ │ │ ldr r2, [pc, #520] @ (2f4f58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (2f4f5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r1, [pc, #512] @ (2f4f60 ) │ │ │ │ ldr r3, [pc, #516] @ (2f4f64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (2f4f68 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r2, [pc, #504] @ (2f4f6c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #496] @ (2f4f70 ) │ │ │ │ ldr r3, [pc, #500] @ (2f4f74 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (2f4f78 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r2, [pc, #488] @ (2f4f7c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #480] @ (2f4f80 ) │ │ │ │ ldr r3, [pc, #484] @ (2f4f84 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (2f4f88 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #472] @ (2f4f8c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #464] @ (2f4f90 ) │ │ │ │ ldr r3, [pc, #468] @ (2f4f94 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (2f4f98 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5ddaa0 │ │ │ │ + bl 5ddb08 │ │ │ │ ldr r2, [pc, #456] @ (2f4f9c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #448] @ (2f4fa0 ) │ │ │ │ ldr r3, [pc, #452] @ (2f4fa4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5dcc80 │ │ │ │ + bl 5dcce8 │ │ │ │ ldr r2, [pc, #432] @ (2f4fa8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r1, [pc, #424] @ (2f4fac ) │ │ │ │ ldr r3, [pc, #428] @ (2f4fb0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (2f4fb4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #416] @ (2f4fb8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r2, [pc, #408] @ (2f4fbc ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (2f4fc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5dcc80 │ │ │ │ + bl 5dcce8 │ │ │ │ ldr r2, [pc, #392] @ (2f4fc4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5de114 │ │ │ │ + bl 5de17c │ │ │ │ ldr r2, [pc, #384] @ (2f4fc8 ) │ │ │ │ ldr r1, [pc, #388] @ (2f4fcc ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (2f4fd0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (2f4fd4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f4fd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r1, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb776 │ │ │ │ + @ instruction: 0xb7be │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r3, #13 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsh r0, [r2, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #160] @ (2f4fbc ) │ │ │ │ + ldr r1, [pc, #448] @ (2f50dc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5, {r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - ldmia r6!, {r1, r4, r5} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (2f50a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #32] │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + subs r4, r2, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r2, [pc, #16] @ (2f4ff8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5de114 │ │ │ │ + b.w 5de17c │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5dd310 │ │ │ │ + bl 5dd378 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5dd0e4 │ │ │ │ + bl 5dd14c │ │ │ │ cbz r0, 2f5032 │ │ │ │ ldr r1, [pc, #68] @ (2f5064 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dced4 │ │ │ │ + b.w 5dcf3c │ │ │ │ ldr r3, [pc, #52] @ (2f5068 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (2f506c ) │ │ │ │ ldr r1, [pc, #52] @ (2f5070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f5150 ) │ │ │ │ @@ -230157,15 +230161,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f5158 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230174,26 +230178,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5da748 │ │ │ │ + bl 5da7b0 │ │ │ │ cbz r0, 2f50d6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7bc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f5124 │ │ │ │ blx 25f3d4 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f513a │ │ │ │ ldr r1, [pc, #112] @ (2f515c ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230231,48 +230235,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f5168 ) │ │ │ │ ldr r0, [pc, #40] @ (2f516c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r6, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #560 @ (adr r7, 2f5398 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 2f54b8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #124] @ (2f5208 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f520c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f5210 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 25df90 │ │ │ │ @@ -230302,135 +230306,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, pc, #264 @ (adr r7, 2f5314 ) │ │ │ │ + add r7, pc, #552 @ (adr r7, 2f5434 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #196] @ (2f52f8 ) │ │ │ │ ldr r2, [pc, #200] @ (2f52fc ) │ │ │ │ ldr r1, [pc, #200] @ (2f5300 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f52ec │ │ │ │ ldr r0, [pc, #180] @ (2f5304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r1, [pc, #176] @ (2f5308 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5dbd84 │ │ │ │ + bl 5dbdec │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f527a │ │ │ │ ldr r1, [pc, #164] @ (2f530c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5dc008 │ │ │ │ + bl 5dc070 │ │ │ │ cbnz r0, 2f5296 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5dd310 │ │ │ │ + bl 5dd378 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ ldr r1, [pc, #104] @ (2f5310 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dbeb4 │ │ │ │ + bl 5dbf1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5278 │ │ │ │ ldr r1, [pc, #92] @ (2f5314 ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (2f5318 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f531c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5de214 │ │ │ │ + bl 5de27c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f527a │ │ │ │ ldr r1, [pc, #64] @ (2f5320 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ b.n 2f5278 │ │ │ │ ldr r0, [pc, #52] @ (2f5324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f5266 │ │ │ │ - add r6, pc, #616 @ (adr r6, 2f5564 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 2f5684 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r2, #36] @ 0x24 │ │ │ │ + ldrh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #64 @ (adr r6, 2f5358 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 2f5478 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5370 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230439,30 +230443,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5378 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #568 @ (adr r5, 2f55ac ) │ │ │ │ + add r5, pc, #856 @ (adr r5, 2f56cc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f53c4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230471,30 +230475,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f53cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #232 @ (adr r5, 2f54b0 ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 2f55d0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5414 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230502,29 +230506,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f541c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #920 @ (adr r4, 2f57b0 ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 2f54d0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r4, #22] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5468 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230533,30 +230537,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5470 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #600 @ (adr r4, 2f56c4 ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 2f57e4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r3, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f54b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230564,29 +230568,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f54c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #264 @ (adr r4, 2f55c4 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 2f56e4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5508 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230594,29 +230598,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #968 @ (adr r3, 2f58d4 ) │ │ │ │ + add r4, pc, #232 @ (adr r4, 2f55f4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f555c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230625,30 +230629,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5564 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #648 @ (adr r3, 2f57e8 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 2f5908 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r3, #12] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f55ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -230656,29 +230660,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f55b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #312 @ (adr r3, 2f56e8 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 2f5808 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r6, #28] │ │ │ │ + strh r4, [r7, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f55fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230686,29 +230690,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #1016 @ (adr r2, 2f59f8 ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 2f5718 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5650 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230717,30 +230721,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5658 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #696 @ (adr r2, 2f590c ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 2f5a2c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r3, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f56a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230748,29 +230752,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f56a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #360 @ (adr r2, 2f580c ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 2f592c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r1, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r2, #2] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f56f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230779,30 +230783,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f56fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #40 @ (adr r2, 2f5720 ) │ │ │ │ + add r2, pc, #328 @ (adr r2, 2f5840 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f5744 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230810,29 +230814,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f574c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #728 @ (adr r1, 2f5a20 ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 2f5b40 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r3, #16] │ │ │ │ + strh r4, [r4, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f5798 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230841,30 +230845,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f57a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, pc, #408 @ (adr r1, 2f5934 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 2f5a54 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f57e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230872,29 +230876,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f57f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, pc, #72 @ (adr r1, 2f5834 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 2f5954 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f583c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230903,30 +230907,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f5844 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r0, pc, #776 @ (adr r0, 2f5b48 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 2f5868 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r6, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f588c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230934,29 +230938,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f5894 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, pc, #440 @ (adr r0, 2f5a48 ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 2f5b68 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f58e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230965,32 +230969,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f58f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #120 @ (adr r0, 2f5964 ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2f5a84 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f597c │ │ │ │ sub sp, #24 │ │ │ │ @@ -231008,25 +231012,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f5990 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #84] @ (2f5994 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d4550 │ │ │ │ + bl 6d45a0 │ │ │ │ ldr r2, [pc, #64] @ (2f5998 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5984 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231036,23 +231040,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + add r0, pc, #40 @ (adr r0, 2f59a8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r6, [r6, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r2, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f5b88 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -231076,25 +231080,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f644 │ │ │ │ + bl 70f694 │ │ │ │ ldr r2, [pc, #60] @ (2f5a3c ) │ │ │ │ ldr r3, [pc, #44] @ (2f5a30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231105,23 +231109,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r2, [r1, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r1, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -231141,23 +231145,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #64] @ 2f5ad0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70f644 │ │ │ │ + bl 70f694 │ │ │ │ cbz r0, 2f5aa8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (2f5aec ) │ │ │ │ ldr r3, [pc, #52] @ (2f5ae0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -231171,23 +231175,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [r4, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r4, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231207,30 +231211,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6cf1ec │ │ │ │ + bl 6cf23c │ │ │ │ cbz r0, 2f5b5e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 266a04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6cee80 │ │ │ │ + bl 6ceed0 │ │ │ │ ldr r2, [pc, #60] @ (2f5b9c ) │ │ │ │ ldr r3, [pc, #44] @ (2f5b90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231241,23 +231245,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r7, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #28] │ │ │ │ + strh r2, [r7, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r2, #24] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r6, [r5, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231267,24 +231271,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5be0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r0, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r3, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5c1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231292,24 +231296,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5c24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - ldr r4, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r0, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5c60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231317,24 +231321,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5c68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r6, #19] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r2, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5ca4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231342,24 +231346,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5cac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f5ce8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231367,24 +231371,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f5cf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r5, #17] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5d30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231392,25 +231396,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5d38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r6, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r7, #12] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5d78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231418,25 +231422,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5dc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231444,25 +231448,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5dc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r3, #14] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f5e08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231470,25 +231474,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f5e10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f5e54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231496,26 +231500,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f5e5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, #12] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f5f04 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231533,28 +231537,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d47e4 │ │ │ │ + bl 6d4834 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f5eec │ │ │ │ cbz r1, 2f5ec8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6cfe58 │ │ │ │ + bl 6cfea8 │ │ │ │ ldr r2, [pc, #76] @ (2f5f18 ) │ │ │ │ ldr r3, [pc, #64] @ (2f5f0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231569,26 +231573,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 26635c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5ec8 │ │ │ │ - bl 6cfe58 │ │ │ │ + bl 6cfea8 │ │ │ │ b.n 2f5ec8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r5, [pc, #808] @ (2f6234 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r1, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r5, [pc, #528] @ (2f612c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -231608,15 +231612,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f6000 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231643,15 +231647,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f6004 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d49dc │ │ │ │ + bl 6d4a2c │ │ │ │ ldr r2, [pc, #68] @ (2f6008 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5ff4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231662,23 +231666,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (2f602c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #904] @ (2f638c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f61f8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #552] @ (2f6234 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -231704,15 +231708,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 260638 │ │ │ │ @@ -231728,17 +231732,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f605a │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6cf1ec │ │ │ │ + bl 6cf23c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6cee80 │ │ │ │ + bl 6ceed0 │ │ │ │ ldr r2, [pc, #64] @ (2f60d8 ) │ │ │ │ ldr r3, [pc, #52] @ (2f60d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231749,23 +231753,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r4, [pc, #136] @ (2f6154 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #4] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #728] @ (2f63b4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231775,33 +231779,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f6134 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f611a │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f6188 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231810,34 +231814,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f6190 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f61e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231846,34 +231850,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f61ec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f6240 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231882,34 +231886,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f6248 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r6, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f629c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231918,34 +231922,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f62a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f62fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231954,34 +231958,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f6304 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f635c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231990,34 +231994,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f6364 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #14] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f63bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -232026,34 +232030,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f63c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f641c │ │ │ │ sub sp, #12 │ │ │ │ @@ -232062,34 +232066,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f6424 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f6484 │ │ │ │ sub sp, #8 │ │ │ │ @@ -232099,15 +232103,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f6488 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f648c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 416288 │ │ │ │ cbz r0, 2f6470 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 25df90 │ │ │ │ @@ -232118,19 +232122,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f651c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232138,15 +232142,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f6524 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 25df90 │ │ │ │ @@ -232170,19 +232174,19 @@ │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df8c │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f65d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -232192,15 +232196,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f65d8 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #132] @ (2f65dc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cbz r0, 2f659e │ │ │ │ ldr r1, [pc, #124] @ (2f65e0 ) │ │ │ │ @@ -232231,36 +232235,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f65e4 ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (2f65e8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r3, [sp, #576] @ 0x240 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r6, #15] │ │ │ │ + strb r0, [r7, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 2f65e8 │ │ │ │ + cbnz r2, 2f65fa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb74e │ │ │ │ + @ instruction: 0xb796 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb85c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f66d4 │ │ │ │ @@ -232290,35 +232294,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d4550 │ │ │ │ + bl 6d45a0 │ │ │ │ cbz r0, 2f669e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f6680 │ │ │ │ mov r1, r4 │ │ │ │ bl 428450 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f667e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6cfe1c │ │ │ │ + bl 6cfe6c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2f66a6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f6692 │ │ │ │ mov r1, r4 │ │ │ │ bl 428450 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232326,15 +232330,15 @@ │ │ │ │ bne.n 2f666e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f5170 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 25e9dc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #72] @ (2f66f0 ) │ │ │ │ ldr r3, [pc, #44] @ (2f66d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232354,19 +232358,19 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #12] │ │ │ │ + strb r0, [r1, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + ldrb r4, [r3, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp lr, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232386,15 +232390,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f684c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232459,15 +232463,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f6850 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d47e4 │ │ │ │ + bl 6d4834 │ │ │ │ ldr r2, [pc, #64] @ (2f6854 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232477,23 +232481,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r6, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f6a44 ) │ │ │ │ movs r0, r0 │ │ │ │ add r4, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -232517,24 +232521,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 260638 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232556,36 +232560,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f6a14 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dda20 │ │ │ │ + bl 5dda88 │ │ │ │ ldr r2, [pc, #276] @ (2f6a18 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5ddfd8 │ │ │ │ + bl 5de040 │ │ │ │ ldr r1, [pc, #268] @ (2f6a1c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f6a20 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f6a24 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dda20 │ │ │ │ + bl 5dda88 │ │ │ │ ldr r2, [pc, #252] @ (2f6a28 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5ddfd8 │ │ │ │ + bl 5de040 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232630,71 +232634,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f6a38 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dda20 │ │ │ │ + bl 5dda88 │ │ │ │ ldr r2, [pc, #116] @ (2f6a3c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f6a40 ) │ │ │ │ - bl 5ddfd8 │ │ │ │ + bl 5de040 │ │ │ │ ldr r3, [pc, #108] @ (2f6a44 ) │ │ │ │ ldr r2, [pc, #112] @ (2f6a48 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dd938 │ │ │ │ + bl 5dd9a0 │ │ │ │ ldr r2, [pc, #100] @ (2f6a4c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5ddfd8 │ │ │ │ + bl 5de040 │ │ │ │ b.n 2f68d6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ mvns r2, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r4, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r1, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - push {r2, r7, lr} │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 2f6e20 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmn r4, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - push {r3, r6} │ │ │ │ + push {r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff2aa4a <__bss_end__@@Base+0xff41af2a> │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (2f6c94 ) │ │ │ │ @@ -232727,31 +232731,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6d49dc │ │ │ │ + bl 6d4a2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6b76 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f6ba8 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232803,17 +232807,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6bee │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 6cfe94 │ │ │ │ + bl 6cfee4 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #304] @ (2f6cb0 ) │ │ │ │ ldr r3, [pc, #276] @ (2f6c98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232848,15 +232852,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (2f6cbc ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b72 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 2f6b6e │ │ │ │ ldr r3, [pc, #200] @ (2f6cc0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -232864,15 +232868,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2f6cc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b72 │ │ │ │ ldr r3, [pc, #184] @ (2f6ccc ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (2f6cd0 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -232882,15 +232886,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b72 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (2f6cd8 ) │ │ │ │ ldr r1, [pc, #148] @ (2f6cdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -232899,15 +232903,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b72 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2f6ce4 ) │ │ │ │ ldr r1, [pc, #120] @ (2f6ce8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232916,63 +232920,63 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f6b72 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ rors r0, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r6, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r7, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r6, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r7, #38] @ 0x26 │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r4, 2f6cc4 │ │ │ │ + cbz r4, 2f6cd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f6d14 │ │ │ │ + cbz r6, 2f6d26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + cbz r4, 2f6cdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + cbz r4, 2f6cda │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r2, 2f6d1a │ │ │ │ + cbz r2, 2f6d2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r4, 2f6d22 │ │ │ │ + cbz r4, 2f6d34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r4, 2f6d3e │ │ │ │ + cbz r4, 2f6d50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + sub sp, #328 @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f6cf0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233001,25 +233005,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f6da0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2f6d90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da738 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7a0 │ │ │ │ + bl 5da7c4 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f6d90 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233034,31 +233038,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f6da4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 2f6df2 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233083,24 +233087,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f6eec ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #208] @ (2f6ef0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f6ef4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233126,15 +233130,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 260424 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f6e9c │ │ │ │ - bl 5dce04 │ │ │ │ + bl 5dce6c │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 260638 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -233158,41 +233162,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r7, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002f6ef8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f72d8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #964] @ (2f72dc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f72e0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f7262 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233369,15 +233373,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233388,27 +233392,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (2f72f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f7114 │ │ │ │ ldr r3, [pc, #392] @ (2f72fc ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (2f7300 ) │ │ │ │ ldr r1, [pc, #392] @ (2f7304 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233419,15 +233423,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233438,15 +233442,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233457,15 +233461,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233476,15 +233480,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (2f7334 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233493,120 +233497,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f733c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f7114 │ │ │ │ ldr r3, [pc, #192] @ (2f7340 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (2f7344 ) │ │ │ │ ldr r1, [pc, #196] @ (2f7348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f7114 │ │ │ │ ldr r3, [pc, #172] @ (2f734c ) │ │ │ │ ldr r2, [pc, #172] @ (2f7350 ) │ │ │ │ ldr r1, [pc, #176] @ (2f7354 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f7114 │ │ │ │ ldr r1, [pc, #148] @ (2f7358 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f735c ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r0, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #616 @ 0x268 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #336 @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #456 @ 0x1c8 │ │ │ │ + add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #832 @ 0x340 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7360 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233615,28 +233619,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f739c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2f73a0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #28] @ (2f73a4 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5de114 │ │ │ │ + b.w 5de17c │ │ │ │ nop │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 3a339e │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f73a8 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233680,22 +233684,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2f7420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7424 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2f742e │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2f7438 │ │ │ │ @@ -233734,23 +233738,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r2, [pc, #1876] @ 2f7bec │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 2f7bf0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4965cc │ │ │ │ ldr.w r3, [pc, #1852] @ 2f7bf4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2f74ce │ │ │ │ @@ -233763,15 +233767,15 @@ │ │ │ │ beq.w 2f767c │ │ │ │ ldr.w r3, [pc, #1824] @ 2f7bf8 │ │ │ │ ldr.w r1, [pc, #1824] @ 2f7bfc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2f76fc │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2f750c │ │ │ │ mov r0, r4 │ │ │ │ bl 2f918c │ │ │ │ @@ -233783,41 +233787,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f76c4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f75b8 │ │ │ │ ldr.w r6, [pc, #1760] @ 2f7c00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r2, [pc, #1756] @ 2f7c04 │ │ │ │ ldr.w r1, [pc, #1756] @ 2f7c08 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5da75c │ │ │ │ + bl 5da7c4 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 2f757e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f7bb0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2f7568 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f7a54 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f755e │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f7a54 │ │ │ │ ldr.w r5, [pc, #1676] @ 2f7c0c │ │ │ │ @@ -233826,74 +233830,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 2f7c14 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f7bc4 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2f75b8 │ │ │ │ ldr.w r0, [pc, #1644] @ 2f7c18 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2f760e │ │ │ │ ldr.w r0, [pc, #1628] @ 2f7c1c │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 2f7c20 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 2f7c24 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 2f7c28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [pc, #1608] @ 2f7c2c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 2f7c30 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5da0f4 │ │ │ │ + bl 5da15c │ │ │ │ ldr.w r1, [pc, #1592] @ 2f7c34 │ │ │ │ ldr.w r0, [pc, #1592] @ 2f7c38 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5da0f4 │ │ │ │ + bl 5da15c │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r1, [pc, #1572] @ 2f7c3c │ │ │ │ ldr.w r2, [pc, #1572] @ 2f7c40 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 2f7c44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ bl 29aa20 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5d700c │ │ │ │ + bl 5d7074 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr.w r2, [pc, #1528] @ 2f7c48 │ │ │ │ ldr.w r3, [pc, #1420] @ 2f7be0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233912,17 +233916,17 @@ │ │ │ │ beq.w 2f74f4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f74f4 │ │ │ │ bl 2f8458 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f74f4 │ │ │ │ - bl 5dd310 │ │ │ │ + bl 5dd378 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 5db518 │ │ │ │ + bl 5db580 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2f7aec │ │ │ │ ldr.w r3, [pc, #1440] @ 2f7c4c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233942,45 +233946,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 2f7c54 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2f764c │ │ │ │ ldr.w r3, [pc, #1368] @ 2f7c58 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 2f7c5c │ │ │ │ ldr.w r1, [pc, #1368] @ 2f7c60 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f76f2 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 2f7c64 │ │ │ │ blx 25e458 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r2, [pc, #1332] @ 2f7c68 │ │ │ │ ldr.w r1, [pc, #1332] @ 2f7c6c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -234136,25 +234140,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 25daf4 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f750c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #908] @ (2f7c94 ) │ │ │ │ ldr r2, [pc, #912] @ (2f7c98 ) │ │ │ │ ldr r1, [pc, #912] @ (2f7c9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (2f7c90 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234212,18 +234216,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2f781e │ │ │ │ ldr r0, [pc, #744] @ (2f7ca4 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr r0, [pc, #736] @ (2f7ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ b.n 2f78ec │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2f78da │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234240,15 +234244,15 @@ │ │ │ │ beq.n 2f79f0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f79e8 │ │ │ │ ldr r0, [pc, #672] @ (2f7cac ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r1, [pc, #660] @ (2f7cb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25e74c │ │ │ │ b.n 2f78a2 │ │ │ │ @@ -234281,23 +234285,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f7b1c │ │ │ │ ldr r1, [pc, #584] @ (2f7cd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f7ada │ │ │ │ ldr.w r9, [pc, #568] @ 2f7cd4 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (2f7cd8 ) │ │ │ │ ldr.w sl, [pc, #568] @ 2f7cdc │ │ │ │ @@ -234311,26 +234315,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f7aaa │ │ │ │ ldr r1, [pc, #516] @ (2f7ce0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ b.n 2f76f2 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (2f7ce4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234338,29 +234342,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (2f7cec ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [pc, #480] @ (2f7cf0 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ b.n 2f76f2 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 265f98 │ │ │ │ ldr r1, [pc, #464] @ (2f7cf4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ b.n 2f7ae4 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -234381,23 +234385,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f7996 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (2f7cfc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r1, [pc, #352] @ (2f7d00 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (2f7d04 ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -234421,180 +234425,180 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r7, #230 @ 0xe6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (2f7dec ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 2f7c4e │ │ │ │ + rev r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + cbz r2, 2f7c1e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + str r4, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, pc, #848 @ (adr r6, 2f7f94 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 2f7cb4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r3, #18 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 2f7cb8 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 2f7dd8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #952 @ (adr r5, 2f801c ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 2f7d3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r5, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #584 @ 0x248 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r6, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #896 @ 0x380 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r2, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r2, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + movs r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #576 @ (adr r2, 2f7f10 ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 2f8030 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r4, sp, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #82 @ 0x52 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2f7bf0 │ │ │ │ + bgt.n 2f7c80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 2f7c58 │ │ │ │ + bvs.n 2f7ce8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #632 @ (adr r7, 2f7f64 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 2f8084 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 2f80e8 ) │ │ │ │ + add r2, pc, #280 @ (adr r2, 2f7e08 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #944 @ (adr r7, 2f80a4 ) │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #352 @ (adr r1, 2f7e64 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 2f7f84 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #952 @ (adr r7, 2f80c0 ) │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #272 @ (adr r1, 2f7e1c ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 2f7f3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 2f7dd4 ) │ │ │ │ + add r1, pc, #480 @ (adr r1, 2f7ef4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7d18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2f7d58 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 7258e0 │ │ │ │ + bl 725930 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5d6ff4 │ │ │ │ + bl 5d705c │ │ │ │ cbz r0, 2f7d48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234603,15 +234607,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002f7d5c : │ │ │ │ - b.w 7258f8 │ │ │ │ + b.w 725948 │ │ │ │ │ │ │ │ 002f7d60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2f7e04 ) │ │ │ │ @@ -234635,22 +234639,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2fbda0 │ │ │ │ ldr r4, [pc, #108] @ (2f7e14 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5d700c │ │ │ │ + bl 5d7074 │ │ │ │ add r4, pc │ │ │ │ - bl 5d664c │ │ │ │ + bl 5d66b4 │ │ │ │ bl 2fcd3c │ │ │ │ bl 2fc010 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2f7dda │ │ │ │ ldr r3, [pc, #64] @ (2f7e0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234687,61 +234691,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2f7e8c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2f7e66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #80] @ (2f7e90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2f7e94 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2f7e86 │ │ │ │ ldr r1, [pc, #48] @ (2f7e98 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f7e74 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - uxtb r4, r4 │ │ │ │ + cbz r4, 2f7ee2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2f7ea4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrsh r2, [r0, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002f7ea8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234754,24 +234758,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2f7f3c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dc7a0 │ │ │ │ + bl 5dc808 │ │ │ │ ldr r1, [pc, #104] @ (2f7f40 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2f7f16 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #84] @ (2f7f44 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7f3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234791,33 +234795,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f7f50 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f7eee │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #146 @ 0x92 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sxth r4, r5 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxth r0, r3 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f7f5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrsh r6, [r7, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234825,15 +234829,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2f7fcc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2f7fd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #72] @ (2f7fd4 ) │ │ │ │ ldr r2, [pc, #76] @ (2f7fd8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2f7fdc ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234849,25 +234853,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r0, 2f8010 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r3 │ │ │ │ + negs r4, r4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234890,25 +234894,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f8044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #16] @ (2f8048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ - cbz r2, 2f8064 │ │ │ │ + cbz r2, 2f8076 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r0, 2f805e │ │ │ │ + cbz r0, 2f8070 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -234924,24 +234928,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2f8334 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #688] @ (2f8338 ) │ │ │ │ ldr r2, [pc, #688] @ (2f833c ) │ │ │ │ ldr r1, [pc, #692] @ (2f8340 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f8172 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -235003,45 +235007,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8192 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f82c8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2f80d6 │ │ │ │ ldr r0, [pc, #488] @ (2f8350 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 2f8192 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2f80b0 │ │ │ │ ldr r3, [pc, #472] @ (2f8354 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2f8358 ) │ │ │ │ ldr r1, [pc, #476] @ (2f835c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #460] @ (2f8360 ) │ │ │ │ ldr r3, [pc, #412] @ (2f8334 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235075,36 +235079,36 @@ │ │ │ │ bne.n 2f8292 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2f822e │ │ │ │ ldr r6, [pc, #380] @ (2f836c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f82e2 │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr r1, [pc, #364] @ (2f8370 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2f8374 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2f8378 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2f837c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235117,15 +235121,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2f8192 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2f8192 │ │ │ │ ldr r3, [pc, #292] @ (2f8380 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2f8384 ) │ │ │ │ ldr r1, [pc, #292] @ (2f8388 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235143,15 +235147,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2f8394 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8192 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f8278 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235165,136 +235169,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f81e6 │ │ │ │ ldr r0, [pc, #220] @ (2f839c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ b.n 2f81e6 │ │ │ │ ldr r3, [pc, #212] @ (2f83a0 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2f83a4 ) │ │ │ │ ldr r1, [pc, #216] @ (2f83a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8192 │ │ │ │ ldr r3, [pc, #200] @ (2f83ac ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2f83b0 ) │ │ │ │ ldr r1, [pc, #200] @ (2f83b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8192 │ │ │ │ ldr r3, [pc, #180] @ (2f83b8 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2f83bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2f83c0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [pc, #164] @ (2f83c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ b.n 2f8192 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r3, #220 @ 0xdc │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r1, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r0, 2f8384 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + cbz r4, 2f8352 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r2, 2f8370 │ │ │ │ + cbz r2, 2f8382 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sub sp, #56 @ 0x38 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r2, #186 @ 0xba │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r0, #10 │ │ │ │ lsls r7, r7, #1 │ │ │ │ movs r7, #244 @ 0xf4 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r2, r0 │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r6, #3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrb r2, [r6, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #848 @ 0x350 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + cbz r6, 2f8396 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #776 @ 0x308 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f83ae │ │ │ │ + cbz r0, 2f83c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r0, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r0, 2f83c8 │ │ │ │ + cbz r0, 2f83da │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #336 @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + cbz r0, 2f83c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235449,15 +235453,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2f8a18 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f8918 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f895a │ │ │ │ @@ -235489,29 +235493,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2f8a24 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr.w r3, [pc, #1080] @ 2f8a28 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2f8a2c │ │ │ │ ldr.w r1, [pc, #1076] @ 2f8a30 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr.w r2, [pc, #1056] @ 2f8a34 │ │ │ │ ldr r3, [pc, #1012] @ (2f8a0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235531,41 +235535,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2f8a40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r3, [pc, #996] @ (2f8a44 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2f8a48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2f8a4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r3, [pc, #980] @ (2f8a50 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2f8a54 ) │ │ │ │ ldr r1, [pc, #984] @ (2f8a58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235643,15 +235647,15 @@ │ │ │ │ bcs.n 2f8714 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235782,27 +235786,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2f8a64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r3, [pc, #332] @ (2f8a68 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2f8a6c ) │ │ │ │ ldr r1, [pc, #336] @ (2f8a70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2f878a │ │ │ │ ldr r3, [pc, #308] @ (2f8a74 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235810,27 +235814,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2f8a7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r3, [pc, #292] @ (2f8a80 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2f8a84 ) │ │ │ │ ldr r1, [pc, #292] @ (2f8a88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2f8a8c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2f8a90 ) │ │ │ │ @@ -235838,15 +235842,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2f8a94 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2f8a98 ) │ │ │ │ @@ -235860,15 +235864,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2f8a9c ) │ │ │ │ ldr r1, [pc, #224] @ (2f8aa0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2f8aa4 ) │ │ │ │ @@ -235882,101 +235886,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2f8aa8 ) │ │ │ │ ldr r1, [pc, #184] @ (2f8aac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8612 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #864 @ 0x360 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbz r2, 2f8a2c │ │ │ │ + cbz r2, 2f8a3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r1, #17] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #968 @ 0x3c8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r6, #7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #3] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #328 @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8ab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -236085,15 +236089,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2f8d68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236106,15 +236110,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236127,15 +236131,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236148,15 +236152,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236173,15 +236177,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8bfe │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2f8d9c ) │ │ │ │ ldr r4, [pc, #176] @ (2f8da0 ) │ │ │ │ ldr r1, [pc, #176] @ (2f8da4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236191,27 +236195,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8bfe │ │ │ │ ldr r3, [pc, #144] @ (2f8da8 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2f8dac ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2f8db0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8bfe │ │ │ │ ldr r3, [pc, #124] @ (2f8db4 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2f8db8 ) │ │ │ │ ldr r0, [pc, #124] @ (2f8dbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236223,67 +236227,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f8dc4 ) │ │ │ │ ldr r0, [pc, #116] @ (2f8dc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #48 @ (adr r6, 2f8d9c ) │ │ │ │ + add r6, pc, #336 @ (adr r6, 2f8ebc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #872 @ (adr r5, 2f90e0 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 2f8e00 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #1016 @ 0x3f8 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #648 @ (adr r5, 2f900c ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 2f912c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #432 @ (adr r5, 2f8f40 ) │ │ │ │ + add r5, pc, #720 @ (adr r5, 2f9060 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #216 @ (adr r5, 2f8e70 ) │ │ │ │ + add r5, pc, #504 @ (adr r5, 2f8f90 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r3, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #32 @ (adr r5, 2f8dc8 ) │ │ │ │ + add r5, pc, #320 @ (adr r5, 2f8ee8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #864 @ (adr r4, 2f9114 ) │ │ │ │ + add r5, pc, #128 @ (adr r5, 2f8e34 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, pc, #768 @ (adr r4, 2f90bc ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 2f8ddc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, pc, #680 @ (adr r4, 2f9070 ) │ │ │ │ + add r4, pc, #968 @ (adr r4, 2f9190 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #584 @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8dcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236378,15 +236382,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2f8ff4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236395,26 +236399,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2f8ffc ) │ │ │ │ ldr r1, [pc, #260] @ (2f9000 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ ldr r3, [pc, #244] @ (2f9004 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2f9008 ) │ │ │ │ ldr r1, [pc, #244] @ (2f900c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2f8f68 │ │ │ │ ldr.w ip, [pc, #224] @ 2f9010 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2f9014 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236423,26 +236427,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ ldr r3, [pc, #204] @ (2f9020 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2f9024 ) │ │ │ │ ldr r1, [pc, #208] @ (2f9028 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ ldr.w ip, [pc, #192] @ 2f902c │ │ │ │ add ip, pc │ │ │ │ b.n 2f8f32 │ │ │ │ ldr r3, [pc, #188] @ (2f9030 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2f9034 ) │ │ │ │ @@ -236450,112 +236454,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ ldr r3, [pc, #172] @ (2f903c ) │ │ │ │ ldr r4, [pc, #172] @ (2f9040 ) │ │ │ │ ldr r1, [pc, #176] @ (2f9044 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ ldr r3, [pc, #152] @ (2f9048 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2f904c ) │ │ │ │ ldr r1, [pc, #152] @ (2f9050 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ ldr r3, [pc, #136] @ (2f9054 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2f9058 ) │ │ │ │ ldr r1, [pc, #140] @ (2f905c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f8ee2 │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 2f9098 ) │ │ │ │ + add r3, pc, #448 @ (adr r3, 2f91b8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 2f9158 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 2f9278 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 2f93fc ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 2f911c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #240 @ (adr r3, 2f90fc ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 2f921c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #912 @ (adr r2, 2f93a0 ) │ │ │ │ + add r3, pc, #176 @ (adr r3, 2f90c0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #976] @ (2f93e4 ) │ │ │ │ + ldr r7, [pc, #240] @ (2f9104 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #384 @ 0x180 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #760 @ (adr r2, 2f9318 ) │ │ │ │ + add r3, pc, #24 @ (adr r3, 2f9038 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ + add r3, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #648 @ (adr r2, 2f92b4 ) │ │ │ │ + add r2, pc, #936 @ (adr r2, 2f93d4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #784] @ (2f9340 ) │ │ │ │ + ldr r7, [pc, #48] @ (2f9060 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #512 @ (adr r2, 2f923c ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 2f935c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #400 @ (adr r2, 2f91d8 ) │ │ │ │ + add r2, pc, #688 @ (adr r2, 2f92f8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 2f915c ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 2f927c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #160 @ (adr r2, 2f9100 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 2f9220 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (2f9168 ) │ │ │ │ @@ -236575,34 +236579,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 70d6f0 │ │ │ │ + bl 70d740 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6d2488 │ │ │ │ + bl 6d24d8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70edb0 │ │ │ │ + bl 70ee00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f915e │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2f9100 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 2f9128 │ │ │ │ - bl 6cf5e8 │ │ │ │ + bl 6cf638 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f9156 │ │ │ │ ldr r2, [pc, #160] @ (2f917c ) │ │ │ │ ldr r3, [pc, #144] @ (2f916c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236620,20 +236624,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f90ca │ │ │ │ ldr r1, [pc, #120] @ (2f9180 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 7266e8 │ │ │ │ + bl 726738 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 71a9f8 │ │ │ │ + bl 71aa48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f9136 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f90ce │ │ │ │ mov r1, r0 │ │ │ │ @@ -236649,39 +236653,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 2f9120 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f90d8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r0, r3, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #296] @ (2f92a0 ) │ │ │ │ + ldr r6, [pc, #584] @ (2f93c0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [pc, #656] @ (2f940c ) │ │ │ │ + ldr r0, [pc, #944] @ (2f952c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r6, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #976 @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #744 @ (adr r0, 2f9474 ) │ │ │ │ + add r1, pc, #8 @ (adr r1, 2f9194 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f918c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236692,24 +236696,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2f94cc ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #788] @ (2f94d0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2f94d4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2f94d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2f920c │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2f9410 │ │ │ │ @@ -236949,38 +236953,38 @@ │ │ │ │ ble.n 2f93ea │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2f9438 │ │ │ │ b.n 2f93ea │ │ │ │ ldr r0, [pc, #160] @ (2f94ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #148] @ (2f94f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #140] @ (2f94f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #128] @ (2f94f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2f94fc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [pc, #100] @ (2f9500 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2f9504 ) │ │ │ │ ldr r0, [pc, #100] @ (2f9508 ) │ │ │ │ add r3, pc │ │ │ │ @@ -236999,75 +237003,75 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ subs r4, r5, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx pc │ │ │ │ + blx r8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [pc, #56] @ (2f9514 ) │ │ │ │ + ldr r5, [pc, #344] @ (2f9634 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f96d0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #30 │ │ │ │ lsls r7, r7, #1 │ │ │ │ asrs r4, r2, #29 │ │ │ │ lsls r7, r7, #1 │ │ │ │ adds r2, r4, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 2f9880 ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #960 @ (adr r7, 2f98c0 ) │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 2f96ac ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 2f97cc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #568 @ (adr r7, 2f9750 ) │ │ │ │ + add r7, pc, #856 @ (adr r7, 2f9870 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2f954c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2f9550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 725304 │ │ │ │ + bl 725354 │ │ │ │ ldr r3, [pc, #28] @ (2f9554 ) │ │ │ │ ldr r1, [pc, #28] @ (2f9558 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 727724 │ │ │ │ + b.w 727774 │ │ │ │ asrs r6, r4, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r3, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 002f955c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237085,15 +237089,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2f9618 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5dc08c │ │ │ │ + bl 5dc0f4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2f95e8 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237114,15 +237118,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f9624 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237130,34 +237134,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f95a2 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dc008 │ │ │ │ + bl 5dc070 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r4, r3, #27 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (2f9808 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r2, #84] @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9628 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f97a8 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237207,15 +237211,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f9660 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cfde0 │ │ │ │ + bl 6cfe30 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237304,17 +237308,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 25dc70 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f97e0 : │ │ │ │ ldr r3, [pc, #48] @ (2f9814 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2f9818 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237524,80 +237528,80 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f99a4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #48] @ (2f9a04 ) │ │ │ │ ldr r2, [pc, #48] @ (2f9a08 ) │ │ │ │ ldr r1, [pc, #52] @ (2f9a0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f99b0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f9982 │ │ │ │ b.n 2f99b0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe804004c │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + strex r0, r0, [ip, #304] @ 0x130 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002f9a10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #60] @ 2f9a64 │ │ │ │ ldr r2, [pc, #60] @ (2f9a68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f9a6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f9a58 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da738 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + b.w 5da7a0 │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #126 @ 0x7e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002f9a70 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2eeb48 │ │ │ │ @@ -237657,38 +237661,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2f9b6c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2f9b58 │ │ │ │ ldr r2, [pc, #80] @ (2f9b70 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2f9b74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 2f9b58 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237696,56 +237700,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2f9c60 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #204] @ (2f9c64 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2f9c68 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f9c3e │ │ │ │ cbz r6, 2f9c14 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2f9be0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #168] @ (2f9c6c ) │ │ │ │ ldr r1, [pc, #168] @ (2f9c70 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2f9bfe │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2f9bfe │ │ │ │ ldr r3, [pc, #144] @ (2f9c74 ) │ │ │ │ @@ -237755,15 +237759,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2f9c7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237771,74 +237775,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2f9af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f9bfe │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2f9c80 ) │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [pc, #92] @ (2f9c84 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f9bfc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2f9c88 ) │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [pc, #68] @ (2f9c8c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f9bfc │ │ │ │ nop │ │ │ │ - str r0, [r3, #4] │ │ │ │ + str r0, [r4, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r6, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + strb r4, [r0, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r1, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, pc, #488 @ (adr r2, 2f9e64 ) │ │ │ │ + add r2, pc, #776 @ (adr r2, 2f9f84 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #208 @ (adr r2, 2f9d50 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 2f9e70 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 2f9e24 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 2f9f44 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 2fa068 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 2f9d88 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #976 @ (adr r1, 2fa05c ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 2f9d7c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #864 @ (adr r1, 2f9ff0 ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 2f9d10 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9c90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f9b78 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f9cd2 │ │ │ │ @@ -237850,58 +237854,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2f9d24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9cbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2f9d28 ) │ │ │ │ ldr r5, [pc, #68] @ (2f9d2c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f9cbc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - rors r6, r7 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f9d30 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5d6978 │ │ │ │ + bl 5d69e0 │ │ │ │ cbz r0, 2f9d5a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237939,26 +237943,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002f9da8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5d6624 │ │ │ │ + b.w 5d668c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5d5414 │ │ │ │ + bl 5d547c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f9e46 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237974,15 +237978,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2f9e64 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237993,15 +237997,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2f9e70 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -238011,25 +238015,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r4, [r6, r1] │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #824 @ (adr r0, 2fa19c ) │ │ │ │ + add r1, pc, #88 @ (adr r1, 2f9ebc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #952 @ (adr r0, 2fa220 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 2f9f40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #960 @ (adr r0, 2fa22c ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 2f9f4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #632 @ (adr r0, 2fa0ec ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2fa20c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2fa080 ) │ │ │ │ @@ -238050,28 +238054,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbnz r0, 2f9f08 │ │ │ │ ldr r2, [pc, #436] @ (2fa094 ) │ │ │ │ ldr r3, [pc, #420] @ (2fa084 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238098,117 +238102,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9edc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2f9f64 │ │ │ │ - bl 62c398 │ │ │ │ + bl 62c400 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60e10c │ │ │ │ + bl 60e174 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9edc │ │ │ │ - bl 60f37c │ │ │ │ + bl 60f3e4 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2f9f92 │ │ │ │ ldr r5, [pc, #328] @ (2fa098 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2fa09c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2f9edc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2f9f88 │ │ │ │ - bl 629948 │ │ │ │ + bl 6299b0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f9f9e │ │ │ │ mov r1, sl │ │ │ │ - bl 629fdc │ │ │ │ + bl 62a044 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fa022 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 25df90 │ │ │ │ b.n 2f9edc │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2f9edc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 629ecc │ │ │ │ + bl 629f34 │ │ │ │ b.n 2f9edc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 60e10c │ │ │ │ + bl 60e174 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f9fee │ │ │ │ - bl 60f37c │ │ │ │ + bl 60f3e4 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2fa054 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6296b0 │ │ │ │ + bl 629718 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 629dcc │ │ │ │ + bl 629e34 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f9fe6 │ │ │ │ cbz r6, 2f9ff0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 629fdc │ │ │ │ + bl 62a044 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2fa024 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62ce0c │ │ │ │ + bl 62ce74 │ │ │ │ b.n 2f9f80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2fa0a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2fa0a4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2fa0a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f9fe6 │ │ │ │ b.n 2f9f80 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 629c38 │ │ │ │ + bl 629ca0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2fa032 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2fa05a │ │ │ │ ldr r3, [pc, #120] @ (2fa0ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2fa0b0 ) │ │ │ │ @@ -238216,69 +238220,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2fa0b4 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f9fe6 │ │ │ │ b.n 2f9f80 │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ b.n 2f9fb4 │ │ │ │ ldr r3, [pc, #92] @ (2fa0b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fa0bc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2fa0c0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f9fe6 │ │ │ │ b.n 2f9f80 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r3, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r6, #21 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #216 @ (adr r0, 2fa174 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, r1] │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #200 @ (adr r0, 2fa180 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238324,34 +238328,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fa1b2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2fa1b8 │ │ │ │ mov r0, r3 │ │ │ │ blx 2603f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #80] @ (2fa1dc ) │ │ │ │ ldr r3, [pc, #72] @ (2fa1d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238368,30 +238372,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2fa1e0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2fa170 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa170 │ │ │ │ - bl 60e304 │ │ │ │ + bl 60e36c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2fa170 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r1, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2fa26c ) │ │ │ │ @@ -238401,28 +238405,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fa262 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2fa25c │ │ │ │ blx 2603f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #60] @ (2fa274 ) │ │ │ │ ldr r3, [pc, #56] @ (2fa270 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238447,17 +238451,17 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r2, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2fa2fc ) │ │ │ │ @@ -238467,25 +238471,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fa2f2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 2603f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #56] @ (2fa304 ) │ │ │ │ ldr r3, [pc, #48] @ (2fa300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238507,25 +238511,25 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r7, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 691558 │ │ │ │ + b.w 6915a8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2fa450 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238549,26 +238553,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbnz r0, 2fa3bc │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #204] @ (2fa460 ) │ │ │ │ ldr r3, [pc, #188] @ (2fa454 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238589,77 +238593,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2f9db0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa38a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2fa426 │ │ │ │ - bl 698f7c │ │ │ │ + bl 698fcc │ │ │ │ cbz r0, 2fa3fa │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6911bc │ │ │ │ + bl 69120c │ │ │ │ cbz r0, 2fa430 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 2fa392 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2fa464 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fa468 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2fa46c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fa3ea │ │ │ │ blx 25df90 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2fa38a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr r1, [pc, #56] @ (2fa470 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723be4 │ │ │ │ + bl 723c34 │ │ │ │ b.n 2fa3ea │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r1, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r2, r1] │ │ │ │ + ldr r4, [r3, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238671,23 +238675,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbz r0, 2fa51e │ │ │ │ mov fp, r5 │ │ │ │ blx 25ded8 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238710,15 +238714,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2fa54c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 719f88 │ │ │ │ + bl 719fd8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fa566 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2fa566 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238746,15 +238750,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fa4fa │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d5010 │ │ │ │ + bl 5d5078 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ b.n 2fa51e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2fa54e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ @@ -238775,15 +238779,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238806,15 +238810,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r2, [pc, #48] @ (2fa630 ) │ │ │ │ ldr r3, [pc, #40] @ (2fa628 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238828,15 +238832,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r7, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r2, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238858,27 +238862,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 25fc0c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbnz r0, 2fa6d6 │ │ │ │ ldr r2, [pc, #284] @ (2fa7c0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2fa7bc ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238946,15 +238950,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d5010 │ │ │ │ + bl 5d5078 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 25df90 │ │ │ │ b.n 2fa6a2 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238977,28 +238981,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2fa7cc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fa774 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r7, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2fa854 │ │ │ │ sub sp, #16 │ │ │ │ @@ -239008,23 +239012,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbz r0, 2fa820 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 416288 │ │ │ │ cbz r0, 2fa820 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -239067,23 +239071,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ bl 416334 │ │ │ │ blx 2603f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #52] @ (2fa8e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2fa8e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239119,15 +239123,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [pc, #160] @ (2fa9b8 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239153,15 +239157,15 @@ │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2fa998 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r2, [pc, #80] @ (2fa9c0 ) │ │ │ │ ldr r3, [pc, #68] @ (2fa9b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239186,25 +239190,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r2, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r4, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r0, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2faa98 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239215,26 +239219,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7101ac │ │ │ │ + bl 7101fc │ │ │ │ cbz r0, 2faa28 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2faa50 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2faaa0 ) │ │ │ │ ldr r3, [pc, #112] @ (2faa9c ) │ │ │ │ @@ -239249,60 +239253,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r3, [pc, #76] @ (2faaa4 ) │ │ │ │ ldr r2, [pc, #80] @ (2faaa8 ) │ │ │ │ ldr r1, [pc, #80] @ (2faaac ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #64] @ (2faab0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2faa7a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2faa26 │ │ │ │ ldr r2, [pc, #56] @ (2faab4 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2faab8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2faa28 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r0, r0] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2fab50 ) │ │ │ │ @@ -239312,23 +239316,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ vldr d7, [pc, #92] @ 2fab48 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70fd80 │ │ │ │ + bl 70fdd0 │ │ │ │ cbnz r0, 2fab28 │ │ │ │ ldr r2, [pc, #84] @ (2fab58 ) │ │ │ │ ldr r3, [pc, #80] @ (2fab54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239342,15 +239346,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73b070 │ │ │ │ + bl 73b0c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fab00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2fab00 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239374,26 +239378,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ vldr d7, [pc, #356] @ 2facf0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbnz r0, 2fabd8 │ │ │ │ ldr r2, [pc, #336] @ (2fad00 ) │ │ │ │ ldr r3, [pc, #332] @ (2facfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239409,15 +239413,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 71a204 │ │ │ │ + bl 71a254 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fac6a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2fac14 │ │ │ │ ldr r3, [pc, #272] @ (2fad04 ) │ │ │ │ @@ -239426,23 +239430,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2fad0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ b.n 2fabac │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 71a204 │ │ │ │ + bl 71a254 │ │ │ │ cbnz r0, 2fac88 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2fabf2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239475,48 +239479,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (2fad24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fac0c │ │ │ │ ldr r3, [pc, #156] @ (2fad28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (2fad2c ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (2fad30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fac0c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 719e58 │ │ │ │ + bl 719ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fac0c │ │ │ │ ldr r3, [pc, #120] @ (2fad34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2fad38 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (2fad3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fac0c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2fad40 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2fad44 ) │ │ │ │ ldr r0, [pc, #100] @ (2fad48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239528,49 +239532,49 @@ │ │ │ │ ... │ │ │ │ lsls r2, r3, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + str r2, [r1, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #952] @ (2fb0d8 ) │ │ │ │ + str r6, [r6, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #816] @ (2fb05c ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #624] @ (2fafa8 ) │ │ │ │ + ldr r7, [pc, #912] @ (2fb0c8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #504] @ (2faf3c ) │ │ │ │ + ldr r7, [pc, #792] @ (2fb05c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (2faecc ) │ │ │ │ @@ -239583,24 +239587,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 70f2a0 │ │ │ │ + bl 70f2f0 │ │ │ │ cbz r0, 2fadd0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fae66 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2fae06 │ │ │ │ @@ -239613,18 +239617,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70f3e0 │ │ │ │ + bl 70f430 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #256] @ (2faee0 ) │ │ │ │ ldr r3, [pc, #240] @ (2faed0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239642,15 +239646,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fadc8 │ │ │ │ ldr r1, [pc, #204] @ (2faee4 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239684,15 +239688,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2fadc8 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70fbfc │ │ │ │ + bl 70fc4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fadc8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239708,55 +239712,55 @@ │ │ │ │ ldr r2, [pc, #96] @ (2faef8 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fadc8 │ │ │ │ ldr r5, [pc, #76] @ (2faefc ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fadac │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5d5010 │ │ │ │ + bl 5d5078 │ │ │ │ b.n 2fadc8 │ │ │ │ ldr r5, [pc, #60] @ (2faf00 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fae88 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cdp2 0, 14, cr0, cr10, cr14, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #688] @ (2fb188 ) │ │ │ │ + ldr r6, [pc, #976] @ (2fb2a8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cdp2 0, 7, cr0, cr0, cr14, {3} │ │ │ │ - str r4, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #816] @ (2fb224 ) │ │ │ │ + ldr r6, [pc, #80] @ (2faf44 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #360 @ (adr r7, 2fb064 ) │ │ │ │ + add r7, pc, #648 @ (adr r7, 2fb184 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r4, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2fb02c ) │ │ │ │ @@ -239767,23 +239771,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbnz r0, 2faf74 │ │ │ │ ldr r2, [pc, #232] @ (2fb034 ) │ │ │ │ ldr r3, [pc, #224] @ (2fb030 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239812,15 +239816,15 @@ │ │ │ │ beq.n 2fafa6 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d5010 │ │ │ │ + bl 5d5078 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 25df90 │ │ │ │ b.n 2faf4a │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239895,26 +239899,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 7101ac │ │ │ │ + bl 7101fc │ │ │ │ cbz r0, 2fb098 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2fb0e2 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239973,15 +239977,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2fb192 │ │ │ │ @@ -239993,15 +239997,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7101ac │ │ │ │ + bl 7101fc │ │ │ │ ldr r2, [pc, #76] @ (2fb1a0 ) │ │ │ │ ldr r3, [pc, #68] @ (2fb19c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240045,26 +240049,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 7101ac │ │ │ │ + bl 7101fc │ │ │ │ cbz r0, 2fb206 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2fb256 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240127,15 +240131,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fb324 │ │ │ │ @@ -240160,15 +240164,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7101ac │ │ │ │ + bl 7101fc │ │ │ │ ldr r2, [pc, #76] @ (2fb330 ) │ │ │ │ ldr r3, [pc, #72] @ (2fb32c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240213,34 +240217,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbz r0, 2fb39e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2fb3f0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cbz r0, 2fb3c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7286c8 │ │ │ │ + bl 728718 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fb3d0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #84] @ (2fb3f4 ) │ │ │ │ ldr r3, [pc, #72] @ (2fb3ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -240255,30 +240259,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7284b8 │ │ │ │ + bl 728508 │ │ │ │ b.n 2fb398 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d5010 │ │ │ │ + bl 5d5078 │ │ │ │ b.n 2fb398 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vst4.16 {d0-d3}, [r0 :128], lr │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh.w r0, [lr, #110] @ 0x6e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -240289,29 +240293,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 25fc0c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7285b0 │ │ │ │ + bl 728600 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r2, [pc, #52] @ (2fb47c ) │ │ │ │ ldr r3, [pc, #44] @ (2fb478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240329,26 +240333,26 @@ │ │ │ │ nop │ │ │ │ str.w r0, [r0, lr, lsl #2] │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r6, lr, lsl #2] │ │ │ │ ldr r1, [pc, #4] @ (2fb488 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5dc210 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + b.w 5dc278 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f78c4 │ │ │ │ + bl 6f7914 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240367,25 +240371,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f9164 │ │ │ │ + bl 6f91b4 │ │ │ │ cbz r0, 2fb516 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f78c4 │ │ │ │ + bl 6f7914 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fb548 ) │ │ │ │ ldr r3, [pc, #40] @ (2fb544 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240412,31 +240416,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f9164 │ │ │ │ + b.w 6f91b4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f7900 │ │ │ │ + bl 6f7950 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240455,25 +240459,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f91f4 │ │ │ │ + bl 6f9244 │ │ │ │ cbz r0, 2fb606 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f7900 │ │ │ │ + bl 6f7950 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fb638 ) │ │ │ │ ldr r3, [pc, #40] @ (2fb634 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240500,30 +240504,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f91f4 │ │ │ │ + b.w 6f9244 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2fb6ba │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -240545,17 +240549,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (2fb6d0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25f8ec │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fb740 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240565,44 +240569,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fb72a │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 603bf0 │ │ │ │ + bl 603c58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 62d3ec │ │ │ │ + b.w 62d454 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2fb82c ) │ │ │ │ @@ -240613,15 +240617,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25fc0c │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240658,15 +240662,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r2, [pc, #88] @ (2fb844 ) │ │ │ │ ldr r3, [pc, #64] @ (2fb830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240689,28 +240693,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf4ea006e │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, lr │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r3, #16] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, #18] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ orn r0, r2, #15597568 @ 0xee0000 │ │ │ │ - add r0, r8 │ │ │ │ + add r8, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fb854 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240759,15 +240763,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fb918 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240778,28 +240782,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2fb924 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fb8e0 │ │ │ │ nop │ │ │ │ - bics r2, r2 │ │ │ │ + mvns r2, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r5, #20] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - muls r2, r4 │ │ │ │ + bics r2, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fb928 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -240841,15 +240845,15 @@ │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fb9d4 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5dbd84 │ │ │ │ + bl 5dbdec │ │ │ │ ldr r2, [pc, #60] @ (2fb9d8 ) │ │ │ │ ldr r3, [pc, #48] @ (2fb9cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240864,15 +240868,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf30a006e │ │ │ │ @ instruction: 0xf2fe006e │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (2fbbc8 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2b4006e │ │ │ │ │ │ │ │ 002fb9dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -240882,43 +240886,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2fba12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2fba24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dbd84 │ │ │ │ + b.w 5dbdec │ │ │ │ ldr r2, [pc, #44] @ (2fba40 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dbd84 │ │ │ │ + b.w 5dbdec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fba04 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 60e304 │ │ │ │ + bl 60e36c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fba04 │ │ │ │ - ldr r4, [pc, #128] @ (2fbac4 ) │ │ │ │ + ldr r4, [pc, #416] @ (2fbbe4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fba44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240926,45 +240930,45 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2fba80 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2fba86 │ │ │ │ ldr r3, [pc, #56] @ (2fbaa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dbd84 │ │ │ │ + b.w 5dbdec │ │ │ │ ldr r2, [pc, #40] @ (2fbaac ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fba6e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fba6e │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 60e304 │ │ │ │ + bl 60e36c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fba6e │ │ │ │ nop │ │ │ │ @ instruction: 0xf1f8006e │ │ │ │ ldr r0, [pc, #496] @ (2fbc9c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #728] @ (2fbd88 ) │ │ │ │ + ldr r3, [pc, #1016] @ (2fbea8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fbab0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240975,15 +240979,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2fbae4 │ │ │ │ ldr r3, [pc, #48] @ (2fbb00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dbd84 │ │ │ │ + b.w 5dbdec │ │ │ │ ldr r2, [pc, #36] @ (2fbb04 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fbacc │ │ │ │ ldr r3, [pc, #32] @ (2fbb08 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (2fbb0c ) │ │ │ │ ldr r0, [pc, #32] @ (2fbb10 ) │ │ │ │ @@ -240991,21 +240995,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf18c006e │ │ │ │ ldr r0, [pc, #496] @ (2fbcf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #352] @ (2fbc68 ) │ │ │ │ + ldr r3, [pc, #640] @ (2fbd88 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbb14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241016,23 +241020,23 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2fbb48 │ │ │ │ ldr r3, [pc, #28] @ (2fbb50 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dbd84 │ │ │ │ + b.w 5dbdec │ │ │ │ ldr r2, [pc, #16] @ (2fbb54 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fbb30 │ │ │ │ bl 260bc4 │ │ │ │ @ instruction: 0xf128006e │ │ │ │ ldr r0, [pc, #496] @ (2fbd44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #976] @ (2fbf28 ) │ │ │ │ + ldr r3, [pc, #240] @ (2fbc48 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fbb58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241051,15 +241055,15 @@ │ │ │ │ cbz r2, 2fbbe2 │ │ │ │ ldr r3, [pc, #108] @ (2fbbf0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2fbbf4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dbd84 │ │ │ │ + bl 5dbdec │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2fbbb0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241069,47 +241073,47 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2fbbf8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5db518 │ │ │ │ + bl 5db580 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fbb98 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d51a8 │ │ │ │ + bl 5d5210 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 260bc4 │ │ │ │ nop │ │ │ │ - b.n 2fba60 │ │ │ │ + b.n 2fbaf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf0d6006e │ │ │ │ ldr r0, [pc, #496] @ (2fbde4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fbc08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ movs r4, #126 @ 0x7e │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241117,58 +241121,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2fbc58 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2fbc5c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #40] @ (2fbc60 ) │ │ │ │ ldr r3, [pc, #44] @ (2fbc64 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adcs r2, r5 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2fbcdc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr.w ip, [pc, #88] @ 2fbce0 │ │ │ │ ldr r2, [pc, #88] @ (2fbce4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cbz r0, 2fbca8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2fbcbc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241188,19 +241192,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r0 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r3, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241210,28 +241214,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2fbd34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r1 │ │ │ │ + lsrs r2, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2fbd94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241240,15 +241244,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fbd9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2fbd76 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241259,144 +241263,144 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ands r6, r7 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbda0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2fbe1c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2fbe20 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2fbe24 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2fbe28 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fbdf0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d71fc │ │ │ │ + b.w 5d7264 │ │ │ │ ldr r1, [pc, #56] @ (2fbe2c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r2, [pc, #48] @ (2fbe30 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d71fc │ │ │ │ + b.w 5d7264 │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + ands r0, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xebfa007e │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r3, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbe34 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2fbeb4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2fbeb8 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2fbebc ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2fbec0 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fbe8a │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d71fc │ │ │ │ + b.w 5d7264 │ │ │ │ ldr r1, [pc, #56] @ (2fbec4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r2, [pc, #44] @ (2fbec8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d71fc │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + b.w 5d7264 │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ sbc.w r0, r4, lr, ror #1 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fbecc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241413,24 +241417,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fbfaa │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2fbfe0 ) │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #224] @ (2fbfe4 ) │ │ │ │ ldr r1, [pc, #224] @ (2fbfe8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2fbfec ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241442,28 +241446,28 @@ │ │ │ │ cbz r4, 2fbf62 │ │ │ │ ldr r3, [pc, #188] @ (2fbff0 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fbf8a │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d7244 │ │ │ │ + bl 5d72ac │ │ │ │ ldr r2, [pc, #176] @ (2fbff4 ) │ │ │ │ ldr r3, [pc, #148] @ (2fbfdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fbfce │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5daca4 │ │ │ │ + b.w 5dad0c │ │ │ │ ldr r2, [pc, #148] @ (2fbff8 ) │ │ │ │ ldr r3, [pc, #116] @ (2fbfdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241478,64 +241482,64 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2fbffc ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r2, [pc, #100] @ (2fc000 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2fbf3c │ │ │ │ ldr r4, [pc, #88] @ (2fc004 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r3, [pc, #80] @ (2fc008 ) │ │ │ │ ldr r2, [pc, #84] @ (2fc00c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2fbefa │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeaf6007e │ │ │ │ stcl 0, cr0, [sl, #-440]! @ 0xfffffe48 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xeaa4007e │ │ │ │ stc 0, cr0, [sl, #-440] @ 0xfffffe48 │ │ │ │ stcl 0, cr0, [sl], #440 @ 0x1b8 │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r7, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r6, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc010 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241544,40 +241548,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fc036 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d71fc │ │ │ │ + b.w 5d7264 │ │ │ │ ldr r1, [pc, #48] @ (2fc068 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r3, [pc, #40] @ (2fc06c ) │ │ │ │ ldr r2, [pc, #40] @ (2fc070 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d71fc │ │ │ │ + b.w 5d7264 │ │ │ │ @ instruction: 0xe9b4007e │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #146 @ 0x92 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc074 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241586,40 +241590,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fc09a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d7244 │ │ │ │ + b.w 5d72ac │ │ │ │ ldr r1, [pc, #48] @ (2fc0cc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r3, [pc, #40] @ (2fc0d0 ) │ │ │ │ ldr r2, [pc, #40] @ (2fc0d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d7244 │ │ │ │ + b.w 5d72ac │ │ │ │ ldrd r0, r0, [r0, #-504] @ 0x1f8 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc0d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241628,40 +241632,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fc0fe │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d7900 │ │ │ │ + b.w 5d7968 │ │ │ │ ldr r1, [pc, #48] @ (2fc130 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5db2a8 │ │ │ │ + bl 5db310 │ │ │ │ ldr r3, [pc, #40] @ (2fc134 ) │ │ │ │ ldr r2, [pc, #40] @ (2fc138 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d7900 │ │ │ │ + b.w 5d7968 │ │ │ │ strd r0, r0, [ip], #504 @ 0x1f8 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #130 @ 0x82 │ │ │ │ + subs r4, #202 @ 0xca │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -241672,15 +241676,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2fc198 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fc19c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #48] @ (2fc1a0 ) │ │ │ │ ldr r3, [pc, #52] @ (2fc1a4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241690,22 +241694,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #206 @ 0xce │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, r1, r0 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - ldrh r0, [r0, #4] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2fc1f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241713,15 +241717,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2fc200 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #44] @ (2fc204 ) │ │ │ │ ldr r3, [pc, #44] @ (2fc208 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241729,28 +241733,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2fc218 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ subs r4, r5, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241763,22 +241767,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2fc26a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fc284 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241821,35 +241825,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2fc2f8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 25dcd4 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r2, r4 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2fc340 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2fc330 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241857,16 +241861,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2fc344 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5daa28 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + b.w 5daa90 │ │ │ │ + adds r4, r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241874,31 +241878,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2fc390 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2fc394 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2fc41c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241909,15 +241913,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2fc424 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2fc406 │ │ │ │ ldr.w sl, [pc, #88] @ 2fc428 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2fc42c │ │ │ │ mov r4, r0 │ │ │ │ @@ -241931,35 +241935,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2fc3de │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r7, #29 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - negs r6, r3 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241971,29 +241975,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2fc4d8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d6a88 │ │ │ │ + bl 5d6af0 │ │ │ │ ldr r1, [pc, #124] @ (2fc4dc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2fc4b0 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2fc4e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d6a88 │ │ │ │ + bl 5d6af0 │ │ │ │ ldr r1, [pc, #108] @ (2fc4e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2fc4be │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2fc4e8 ) │ │ │ │ ldr r3, [pc, #72] @ (2fc4d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -242010,33 +242014,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2fc4ec ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ b.n 2fc46e │ │ │ │ ldr r1, [pc, #48] @ (2fc4f0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa28 │ │ │ │ + bl 5daa90 │ │ │ │ b.n 2fc488 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xe80c006e │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r3, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 2fc474 │ │ │ │ lsls r6, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002fc4f4 : │ │ │ │ @@ -242051,32 +242055,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2fc544 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5db518 │ │ │ │ + bl 5db580 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df90 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r2, r7 │ │ │ │ + mov sl, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc548 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242087,36 +242091,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2fc5a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #44] @ (2fc5a4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2eeefc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrb r4, [r2, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc5a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242127,61 +242131,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2fc5f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #28] @ (2fc5f4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eeefc │ │ │ │ nop │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r5, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc5f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2fc678 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #100] @ (2fc67c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2fc680 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #84] @ (2fc684 ) │ │ │ │ ldr r1, [pc, #84] @ (2fc688 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #68] @ (2fc68c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2eee84 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2fc660 │ │ │ │ @@ -242195,25 +242199,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + subs r0, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r4, #20 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r7, #30] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc690 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -242281,19 +242285,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fc73c ) │ │ │ │ ldr r0, [pc, #20] @ (2fc740 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc744 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242424,19 +242428,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fc89c ) │ │ │ │ ldr r0, [pc, #20] @ (2fc8a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r5, #88 @ 0x58 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc8a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242447,29 +242451,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2fc8ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #28] @ (2fc8f0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eed10 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r5, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r6, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc8f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -242483,35 +242487,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #28] @ (2fc950 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2eefd0 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r5, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r4, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r1, #8] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc954 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242537,19 +242541,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r4, #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc9b4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fc9ca │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -242567,19 +242571,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fc9f0 ) │ │ │ │ ldr r0, [pc, #20] @ (2fc9f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fc9f8 : │ │ │ │ cbz r2, 2fca3c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242615,19 +242619,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2fca68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r7, #31] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fca6c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242645,43 +242649,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r2, [pc, #288] @ (2fcbd0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2fcbd4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2fcbd8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2fcbdc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2fcbe0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fcb80 │ │ │ │ ldr r3, [pc, #260] @ (2fcbe4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2fcb40 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242744,15 +242748,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2fcbf0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r3, [pc, #84] @ (2fcbf4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2fcadc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fcbf8 ) │ │ │ │ @@ -242762,45 +242766,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ b.n 2fcf58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #86 @ 0x56 │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ b.n 2fcf34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ svc 18 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r5, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2fce58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fcc04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242813,60 +242817,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2fcc8c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2fcc90 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2fcc4e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6534 │ │ │ │ + b.w 5d659c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25dc58 │ │ │ │ ldr r2, [pc, #60] @ (2fcc94 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2fcc98 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r3, [pc, #48] @ (2fcc9c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6534 │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + b.w 5d659c │ │ │ │ + adds r2, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2fccd4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ble.n 2fcbd8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcca0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242881,60 +242885,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2fcd28 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2fcd2c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2fccea │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d65f4 │ │ │ │ + b.w 5d665c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25dc58 │ │ │ │ ldr r2, [pc, #60] @ (2fcd30 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2fcd34 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r3, [pc, #48] @ (2fcd38 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d65f4 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + b.w 5d665c │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ svc 134 @ 0x86 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ble.n 2fcd3c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcd3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242962,15 +242966,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fcdb0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r2, [pc, #44] @ (2fcdb4 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242980,17 +242984,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ bgt.n 2fccc0 │ │ │ │ lsls r6, r7, #1 │ │ │ │ udf #254 @ 0xfe │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r5, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r6, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcdb8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243028,19 +243032,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2fce20 ) │ │ │ │ ldr r0, [pc, #20] @ (2fce24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r2, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fce28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -243090,15 +243094,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2fceb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r3, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243116,23 +243120,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2fcf74 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2fcf78 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #108] @ 2fcf60 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 70f644 │ │ │ │ + bl 70f694 │ │ │ │ cbz r0, 2fcf16 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2fcf40 │ │ │ │ ldr r2, [pc, #100] @ (2fcf7c ) │ │ │ │ @@ -243157,33 +243161,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2fcf80 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2fcf84 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fcf16 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ ble.n 2fd068 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ble.n 2fcfec │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2fd00c │ │ │ │ sub sp, #28 │ │ │ │ @@ -243192,15 +243196,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2fd014 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #96] @ (2fd018 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2fd01c ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243209,53 +243213,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2fd020 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2fd024 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ ldr r1, [pc, #72] @ (2fd028 ) │ │ │ │ ldr r3, [pc, #76] @ (2fd02c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2fd030 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5db42c │ │ │ │ + bl 5db494 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r0, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - stmia r6!, {r1, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2fd084 │ │ │ │ @@ -243263,15 +243267,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2fd08c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2fd090 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #52] @ (2fd094 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2fd06e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243280,19 +243284,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ blt.n 2fd074 │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243313,25 +243317,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f644 │ │ │ │ + bl 70f694 │ │ │ │ ldr r2, [pc, #60] @ (2fd134 ) │ │ │ │ ldr r3, [pc, #44] @ (2fd128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243342,23 +243346,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ blt.n 2fd054 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ blt.n 2fd1e4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -243377,25 +243381,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 70f644 │ │ │ │ + bl 70f694 │ │ │ │ ldr r2, [pc, #60] @ (2fd1d4 ) │ │ │ │ ldr r3, [pc, #44] @ (2fd1c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243406,23 +243410,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r7, r2, #1 │ │ │ │ bge.n 2fd1b4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bge.n 2fd144 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243441,23 +243445,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #68] @ 2fd268 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 70f644 │ │ │ │ + bl 70f694 │ │ │ │ cbz r0, 2fd23c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2fd284 ) │ │ │ │ ldr r3, [pc, #56] @ (2fd278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243472,73 +243476,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ bge.n 2fd324 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r5, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bge.n 2fd2a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fd290 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsrs r2, r6, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (2fd2cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 2fd2bc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 2fd328 │ │ │ │ ldr r2, [pc, #68] @ (2fd32c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fd330 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #56] @ (2fd334 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2fd338 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -243546,19 +243550,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r4, #34 @ 0x22 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r1, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r1, r0] │ │ │ │ + str r2, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r5, pc, #920 @ (adr r5, 2fd6d0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243579,25 +243583,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 2fd3be │ │ │ │ ldr r1, [pc, #124] @ (2fd408 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5daa30 │ │ │ │ + bl 5daa98 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2fd3e2 │ │ │ │ ldr r2, [pc, #112] @ (2fd40c ) │ │ │ │ ldr r3, [pc, #96] @ (2fd400 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243619,44 +243623,44 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 2fd39a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (2fd418 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (2fd41c ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r4, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bhi.n 2fd3dc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r5, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ bhi.n 2fd374 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + ldrb r6, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fd420 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002fd424 : │ │ │ │ @@ -243672,15 +243676,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002fd430 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fd43c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsrs r2, r7, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243689,15 +243693,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2fd4b4 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2fd48e │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243714,19 +243718,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #31] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2fd540 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -243735,39 +243739,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2fd548 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (2fd54c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2fd550 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #88] @ (2fd554 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #80] @ (2fd558 ) │ │ │ │ ldr r1, [pc, #84] @ (2fd55c ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #68] @ (2fd560 ) │ │ │ │ ldr r2, [pc, #72] @ (2fd564 ) │ │ │ │ ldr r3, [pc, #72] @ (2fd568 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243777,23 +243781,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #136] @ (2fd5d4 ) │ │ │ │ + ldr r6, [pc, #424] @ (2fd6f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r4, pc, #16 @ (adr r4, 2fd570 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -243811,31 +243815,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2fd5b4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2fd5b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #66 @ 0x42 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243843,93 +243847,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2fd608 ) │ │ │ │ ldr r1, [pc, #52] @ (2fd60c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r5, #24] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r2, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2fd64c │ │ │ │ ldr r2, [pc, #40] @ (2fd650 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2fd654 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2fd754 │ │ │ │ nop │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2fd6a8 │ │ │ │ ldr r2, [pc, #60] @ (2fd6ac ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2fd6b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243974,15 +243978,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -244063,15 +244067,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244623,19 +244627,19 @@ │ │ │ │ b.n 2fd9de │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2fda42 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fda06 │ │ │ │ b.n 2fdb7a │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #192 @ 0xc0 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002fdea0 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2fdeaa │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244678,15 +244682,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #968] @ (2fe2d8 ) │ │ │ │ + ldr r3, [pc, #232] @ (2fdff8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r5, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -244923,38 +244927,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (2fe1bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fe1c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsls r2, r7, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244964,15 +244968,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2fe234 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (2fe238 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #68] @ (2fe23c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -244988,19 +244992,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, r3, #7 │ │ │ │ + movs r0, #36 @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r2, r0, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245010,15 +245014,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (2fe2a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (2fe2a8 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 2fe2ac │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (2fe2b0 ) │ │ │ │ @@ -245029,24 +245033,24 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - subs r2, r5, #5 │ │ │ │ + b.w 5d56e4 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf70c0044 │ │ │ │ - lsls r6, r2 │ │ │ │ + @ instruction: 0xf7540044 │ │ │ │ + lsrs r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245055,54 +245059,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (2fe2fc ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (2fe300 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 2fe33c │ │ │ │ ldr r2, [pc, #36] @ (2fe340 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (2fe344 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2fe0c0 │ │ │ │ nop │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r5, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -253182,27 +253186,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (303a50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ strb r2, [r7, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -253360,15 +253364,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (303c2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r7, pc, #360 @ (adr r7, 303d98 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253377,25 +253381,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (303cd0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #124] @ (303cd4 ) │ │ │ │ ldr r1, [pc, #124] @ (303cd8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #108] @ (303cdc ) │ │ │ │ ldr r3, [pc, #112] @ (303ce0 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -253413,43 +253417,43 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 303a30 │ │ │ │ + b.n 303ac0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r1, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r6, pc, #960 @ (adr r6, 3040a8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #3 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253562,15 +253566,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 303d28 │ │ │ │ ldr r0, [pc, #764] @ (304114 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 303d28 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253745,15 +253749,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (304110 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 303d18 │ │ │ │ ldr r0, [pc, #304] @ (304118 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 303d18 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253796,15 +253800,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (304110 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 303d18 │ │ │ │ ldr r0, [pc, #172] @ (30411c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 303d18 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 304096 │ │ │ │ bhi.n 303fcc │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 304096 │ │ │ │ bhi.n 3040fc │ │ │ │ @@ -253844,15 +253848,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (304110 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 303d18 │ │ │ │ ldr r0, [pc, #56] @ (304120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 303d18 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 303d1e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253863,21 +253867,21 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r3, #21 │ │ │ │ + lsrs r0, r4, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 3042b6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -254468,35 +254472,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (3047b4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30466a │ │ │ │ ldr r0, [pc, #44] @ (3047c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 30466a │ │ │ │ ldr r0, [pc, #36] @ (3047c4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 30465a │ │ │ │ nop │ │ │ │ str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #27 │ │ │ │ + lsls r0, r1, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -254616,24 +254620,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (30494c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 304908 │ │ │ │ ldr r0, [pc, #24] @ (304950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 304908 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 3045f0 │ │ │ │ b.n 30490a │ │ │ │ str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3049a6 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -255088,25 +255092,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (304e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 304ed0 │ │ │ │ + cbz r6, 304ee2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r2, 304ed8 │ │ │ │ + cbz r2, 304eea │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -261064,15 +261068,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (3090bc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 309066 │ │ │ │ ldr r0, [pc, #96] @ (3090c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261084,15 +261088,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3090bc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 309066 │ │ │ │ ldr r0, [pc, #48] @ (3090c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 309066 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -261102,17 +261106,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ adds r2, r1, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0058 │ │ │ │ + bkpt 0x00a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (3091d8 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -285112,15 +285116,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 319f78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 319488 │ │ │ │ ldr.w r0, [pc, #2412] @ 319f7c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 319488 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 3194aa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 319f80 │ │ │ │ @@ -285182,15 +285186,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 3199aa │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -285202,15 +285206,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 319f78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 319488 │ │ │ │ ldr.w r0, [pc, #2152] @ 319f8c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 319488 │ │ │ │ movs r3, #3 │ │ │ │ b.n 31958c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 31992a │ │ │ │ ldr.w r3, [pc, #2132] @ 319f90 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -285274,47 +285278,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31987e │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -285373,15 +285377,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 319f78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 319488 │ │ │ │ ldr.w r0, [pc, #1668] @ 319fa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 319488 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 319c84 │ │ │ │ ldr.w r1, [pc, #1652] @ 319fa8 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -285596,15 +285600,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (319fc8 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 319576 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 319e18 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285652,15 +285656,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (319f78 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 319488 │ │ │ │ ldr r0, [pc, #836] @ (319fd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 319488 │ │ │ │ ldr r0, [pc, #828] @ (319fdc ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285789,15 +285793,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 319ace │ │ │ │ b.w 319624 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 319892 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285823,15 +285827,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 3198aa │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 29eafc │ │ │ │ @@ -285900,33 +285904,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #16 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r5, [pc, #624] @ (31a1e8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r3 │ │ │ │ + hlt 0x0026 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r4, [pc, #840] @ (31a2d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r6, r3, #10 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r4, [pc, #192] @ (31a058 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ bpl.n 319eae │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vrsra.u32 , q5, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xb6aa │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r5, #2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r2, [pc, #200] @ (31a078 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r7, #9 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -285936,33 +285940,33 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r0, r6, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [pc, #192] @ (31a084 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 31a018 │ │ │ │ + cbz r6, 31a02a │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r6, r2, #22 │ │ │ │ lsls r5, r7, #1 │ │ │ │ bx r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ bx r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r6, 31a036 │ │ │ │ + cbz r6, 31a048 │ │ │ │ lsls r4, r0, #1 │ │ │ │ mov sl, ip │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + cbz r6, 319ffc │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (31a1e0 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -286033,15 +286037,15 @@ │ │ │ │ bpl.n 31a0c4 │ │ │ │ ldr r0, [pc, #324] @ (31a1ec ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r1, [pc, #312] @ (31a1f0 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -286092,15 +286096,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31a01c │ │ │ │ ldr r0, [pc, #180] @ (31a1f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 31a01c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 31a198 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -286149,21 +286153,21 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r1, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #168 @ 0xa8 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (31a378 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -286227,29 +286231,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31a21e │ │ │ │ ldr r0, [pc, #248] @ (31a388 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31a21e │ │ │ │ ldr r2, [pc, #232] @ (31a384 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31a268 │ │ │ │ ldr r0, [pc, #228] @ (31a38c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 319ff0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -286346,17 +286350,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #376 @ 0x178 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -286490,15 +286494,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 31a4fa │ │ │ │ ldr r0, [pc, #180] @ (31a5d0 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -286549,15 +286553,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 31abbc │ │ │ │ @@ -286979,15 +286983,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31a5fe │ │ │ │ ldr r0, [pc, #520] @ (31abc8 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -287095,15 +287099,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31a622 │ │ │ │ ldr r0, [pc, #188] @ (31abd8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31a622 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 31a80a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -287154,23 +287158,23 @@ │ │ │ │ b.n 31a5fe │ │ │ │ lsls r2, r4, #25 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #888 @ (adr r7, 31af44 ) │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 31ad10 ) │ │ │ │ + add r7, pc, #608 @ (adr r7, 31ae30 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #192] @ (31ac94 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #328 @ (adr r6, 31ad24 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 31ae44 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 31abf4 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -287418,27 +287422,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r6, #496] @ 0x1f0 │ │ │ │ adds r6, #198 @ 0xc6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #264 @ (adr r5, 31afe4 ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 31b104 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #96 @ (adr r5, 31af40 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 31b060 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #112 @ (adr r5, 31af54 ) │ │ │ │ + add r5, pc, #400 @ (adr r5, 31b074 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #584 @ (adr r4, 31b134 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 31b254 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 31b0b8 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 31b1d8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #416 @ (adr r4, 31b094 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 31b1b4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 31b21a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -287456,26 +287460,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #340] @ (31b09c ) │ │ │ │ ldr r1, [pc, #344] @ (31b0a0 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -287518,15 +287522,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (31b0a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 29ec04 │ │ │ │ vldr d7, [pc, #152] @ 31b088 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -287566,45 +287570,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (31b0b0 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r4, #12] │ │ │ │ + strb r4, [r5, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #584 @ (adr r2, 31b2f8 ) │ │ │ │ + add r2, pc, #872 @ (adr r2, 31b418 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #56 @ (adr r2, 31b0ec ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 31b20c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31b0e0 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287672,20 +287676,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (31b18c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -287694,35 +287698,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31b22c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (31b230 ) │ │ │ │ ldr r1, [pc, #120] @ (31b234 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #100] @ (31b238 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (31b23c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (31b240 ) │ │ │ │ ldr r5, [pc, #76] @ (31b244 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287739,43 +287743,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r1, #5] │ │ │ │ + strb r4, [r2, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #920 @ (adr r5, 31b5d0 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 31b2f0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf73c0043 │ │ │ │ - @ instruction: 0xf7220043 │ │ │ │ + @ instruction: 0xf7840043 │ │ │ │ + @ instruction: 0xf76a0043 │ │ │ │ subs r2, #166 @ 0xa6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xfa50006c │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (31b25c ) │ │ │ │ ldr r2, [pc, #16] @ (31b260 ) │ │ │ │ ldr r1, [pc, #16] @ (31b264 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5dda20 │ │ │ │ + b.w 5dda88 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #88 @ (adr r2, 31b2c0 ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 31b3e0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31b280 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287890,52 +287894,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31b3f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (31b3fc ) │ │ │ │ ldr r1, [pc, #80] @ (31b400 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #64] @ (31b404 ) │ │ │ │ ldr r3, [pc, #68] @ (31b408 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (31b40c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #44] @ (31b410 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d69b0 │ │ │ │ - ldr r6, [pc, #864] @ (31b754 ) │ │ │ │ + b.w 5d6a18 │ │ │ │ + ldr r7, [pc, #128] @ (31b474 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r6, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r3, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #984 @ (adr r3, 31b7dc ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 31b4fc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -287951,73 +287955,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (31b49c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #100] @ (31b4a0 ) │ │ │ │ ldr r1, [pc, #100] @ (31b4a4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #84] @ (31b4a8 ) │ │ │ │ ldr r1, [pc, #88] @ (31b4ac ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (31b4b0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (31b4b4 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (31b4b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (31b4bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaa0 │ │ │ │ + b.w 5ddb08 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #288] @ (31b5b8 ) │ │ │ │ + ldr r6, [pc, #576] @ (31b6d8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 31b648 ) │ │ │ │ + add r3, pc, #704 @ (adr r3, 31b768 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r0, pc, #136 @ (adr r0, 31b53c ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 31b65c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + add r0, pc, #184 @ (adr r0, 31b578 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (31b518 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -288027,41 +288031,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #52] @ (31b524 ) │ │ │ │ ldr r1, [pc, #56] @ (31b528 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r5, [pc, #624] @ (31b78c ) │ │ │ │ + ldr r5, [pc, #912] @ (31b8ac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #808 @ (adr r2, 31b84c ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 31b56c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ + add r0, pc, #8 @ (adr r0, 31b534 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (31b584 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -288069,42 +288073,42 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (31b58c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #56] @ (31b590 ) │ │ │ │ ldr r1, [pc, #56] @ (31b594 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #192] @ (31b648 ) │ │ │ │ + ldr r5, [pc, #480] @ (31b768 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 31b700 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 31b820 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (31b5e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -288112,37 +288116,37 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (31b5ec ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #44] @ (31b5f0 ) │ │ │ │ ldr r1, [pc, #44] @ (31b5f4 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31f50c │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #784] @ (31b8f8 ) │ │ │ │ + ldr r5, [pc, #48] @ (31b618 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #960 @ (adr r1, 31b9b0 ) │ │ │ │ + add r2, pc, #224 @ (adr r2, 31b6d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 31b69c │ │ │ │ sub sp, #16 │ │ │ │ @@ -288150,15 +288154,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (31b6a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 29edb8 │ │ │ │ @@ -288193,19 +288197,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 4367cc │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #392] @ (31b828 ) │ │ │ │ + ldr r4, [pc, #680] @ (31b948 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031b6a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -288313,19 +288317,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (31b8f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288336,15 +288340,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 31b904 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 31f684 │ │ │ │ cbnz r0, 31b842 │ │ │ │ @@ -288362,15 +288366,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (31b90c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 29ec04 │ │ │ │ ldr r3, [pc, #164] @ (31b910 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -288420,28 +288424,28 @@ │ │ │ │ b.w 38666c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #456] @ (31bac4 ) │ │ │ │ + ldr r2, [pc, #744] @ (31bbe4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bic.w r0, ip, #15466496 @ 0xec0000 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (31ba50 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288454,15 +288458,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (31ba5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 31f684 │ │ │ │ cbnz r0, 31b972 │ │ │ │ add sp, #28 │ │ │ │ @@ -288491,15 +288495,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (31ba60 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (31ba64 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 29ec04 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -288552,28 +288556,28 @@ │ │ │ │ b.w 38666c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #272] @ (31bb64 ) │ │ │ │ + ldr r1, [pc, #560] @ (31bc84 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #368] @ 0x170 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf30e006c │ │ │ │ - subs r2, r1, #7 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 31baa4 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 31ba90 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288640,15 +288644,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31bb24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ adds r2, #234 @ 0xea │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (31bd60 ) │ │ │ │ @@ -288868,25 +288872,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31be0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (31be10 ) │ │ │ │ ldr r1, [pc, #116] @ (31be14 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #100] @ (31be18 ) │ │ │ │ ldr r2, [pc, #104] @ (31be1c ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (31be20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288901,38 +288905,38 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r0, r8 │ │ │ │ + cmp r8, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vst4.16 {d0-d3}, [sl], r3 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr??.w r0, [r2, r3] │ │ │ │ + ldr r2, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #384] @ 0x180 │ │ │ │ + str r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #70 @ 0x46 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -288947,45 +288951,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (31be94 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (31be98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (31be9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (31bea0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dda20 │ │ │ │ + bl 5dda88 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add lr, r0 │ │ │ │ + add lr, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str??.w r0, [r0, r3] │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + strh.w r0, [r8, #67] @ 0x43 │ │ │ │ + ldr r1, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31bebc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -289029,15 +289033,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (31c1ac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -289072,15 +289076,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 29ec04 │ │ │ │ ldr r3, [pc, #520] @ (31c1c0 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -289159,24 +289163,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (31c1e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #328] @ (31c1e4 ) │ │ │ │ ldr r1, [pc, #332] @ (31c1e8 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 384f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31c130 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -289190,15 +289194,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (31c1ec ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289206,15 +289210,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (31c1f0 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289258,58 +289262,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r7 │ │ │ │ + add r0, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc 0, cr0, [ip, #-432] @ 0xfffffe50 │ │ │ │ cmp r6, #114 @ 0x72 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - orrs r2, r7 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r2, r7 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - negs r2, r1 │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + adds r0, r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #960] @ (31c5ac ) │ │ │ │ + ldr r6, [pc, #224] @ (31c2cc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #280] @ 0x118 │ │ │ │ + str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #960] @ 0x3c0 │ │ │ │ + str r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31c244 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289318,30 +289322,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31c24c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31c294 │ │ │ │ sub sp, #12 │ │ │ │ @@ -289349,29 +289353,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (31c29c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - eors r2, r4 │ │ │ │ + lsls r2, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 31c2dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -289379,25 +289383,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (31c2e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 29edb8 │ │ │ │ nop │ │ │ │ - ands r2, r2 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289454,15 +289458,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31c414 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31c438 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31c44c ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31c444 ) │ │ │ │ add r2, pc │ │ │ │ @@ -289487,31 +289491,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31c438 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ b.n 31c3c2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [ip, #-432] @ 0x1b0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #218 @ 0xda │ │ │ │ + ands r2, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrd r0, r0, [lr], #-432 @ 0x1b0 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -289672,15 +289676,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r6, #20 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31c170 │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31c72a │ │ │ │ @@ -289762,15 +289766,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r4, #246 @ 0xf6 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31c05c │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289862,15 +289866,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r4, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31cf50 │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289961,15 +289965,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 31cdfc │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -290526,15 +290530,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31d014 │ │ │ │ ldr r0, [pc, #224] @ (31d128 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31d014 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -290603,15 +290607,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031d12c : │ │ │ │ ldr r3, [pc, #152] @ (31d1c8 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -290644,15 +290648,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31d1dc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -290674,23 +290678,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31d1a6 │ │ │ │ blt.n 31d208 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #256] @ (31d2d8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31d2f4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -290780,15 +290784,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 4367cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31d204 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290844,21 +290848,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (31d394 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r4, #30] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #210 @ 0xd2 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r4, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r6, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -290871,22 +290875,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 31d406 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -291054,15 +291058,15 @@ │ │ │ │ bls.n 31d686 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31d690 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -291318,26 +291322,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 31d7f0 │ │ │ │ ldr r0, [pc, #28] @ (31d8f4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 31d7f0 │ │ │ │ bmi.n 31d80c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r0, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 31d928 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -291552,15 +291556,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 31dca0 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -291738,32 +291742,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 31dd52 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 31dac4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 29dfdc │ │ │ │ b.n 31dac4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 29df8c │ │ │ │ b.n 31dc36 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 31db8e │ │ │ │ @@ -291775,21 +291779,21 @@ │ │ │ │ b.n 31dbd0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 31dd54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, #18] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bne.n 31dd08 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r2, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031ddfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -291963,15 +291967,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31de32 │ │ │ │ ldr r0, [pc, #188] @ (31e0a8 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 31de32 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 31df20 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -292020,23 +292024,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31d6a8 │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #12 │ │ │ │ + movs r4, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (31e1b0 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -292180,19 +292184,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 29ef94 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 29ef94 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31e278 │ │ │ │ @@ -292293,28 +292297,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 31e2b6 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 29ef94 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -292382,28 +292386,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 31e278 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 31e278 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -293287,23 +293291,23 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r2, r5, r2 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r0, r0, #18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ nop {15} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r2, #26 │ │ │ │ + asrs r0, r3, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -293472,21 +293476,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r3, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r3, #100] @ 0x64 │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031f018 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -293624,15 +293628,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r3, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31f038 │ │ │ │ movs r1, #0 │ │ │ │ @@ -293861,21 +293865,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 31f1d0 │ │ │ │ │ │ │ │ 0031f49c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 31f4e4 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -294161,15 +294165,15 @@ │ │ │ │ bne.n 31f894 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31f8e0 │ │ │ │ mov r0, r9 │ │ │ │ bl 470c64 │ │ │ │ mov r0, r9 │ │ │ │ - bl 742f3c │ │ │ │ + bl 742f8c │ │ │ │ mov r0, r9 │ │ │ │ bl 4361d4 │ │ │ │ ldr r3, [pc, #272] @ (31f920 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (31f924 ) │ │ │ │ @@ -294217,15 +294221,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 31f786 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 31f79c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f85e │ │ │ │ ldr r2, [pc, #152] @ (31f938 ) │ │ │ │ ldr r3, [pc, #152] @ (31f93c ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -294244,95 +294248,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (31f950 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 31f89a │ │ │ │ ldr r3, [pc, #112] @ (31f954 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (31f958 ) │ │ │ │ ldr r1, [pc, #116] @ (31f95c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r0 │ │ │ │ b.n 31f7fa │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r3, r5, r7, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r2, r3, r4, r5} │ │ │ │ lsls r4, r7, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r7, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ cbz r0, 31f98a │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldrsh r0, [r5, r5] │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r1, r5] │ │ │ │ + ldrsh r4, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 31f90e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vqshlu.s64 , q0, #63 @ 0x3f │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 31f9b2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bge.n 31f922 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vtbl.8 d16, {d31- │ │ │ │ + b.n 31fae8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031f960 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r3, [pc, #128] @ (31fa00 ) │ │ │ │ ldr r2, [pc, #132] @ (31fa04 ) │ │ │ │ ldr r1, [pc, #132] @ (31fa08 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #116] @ (31fa0c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 31f9ec │ │ │ │ ldr r3, [pc, #112] @ (31fa10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (31fa14 ) │ │ │ │ @@ -294365,25 +294369,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 31f9a4 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #7 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 180 @ 0xb4 │ │ │ │ + svc 252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 31f4a0 │ │ │ │ + b.n 31f530 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0x478a │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adcs.w r0, r8, #14548992 @ 0xde0000 │ │ │ │ adc.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ add.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ │ │ │ │ 0031fa20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -294486,21 +294490,21 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxth r4, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbz r0, 31fb66 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cbz r0, 31fb60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - eor.w r0, r4, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf0cc0047 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (31fbcc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #120] @ (31fbd0 ) │ │ │ │ @@ -294564,15 +294568,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r4, r5, lr} │ │ │ │ lsls r4, r7, #1 │ │ │ │ - b.w 728584 │ │ │ │ + b.w 7285d4 │ │ │ │ │ │ │ │ 0031fbec : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 31fc4a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -294738,19 +294742,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31fd94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ cbz r4, 31fe00 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r3, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031fd98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294798,19 +294802,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ cbz r0, 31fe6a │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r2, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031fe24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294871,15 +294875,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (31ff64 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31ff5a │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (31ff68 ) │ │ │ │ @@ -294932,21 +294936,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2cf538 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 31fed8 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, r5] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -295024,15 +295028,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 31ffca │ │ │ │ b.n 320042 │ │ │ │ ldr r0, [pc, #4] @ (320068 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ eor.w r0, lr, #94 @ 0x5e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #508] @ (32027c ) │ │ │ │ @@ -295116,15 +295120,15 @@ │ │ │ │ bl 31c464 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31d7b8 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32025a │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31c464 │ │ │ │ @@ -295174,15 +295178,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 3201a4 │ │ │ │ ldr r0, [pc, #92] @ (320284 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 320100 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 320100 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -295194,26 +295198,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31c464 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31d7b8 │ │ │ │ b.n 320192 │ │ │ │ nop │ │ │ │ add r3, sp, #808 @ 0x328 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (320394 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -295380,35 +295384,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (320514 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #128] @ (320518 ) │ │ │ │ ldr r1, [pc, #128] @ (32051c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #112] @ (320520 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #104] @ (320524 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (320528 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (32052c ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -295429,42 +295433,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r4, r7 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 3204d8 │ │ │ │ + bpl.n 320568 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r5, #1 │ │ │ │ + subs r6, r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + strh r6, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (320540 ) │ │ │ │ ldr r1, [pc, #12] @ (320544 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5ddfd8 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + b.w 5de040 │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r2, r5] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 320590 │ │ │ │ sub sp, #8 │ │ │ │ @@ -295472,28 +295476,28 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (320598 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29edb8 │ │ │ │ - vqadd.u32 q8, q1, q2 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + vshr.u32 q0, q2, #22 │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r0, r5] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (320860 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -295503,15 +295507,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (32086c ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 320606 │ │ │ │ @@ -295526,15 +295530,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 320842 │ │ │ │ ldr r0, [pc, #632] @ (320878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -295580,15 +295584,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (320884 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 29ec04 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -295608,63 +295612,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #448] @ (32089c ) │ │ │ │ add r1, pc │ │ │ │ bl 325994 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 32674c │ │ │ │ ldr r0, [pc, #428] @ (3208a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r2, [pc, #424] @ (3208a4 ) │ │ │ │ ldr r1, [pc, #424] @ (3208a8 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 325a14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #388] @ (3208ac ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #364] @ (3208b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ vldr d7, [pc, #236] @ 320848 │ │ │ │ ldr r2, [pc, #340] @ (3208b4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (3208b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -295705,43 +295709,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 32063a │ │ │ │ ldr r0, [pc, #196] @ (3208c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 32063a │ │ │ │ ldr r3, [pc, #184] @ (3208c8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (3208cc ) │ │ │ │ ldr r1, [pc, #184] @ (3208d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295752,64 +295756,64 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q0, q7, q2 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + vqadd.u16 q8, q3, q2 │ │ │ │ + strh r6, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #504 @ (adr r6, 320a68 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r3, r3] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mcr2 0, 2, r0, cr2, cr4, {2} │ │ │ │ - bcs.n 320850 │ │ │ │ + mcr2 0, 4, r0, cr10, cr4, {2} │ │ │ │ + bcc.n 3208e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - mcr2 0, 0, r0, cr4, cr4, {2} │ │ │ │ - bcs.n 3207ec │ │ │ │ + mcr2 0, 2, r0, cr12, cr4, {2} │ │ │ │ + bcs.n 32087c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r7, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmp r4, pc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (320aa4 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe98c005e │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stc2 0, cr0, [lr], #336 @ 0x150 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + ldc2l 0, cr0, [r6], #336 @ 0x150 │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (320944 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -295817,19 +295821,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (32094c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -295843,33 +295847,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfbd80054 │ │ │ │ - ldr r7, [pc, #680] @ (320bf4 ) │ │ │ │ + stc2 0, cr0, [r0], #-336 @ 0xfffffeb0 │ │ │ │ + ldr r7, [pc, #968] @ (320d14 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #760] @ (320c48 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -295991,15 +295995,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 321798 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 320b3c │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 3215e6 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -296544,15 +296548,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 321794 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 320a96 │ │ │ │ ldr.w r0, [pc, #1644] @ 32179c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 320a96 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 3210bc │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -297072,25 +297076,25 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #240] @ (321884 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #944] @ (321b4c ) │ │ │ │ + ldr r7, [pc, #208] @ (32186c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #432] @ (321950 ) │ │ │ │ + ldr r0, [pc, #720] @ (321a70 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mcr 0, 0, r0, cr12, cr4, {2} │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + mrc 0, 2, r0, cr4, cr4, {2} │ │ │ │ + stmia r3!, {r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stcl 0, cr0, [r6, #-336]! @ 0xfffffeb0 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stc 0, cr0, [lr, #336]! @ 0x150 │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -298413,15 +298417,15 @@ │ │ │ │ bpl.w 321830 │ │ │ │ ldr.w r0, [pc, #1248] @ 322d4c │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 321830 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3217f8 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -298449,15 +298453,15 @@ │ │ │ │ bl 31ddfc │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 321e36 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 322406 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -298751,15 +298755,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3217f8 │ │ │ │ ldr r0, [pc, #164] @ (322d50 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 3217f8 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -298805,27 +298809,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 322ca0 │ │ │ │ + bvc.n 322d30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 322c7c │ │ │ │ + bvc.n 322d0c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #192 @ 0xc0 │ │ │ │ + add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00322d68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -298898,15 +298902,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 322e6e │ │ │ │ ldr.w r0, [pc, #1368] @ 3233a0 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [pc, #1348] @ 32339c │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 322eaa │ │ │ │ ldr.w r0, [pc, #1340] @ 3233a4 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -298931,15 +298935,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 322e6e │ │ │ │ ldr.w r0, [pc, #1284] @ 3233a8 │ │ │ │ add r0, pc │ │ │ │ b.n 322e4c │ │ │ │ ldr.w r0, [pc, #1280] @ 3233ac │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 322e64 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -298962,15 +298966,15 @@ │ │ │ │ bpl.n 322e6e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 3233b0 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [pc, #1160] @ 32339c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 322e64 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322eee │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -299372,57 +299376,57 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 3230b6 │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #26] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bvc.n 32348c │ │ │ │ + bvc.n 32331c │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #218 @ 0xda │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #228 @ 0xe4 │ │ │ │ + cmp r1, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcs.n 32342c │ │ │ │ + bcs.n 3232bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #256 @ (adr r7, 3234c0 ) │ │ │ │ + add r7, pc, #544 @ (adr r7, 3235e0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003233c0 : │ │ │ │ ldr r0, [pc, #4] @ (3233c8 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bcs.n 3234b8 │ │ │ │ + bcs.n 323348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3233fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299431,33 +299435,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (32344c ) │ │ │ │ ldr r1, [pc, #52] @ (323450 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bne.n 3234e4 │ │ │ │ + bne.n 323374 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 32344c │ │ │ │ + bne.n 3234dc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 323474 │ │ │ │ + bne.n 323504 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299499,35 +299503,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (323508 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #44] @ (32350c ) │ │ │ │ ldr r1, [pc, #48] @ (323510 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #36] @ (323514 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - beq.n 323440 │ │ │ │ + beq.n 3234d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 323778 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 323898 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 2, cr0, cr6, cr5, {2} │ │ │ │ + cdp 0, 6, cr0, cr14, cr5, {2} │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -299544,72 +299548,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 323640 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #244] @ (323644 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #224] @ (323648 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #208] @ (32364c ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (323650 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r3, [pc, #156] @ (323654 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 323658 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 2ed848 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -299632,35 +299636,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 437558 │ │ │ │ bl 43e004 │ │ │ │ mov r1, r0 │ │ │ │ b.n 32361c │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r6, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r6, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 3236a0 │ │ │ │ + beq.n 323730 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r1, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r6, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r6, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (323730 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r0, [pc, #496] @ (323848 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r7, #11 │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -299736,15 +299740,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3237b8 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3237bc ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 3237a8 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -299764,21 +299768,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (3237c0 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ nop │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 323828 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299786,15 +299790,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (323830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -299805,19 +299809,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #26 │ │ │ │ + movs r3, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 3238a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299827,15 +299831,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (3238a8 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (3238ac ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 32387e │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -299852,19 +299856,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r3, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (323970 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -299874,44 +299878,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #156] @ (32397c ) │ │ │ │ ldr r1, [pc, #160] @ (323980 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #144] @ (323984 ) │ │ │ │ ldr r1, [pc, #144] @ (323988 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ ldr r3, [pc, #128] @ (32398c ) │ │ │ │ ldr r1, [pc, #128] @ (323990 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc8a4 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 2fc8a4 │ │ │ │ @@ -299932,31 +299936,31 @@ │ │ │ │ b.w 2fc954 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #60 @ 0x3c │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #320 @ (adr r2, 323ac0 ) │ │ │ │ + add r2, pc, #608 @ (adr r2, 323be0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #392 @ (adr r2, 323b0c ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 323c2c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #94 @ 0x5e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb818 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -299968,15 +299972,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (323c20 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -299999,15 +300003,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 323a3c │ │ │ │ ldr r3, [pc, #508] @ (323c2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -300044,15 +300048,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 43e134 │ │ │ │ mov r4, r0 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323bfe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 323ae2 │ │ │ │ cbnz r4, 323b08 │ │ │ │ @@ -300082,15 +300086,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 323ab2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (323c34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 323ab4 │ │ │ │ ldr r3, [pc, #300] @ (323c38 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323bd6 │ │ │ │ @@ -300128,15 +300132,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 323b56 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323bfe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323ab4 │ │ │ │ @@ -300148,15 +300152,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 323ab4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (323c34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 323ab4 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323a74 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 433c38 │ │ │ │ @@ -300174,15 +300178,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 323b14 │ │ │ │ ldr r0, [pc, #84] @ (323c44 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 323b14 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (323c48 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (323c4c ) │ │ │ │ ldr r0, [pc, #72] @ (323c50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -300210,21 +300214,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r1, {r1, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldr r0, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r4, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -300236,15 +300240,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (323e18 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 323ca6 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -300253,15 +300257,15 @@ │ │ │ │ beq.n 323cd4 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300363,19 +300367,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 323de6 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r6, #1 │ │ │ │ + subs r0, r7, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r3, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -300458,15 +300462,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 323ed2 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -300600,15 +300604,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 323f1a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3240fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ cbz r2, 324110 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #12 │ │ │ │ @@ -300658,15 +300662,15 @@ │ │ │ │ ldr r1, [pc, #856] @ (3244ec ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #856] @ (3244f0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3241b2 │ │ │ │ ldr r3, [pc, #832] @ (3244e8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 324368 │ │ │ │ movs r0, #0 │ │ │ │ @@ -300681,15 +300685,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3241b2 │ │ │ │ ldr r1, [pc, #804] @ (3244f4 ) │ │ │ │ ldr r0, [pc, #808] @ (3244f8 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3241b2 │ │ │ │ subs.w r2, r3, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 324184 │ │ │ │ subs.w r1, r3, #260 @ 0x104 │ │ │ │ @@ -300825,15 +300829,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #400] @ (3244fc ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #400] @ (324500 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3241b2 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrd r0, r1, [r3, #968] @ 0x3c8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300846,15 +300850,15 @@ │ │ │ │ ldr r1, [pc, #360] @ (324504 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #360] @ (324508 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3241b2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi.w 324184 │ │ │ │ add r2, pc, #8 @ (adr r2, 3243c0 ) │ │ │ │ ldr.w r1, [r2, r3, lsl #2] │ │ │ │ add r2, r1 │ │ │ │ bx r2 │ │ │ │ @@ -300960,29 +300964,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r1, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w ip, [pc, #1572] @ 324b48 │ │ │ │ @@ -301094,15 +301098,15 @@ │ │ │ │ ldr.w r0, [pc, #1308] @ 324b70 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ subs.w r0, r2, #264 @ 0x108 │ │ │ │ sbc.w r1, sl, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 324688 │ │ │ │ movw r1, #257 @ 0x101 │ │ │ │ movt r1, #1 │ │ │ │ @@ -301128,15 +301132,15 @@ │ │ │ │ ldr.w r0, [pc, #1220] @ 324b7c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ strd lr, r4, [r3, #976] @ 0x3d0 │ │ │ │ b.n 3245f6 │ │ │ │ subs.w r0, r2, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ @@ -301287,26 +301291,26 @@ │ │ │ │ cmp.w r3, #1073758208 @ 0x40004000 │ │ │ │ add.w r2, r2, r1, lsl #3 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ cbz r4, 3248cc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ ldr.w r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 324ab4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrd r0, r1, [sp, #20] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r2, #0 │ │ │ │ mla r3, r3, r0, r1 │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ b.n 3245f6 │ │ │ │ str.w lr, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301365,15 +301369,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r9, r3, asr #31 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r8, r2 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov lr, r3 │ │ │ │ ldrd r2, r4, [sp, #56] @ 0x38 │ │ │ │ cmp r6, r5 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -301461,15 +301465,15 @@ │ │ │ │ ldr.w r3, [r2, #952] @ 0x3b8 │ │ │ │ str.w r1, [r2, #1016] @ 0x3f8 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ str.w r3, [r2, #952] @ 0x3b8 │ │ │ │ b.n 32488c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 3248d2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ @@ -301517,37 +301521,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ittt ge │ │ │ │ - lslge r4, r2, #1 │ │ │ │ - asrge r0, r4, #25 │ │ │ │ - lslge r4, r0, #1 │ │ │ │ + itet al │ │ │ │ + lslal r4, r2, #1 │ │ │ │ + asr r0, r5, #26 │ │ │ │ + lslal r4, r0, #1 │ │ │ │ str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sev │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + it hi │ │ │ │ + lslhi r4, r2, #1 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r2, r3, r4, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 324bd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301555,36 +301559,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (324be0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #40] @ (324be4 ) │ │ │ │ ldr r3, [pc, #44] @ (324be8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - rev16 r2, r2 │ │ │ │ + hlt 0x001a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 324c80 │ │ │ │ + bvc.n 324b10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r4, #4 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -301596,15 +301600,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r6, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #136] @ (324ca8 ) │ │ │ │ mov.w r8, #1048576 @ 0x100000 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [pc, #124] @ 324cac │ │ │ │ mov r5, r0 │ │ │ │ @@ -301620,55 +301624,55 @@ │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add.w r5, r5, #952 @ 0x3b8 │ │ │ │ bl 2fc954 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #4 │ │ │ │ bl 2fc8a4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 324c6a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 324cde │ │ │ │ + rev r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #56 @ (adr r6, 324ce4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r6, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (324cc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r5, pc, #904 @ (adr r5, 32504c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -301676,58 +301680,58 @@ │ │ │ │ ldr r2, [pc, #84] @ (324d2c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (324d30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #72] @ (324d34 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #64] @ (324d38 ) │ │ │ │ ldr r2, [pc, #68] @ (324d3c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #68] @ (324d40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #52] @ (324d44 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 324d5e │ │ │ │ + rev r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 324d68 │ │ │ │ + bvs.n 324df8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add lr, r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r5, pc, #640 @ (adr r5, 324fbc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #144] @ 324de8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301735,15 +301739,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #140] @ (324df0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #104] @ 324de0 │ │ │ │ add.w r2, r0, #1248 @ 0x4e0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1176] @ 0x498 │ │ │ │ str.w r3, [r0, #1180] @ 0x49c │ │ │ │ str.w r3, [r0, #1184] @ 0x4a0 │ │ │ │ str.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ @@ -301768,19 +301772,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbnz r2, 324dfc │ │ │ │ + cbnz r2, 324e0e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ (324ee0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -301790,15 +301794,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #180] @ 324ed8 │ │ │ │ ldr r2, [pc, #196] @ (324eec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #196] @ 324ef0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w sl, [pc, #192] @ 324ef4 │ │ │ │ add r2, pc │ │ │ │ @@ -301812,28 +301816,28 @@ │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ bl 431ec0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ bl 2fc954 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ cbz r3, 324e90 │ │ │ │ add.w r5, r6, #920 @ 0x398 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fc8a4 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ adds r5, #4 │ │ │ │ cmp r4, r3 │ │ │ │ bcc.n 324e70 │ │ │ │ ldr r7, [pc, #100] @ (324ef8 ) │ │ │ │ @@ -301844,51 +301848,51 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #84] @ (324f04 ) │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc │ │ │ │ bl 2eece0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add.w r1, r6, #1048 @ 0x418 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2eee04 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb8dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, pc, #416 @ (adr r4, 325090 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 324fc0 │ │ │ │ + bmi.n 324e50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb84c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301901,15 +301905,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #588] @ (325174 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r4, [pc, #588] @ (325178 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r5, #65 @ 0x41 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 324f50 │ │ │ │ ldr r3, [pc, #572] @ (32517c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -302083,46 +302087,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (325188 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325076 │ │ │ │ ldr r1, [pc, #52] @ (32518c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #52] @ (325190 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 324f4a │ │ │ │ nop │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r1, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + lsrs r6, r4, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r0, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #600] @ (325400 ) │ │ │ │ @@ -302144,15 +302148,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 3253e6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r8, lsl #2] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr.w r3, [fp, #1204] @ 0x4b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr.w r7, [fp, #1228] @ 0x4cc │ │ │ │ ldr.w r1, [fp, #1212] @ 0x4bc │ │ │ │ ldr.w r3, [fp, #1176] @ 0x498 │ │ │ │ ldr.w r2, [fp, #1252] @ 0x4e4 │ │ │ │ @@ -302275,15 +302279,15 @@ │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ tst r2, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #1 │ │ │ │ moveq.w sl, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 3253ba │ │ │ │ ldr.w r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r4, #1 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 32537a │ │ │ │ @@ -302308,36 +302312,36 @@ │ │ │ │ ldr r0, [pc, #60] @ (325410 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32539a │ │ │ │ ldr r0, [pc, #44] @ (325414 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3251da │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 325202 │ │ │ │ b.n 3251da │ │ │ │ bl 260c50 │ │ │ │ ldrh r0, [r5, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r3 │ │ │ │ @@ -302349,15 +302353,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #528] @ (32564c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #516] @ (325650 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325600 │ │ │ │ @@ -302509,45 +302513,45 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32545a │ │ │ │ ldr r0, [pc, #64] @ (32565c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32545a │ │ │ │ ldr r1, [pc, #52] @ (325660 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (325664 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 325474 │ │ │ │ nop │ │ │ │ - sxtb r0, r6 │ │ │ │ + uxth r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [r0, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #608] @ (3258bc ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add sp, #456 @ 0x1c8 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r7, #31 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #188] @ 325734 │ │ │ │ sub sp, #16 │ │ │ │ @@ -302558,15 +302562,15 @@ │ │ │ │ ldr r2, [pc, #180] @ (32573c ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #172] @ (325740 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #168] @ (325744 ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3256f0 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -302609,48 +302613,48 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #68] @ (325750 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3256a4 │ │ │ │ ldr r3, [pc, #52] @ (325754 ) │ │ │ │ mov.w r2, #290 @ 0x122 │ │ │ │ ldr r1, [pc, #52] @ (325758 ) │ │ │ │ ldr r0, [pc, #52] @ (32575c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r6, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #528] @ (32595c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #28 │ │ │ │ + lsls r2, r0, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00325760 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302659,28 +302663,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (3257a0 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (3257a4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #688 @ 0x2b0 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 3257c2 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 3257ca │ │ │ │ @@ -302707,24 +302711,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (32585c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #88] @ (325860 ) │ │ │ │ ldr r1, [pc, #92] @ (325864 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 32583e │ │ │ │ mov r4, r0 │ │ │ │ @@ -302743,34 +302747,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + ldmia r3, {r1, r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bic.w r0, r6, #12779520 @ 0xc30000 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + orn r0, lr, #12779520 @ 0xc30000 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (32588c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (325908 ) │ │ │ │ @@ -302780,60 +302784,60 @@ │ │ │ │ ldr r1, [pc, #104] @ (325910 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #88] @ (325914 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (325918 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (32591c ) │ │ │ │ ldr r0, [pc, #72] @ (325920 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #52] @ (325924 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #4] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bfi r0, lr, #1, #3 │ │ │ │ - usat r0, #3, r2, lsl #1 │ │ │ │ + @ instruction: 0xf3b60043 │ │ │ │ + ubfx r0, sl, #1, #4 │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r5, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -302881,24 +302885,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (325a04 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d3dc4 │ │ │ │ + bl 5d3e2c │ │ │ │ ldr.w ip, [pc, #84] @ 325a08 │ │ │ │ ldr r2, [pc, #84] @ (325a0c ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (325a10 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -302913,19 +302917,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf26e0043 │ │ │ │ + @ instruction: 0xf2b60043 │ │ │ │ ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00325a14 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -302965,23 +302969,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (325adc ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -303003,18 +303007,18 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r4, sp, #976 @ 0x3d0 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsbs r0, r6, #67 @ 0x43 │ │ │ │ - @ instruction: 0xf1e00043 │ │ │ │ + @ instruction: 0xf21e0043 │ │ │ │ + @ instruction: 0xf2280043 │ │ │ │ │ │ │ │ 00325ae0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -303070,15 +303074,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 325b58 │ │ │ │ nop │ │ │ │ │ │ │ │ 00325b7c : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303109,15 +303113,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 325bb2 │ │ │ │ │ │ │ │ 00325bd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303136,20 +303140,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (325ca4 ) │ │ │ │ cbz r2, 325c30 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 325c64 │ │ │ │ movs r1, #3 │ │ │ │ @@ -303188,33 +303192,33 @@ │ │ │ │ bpl.n 325c2a │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (325cb0 ) │ │ │ │ ldr r0, [pc, #48] @ (325cb4 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 325c2a │ │ │ │ str r2, [r4, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #616 @ 0x268 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics.w r0, r4, #67 @ 0x43 │ │ │ │ - orr.w r0, r8, #67 @ 0x43 │ │ │ │ + orns r0, ip, #67 @ 0x43 │ │ │ │ + eors.w r0, r0, #67 @ 0x43 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #664] @ (325f4c ) │ │ │ │ + ldr r2, [pc, #952] @ (32606c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 325db8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -303252,20 +303256,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325d8c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 325d74 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (325dd0 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 325d1c │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -303281,15 +303285,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 325d0c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (325ddc ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 325d0c │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303313,29 +303317,29 @@ │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 325ce6 │ │ │ │ movs r5, #1 │ │ │ │ b.n 325d76 │ │ │ │ ldr r7, [pc, #504] @ (325fb4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, sp, #344 @ 0x158 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.s32 q0, q7, │ │ │ │ - vhadd.s8 q8, q2, │ │ │ │ + vhadd.s q8, q3, │ │ │ │ + vmla.i d0, d12, d3[0] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #8 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00325de0 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 325cb8 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -303383,20 +303387,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 325e6e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (325edc ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325e2a │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -303425,62 +303429,62 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 325e32 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (325ee8 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 325e32 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r6, [pc, #272] @ (325fe0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 0, cr0, cr14, cr3, {2} │ │ │ │ - cdp 0, 2, cr0, cr2, cr3, {2} │ │ │ │ + cdp 0, 5, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 6, cr0, cr10, cr3, {2} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00325eec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (325f78 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #108] @ (325f7c ) │ │ │ │ ldr r2, [pc, #112] @ (325f80 ) │ │ │ │ ldr r1, [pc, #112] @ (325f84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 325f70 │ │ │ │ ldr r2, [pc, #96] @ (325f88 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 325f48 │ │ │ │ mov r0, r5 │ │ │ │ @@ -303505,33 +303509,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 325f2e │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (325f94 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 325f2e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 325f36 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #304] @ (3260ac ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [sl, #-268] @ 0xfffffef4 │ │ │ │ - stc 0, cr0, [lr, #-268]! @ 0xfffffef4 │ │ │ │ + stcl 0, cr0, [r2, #-268]! @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [r6, #-268]! @ 0xfffffef4 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00325f98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -303549,25 +303553,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #92] @ (326030 ) │ │ │ │ ldr r2, [pc, #92] @ (326034 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (326038 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325fb8 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -303588,31 +303592,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325fba │ │ │ │ ldr r0, [pc, #44] @ (326048 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 325fba │ │ │ │ nop │ │ │ │ ldr r4, [pc, #664] @ (3262c8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #464 @ (adr r7, 326204 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 326324 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrrc 0, 4, r0, r0, cr3 @ │ │ │ │ - stcl 0, cr0, [r6], #-268 @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [r8], {67} @ 0x43 │ │ │ │ + stc 0, cr0, [lr], #268 @ 0x10c │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 q8, q7, d3[0] │ │ │ │ + movs r6, r6 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032604c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -303624,20 +303629,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 3260f0 │ │ │ │ ldr r7, [pc, #132] @ (3260f4 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (3260f8 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 3260a0 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -303665,46 +303670,46 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32609c │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (326104 ) │ │ │ │ ldr r0, [pc, #48] @ (326108 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 32609c │ │ │ │ nop │ │ │ │ ldr r3, [pc, #944] @ (32649c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r6, pc, #880 @ (adr r6, 326460 ) │ │ │ │ + add r7, pc, #144 @ (adr r7, 326180 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs.w r0, lr, r3, lsl #1 │ │ │ │ - rsbs r0, r2, r3, lsl #1 │ │ │ │ + stc 0, cr0, [r6], {67} @ 0x43 │ │ │ │ + ldc 0, cr0, [sl], {67} @ 0x43 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3259b8 │ │ │ │ + b.n 325a48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cdp2 0, 10, cr0, cr14, cr3, {2} │ │ │ │ + cdp2 0, 15, cr0, cr6, cr3, {2} │ │ │ │ │ │ │ │ 0032610c : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (326170 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 326122 │ │ │ │ ldr r1, [pc, #92] @ (326174 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 326130 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (326178 ) │ │ │ │ @@ -303721,126 +303726,126 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (326180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #256] @ (326274 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 13, cr0, cr12, cr3, {2} │ │ │ │ + vhadd.u32 q0, q2, │ │ │ │ │ │ │ │ 00326184 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #60] @ (3261d8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d5128 │ │ │ │ + bl 5d5190 │ │ │ │ ldr.w ip, [pc, #52] @ 3261dc │ │ │ │ ldr r2, [pc, #52] @ (3261e0 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (3261e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcs.n 326220 │ │ │ │ + bcs.n 3262b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 326450 ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 326570 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orns r0, r8, r3, lsl #1 │ │ │ │ - eor.w r0, lr, r3, lsl #1 │ │ │ │ + pkhbt r0, r0, r3, lsl #1 │ │ │ │ + @ instruction: 0xead60043 │ │ │ │ │ │ │ │ 003261e8 : │ │ │ │ - b.w 5d65f4 │ │ │ │ + b.w 5d665c │ │ │ │ │ │ │ │ 003261ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (326254 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #76] @ (326258 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d5128 │ │ │ │ + bl 5d5190 │ │ │ │ ldr r1, [pc, #68] @ (32625c ) │ │ │ │ ldr r2, [pc, #68] @ (326260 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (326264 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #56] @ (326268 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r2, [pc, #280] @ (326370 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bne.n 3261c0 │ │ │ │ + bne.n 326250 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #192 @ (adr r5, 326320 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 326440 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, sl, r3, lsl #1 │ │ │ │ - bic.w r0, r0, r3, lsl #1 │ │ │ │ + orrs.w r0, r2, r3, lsl #1 │ │ │ │ + orn r0, r8, r3, lsl #1 │ │ │ │ ldr r0, [pc, #496] @ (32645c ) │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (3262c8 ) │ │ │ │ @@ -303871,28 +303876,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (3262d8 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (3262dc ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32628a │ │ │ │ nop │ │ │ │ ldr r1, [pc, #824] @ (326604 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #268]! @ 0x10c │ │ │ │ + ldc2l 0, cr0, [r6, #268]! @ 0x10c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 326344 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #80] @ (326348 ) │ │ │ │ @@ -303922,30 +303927,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326306 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (326354 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 326306 │ │ │ │ ldr r1, [pc, #352] @ (3264a8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r0, #-268] @ 0xfffffef4 │ │ │ │ + ldc2 0, cr0, [r8, #268] @ 0x10c │ │ │ │ ldr r0, [pc, #8] @ (326364 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ nop │ │ │ │ str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303954,15 +303959,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (3263b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3263bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #44] @ (3263c0 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -303970,48 +303975,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #104 @ (adr r4, 326420 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 326540 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itee vc │ │ │ │ - lslvc r5, r0, #1 │ │ │ │ - stc2vs 0, cr0, [r4, #-268]! @ 0xfffffef4 │ │ │ │ - pushvs {r4, r5, r6, lr} │ │ │ │ + itte lt │ │ │ │ + lsllt r5, r0, #1 │ │ │ │ + stc2llt 0, cr0, [ip, #-268]! @ 0xfffffef4 │ │ │ │ + pushge {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (32643c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #104] @ (326440 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (326444 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #88] @ (326448 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (32644c ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #72] @ (326450 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 325994 │ │ │ │ ldr r1, [pc, #64] @ (326454 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -304023,23 +304028,23 @@ │ │ │ │ bl 2eece0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2eee04 │ │ │ │ - add r3, pc, #768 @ (adr r3, 326740 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 326460 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itet ne │ │ │ │ - lslne r5, r0, #1 │ │ │ │ - ldc2leq 0, cr0, [lr], {67} @ 0x43 │ │ │ │ - ldc2lne 0, cr0, [r2], #268 @ 0x10c │ │ │ │ - stc2l 0, cr0, [ip], #268 @ 0x10c │ │ │ │ + ittt pl │ │ │ │ + lslpl r5, r0, #1 │ │ │ │ + stc2pl 0, cr0, [r6, #-268]! @ 0xfffffef4 │ │ │ │ + ldc2pl 0, cr0, [sl, #-268]! @ 0xfffffef4 │ │ │ │ + ldc2 0, cr0, [r4, #-268]! @ 0xfffffef4 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 00326458 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -304272,15 +304277,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3265a4 │ │ │ │ ldr r0, [pc, #116] @ (3266f4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 3265a4 │ │ │ │ ldr r2, [pc, #100] @ (3266f8 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -304291,15 +304296,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3265bc │ │ │ │ ldr r0, [pc, #84] @ (3266fc ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 3265bc │ │ │ │ ldr r2, [pc, #68] @ (326700 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -304309,34 +304314,34 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 326624 │ │ │ │ ldr r0, [pc, #52] @ (326704 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 326624 │ │ │ │ blx 260028 │ │ │ │ @ instruction: 0x47e2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac20043 │ │ │ │ + @ instruction: 0xfb0a0043 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa760043 │ │ │ │ + @ instruction: 0xfabe0043 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa2a0043 │ │ │ │ + @ instruction: 0xfa720043 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 326458 │ │ │ │ @@ -304350,15 +304355,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ │ │ │ │ 0032674c : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -304416,26 +304421,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (326808 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3267b0 │ │ │ │ nop │ │ │ │ add r8, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab40043 │ │ │ │ + @ instruction: 0xfafc0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 32686c │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #76] @ (326870 ) │ │ │ │ @@ -304462,25 +304467,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32682e │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (32687c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32682e │ │ │ │ add r4, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab80043 │ │ │ │ + @ instruction: 0xfb000043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -304513,15 +304518,15 @@ │ │ │ │ cbz r2, 3268e0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 32693c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr r3, [pc, #188] @ (3269ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326986 │ │ │ │ ldr r3, [pc, #180] @ (3269b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304529,15 +304534,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326986 │ │ │ │ ldr r0, [pc, #176] @ (3269b4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326992 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 326992 │ │ │ │ @@ -304550,19 +304555,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 32693c │ │ │ │ ldr r0, [pc, #136] @ (3269bc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr r3, [pc, #92] @ (3269a8 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3268e0 │ │ │ │ ldr r3, [pc, #84] @ (3269ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304582,43 +304587,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3268e0 │ │ │ │ ldr r0, [pc, #72] @ (3269c4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3268e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 326966 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 326966 │ │ │ │ b.n 326920 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 326966 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ bics r0, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #288] @ (326ad0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa3a0043 │ │ │ │ + @ instruction: 0xfa820043 │ │ │ │ add r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa460043 │ │ │ │ + @ instruction: 0xfa8e0043 │ │ │ │ ldr r2, [pc, #672] @ (326c64 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa220043 │ │ │ │ + @ instruction: 0xfa6a0043 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ ldr r0, [pc, #136] @ (326a68 ) │ │ │ │ @@ -304670,17 +304675,17 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25daf0 │ │ │ │ - ldr??.w r0, [r8, #67] @ 0x43 │ │ │ │ - ldr??.w r0, [sl, #67] @ 0x43 │ │ │ │ - vld1.8 {d16[2]}, [r2], r3 │ │ │ │ + @ instruction: 0xfa200043 │ │ │ │ + @ instruction: 0xfa220043 │ │ │ │ + @ instruction: 0xfa2a0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 326c58 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r0, [r0, #89] @ 0x59 │ │ │ │ @@ -304810,15 +304815,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (326c7c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 326b24 │ │ │ │ ldr r3, [pc, #136] @ (326c80 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326ad2 │ │ │ │ ldr r3, [pc, #116] @ (326c78 ) │ │ │ │ @@ -304827,15 +304832,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326ad2 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (326c84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 326ad2 │ │ │ │ ldr r3, [pc, #96] @ (326c88 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326b76 │ │ │ │ @@ -304847,40 +304852,40 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (326c8c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 326b76 │ │ │ │ nop │ │ │ │ rors r2, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr??.w r0, [r0, r3] │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldrsb.w r0, [r8, #67] @ 0x43 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh.w r0, [sl, r3] │ │ │ │ + vst1.8 {d0[2]}, [r2], r3 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #944] @ (327028 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r0, r3] │ │ │ │ + str??.w r0, [r8, r3] │ │ │ │ muls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r8, #67] @ 0x43 │ │ │ │ + str??.w r0, [r0, #67] @ 0x43 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r6, r3] │ │ │ │ + ldr.w r0, [lr, r3] │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ adds r5, #24 │ │ │ │ @@ -304912,20 +304917,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (326cfc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ subs r7, #124 @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [sl, r3] │ │ │ │ + ldr??.w r0, [r2, r3] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 326d80 │ │ │ │ mov lr, r2 │ │ │ │ @@ -304963,28 +304968,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (326d94 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 326d32 │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf7bc0043 │ │ │ │ + strb.w r0, [r4, r3] │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326e70 │ │ │ │ @@ -305130,15 +305135,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326ff6 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 326f90 │ │ │ │ - bl 62aa48 │ │ │ │ + bl 62aab0 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 326fa8 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -305196,25 +305201,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326f20 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (327040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 326f20 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ + subs.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (32721c ) │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ @@ -305280,17 +305285,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (327220 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3271f0 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 42c9c4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -305304,24 +305309,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 62b290 │ │ │ │ + bl 62b2f8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32719c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3271c8 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 62b2f8 │ │ │ │ + bl 62b360 │ │ │ │ b.n 327072 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -305365,27 +305370,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32711c │ │ │ │ ldr r0, [pc, #36] @ (32722c ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 32711c │ │ │ │ nop │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b40043 │ │ │ │ + @ instruction: 0xf3fc0043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (3272fc ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -305568,29 +305573,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 32736a │ │ │ │ ldr r0, [pc, #172] @ (327500 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (327504 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 327466 │ │ │ │ ldr r2, [pc, #116] @ (327508 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 327340 │ │ │ │ ldr r2, [pc, #108] @ (32750c ) │ │ │ │ @@ -305603,15 +305608,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327340 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (327514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327340 │ │ │ │ ldr r3, [pc, #64] @ (327508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32736a │ │ │ │ ldr r3, [pc, #68] @ (327518 ) │ │ │ │ @@ -305624,31 +305629,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32736a │ │ │ │ ldr r0, [pc, #48] @ (32751c ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32736a │ │ │ │ nop │ │ │ │ subs r1, #48 @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf19c0043 │ │ │ │ - addw r0, r6, #67 @ 0x43 │ │ │ │ + @ instruction: 0xf1e40043 │ │ │ │ + movw r0, #57411 @ 0xe043 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1820043 │ │ │ │ + rsb r0, sl, #67 @ 0x43 │ │ │ │ ldr r7, [pc, #80] @ (32756c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1ea0043 │ │ │ │ + @ instruction: 0xf2320043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (32786c ) │ │ │ │ ldr r3, [pc, #824] @ (327870 ) │ │ │ │ @@ -305676,15 +305681,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #768] @ (327884 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -305872,15 +305877,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 327648 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (327894 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32764c │ │ │ │ ldr r3, [pc, #256] @ (327898 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -305892,15 +305897,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3277b6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3275a0 │ │ │ │ b.n 3277d6 │ │ │ │ ldr r0, [pc, #228] @ (32789c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3275a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -305932,15 +305937,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (3278a8 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32764c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3277ea │ │ │ │ ldr r3, [pc, #120] @ (3278ac ) │ │ │ │ @@ -305955,56 +305960,56 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3277ea │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (3278b0 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3277ea │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (3278b4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3277ea │ │ │ │ nop │ │ │ │ adds r7, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r8, #67 @ 0x43 │ │ │ │ + @ instruction: 0xf0a00043 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q2, │ │ │ │ + vext.8 q0, q6, , #0 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, ip, #67 @ 0x43 │ │ │ │ + orrs.w r0, r4, #67 @ 0x43 │ │ │ │ subs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q8, q1, │ │ │ │ - cdp 0, 14, cr0, cr14, cr3, {2} │ │ │ │ + vmla.i16 d0, d10, d3[0] │ │ │ │ + vhadd.s q0, q3, │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ ldr r6, [pc, #152] @ (327964 ) │ │ │ │ @@ -306046,15 +306051,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327906 │ │ │ │ ldr r0, [pc, #68] @ (327974 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 327906 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327906 │ │ │ │ ldr r3, [pc, #48] @ (327978 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -306064,28 +306069,28 @@ │ │ │ │ ldr r3, [pc, #28] @ (327970 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 327906 │ │ │ │ ldr r0, [pc, #32] @ (32797c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327906 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d0, d4, d3[0] │ │ │ │ + vmla.i16 d16, d12, d3[0] │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q4, │ │ │ │ + vhadd.s q8, q0, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ ldrb.w r2, [r0, #2148] @ 0x864 │ │ │ │ @@ -306242,15 +306247,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (327c30 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327aba │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 326d00 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -306312,44 +306317,44 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 327aba │ │ │ │ ldr r1, [pc, #92] @ (327c64 ) │ │ │ │ add r1, pc │ │ │ │ b.n 327b5a │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cdp 0, 7, cr0, cr0, cr3, {2} │ │ │ │ - ldrsh.w r0, [r6, r5] │ │ │ │ + cdp 0, 11, cr0, cr8, cr3, {2} │ │ │ │ + ldr??.w r0, [lr, r5] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 327c64 │ │ │ │ + cbz r4, 327c76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh.w r0, [r6, #69] @ 0x45 │ │ │ │ + str??.w r0, [lr, #69] @ 0x45 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc 0, cr0, [r6, #268]! @ 0x10c │ │ │ │ - uxth r0, r7 │ │ │ │ + ldcl 0, cr0, [lr, #268]! @ 0x10c │ │ │ │ + cbz r0, 327c78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc 0, cr0, [sl, #268] @ 0x10c │ │ │ │ - uxth r0, r5 │ │ │ │ + ldcl 0, cr0, [r2, #268] @ 0x10c │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldcl 0, cr0, [sl, #-268]! @ 0xfffffef4 │ │ │ │ - stcl 0, cr0, [r6, #-268] @ 0xfffffef4 │ │ │ │ - stcl 0, cr0, [ip, #-268] @ 0xfffffef4 │ │ │ │ - sxtb r0, r6 │ │ │ │ + stcl 0, cr0, [r2, #268] @ 0x10c │ │ │ │ + stc 0, cr0, [lr, #268] @ 0x10c │ │ │ │ + ldc 0, cr0, [r4, #268] @ 0x10c │ │ │ │ + uxth r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb.w r0, [r2, r5] │ │ │ │ - ldc 0, cr0, [r2, #-268]! @ 0xfffffef4 │ │ │ │ - @ instruction: 0xf7f80045 │ │ │ │ - stc 0, cr0, [r8, #-268]! @ 0xfffffef4 │ │ │ │ - stc 0, cr0, [lr, #-268]! @ 0xfffffef4 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + str.w r0, [sl, r5] │ │ │ │ + ldcl 0, cr0, [sl, #-268]! @ 0xfffffef4 │ │ │ │ + str.w r0, [r0, r5] │ │ │ │ + ldcl 0, cr0, [r0, #-268]! @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [r6, #-268]! @ 0xfffffef4 │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -306435,25 +306440,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327cfa │ │ │ │ ldr r0, [pc, #32] @ (327d80 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327cfa │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebfc0043 │ │ │ │ + mcrr 0, 4, r0, r4, cr3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (327e48 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #180] @ (327e4c ) │ │ │ │ @@ -306504,38 +306509,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327da0 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (327e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327da0 │ │ │ │ ldr r2, [pc, #52] @ (327e5c ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (327e60 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ nop │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, lr, r3, lsl #1 │ │ │ │ - @ instruction: 0xeb840043 │ │ │ │ + subs.w r0, r6, r3, lsl #1 │ │ │ │ + rsb r0, ip, r3, lsl #1 │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r1 │ │ │ │ @@ -306710,15 +306715,15 @@ │ │ │ │ bpl.n 327fbe │ │ │ │ ldr.w r1, [pc, #1932] @ 3287e0 │ │ │ │ ldr.w r0, [pc, #1932] @ 3287e4 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327fbe │ │ │ │ ldr.w r3, [pc, #1900] @ 3287d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327f02 │ │ │ │ ldr.w r3, [pc, #1900] @ 3287e8 │ │ │ │ @@ -306731,15 +306736,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 327f02 │ │ │ │ ldr.w r0, [pc, #1872] @ 3287ec │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327f02 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 326d00 │ │ │ │ ldr.w r3, [pc, #1824] @ 3287d8 │ │ │ │ @@ -306760,15 +306765,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 3287f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327fbe │ │ │ │ ldr.w r3, [pc, #1756] @ 3287d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327f02 │ │ │ │ ldr.w r3, [pc, #1772] @ 3287f8 │ │ │ │ @@ -306781,15 +306786,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 327f02 │ │ │ │ ldr.w r0, [pc, #1744] @ 3287fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327f02 │ │ │ │ ldr.w r3, [pc, #1692] @ 3287d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327f02 │ │ │ │ ldr.w r3, [pc, #1716] @ 328800 │ │ │ │ @@ -306802,15 +306807,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 327f02 │ │ │ │ ldr.w r0, [pc, #1688] @ 328804 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327f02 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328374 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 327fbe │ │ │ │ @@ -306836,15 +306841,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 327f02 │ │ │ │ ldr.w r0, [pc, #1592] @ 32880c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327f02 │ │ │ │ ldr.w r3, [pc, #1580] @ 328810 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328346 │ │ │ │ @@ -306864,15 +306869,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327fbe │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 328818 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327fbe │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 328026 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -306932,15 +306937,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 327fbe │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 327fbe │ │ │ │ ldr.w r2, [pc, #1288] @ 328824 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307144,15 +307149,15 @@ │ │ │ │ b.n 327fbe │ │ │ │ ldr r0, [pc, #708] @ (328830 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328498 │ │ │ │ b.n 3284aa │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -307163,15 +307168,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (328834 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328562 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -307197,15 +307202,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (32883c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 328562 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -307225,15 +307230,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3284de │ │ │ │ ldr r0, [pc, #504] @ (328844 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3284de │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3284de │ │ │ │ ldr r3, [pc, #480] @ (328848 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -307258,23 +307263,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 328358 │ │ │ │ ldr r0, [pc, #424] @ (32884c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 328358 │ │ │ │ ldr r0, [pc, #412] @ (328850 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -307349,101 +307354,101 @@ │ │ │ │ b.n 3285dc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (328864 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3284d4 │ │ │ │ ldr r0, [pc, #180] @ (328868 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3284ca │ │ │ │ ... │ │ │ │ cmp r5, #206 @ 0xce │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r5, #154 @ 0x9a │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeb980043 │ │ │ │ + @ instruction: 0xebe00043 │ │ │ │ subs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r8!, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [r0, #-268]! @ 0x10c │ │ │ │ subs r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6, #268] @ 0x10c │ │ │ │ + ands.w r0, lr, r3, lsl #1 │ │ │ │ subs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb lr, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [r6, #-268] @ 0x10c │ │ │ │ adds r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r2, {r0, r1, r6} │ │ │ │ + @ instruction: 0xe8ca0043 │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r8!, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [r0], #268 @ 0x10c │ │ │ │ add ip, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r2, #-268] @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [sl, #-268] @ 0xfffffef4 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r0, #268] @ 0x10c │ │ │ │ + stmia.w r8, {r0, r1, r6} │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8540043 │ │ │ │ + ldmia.w ip, {r0, r1, r6} │ │ │ │ cmp ip, fp │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328578 │ │ │ │ + b.n 328608 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia.w r8!, {r0, r1, r6} │ │ │ │ + stmdb r0, {r0, r1, r6} │ │ │ │ ldr r5, [pc, #448] @ (3289fc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c20043 │ │ │ │ + stmdb sl, {r0, r1, r6} │ │ │ │ subs r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3286e4 │ │ │ │ + b.n 328774 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328124 │ │ │ │ + b.n 3281b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3286e4 │ │ │ │ + b.n 328774 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #768] @ (328b60 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328390 │ │ │ │ + b.n 328420 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3282ac │ │ │ │ + b.n 32833c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #60] @ (3288ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3284b4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3283fc │ │ │ │ ldr r2, [pc, #40] @ (3288b0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307451,25 +307456,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 3283fc │ │ │ │ ldr r0, [pc, #28] @ (3288b4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 3283fc │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - b.n 3280c0 │ │ │ │ + b.n 328150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3285ac │ │ │ │ + b.n 32863c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328a68 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307607,39 +307612,39 @@ │ │ │ │ b.n 328a0e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 327e64 │ │ │ │ b.n 3289f4 │ │ │ │ ldr r0, [pc, #40] @ (328a80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 328a0e │ │ │ │ ldr r0, [pc, #36] @ (328a84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 328a0e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - b.n 3285a8 │ │ │ │ + b.n 328638 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3284f8 │ │ │ │ + b.n 328588 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 327e64 │ │ │ │ nop │ │ │ │ @@ -307741,15 +307746,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328b2e │ │ │ │ ldr r0, [pc, #484] @ (328da4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 328b2e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 328b8c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -307791,15 +307796,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 328ba8 │ │ │ │ ldr r0, [pc, #384] @ (328db0 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 328ba8 │ │ │ │ b.n 328b2e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -307871,38 +307876,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 328ba8 │ │ │ │ ldr r0, [pc, #188] @ (328db8 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328c3e │ │ │ │ ldr r0, [pc, #172] @ (328dbc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328c3e │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 328c1a │ │ │ │ ldr r0, [pc, #144] @ (328dc0 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328ca8 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 328b2c │ │ │ │ ldr r3, [pc, #112] @ (328dc4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -307915,15 +307920,15 @@ │ │ │ │ beq.w 328c04 │ │ │ │ ldr r0, [pc, #96] @ (328dc8 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 328b8c │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 328b94 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -307935,33 +307940,33 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #448] @ (328f64 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328964 │ │ │ │ + b.n 3289f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 328794 │ │ │ │ + b.n 328824 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3294dc │ │ │ │ + b.n 32956c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 328660 │ │ │ │ + b.n 3286f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 329504 │ │ │ │ + b.n 329594 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 329360 │ │ │ │ + b.n 3293f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308034,15 +308039,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 328e28 │ │ │ │ ldr r3, [pc, #44] @ (328ed4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (328ed8 ) │ │ │ │ ldr r1, [pc, #44] @ (328edc ) │ │ │ │ add r3, pc │ │ │ │ @@ -308056,21 +308061,21 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 329580 │ │ │ │ + b.n 329610 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 329534 │ │ │ │ + b.n 3295c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 328f34 │ │ │ │ + bpl.n 328fc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -308141,17 +308146,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 329554 │ │ │ │ + b.n 3295e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 329524 │ │ │ │ + b.n 3295b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00328fa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -308190,15 +308195,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 329002 │ │ │ │ ldr r0, [pc, #152] @ (3290b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5d7d70 │ │ │ │ + bl 5d7dd8 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 329092 │ │ │ │ ldr.w r9, [pc, #140] @ 3290b8 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -308243,19 +308248,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bgt.n 32901a │ │ │ │ vsri.32 q11, q0, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r4, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 329130 │ │ │ │ + bcc.n 3291c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3293cc │ │ │ │ + b.n 32945c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003290c8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308269,15 +308274,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 32e4a0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 32e4a0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 3290e2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ @@ -308332,26 +308337,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329136 │ │ │ │ ldr r0, [pc, #28] @ (3291bc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 329136 │ │ │ │ nop │ │ │ │ subs r2, r4, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #672] @ (329458 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3292fc │ │ │ │ + b.n 32938c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 329670 │ │ │ │ mov r6, r3 │ │ │ │ @@ -308407,15 +308412,15 @@ │ │ │ │ bpl.n 32923a │ │ │ │ ldr.w r0, [pc, #1056] @ 32967c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r2, [pc, #1040] @ 329680 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308434,15 +308439,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32923a │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 329222 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -308530,15 +308535,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3291f6 │ │ │ │ ldr r0, [pc, #768] @ (32969c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3291f6 │ │ │ │ mov r0, r8 │ │ │ │ bl 329118 │ │ │ │ b.n 32937a │ │ │ │ ldr r3, [pc, #744] @ (3296a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -308667,15 +308672,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #332] @ (329678 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (3296a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308686,22 +308691,22 @@ │ │ │ │ bpl.n 329506 │ │ │ │ ldr r0, [pc, #360] @ (3296ac ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 329506 │ │ │ │ ldr r0, [pc, #344] @ (3296b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 329232 │ │ │ │ ldr r3, [pc, #332] @ (3296b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32923a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -308711,29 +308716,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (3296b8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32923a │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 3294b8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 326ef0 │ │ │ │ b.n 3294b8 │ │ │ │ ldr r0, [pc, #276] @ (3296bc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 32960a │ │ │ │ add r3, pc, #8 @ (adr r3, 3295c8 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -308771,15 +308776,15 @@ │ │ │ │ bpl.n 32963e │ │ │ │ ldr r0, [pc, #148] @ (3296c4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32923a │ │ │ │ ldr r3, [pc, #128] @ (3296c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308790,63 +308795,63 @@ │ │ │ │ bpl.w 32923a │ │ │ │ ldr r0, [pc, #108] @ (3296cc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32927c │ │ │ │ subs r4, r6, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3296f8 │ │ │ │ + b.n 329788 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r3, #32] │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32982c │ │ │ │ + b.n 3298bc │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r5, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + svc 44 @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #256] @ (32979c ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + svc 10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #6 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 3295f0 │ │ │ │ + bgt.n 329680 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 329648 │ │ │ │ + ble.n 3296d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -308901,15 +308906,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32976c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrsh r2, [r6, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -308920,27 +308925,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (329880 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #224] @ (329884 ) │ │ │ │ ldr r1, [pc, #228] @ (329888 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328fa4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -309001,27 +309006,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (329890 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 329aac │ │ │ │ + b.n 329b3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 329adc │ │ │ │ + b.n 329b6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rors r4, r0 │ │ │ │ + tst r4, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 329954 │ │ │ │ + b.n 3299e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (329928 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309030,27 +309035,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (329930 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (329934 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (329938 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (32993c ) │ │ │ │ ldr r0, [pc, #92] @ (329940 ) │ │ │ │ ldr r3, [pc, #96] @ (329944 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -309061,38 +309066,38 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7 │ │ │ │ + asrs r2, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #18] │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r4, #7 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bkpt 0x00e2 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - lsls r5, r6, #3 │ │ │ │ - movs r0, r0 │ │ │ │ + itet cs │ │ │ │ + lslcs r2, r0, #1 │ │ │ │ + lslcc r5, r6, #3 │ │ │ │ + movcs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ ldrb r2, [r4, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309131,25 +309136,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (3299d4 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (3299d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 329118 │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #100] @ 0x64 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + svc 60 @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 10 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 329a1c │ │ │ │ @@ -309157,27 +309162,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (329a24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 381f3c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3290c8 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + svc 16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (329a98 ) │ │ │ │ @@ -309185,58 +309190,58 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (329aa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #84] @ (329aa4 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d7c30 │ │ │ │ + bl 5d7c98 │ │ │ │ ldr r2, [pc, #68] @ (329aa8 ) │ │ │ │ ldr r1, [pc, #68] @ (329aac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328f20 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (329ab8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrb r6, [r2, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309244,33 +309249,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (329b0c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (329b10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 329af4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 447eb4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r0, #88] @ 0x58 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #20 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 329b98 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -309318,15 +309323,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 329b14 │ │ │ │ + udf #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309336,15 +309341,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (329c00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #44] @ (329c04 ) │ │ │ │ ldr r3, [pc, #44] @ (329c08 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -309352,19 +309357,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r5, #28] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00329c0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309374,29 +309379,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (329c50 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bgt.n 329c14 │ │ │ │ + ble.n 329ca4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329c54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309407,56 +309412,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 329cbe │ │ │ │ ldr r0, [pc, #84] @ (329cc8 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #76] @ (329ccc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5d51a8 │ │ │ │ + bl 5d5210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 629d04 │ │ │ │ + bl 629d6c │ │ │ │ ldr r3, [pc, #64] @ (329cd0 ) │ │ │ │ ldr r1, [pc, #64] @ (329cd4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2fb9dc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (329cd8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 329c76 │ │ │ │ lsrs r6, r4, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bgt.n 329c0c │ │ │ │ + bgt.n 329c9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #216 @ (adr r3, 329da8 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 329ec8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 329d94 │ │ │ │ + bgt.n 329c24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329cdc : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 329d0c │ │ │ │ @@ -309491,15 +309496,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (329d3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrh r6, [r0, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 330340 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309511,25 +309516,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (329db0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #68] @ (329db4 ) │ │ │ │ ldr r1, [pc, #68] @ (329db8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #52] @ (329dbc ) │ │ │ │ ldr r2, [pc, #56] @ (329dc0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (329dc4 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (329dc8 ) │ │ │ │ @@ -309537,29 +309542,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + b.w 5d56e4 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 329d14 │ │ │ │ + blt.n 329da4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 329d4c │ │ │ │ + bgt.n 329ddc │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 329d3c │ │ │ │ + bgt.n 329dcc │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6, #11 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -309685,22 +309690,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 7303e0 │ │ │ │ + bl 730430 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 62a7a8 │ │ │ │ + b.w 62a810 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -309714,15 +309719,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309761,25 +309766,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 32a00c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 32a00c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 72e87c │ │ │ │ + bl 72e8cc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 329ff8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 73ac0c │ │ │ │ + bl 73ac5c │ │ │ │ b.n 329faa │ │ │ │ ldr r3, [pc, #36] @ (32a020 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (32a024 ) │ │ │ │ ldr r0, [pc, #36] @ (32a028 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -309790,25 +309795,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (32a030 ) │ │ │ │ ldr r0, [pc, #32] @ (32a034 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 32a0c8 │ │ │ │ + bge.n 329f58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 32a0e8 │ │ │ │ + bge.n 329f78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 32a128 │ │ │ │ + bge.n 329fb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 329f54 │ │ │ │ + bge.n 329fe4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032a038 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309856,15 +309861,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a07e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32a0fc ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32a07e │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 32a066 │ │ │ │ mov r2, lr │ │ │ │ b.n 32a06c │ │ │ │ @@ -309873,15 +309878,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 32a118 │ │ │ │ + bge.n 32a1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 32a146 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -309892,15 +309897,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 62b46c │ │ │ │ + bl 62b4d4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309933,15 +309938,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ ldr r1, [pc, #76] @ (32a1f4 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 497ee0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -309960,29 +309965,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32a17a │ │ │ │ ldr r0, [pc, #32] @ (32a200 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32a17a │ │ │ │ nop │ │ │ │ lsrs r2, r4, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 32a2a4 │ │ │ │ + bls.n 32a134 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r1, 32a20c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 32a21a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309996,22 +310001,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (32a24c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (32a250 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ nop │ │ │ │ - bls.n 32a2e0 │ │ │ │ + bls.n 32a170 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310092,17 +310097,17 @@ │ │ │ │ ldr r7, [pc, #608] @ (32a56c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 32a2b0 │ │ │ │ + bls.n 32a340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032a320 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310196,15 +310201,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a350 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (32a440 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32a350 │ │ │ │ nop │ │ │ │ lsrs r6, r2, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #2 │ │ │ │ @@ -310218,15 +310223,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 32a390 │ │ │ │ + bvc.n 32a420 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310259,15 +310264,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32a4e4 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -310303,19 +310308,19 @@ │ │ │ │ nop │ │ │ │ lsls r0, r6, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 32a5bc │ │ │ │ + bpl.n 32a44c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 32a520 │ │ │ │ + bvc.n 32a5b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32a648 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -310325,15 +310330,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a624 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32a564 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 62aa48 │ │ │ │ + bl 62aab0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32a578 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -310405,28 +310410,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a550 │ │ │ │ ldr r0, [pc, #32] @ (32a65c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32a550 │ │ │ │ nop │ │ │ │ lsls r2, r1, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 32a628 │ │ │ │ + bvs.n 32a6b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -310474,17 +310479,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32a7fe │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32a7c8 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32a7d6 │ │ │ │ @@ -310505,49 +310510,49 @@ │ │ │ │ beq.n 32a710 │ │ │ │ vldr d7, [pc, #260] @ 32a838 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32a806 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32a806 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32a848 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62aae4 │ │ │ │ + bl 62ab4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32a84c ) │ │ │ │ ldr r3, [pc, #156] @ (32a844 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310557,17 +310562,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32a7a4 │ │ │ │ ldr r2, [pc, #108] @ (32a850 ) │ │ │ │ @@ -310581,17 +310586,17 @@ │ │ │ │ bne.n 32a830 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 497e98 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32a6f6 │ │ │ │ b.n 32a7d4 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #5 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32a7d6 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -310623,41 +310628,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 62a784 │ │ │ │ + bl 62a7ec │ │ │ │ ldr r0, [pc, #100] @ (32a8e8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 62c5d8 │ │ │ │ + bl 62c640 │ │ │ │ ldr r3, [pc, #88] @ (32a8ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32a8f0 ) │ │ │ │ ldr r1, [pc, #92] @ (32a8f4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #72] @ (32a8f8 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32a8fc ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32a6b4 │ │ │ │ @@ -310667,21 +310672,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #152] @ (32a984 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, #9] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 32a804 │ │ │ │ + bcc.n 32a894 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bl 1688fe │ │ │ │ │ │ │ │ 0032a900 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32a93c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -310712,15 +310717,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -310734,15 +310739,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -310760,15 +310765,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ │ │ │ │ 0032a9e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -310858,15 +310863,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32aa1e │ │ │ │ ldr r0, [pc, #60] @ (32ab08 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32aa1e │ │ │ │ blx 260028 │ │ │ │ lsls r4, r1, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -310875,20 +310880,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #608] @ (32ad54 ) │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6b8afe │ │ │ │ + bl 6b8afe │ │ │ │ asrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 32abfc │ │ │ │ + bne.n 32aa8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032ab0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310974,35 +310979,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32ab3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32ac18 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32ab3c │ │ │ │ lsls r2, r5, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #608] @ (32ae64 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5aac0e │ │ │ │ + bl 5aac0e │ │ │ │ muls r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 32ab7c │ │ │ │ + beq.n 32ac0c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32acb8 ) │ │ │ │ @@ -311015,15 +311020,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -311044,15 +311049,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32ac78 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ movs r6, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -311151,15 +311156,15 @@ │ │ │ │ bpl.n 32acf4 │ │ │ │ ldr r0, [pc, #96] @ (32ae08 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32acf4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -311186,15 +311191,15 @@ │ │ │ │ bl 3eadfa │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032ae0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -311258,15 +311263,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32afb4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32ae64 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32af2e │ │ │ │ cbz r3, 32aece │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -311336,15 +311341,15 @@ │ │ │ │ cbz r3, 32af7a │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32af7e │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32ae5c │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32af72 │ │ │ │ mov r3, r1 │ │ │ │ b.n 32af7e │ │ │ │ @@ -311354,15 +311359,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -311443,15 +311448,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311494,15 +311499,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32b110 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311665,15 +311670,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b42c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32b3c8 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -311687,35 +311692,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #240] @ (32b46c ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ ldr r2, [pc, #212] @ (32b470 ) │ │ │ │ ldr r3, [pc, #192] @ (32b460 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -311745,31 +311750,31 @@ │ │ │ │ cbz r3, 32b3f0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32b420 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [pc, #116] @ (32b478 ) │ │ │ │ ldr r3, [pc, #92] @ (32b460 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32b458 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 624914 │ │ │ │ + b.w 62497c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32b3f8 │ │ │ │ ldr r3, [pc, #76] @ (32b47c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b308 │ │ │ │ ldr r3, [pc, #68] @ (32b480 ) │ │ │ │ @@ -311778,15 +311783,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b308 │ │ │ │ ldr r0, [pc, #56] @ (32b484 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32b308 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ vst1.8 {d0[3]}, [r4], fp │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [ip, fp, lsl #2] │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ @@ -311796,15 +311801,15 @@ │ │ │ │ ldrh.w r0, [r2, #107] @ 0x6b │ │ │ │ bl 57476 │ │ │ │ str.w r0, [ip, fp, lsl #2] │ │ │ │ cmp r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032b488 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311937,15 +311942,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 65160a │ │ │ │ + bl 65160a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -312021,24 +312026,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 59371e │ │ │ │ + bl 59371e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 32b73a │ │ │ │ @@ -312254,15 +312259,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32b80c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312493,15 +312498,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 25eae4 │ │ │ │ b.n 32bad4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32bb26 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -312584,15 +312589,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 62b464 │ │ │ │ + bl 62b4cc │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -312842,15 +312847,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32bfb0 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -313224,15 +313229,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32c1b8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32c1b8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32c3c8 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32c2cc │ │ │ │ @@ -313272,18 +313277,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32c55e │ │ │ │ b.n 32c252 │ │ │ │ b.n 32c43a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vsli.32 q10, q8, #31 │ │ │ │ + vsli.64 d20, d24, #63 @ 0x3f │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32c0a2 │ │ │ │ - vraddhn.i d20, , q15 │ │ │ │ + vsri.64 q10, q11, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32bdf6 │ │ │ │ Address 0x32c58a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032c58c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -313316,22 +313321,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313453,15 +313458,15 @@ │ │ │ │ blx 25dc58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 62c38c │ │ │ │ + bl 62c3f4 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32c7e8 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -313475,15 +313480,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32c7b2 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -313496,15 +313501,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 62a7c8 │ │ │ │ + b.w 62a830 │ │ │ │ nop │ │ │ │ bhi.n 32c80a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -313543,15 +313548,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32c9a4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32c906 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -313566,23 +313571,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32c9e0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -313622,28 +313627,28 @@ │ │ │ │ cbz r3, 32c92e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32c998 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [pc, #172] @ (32c9ec ) │ │ │ │ ldr r3, [pc, #144] @ (32c9d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32c9cc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 624914 │ │ │ │ + b.w 62497c │ │ │ │ ldr r3, [pc, #144] @ (32c9f0 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -313661,15 +313666,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32c9cc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32c936 │ │ │ │ ldr r2, [pc, #80] @ (32c9f8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32c852 │ │ │ │ ldr r2, [pc, #72] @ (32c9fc ) │ │ │ │ @@ -313678,15 +313683,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32c852 │ │ │ │ ldr r0, [pc, #64] @ (32ca00 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32c852 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ b.n 32c26c │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32c264 │ │ │ │ @@ -313703,15 +313708,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vrshr.u64 q15, q0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #736] @ (32ccdc ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 32ca7e │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32ca1c │ │ │ │ @@ -313891,15 +313896,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32cc16 │ │ │ │ ldr r3, [pc, #132] @ (32cc84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32cc48 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 62aff8 │ │ │ │ + bl 62b060 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32cc66 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313916,30 +313921,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32cbe0 │ │ │ │ ldr r0, [pc, #84] @ (32cc90 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32cbe0 │ │ │ │ ldr r3, [pc, #72] @ (32cc94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cc04 │ │ │ │ ldr r3, [pc, #56] @ (32cc8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32cc04 │ │ │ │ ldr r0, [pc, #56] @ (32cc98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32cc04 │ │ │ │ ldr r3, [pc, #52] @ (32cc9c ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32cca0 ) │ │ │ │ ldr r0, [pc, #52] @ (32cca4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -313951,25 +313956,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #32] @ (32ccac ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 32ccba │ │ │ │ + cbz r6, 32cccc │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 32ccd0 │ │ │ │ + sxth r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r0, 32cce6 │ │ │ │ + sxtb r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32ccf4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -314055,15 +314060,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32cd8c │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32cd8c │ │ │ │ blt.n 32cdaa │ │ │ │ Address 0x32cdd6 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032cdd8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -314181,15 +314186,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ bge.n 32cf8a │ │ │ │ Address 0x32cf1e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032cf20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314198,25 +314203,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 62b290 │ │ │ │ + bl 62b2f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32cf76 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32cfa0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 62b2f8 │ │ │ │ + bl 62b360 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314235,17 +314240,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32d01c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32d000 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32d008 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -314264,45 +314269,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32cf50 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32cf50 │ │ │ │ mov r0, r5 │ │ │ │ bl 32ce98 │ │ │ │ b.n 32cf50 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 32fbb0 │ │ │ │ b.n 32cf50 │ │ │ │ nop │ │ │ │ - subs r1, #2 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 32d082 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32d08a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32d050 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32d066 │ │ │ │ @@ -314316,15 +314321,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32cf20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32d03e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314354,26 +314359,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #40] @ (32d134 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 62ab2c │ │ │ │ + bl 62ab94 │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314498,29 +314503,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 62b46c │ │ │ │ + bl 62b4d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32d1e2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32d1b8 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32d1e2 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 62b46c │ │ │ │ + bl 62b4d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32d0a8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -314599,17 +314604,17 @@ │ │ │ │ cbz r1, 32d382 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32cf20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32d40e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -314647,15 +314652,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32d40e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -314675,21 +314680,21 @@ │ │ │ │ beq.n 32d3e0 │ │ │ │ blx r3 │ │ │ │ b.n 32d3e0 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -314827,15 +314832,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 32d7a6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 32d740 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -314938,38 +314943,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d818 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32ce98 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ b.n 32d6a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 32ce98 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [pc, #300] @ (32d87c ) │ │ │ │ ldr r3, [pc, #252] @ (32d850 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d818 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 624914 │ │ │ │ + b.w 62497c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 32d6a0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32d576 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (32d880 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -315002,15 +315007,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (32d890 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 32d5ec │ │ │ │ ldr r2, [pc, #144] @ (32d884 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32d5ec │ │ │ │ @@ -315049,15 +315054,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 32d7c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 32d7a4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 32d862 │ │ │ │ @ instruction: 0xffffd5e6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bpl.n 32d7bc │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -315067,31 +315072,31 @@ │ │ │ │ bmi.n 32d87c │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #856 @ (adr r6, 32dbe8 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 32d908 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #104 @ (adr r7, 32d8fc ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 32da1c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r1, #38 @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #176 @ (adr r2, 32d950 ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 32da70 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #664 @ (adr r6, 32db3c ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 32dc5c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #80 @ (adr r2, 32d8fc ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 32da1c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 32da88 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 32dba8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315101,17 +315106,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 32d8de │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32cf20 │ │ │ │ cbnz r0, 32d936 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32b22c │ │ │ │ @@ -315140,15 +315145,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 0032d95c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -315204,22 +315209,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #100] @ (32da84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d95c │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -315288,15 +315293,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (32dbc4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 32db4c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -315362,19 +315367,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ blx 260028 │ │ │ │ bne.n 32dc7c │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #488 @ (adr r3, 32ddc0 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 32dee0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -315441,22 +315446,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #100] @ (32dd28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d95c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -315590,30 +315595,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 32dd98 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr r1, [pc, #92] @ (32dea0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32dd66 │ │ │ │ ldr r1, [pc, #84] @ (32dea4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 32dd66 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (32dea8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 32dd66 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 32ddca │ │ │ │ ldr r3, [pc, #56] @ (32deac ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (32deb0 ) │ │ │ │ @@ -315631,21 +315636,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vtbx.8 d17, {d31-) │ │ │ │ + add r1, pc, #272 @ (adr r1, 32dfbc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #104 @ (adr r1, 32df20 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 32e040 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032deb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315694,15 +315699,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32dd30 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -315767,29 +315772,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (32e074 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32def4 │ │ │ │ nop │ │ │ │ ldmia r5!, {r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #238 @ 0xee │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032e078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315799,15 +315804,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 32e0a8 │ │ │ │ ldr r2, [pc, #124] @ (32e114 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 32e0ea │ │ │ │ - bl 62aa48 │ │ │ │ + bl 62aab0 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32a530 │ │ │ │ @@ -315836,28 +315841,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (32e11c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32e09c │ │ │ │ ldr r0, [pc, #32] @ (32e120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 32e09c │ │ │ │ nop │ │ │ │ ldmia r3!, {r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032e124 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -315876,15 +315881,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -315901,47 +315906,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 32e274 │ │ │ │ - bl 68e9ac │ │ │ │ + bl 68e9fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e2d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62b3ec │ │ │ │ + bl 62b454 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e2fa │ │ │ │ ldr r1, [pc, #344] @ (32e324 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 62a184 │ │ │ │ + bl 62a1ec │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32e28a │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 32e244 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 32e26c │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ mov r0, r4 │ │ │ │ bl 32a530 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62a480 │ │ │ │ + bl 62a4e8 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (32e328 ) │ │ │ │ ldr r3, [pc, #252] @ (32e320 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315966,22 +315971,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32e204 │ │ │ │ - bl 7198c4 │ │ │ │ + bl 719914 │ │ │ │ mov r2, r0 │ │ │ │ b.n 32e204 │ │ │ │ ldr r1, [pc, #184] @ (32e330 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 62a184 │ │ │ │ + bl 62a1ec │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32e1e4 │ │ │ │ ldr r3, [pc, #168] @ (32e334 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -316014,59 +316019,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (32e348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 32e21e │ │ │ │ ldr r3, [pc, #80] @ (32e34c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (32e350 ) │ │ │ │ ldr r1, [pc, #80] @ (32e354 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 32e2f4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r1, r2, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r7, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032e358 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32e396 │ │ │ │ @@ -316120,37 +316125,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 72e818 │ │ │ │ + bl 72e868 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 25fc0c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 62c38c │ │ │ │ + bl 62c3f4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 25fc0c │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #84] @ (32e478 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32a530 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -316181,51 +316186,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e4a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 32e4c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 72e87c │ │ │ │ + bl 72e8cc │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e87c │ │ │ │ + b.w 72e8cc │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e4dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 32e504 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 603edc │ │ │ │ + bl 603f44 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 32e4f2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -316375,17 +316380,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 32e480 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 32e728 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32ce20 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -316418,17 +316423,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 32e620 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ b.n 32e6c6 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 32e510 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -316445,28 +316450,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e630 │ │ │ │ ldr r0, [pc, #40] @ (32e794 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32e630 │ │ │ │ stmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r4, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -316511,15 +316516,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 68ec9c │ │ │ │ + bl 68ecec │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -316594,26 +316599,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32e8d4 │ │ │ │ ldr r0, [pc, #32] @ (32e944 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32e8d4 │ │ │ │ stmia r3!, {r1, r3, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -316676,15 +316681,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e480 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32e9da │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 68ee18 │ │ │ │ + bl 68ee68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 32e9da │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -316693,15 +316698,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 32e9f4 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ea0e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 68e9ac │ │ │ │ + bl 68e9fc │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -316735,45 +316740,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 32eb40 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ed82 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32ecc2 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 32ec66 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 32ec1e │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #1 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32e8ac │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 32e510 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316858,21 +316863,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 68f108 │ │ │ │ + bl 68f158 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 32eb14 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 32eb04 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 32eb08 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -316881,15 +316886,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 68f108 │ │ │ │ + bl 68f158 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 32ec4a │ │ │ │ b.n 32eb20 │ │ │ │ ldr r3, [pc, #568] @ (32eecc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316901,30 +316906,30 @@ │ │ │ │ bpl.w 32eaa2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (32eed4 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32eaa2 │ │ │ │ ldr r3, [pc, #532] @ (32eed8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32eae2 │ │ │ │ ldr r3, [pc, #508] @ (32eed0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32eae2 │ │ │ │ ldr r0, [pc, #508] @ (32eedc ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32eae2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32ee38 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316950,15 +316955,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 32ec18 │ │ │ │ ldr r0, [pc, #416] @ (32eee4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 32ec18 │ │ │ │ ldr r3, [pc, #400] @ (32eee8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ebd8 │ │ │ │ @@ -316967,15 +316972,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32ebd8 │ │ │ │ ldr r0, [pc, #376] @ (32eeec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 32ebd8 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 32ee24 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -316990,21 +316995,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32ee64 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (32eef0 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -317024,17 +317029,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #1 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 32eb08 │ │ │ │ ldr r3, [pc, #184] @ (32eef4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317044,29 +317049,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32ecf2 │ │ │ │ ldr r0, [pc, #160] @ (32eef8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32ecf2 │ │ │ │ ldr r3, [pc, #148] @ (32eefc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32edc0 │ │ │ │ ldr r3, [pc, #92] @ (32eed0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32edc0 │ │ │ │ ldr r0, [pc, #128] @ (32ef00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32edc0 │ │ │ │ ldr r3, [pc, #124] @ (32ef04 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (32ef08 ) │ │ │ │ ldr r0, [pc, #124] @ (32ef0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -317093,49 +317098,49 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r0, #0 │ │ │ │ + adds r2, r1, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 32f068 │ │ │ │ mov r6, r3 │ │ │ │ @@ -317165,21 +317170,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #216] @ (32f070 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -317232,15 +317237,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (32f080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (32f084 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32efae │ │ │ │ b.n 32ef4c │ │ │ │ ldr r3, [pc, #72] @ (32f088 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (32f08c ) │ │ │ │ @@ -317264,31 +317269,31 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bl 121072 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #712] @ (32f34c ) │ │ │ │ + ldr r0, [pc, #1000] @ (32f46c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -317438,36 +317443,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 32f29c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #40] @ (32f2b0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32d95c │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32ea64 │ │ │ │ - bl 6312b2 │ │ │ │ + bl 6312b2 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -317730,15 +317735,15 @@ │ │ │ │ b.n 32f57a │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 32e8ac │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 68e9ac │ │ │ │ + bl 68e9fc │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 32f5da │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 32f5e6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -318077,19 +318082,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 32f7b0 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -318124,17 +318129,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fa52 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 32fa1c │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 32fa44 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318142,17 +318147,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32ea64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -318174,26 +318179,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f9da │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (32fa8c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 32f9da │ │ │ │ uxth r4, r0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -318211,21 +318216,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 32fb06 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #40] @ (32fb1c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318260,21 +318265,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 32fb96 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #40] @ (32fbac ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318335,26 +318340,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32fbd2 │ │ │ │ ldr r0, [pc, #32] @ (32fc4c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32fbd2 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032fc50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -318398,15 +318403,15 @@ │ │ │ │ bne.n 32fca0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 32fca0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68e9ac │ │ │ │ + bl 68e9fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fca0 │ │ │ │ ldr r2, [pc, #356] @ (32fe40 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 32fcf6 │ │ │ │ @@ -318434,15 +318439,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32e480 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68e9ac │ │ │ │ + bl 68e9fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fcb2 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32fcb2 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -318486,27 +318491,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fc7c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 73973c │ │ │ │ + bl 73978c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 32fe10 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 25daf4 │ │ │ │ b.n 32fc7c │ │ │ │ ldr r0, [pc, #132] @ (32fe50 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fd9a │ │ │ │ b.n 32fc7c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318523,15 +318528,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32fd0e │ │ │ │ ldr r0, [pc, #80] @ (32fe58 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32fd0e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fdbe │ │ │ │ ldr r3, [pc, #44] @ (32fe48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -318539,15 +318544,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32fdbe │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (32fe5c ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 32fdbe │ │ │ │ add r7, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -318555,21 +318560,21 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #0] │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032fe60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -318587,20 +318592,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (32feb8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsrs r4, r1, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -318612,22 +318617,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 32ff4a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 32ff82 │ │ │ │ @@ -318639,15 +318644,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (330000 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318683,15 +318688,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318703,56 +318708,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (330018 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 32ff36 │ │ │ │ ldr r3, [pc, #72] @ (33001c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (330020 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (330024 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 32ff36 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r3, #12 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (330080 ) │ │ │ │ @@ -318764,37 +318769,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (33008c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5db768 │ │ │ │ + bl 5db7d0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dc008 │ │ │ │ + bl 5dc070 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3300f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318803,25 +318808,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3300fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #68] @ (330100 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (330104 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #52] @ (330108 ) │ │ │ │ ldr r2, [pc, #56] @ (33010c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (330110 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (330114 ) │ │ │ │ @@ -318829,30 +318834,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + b.w 5d56e4 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 330078 │ │ │ │ + bls.n 330108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #74 @ 0x4a │ │ │ │ + movs r2, #146 @ 0x92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 330044 │ │ │ │ + bcc.n 3300d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r5, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -318864,28 +318869,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (330164 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70fbfc │ │ │ │ + b.w 70fc4c │ │ │ │ nop │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3301c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -318893,15 +318898,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3301c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #52] @ (3301cc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (3301d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 3301d4 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -318909,25 +318914,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + b.w 5d56e4 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 330190 │ │ │ │ + bhi.n 330220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r4, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (330240 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318936,58 +318941,58 @@ │ │ │ │ ldr r1, [pc, #88] @ (330248 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #72] @ (33024c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (330250 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (330254 ) │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #60] @ (330258 ) │ │ │ │ ldr r1, [pc, #60] @ (33025c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (330260 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + b.w 5d56e4 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 330334 │ │ │ │ + bvc.n 3301c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 330304 │ │ │ │ + bcs.n 330194 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #408 @ 0x198 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 330320 │ │ │ │ @@ -319004,23 +319009,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 70fbfc │ │ │ │ + bl 70fc4c │ │ │ │ cbnz r0, 3302e6 │ │ │ │ ldr r2, [pc, #112] @ (330334 ) │ │ │ │ ldr r3, [pc, #96] @ (330328 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -319036,15 +319041,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 42861c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3302fa │ │ │ │ mov r0, r4 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 3302c2 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 3302f2 │ │ │ │ cbz r3, 330314 │ │ │ │ @@ -319055,29 +319060,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 3302f2 │ │ │ │ ldr r2, [pc, #36] @ (33033c ) │ │ │ │ add r2, pc │ │ │ │ b.n 33030a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, sp, #808 @ 0x328 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #26] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #552 @ 0x228 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00330340 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -319146,33 +319151,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (330530 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6296b0 │ │ │ │ + bl 629718 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 629fdc │ │ │ │ + bl 62a044 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 330366 │ │ │ │ ldr r3, [pc, #252] @ (330534 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (330538 ) │ │ │ │ ldr r0, [pc, #252] @ (33053c ) │ │ │ │ add r3, pc │ │ │ │ @@ -319221,15 +319226,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (330550 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319240,15 +319245,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (33055c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319263,45 +319268,45 @@ │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 330476 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 33046e │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r6, #26 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r4, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r0, #25 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r4, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r4, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #18] │ │ │ │ + strh r6, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 330340 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 330340 │ │ │ │ @@ -319517,23 +319522,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (3307a8 ) │ │ │ │ ldr r0, [pc, #24] @ (3307ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r6, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #15 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -319605,15 +319610,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (330890 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330828 │ │ │ │ ldr r0, [pc, #40] @ (330894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 330828 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #520 @ (adr r4, 330a84 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r4, pc, #488 @ (adr r4, 330a68 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -319622,15 +319627,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00330898 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 3308a6 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -319647,55 +319652,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3308ee │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 3308de │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 330920 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73402c │ │ │ │ + b.w 73407c │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #28] @ (330944 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 330910 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320079,15 +320084,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 330c60 │ │ │ │ ldr r0, [pc, #200] @ (330e0c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 330c60 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 330d92 │ │ │ │ @@ -320146,27 +320151,27 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 330cb2 │ │ │ │ nop │ │ │ │ add r0, pc, #160 @ (adr r0, 330e9c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mrc2 0, 7, r0, cr8, cr3, {2} │ │ │ │ + vqadd.u8 q8, q0, │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #12] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2 0, cr0, [r2, #332] @ 0x14c │ │ │ │ - ldrb r0, [r4, #8] │ │ │ │ + ldc2l 0, cr0, [sl, #332] @ 0x14c │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00330e1c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 330e2e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320221,15 +320226,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 330ed2 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320253,15 +320258,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2a1970 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 330f26 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320340,15 +320345,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (330ff8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ @ instruction: 0xfb5e005d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (331094 ) │ │ │ │ @@ -320356,31 +320361,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (33109c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #124] @ (3310a0 ) │ │ │ │ ldr r1, [pc, #124] @ (3310a4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #108] @ (3310a8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #100] @ (3310ac ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (3310b0 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -320406,22 +320411,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldc2 0, cr0, [r8], #332 @ 0x14c │ │ │ │ - ldmia r1, {r1, r2, r4, r6} │ │ │ │ + stc2 0, cr0, [r0, #-332] @ 0xfffffeb4 │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - itt ge │ │ │ │ - lslge r2, r0, #1 │ │ │ │ - nopge {12} │ │ │ │ + ite al │ │ │ │ + lslal r2, r0, #1 │ │ │ │ + stmia r0!, {r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xfb06005d │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ @@ -320447,29 +320452,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5bd928 │ │ │ │ + b.w 5bd990 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbe60053 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + stc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3311a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -320477,15 +320482,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (3311a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 331190 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 331178 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -320507,18 +320512,18 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb900053 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + @ instruction: 0xfbd80053 │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 33121c │ │ │ │ sub sp, #8 │ │ │ │ @@ -320527,15 +320532,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (331224 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 33120c │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 3311f0 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 33120c │ │ │ │ @@ -320551,44 +320556,44 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25eae0 │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25fc08 │ │ │ │ - @ instruction: 0xfb060053 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + @ instruction: 0xfb4e0053 │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (33129c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #92] @ (3312a0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (3312a4 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 331288 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 331288 │ │ │ │ add sp, #16 │ │ │ │ @@ -320598,46 +320603,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfa8a0053 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + @ instruction: 0xfad20053 │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (331318 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #88] @ (33131c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (331320 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #72] @ (331324 ) │ │ │ │ ldr r1, [pc, #76] @ (331328 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 331304 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -320645,50 +320650,50 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfa0a0053 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + @ instruction: 0xfa520053 │ │ │ │ + strb r2, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (3313a0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #92] @ (3313a4 ) │ │ │ │ ldr r1, [pc, #92] @ (3313a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 33138c │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 33138c │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -320698,77 +320703,77 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - vst1.8 @ instruction: 0xf9820053 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + vst1.8 @ instruction: 0xf9ca0053 │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r4, #24] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (331434 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (331438 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (33143c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #92] @ (331440 ) │ │ │ │ ldr r1, [pc, #92] @ (331444 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 331418 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 5bd580 │ │ │ │ + bl 5bd5e8 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 5bd580 │ │ │ │ + bl 5bd5e8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5bdce4 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + b.w 5bdd4c │ │ │ │ + strb r6, [r2, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #22] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr??.w r0, [lr, #83] @ 0x53 │ │ │ │ - cbnz r4, 3314bc │ │ │ │ + vst4.16 {d16-d19}, [r6 :64], r3 │ │ │ │ + pop {r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1} │ │ │ │ + pop {r1, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (331548 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -320783,53 +320788,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 3314e0 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 3314ce │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33150e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3314b4 │ │ │ │ @@ -320841,15 +320846,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 3314c2 │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ ldr r2, [pc, #64] @ (33155c ) │ │ │ │ ldr r3, [pc, #48] @ (33154c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -320865,19 +320870,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #19] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r1, #20] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr.w r0, [sl, r3, lsl #1] │ │ │ │ + strh.w r0, [r2, #83] @ 0x53 │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00331560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320914,26 +320919,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 33166c │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5bf910 │ │ │ │ + bl 5bf978 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3315b4 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 3315f4 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5bc3c8 │ │ │ │ + bl 5bc430 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 3315dc │ │ │ │ ldr r3, [pc, #252] @ (3316f4 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -320952,17 +320957,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (331700 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 5bd7a8 │ │ │ │ + bl 5bd810 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320980,19 +320985,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331616 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 33169e │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5bcab4 │ │ │ │ + bl 5bcb1c │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 331616 │ │ │ │ @@ -321025,29 +321030,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331604 │ │ │ │ ldr r0, [pc, #40] @ (33170c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, lr, #2131 @ 0x853 │ │ │ │ - cbnz r0, 33172c │ │ │ │ + @ instruction: 0xf6f60053 │ │ │ │ + cbnz r0, 33173e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 331736 │ │ │ │ + rev r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #10] │ │ │ │ + strb r0, [r6, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00331710 : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 33171e │ │ │ │ b.n 33172a │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -321120,16 +321125,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r5, [sp, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + sub.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (33192c ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321144,38 +321149,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #284] @ (331940 ) │ │ │ │ ldr r1, [pc, #288] @ (331944 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 331862 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -321213,27 +321218,27 @@ │ │ │ │ bne.n 331898 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 331916 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdd3c │ │ │ │ + bl 5bdda4 │ │ │ │ ldr r2, [pc, #140] @ (33194c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5bd508 │ │ │ │ + bl 5bd570 │ │ │ │ ldr r2, [pc, #132] @ (331950 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 5bd508 │ │ │ │ + bl 5bd570 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (331954 ) │ │ │ │ ldr r3, [pc, #76] @ (331930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -321245,15 +321250,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 3318e0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (331958 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (33195c ) │ │ │ │ ldr r0, [pc, #64] @ (331960 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321261,33 +321266,33 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf4ca0053 │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + adds.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb80c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bl 24b94e │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ str r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - usat r0, #19, ip, asr #1 │ │ │ │ - strb r6, [r5, #2] │ │ │ │ + @ instruction: 0xf3f40053 │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00331964 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321363,35 +321368,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (331a6c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ sbcs.w r0, r8, #93 @ 0x5d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #580] @ (331cc8 ) │ │ │ │ @@ -321412,24 +321417,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (331cdc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #552] @ (331ce0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 331b04 │ │ │ │ @@ -321508,15 +321513,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (331cf8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [pc, #348] @ (331cfc ) │ │ │ │ ldr r2, [pc, #348] @ (331d00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321545,15 +321550,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 70e7e8 │ │ │ │ + bl 70e838 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (331d0c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321628,46 +321633,46 @@ │ │ │ │ b.n 331b04 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movt r0, #41043 @ 0xa053 │ │ │ │ + @ instruction: 0xf3120053 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf26e0053 │ │ │ │ + @ instruction: 0xf2b60053 │ │ │ │ str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r8, #83 @ 0x53 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + addw r0, r0, #83 @ 0x53 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf1900053 │ │ │ │ + rsbs r0, r8, #83 @ 0x53 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf1960053 │ │ │ │ - @ instruction: 0xf1240053 │ │ │ │ - @ instruction: 0xf0d00053 │ │ │ │ - @ instruction: 0xf0b20053 │ │ │ │ + rsbs r0, lr, #83 @ 0x53 │ │ │ │ + sbc.w r0, ip, #83 @ 0x53 │ │ │ │ + adds.w r0, r8, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf0fa0053 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (331d9c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (331da0 ) │ │ │ │ @@ -321675,31 +321680,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (331da4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #88] @ (331da8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (331dac ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #76] @ (331db0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [pc, #64] @ (331db4 ) │ │ │ │ ldr r1, [pc, #68] @ (331db8 ) │ │ │ │ ldr r2, [pc, #68] @ (331dbc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (331dc0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -321710,22 +321715,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bic.w r0, r4, #83 @ 0x53 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + orn r0, ip, #83 @ 0x53 │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -321743,27 +321748,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (331e0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #28] @ (331e10 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - vqadd.s64 q8, q7, │ │ │ │ - cbnz r0, 331e6e │ │ │ │ + vmov.i32 q8, #99 @ 0x00000063 │ │ │ │ + cbnz r0, 331e80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321773,27 +321778,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (331e5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #28] @ (331e60 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - vqadd.s32 q0, q7, │ │ │ │ - cbnz r0, 331eaa │ │ │ │ + vqadd.s64 q8, q3, │ │ │ │ + cbnz r0, 331ebc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321810,15 +321815,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (331ef0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 331560 │ │ │ │ ldr r2, [pc, #60] @ (331ef4 ) │ │ │ │ ldr r3, [pc, #48] @ (331eec ) │ │ │ │ add r2, pc │ │ │ │ @@ -321833,22 +321838,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mrc 0, 6, r0, cr14, cr3, {2} │ │ │ │ + vqadd.s32 q0, q3, │ │ │ │ ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321857,24 +321862,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (331f34 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (331f38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a1970 │ │ │ │ nop │ │ │ │ - mcr 0, 2, r0, cr10, cr3, {2} │ │ │ │ - ldr r0, [r0, #36] @ 0x24 │ │ │ │ + mrc 0, 4, r0, cr2, cr3, {2} │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -321882,28 +321887,28 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (331f88 ) │ │ │ │ ldr r1, [pc, #52] @ (331f8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 331f7a │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a18dc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a1930 │ │ │ │ - mcr 0, 0, r0, cr4, cr3, {2} │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + mcr 0, 2, r0, cr12, cr3, {2} │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (331ff8 ) │ │ │ │ @@ -321911,15 +321916,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (332000 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 2a1870 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321936,18 +321941,18 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2a19b4 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldcl 0, cr0, [ip, #332]! @ 0x14c │ │ │ │ + ldr r2, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 332100 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321966,23 +321971,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (332114 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #204] @ (332118 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #192] @ (33211c ) │ │ │ │ ldr r1, [pc, #192] @ (332120 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -322041,24 +322046,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 3320ba │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r6, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc 0, cr0, [sl, #-332]! @ 0xfffffeb4 │ │ │ │ + stc 0, cr0, [r2, #332] @ 0x14c │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r2, [r3, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs.w r0, r8, sp, lsr #1 │ │ │ │ @ instruction: 0xf13a006b │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322075,15 +322080,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (3321dc ) │ │ │ │ ldr r1, [pc, #148] @ (3321e0 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (3321e4 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 3321ae │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 332180 │ │ │ │ @@ -322125,24 +322130,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldc 0, cr0, [r2], {83} @ 0x53 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ + mrrc 0, 5, r0, sl, cr3 │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r6, #22] │ │ │ │ lsls r3, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #12] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (3322f0 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -322159,23 +322164,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (332300 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #216] @ (332304 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (332308 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322237,26 +322242,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 33225a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #18] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adcs.w r0, r2, r3, lsr #1 │ │ │ │ + @ instruction: 0xeb9a0053 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrd r0, r0, [r4, #-372]! @ 0x174 │ │ │ │ vhadd.s8 q8, q6, │ │ │ │ - @ instruction: 0xeae80053 │ │ │ │ + @ instruction: 0xeb300053 │ │ │ │ ldrh r4, [r2, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cdp 0, 11, cr0, cr14, cr11, {3} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -322275,23 +322280,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (33242c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #216] @ (332430 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (332434 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322353,26 +322358,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 332386 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bic.w r0, r6, r3, lsr #1 │ │ │ │ + orn r0, lr, r3, lsr #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strex r0, r0, [r8, #372] @ 0x174 │ │ │ │ cdp 0, 2, cr0, cr0, cr11, {3} │ │ │ │ - @ instruction: 0xe9bc0053 │ │ │ │ + and.w r0, r4, r3, lsr #1 │ │ │ │ ldrh r0, [r5, #2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldc 0, cr0, [r2, #428] @ 0x1ac │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -322390,24 +322395,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (3325c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #320] @ (3325c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #304] @ (3325c8 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -322506,31 +322511,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrd r0, r0, [sl], #332 @ 0x14c │ │ │ │ + strd r0, r0, [r2, #-332] @ 0x14c │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldcl 0, cr0, [r6], #428 @ 0x1ac │ │ │ │ b.n 3323dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (3325dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ b.n 33242c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -322539,33 +322544,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (332660 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #92] @ (332664 ) │ │ │ │ ldr r1, [pc, #92] @ (332668 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #76] @ (33266c ) │ │ │ │ ldr r1, [pc, #80] @ (332670 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #68] @ (332674 ) │ │ │ │ ldr r2, [pc, #68] @ (332678 ) │ │ │ │ ldr r3, [pc, #72] @ (33267c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -322575,22 +322580,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8040053 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + strex r0, r0, [ip, #332] @ 0x14c │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 3326be │ │ │ │ + cbz r6, 3326d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [ip], #272 @ 0x110 │ │ │ │ + ldc2 0, cr0, [r4, #-272]! @ 0xfffffef0 │ │ │ │ b.n 332424 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -322607,15 +322612,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (3326e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 3326c8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322623,24 +322628,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25ea24 │ │ │ │ - b.n 3325a8 │ │ │ │ + b.n 332638 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 3327a8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -322656,15 +322661,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -322705,29 +322710,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25f97c │ │ │ │ b.n 332768 │ │ │ │ ldr r0, [pc, #36] @ (3327c4 ) │ │ │ │ add r0, pc │ │ │ │ blx 25f97c │ │ │ │ b.n 332768 │ │ │ │ - b.n 33259c │ │ │ │ + b.n 33262c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, #32] │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332804 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322735,26 +322740,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (33280c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #24] @ (332810 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 331964 │ │ │ │ nop │ │ │ │ - b.n 33243c │ │ │ │ + b.n 3324cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322772,15 +322777,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 33286e │ │ │ │ @@ -322810,23 +322815,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 332454 │ │ │ │ + b.n 3324e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r3, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r4, [r3, #16] │ │ │ │ + str r4, [r4, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r1, #30] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -322892,30 +322897,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 331734 │ │ │ │ b.n 33292e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r6, #26] │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3322cc │ │ │ │ + b.n 33235c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + str r0, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r2, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (332d08 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -322933,25 +322938,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #824] @ (332d1c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 25fc0c │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -323037,15 +323042,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (332d28 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 331710 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 332c4c │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -323113,15 +323118,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 331734 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 332c38 │ │ │ │ adds r7, #1 │ │ │ │ b.n 332b56 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ @@ -323132,15 +323137,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 25ea28 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (332d40 ) │ │ │ │ ldr r3, [pc, #248] @ (332d0c ) │ │ │ │ add r2, pc │ │ │ │ @@ -323166,28 +323171,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 332b2e │ │ │ │ ldr r1, [pc, #244] @ (332d44 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ b.n 332c0e │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (332d48 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72414c │ │ │ │ + bl 72419c │ │ │ │ b.n 332c0e │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 25fc0c │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -323205,26 +323210,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (332d50 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 332c0e │ │ │ │ ldr r2, [pc, #148] @ (332d54 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (332d58 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 332bfe │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (332d5c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -323232,66 +323237,66 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 332bfe │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r3, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 332584 │ │ │ │ + b.n 332614 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 333338 │ │ │ │ + b.n 3333c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3332d8 │ │ │ │ + b.n 333368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, r6] │ │ │ │ + ldrb r4, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrsh r2, [r1, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #48 @ 0x30 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r4, r6] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r7, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ udiv pc, fp, pc │ │ │ │ - ldrsh r6, [r3, r4] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r4, r3] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (332d6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ svc 254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00332d70 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -323306,15 +323311,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (332da0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ svc 254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -323339,15 +323344,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 332de8 │ │ │ │ movs r3, #0 │ │ │ │ b.n 332de8 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -323421,30 +323426,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (332f14 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (332f18 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #32] @ (332f1c ) │ │ │ │ ldr r1, [pc, #36] @ (332f20 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + svc 190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #512 @ 0x200 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - and.w r0, sl, #12845056 @ 0xc40000 │ │ │ │ + orrs.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -323459,15 +323464,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 332f9a │ │ │ │ ldr r2, [pc, #112] @ (332fd0 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -323494,32 +323499,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (332fd4 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 28 │ │ │ │ + svc 100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ udf #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (333060 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -323528,65 +323533,65 @@ │ │ │ │ ldr r1, [pc, #120] @ (333068 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (33306c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (333070 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (333074 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #88] @ (333078 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2eece0 │ │ │ │ ldr r2, [pc, #80] @ (33307c ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2fc8a4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc954 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2e80044 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xf3300044 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333080 : │ │ │ │ ldr.w ip, [pc, #68] @ 3330c8 │ │ │ │ ldr r2, [pc, #68] @ (3330cc ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (3330d0 ) │ │ │ │ @@ -323611,27 +323616,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (3330d8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33309c │ │ │ │ ldr r0, [pc, #28] @ (3330dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ strh r2, [r0, #8] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r6, [r0, #15] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003330e0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -323666,29 +323671,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (333150 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333106 │ │ │ │ ldr r0, [pc, #32] @ (333154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 333106 │ │ │ │ strh r4, [r2, #4] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r0, [r3, #13] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, #2] │ │ │ │ lsls r3, r7, #1 │ │ │ │ subs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333158 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323715,41 +323720,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (3331b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333178 │ │ │ │ ldr r0, [pc, #32] @ (3331bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 333178 │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #11] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #0] │ │ │ │ lsls r3, r7, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3331e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ bgt.n 3332a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -323757,15 +323762,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (333244 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (333248 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #56] @ (33324c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 333250 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (333254 ) │ │ │ │ @@ -323775,24 +323780,24 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - bgt.n 333190 │ │ │ │ + bgt.n 333220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 3333e8 ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 333508 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf0f20044 │ │ │ │ + @ instruction: 0xf13a0044 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323808,34 +323813,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r1, [pc, #156] @ (333338 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -323843,15 +323848,15 @@ │ │ │ │ ble.n 3332fc │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5d7c74 │ │ │ │ + bl 5d7cdc │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (33333c ) │ │ │ │ @@ -323860,73 +323865,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (333344 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 33338c │ │ │ │ + bgt.n 33341c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 333284 │ │ │ │ + blt.n 333314 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #60] @ 33339c │ │ │ │ ldr r2, [pc, #60] @ (3333a0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3333a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 333388 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - blt.n 333420 │ │ │ │ + blt.n 3332b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003333a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323937,15 +323942,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (333434 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 333414 │ │ │ │ ldr.w r8, [pc, #92] @ 333438 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (33343c ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -323953,15 +323958,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 333414 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3333e8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323973,22 +323978,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bge.n 3333fc │ │ │ │ + blt.n 33348c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 3336c4 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 3337e4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub.w r0, ip, r4, lsl #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xebf40044 │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333440 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323996,28 +324001,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (333480 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -324054,15 +324059,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3334c2 │ │ │ │ b.n 3334be │ │ │ │ - bge.n 3335c8 │ │ │ │ + bge.n 333458 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 333520 │ │ │ │ @@ -324080,15 +324085,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (333538 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ bls.n 333468 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (3335cc ) │ │ │ │ @@ -324098,25 +324103,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (3335d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #112] @ (3335d8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3335dc ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #96] @ (3335e0 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -324139,28 +324144,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bls.n 333538 │ │ │ │ + bls.n 3335c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #72 @ (adr r4, 33361c ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 33373c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [lr, #272] @ 0x110 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + stcl 0, cr0, [r6, #272]! @ 0x110 │ │ │ │ + strh r6, [r0, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 33362c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33363a │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -324257,21 +324262,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 3336a8 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 33369e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -324287,25 +324292,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 3333a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3337c4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #200] @ (333820 ) │ │ │ │ ldr r2, [pc, #204] @ (333824 ) │ │ │ │ ldr r1, [pc, #204] @ (333828 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 333800 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 3337f0 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -324366,22 +324371,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 3337c6 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3337b8 │ │ │ │ - bvc.n 333780 │ │ │ │ + bvc.n 333810 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r4, r6, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 333a08 │ │ │ │ @@ -324391,15 +324396,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (333a10 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 3339e0 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (333a14 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -324512,15 +324517,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (333a34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (333a38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 333440 │ │ │ │ @@ -324546,37 +324551,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 333984 │ │ │ │ + bvc.n 333a14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, r4] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r7, r4] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bvs.n 333a74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + add r0, pc, #40 @ (adr r0, 333a5c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strd r0, r0, [lr, #-272] @ 0x110 │ │ │ │ + @ instruction: 0xe9960044 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ (333bc0 ) │ │ │ │ @@ -324589,49 +324594,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #344] @ (333bcc ) │ │ │ │ ldr r1, [pc, #344] @ (333bd0 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #332] @ (333bd4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (333bd8 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #316] @ (333bdc ) │ │ │ │ ldr r1, [pc, #320] @ (333be0 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r6, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #300] @ (333be4 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 333bb0 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -324713,59 +324718,59 @@ │ │ │ │ b.w 38698c │ │ │ │ ldr r0, [pc, #52] @ (333be8 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 333b28 │ │ │ │ + bmi.n 333bb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia.w r0!, {r2, r6} │ │ │ │ - rev16 r2, r3 │ │ │ │ + strd r0, r0, [r8], #272 @ 0x110 │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3335ac │ │ │ │ + b.n 33363c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r2, r3] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r0, #4 │ │ │ │ + adds r4, r1, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 3333a8 │ │ │ │ cbz r0, 333c42 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #64] @ (333c58 ) │ │ │ │ ldr r2, [pc, #64] @ (333c5c ) │ │ │ │ ldr r1, [pc, #68] @ (333c60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 333c42 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324775,43 +324780,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bcs.n 333c34 │ │ │ │ + bcc.n 333cc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + cbnz r4, 333c68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 3333a8 │ │ │ │ cbz r0, 333cc2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #72] @ (333cd8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (333cdc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (333ce0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 333cc2 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -324825,19 +324830,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bcs.n 333dc8 │ │ │ │ + bcs.n 333c58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb83a │ │ │ │ + @ instruction: 0xb882 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb854 │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324852,25 +324857,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 3333a8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 333d50 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #80] @ (333d78 ) │ │ │ │ ldr r2, [pc, #84] @ (333d7c ) │ │ │ │ ldr r1, [pc, #84] @ (333d80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 333d50 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324888,19 +324893,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333d0e │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 333d0e │ │ │ │ nop │ │ │ │ - bne.n 333d38 │ │ │ │ + bcs.n 333dc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb806 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -324913,25 +324918,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 3333a8 │ │ │ │ cbz r0, 333de2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #76] @ (333e0c ) │ │ │ │ ldr r2, [pc, #76] @ (333e10 ) │ │ │ │ ldr r1, [pc, #80] @ (333e14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 333de2 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 333de4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -324947,19 +324952,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bne.n 333e98 │ │ │ │ + bne.n 333d28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324975,26 +324980,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 3333a8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 333e96 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #120] @ (333ed4 ) │ │ │ │ ldr r2, [pc, #120] @ (333ed8 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (333edc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 333e90 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 333ebc │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 333e96 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -325028,19 +325033,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - beq.n 333e20 │ │ │ │ + beq.n 333eb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb66c │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb684 │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333ee0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00333ee4 : │ │ │ │ @@ -325057,21 +325062,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (333f0c ) │ │ │ │ ldr r1, [pc, #24] @ (333f10 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #360] @ (334074 ) │ │ │ │ + ldr r7, [pc, #648] @ (334194 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 333ecc │ │ │ │ + bne.n 333f5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #224] @ (333ff4 ) │ │ │ │ + ldr r7, [pc, #512] @ (334114 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333f14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325082,28 +325087,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (333f5c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - beq.n 333eac │ │ │ │ + beq.n 333f3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #128] @ (333fdc ) │ │ │ │ + ldr r7, [pc, #416] @ (3340fc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #0] @ (333f60 ) │ │ │ │ + ldr r7, [pc, #288] @ (334080 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333f60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325114,66 +325119,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (333fa8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - beq.n 334060 │ │ │ │ + beq.n 333ef0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #848] @ (3342f8 ) │ │ │ │ + ldr r7, [pc, #112] @ (334018 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #720] @ (33427c ) │ │ │ │ + ldr r6, [pc, #1008] @ (33439c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333fac : │ │ │ │ ldr r3, [pc, #24] @ (333fc8 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 333fcc │ │ │ │ ldr r1, [pc, #24] @ (333fd0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 724034 │ │ │ │ - beq.n 334010 │ │ │ │ + b.w 724084 │ │ │ │ + beq.n 3340a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #608] @ (334230 ) │ │ │ │ + ldr r6, [pc, #896] @ (334350 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #480] @ (3341b4 ) │ │ │ │ + ldr r6, [pc, #768] @ (3342d4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333fd4 : │ │ │ │ ldr r3, [pc, #24] @ (333ff0 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 333ff4 │ │ │ │ ldr r1, [pc, #24] @ (333ff8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 724034 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + b.w 724084 │ │ │ │ + beq.n 334078 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #448] @ (3341b8 ) │ │ │ │ + ldr r6, [pc, #736] @ (3342d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #320] @ (33413c ) │ │ │ │ + ldr r6, [pc, #608] @ (33425c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00333ffc : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00334000 : │ │ │ │ @@ -325190,15 +325195,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (334024 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ beq.n 334040 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325367,29 +325372,29 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 33408e │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 33408e │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 33408e │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #368] @ (3343c8 ) │ │ │ │ + ldr r4, [pc, #656] @ (3344e8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (334330 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -325399,15 +325404,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -325430,27 +325435,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 71ea00 │ │ │ │ + bl 71ea50 │ │ │ │ ldr r2, [pc, #92] @ (334340 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 71f078 │ │ │ │ + bl 71f0c8 │ │ │ │ vldr d7, [pc, #48] @ 334328 │ │ │ │ ldr r2, [pc, #72] @ (334344 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (334348 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -325467,27 +325472,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38666c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #96] @ (334394 ) │ │ │ │ + ldr r4, [pc, #384] @ (3344b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6, {r1, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #8] @ (334344 ) │ │ │ │ + ldr r4, [pc, #296] @ (334464 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #520] @ (334554 ) │ │ │ │ + ldr r3, [pc, #808] @ (334674 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3343c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325496,26 +325501,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (3343d0 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #92] @ (3343d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3343d8 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #76] @ (3343dc ) │ │ │ │ ldr r3, [pc, #80] @ (3343e0 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -325530,23 +325535,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + svc 216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r7, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325618,21 +325623,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3344a2 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 71eaf8 │ │ │ │ + bl 71eb48 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 3344f0 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -325714,25 +325719,25 @@ │ │ │ │ bpl.n 3344f0 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3344f0 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 3344f0 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 3344f0 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -325773,15 +325778,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 334668 │ │ │ │ nop │ │ │ │ ldr r0, [r1, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #920] @ (334a34 ) │ │ │ │ + ldr r2, [pc, #184] @ (334754 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (334738 ) │ │ │ │ @@ -325830,21 +325835,21 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3346f4 │ │ │ │ str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r0 │ │ │ │ + blxns r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 334798 │ │ │ │ @@ -325852,36 +325857,36 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (3347a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #32] @ 334790 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (3347a4 ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5ddf10 │ │ │ │ + b.w 5ddf78 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r1, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r3 │ │ │ │ + bx ip │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bx r4 │ │ │ │ + bx sp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bxns ip │ │ │ │ + blxns r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (334830 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -325891,49 +325896,49 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (33483c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #108] @ (334840 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 71eaf8 │ │ │ │ + bl 71eb48 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 71f3b0 │ │ │ │ + bl 71f400 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 71eab0 │ │ │ │ + bl 71eb00 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 381f3c │ │ │ │ - mov r8, r7 │ │ │ │ + bx r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - nop @ (mov r8, r8) │ │ │ │ + bx r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -325974,15 +325979,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 334948 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (33498c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ cbz r4, 3348d4 │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 3348cc │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (334990 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -325990,15 +325995,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3348fe │ │ │ │ dmb ish │ │ │ │ @@ -326020,15 +326025,15 @@ │ │ │ │ bl 38698c │ │ │ │ bl 4297b0 │ │ │ │ b.n 334874 │ │ │ │ ldr r1, [pc, #72] @ (334994 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 71e73c │ │ │ │ + bl 71e78c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326037,25 +326042,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 382158 │ │ │ │ b.n 334942 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r2 │ │ │ │ + mov r0, fp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mov r0, r1 │ │ │ │ + mov r0, sl │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r6 │ │ │ │ + cmp ip, pc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp lr, fp │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, sp │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -326180,29 +326185,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 38698c │ │ │ │ ldr r0, [pc, #36] @ (334b3c ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 334a08 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (334b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 334ade │ │ │ │ nop │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r0, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mvns r2, r0 │ │ │ │ + add r2, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ orrs r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ cmpeq r2, #0 │ │ │ │ ite eq │ │ │ │ @@ -326219,15 +326224,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (334b7c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ stmia r5!, {r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326237,25 +326242,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (334bfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #88] @ (334c00 ) │ │ │ │ ldr r1, [pc, #88] @ (334c04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #72] @ (334c08 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (334c0c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (334c10 ) │ │ │ │ @@ -326272,23 +326277,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 334cbc │ │ │ │ + bvc.n 334b4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326302,15 +326307,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #72] @ (334c78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #110] @ 0x6e │ │ │ │ str.w r3, [r0, #114] @ 0x72 │ │ │ │ strh.w r3, [r0, #118] @ 0x76 │ │ │ │ @@ -326319,19 +326324,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r4, r4 │ │ │ │ + orrs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - muls r6, r4 │ │ │ │ + bics r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #248] @ (334d88 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326342,30 +326347,30 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ bl 380fe0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #224] @ (334d94 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334d52 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #21 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334d52 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 334cde │ │ │ │ ldrb.w r3, [r8, #792] @ 0x318 │ │ │ │ cbnz r3, 334d12 │ │ │ │ ldr r3, [pc, #184] @ (334d98 ) │ │ │ │ @@ -326376,15 +326381,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (334da4 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326422,56 +326427,56 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (334dc0 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cmp r2, r0 │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orrs r4, r0 │ │ │ │ + muls r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 334db8 │ │ │ │ + cbnz r0, 334dca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmn r0, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmn r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - negs r6, r0 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 0, pc, cr11, cr15, {7} │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r4, r7 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rors r6, r5 │ │ │ │ + tst r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rors r2, r2 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (334dcc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 334e5c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326560,15 +326565,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 334eac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -326580,15 +326585,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (335144 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (335148 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -326663,15 +326668,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 33502a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 71c8f0 │ │ │ │ + bl 71c940 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 335126 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 3350fa │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -326788,49 +326793,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (33517c ) │ │ │ │ ldr r0, [pc, #80] @ (335180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r6 │ │ │ │ + adcs r0, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r1 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4 │ │ │ │ + asrs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r0 │ │ │ │ + asrs r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r0 │ │ │ │ + lsrs r0, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r3, r2, #1 │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + stmia r0!, {} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (335210 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326839,26 +326844,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (335218 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #108] @ (33521c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (335220 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #92] @ (335224 ) │ │ │ │ ldr r3, [pc, #92] @ (335228 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -326871,36 +326876,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (335230 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #52] @ (335234 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - ite mi │ │ │ │ - lslmi r3, r2, #1 │ │ │ │ - strhpl r2, [r1, #62] @ 0x3e │ │ │ │ + b.w 5d56e4 │ │ │ │ + ite ls │ │ │ │ + lslls r3, r2, #1 │ │ │ │ + ldrhhi r2, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 3352c8 │ │ │ │ + bne.n 335158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r7, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -326918,15 +326923,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -327028,46 +327033,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (3353d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ bl 334dd0 │ │ │ │ b.n 33539a │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 25df90 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 3353be │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33538e │ │ │ │ adds r0, #4 │ │ │ │ - bl 71c82c │ │ │ │ + bl 71c87c │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 25df90 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 33539a │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 25df8c │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -327138,15 +327143,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (335514 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (335518 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 3354ce │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -327176,23 +327181,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 436640 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 3354c6 │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (335524 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ pop {r1, r2, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -327201,15 +327206,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (335618 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 3355cc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3355f6 │ │ │ │ @@ -327242,28 +327247,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (335628 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc954 │ │ │ │ ldr r4, [pc, #92] @ (33562c ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (335630 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327272,38 +327277,38 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (335638 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3355e2 │ │ │ │ nop │ │ │ │ - cbnz r4, 33568e │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r3, r0, #1 │ │ │ │ pop {r1, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r6, 335684 │ │ │ │ + cbnz r6, 335696 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + subs r3, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 335680 │ │ │ │ sub sp, #12 │ │ │ │ @@ -327311,30 +327316,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (335688 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #32] @ (33568c ) │ │ │ │ ldr r1, [pc, #36] @ (335690 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - revsh r2, r3 │ │ │ │ + cbnz r2, 3356cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327347,15 +327352,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (335714 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #88] @ (335718 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3356de │ │ │ │ movs r0, #0 │ │ │ │ @@ -327369,34 +327374,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (33571c ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - hlt 0x0004 │ │ │ │ + revsh r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r2, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (3357a0 ) │ │ │ │ @@ -327406,15 +327411,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (3357ac ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #100] @ (3357b0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33576a │ │ │ │ add sp, #24 │ │ │ │ @@ -327432,34 +327437,34 @@ │ │ │ │ ldr r0, [pc, #60] @ (3357b4 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 3357e2 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #208 @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r4, [r0, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #18 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327507,27 +327512,27 @@ │ │ │ │ b.w 448158 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4486a0 │ │ │ │ ldr r0, [pc, #28] @ (335858 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33580a │ │ │ │ nop │ │ │ │ strb r6, [r7, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r6, r6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, r5] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033585c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327547,27 +327552,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcc.n 335814 │ │ │ │ + bmi.n 3358a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r0, 3358c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3358b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ cbnz r6, 3358de │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #120] @ (335938 ) │ │ │ │ orrs r3, r2 │ │ │ │ push {r4, lr} │ │ │ │ add r0, pc │ │ │ │ ldrd ip, lr, [sp, #8] │ │ │ │ @@ -327606,22 +327611,22 @@ │ │ │ │ b.w 4481a0 │ │ │ │ ldr r1, [pc, #24] @ (335940 ) │ │ │ │ ldr r0, [pc, #28] @ (335944 ) │ │ │ │ strd ip, lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ strh r6, [r1, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r1, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3359c0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -327631,15 +327636,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #64] @ 3359b8 │ │ │ │ ldr r2, [pc, #80] @ (3359cc ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -327651,102 +327656,102 @@ │ │ │ │ ldr r2, [pc, #56] @ (3359d0 ) │ │ │ │ ldr r1, [pc, #60] @ (3359d4 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc954 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb818 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r1, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb8be │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003359d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (335a50 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (335a54 ) │ │ │ │ ldr r5, [pc, #100] @ (335a58 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r2, [pc, #96] @ (335a5c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (335a60 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #76] @ (335a64 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcca0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc6a0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb77a │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r6, #8] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r2, [r7, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (335a70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ @ instruction: 0xb83a │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -327756,15 +327761,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (335b18 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #104] @ 335b08 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #120] @ (335b1c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -327776,15 +327781,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (335b24 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 2fc954 │ │ │ │ mov.w r0, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r1, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #32774 @ 0x8006 │ │ │ │ @@ -327799,25 +327804,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + subs r0, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb7f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #4] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #232] @ 335c14 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -327895,22 +327900,22 @@ │ │ │ │ ldr.w ip, [pc, #28] @ 335c1c │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #28] @ (335c20 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #32 │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str r4, [r3, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 335fcc ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 335cec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #180] @ (335ce8 ) │ │ │ │ cmp r2, #13 │ │ │ │ @@ -327976,89 +327981,89 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (335cf0 ) │ │ │ │ ldr r0, [pc, #24] @ (335cf4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 335c48 │ │ │ │ str r6, [r2, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r4, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335cf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (335d70 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (335d74 ) │ │ │ │ ldr r5, [pc, #100] @ (335d78 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r2, [pc, #96] @ (335d7c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (335d80 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #76] @ (335d84 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcca0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc6a0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #178 @ 0xb2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #104] @ (335dec ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (335d90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -328066,31 +328071,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (335ddc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (335de0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #36] @ (335de4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #32] @ (335de8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - push {r1, r6} │ │ │ │ + b.w 5d56e4 │ │ │ │ + push {r1, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ @@ -328099,34 +328104,34 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r1, r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w ip, r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r3, r0, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ (adr r3, 335e80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r3 │ │ │ │ add r3, pc, #64 @ (adr r3, 335e80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr.w r3, [r4, #952] @ 0x3b8 │ │ │ │ strd r6, r7, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328167,23 +328172,23 @@ │ │ │ │ strmi.w r5, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #23 │ │ │ │ bmi.n 335f5e │ │ │ │ orr.w r1, r1, #268435456 @ 0x10000000 │ │ │ │ str.w r1, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #28, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrh.w r3, [r4, #948] @ 0x3b4 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 335f4a │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ beq.n 335f4a │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #948] @ 0x3b4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ mov.w r2, #51712 @ 0xca00 │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -328193,31 +328198,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r4, #936] @ 0x3a8 │ │ │ │ mov r3, r5 │ │ │ │ mov.w ip, r0, asr #31 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r2, r6 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ mov r2, r6 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ bl 411350 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 335ec4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328247,41 +328252,41 @@ │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 335f9e │ │ │ │ ldr r1, [pc, #300] @ (3360e0 ) │ │ │ │ ldr r0, [pc, #300] @ (3360e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 335f9e │ │ │ │ ldr r3, [pc, #292] @ (3360e8 ) │ │ │ │ ldr r2, [pc, #292] @ (3360ec ) │ │ │ │ ldr r1, [pc, #296] @ (3360f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 335ffc │ │ │ │ ldr r3, [pc, #248] @ (3360dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 335f9e │ │ │ │ ldr r1, [pc, #264] @ (3360f4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #264] @ (3360f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 335f9e │ │ │ │ cmp r5, #32 │ │ │ │ bhi.n 335fe0 │ │ │ │ add r3, pc, #8 @ (adr r3, 33600c ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -328344,37 +328349,37 @@ │ │ │ │ ldr.w r0, [r0, #944] @ 0x3b0 │ │ │ │ b.n 335fa0 │ │ │ │ ldr r1, [pc, #48] @ (3360fc ) │ │ │ │ ldr r0, [pc, #52] @ (336100 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 335f9e │ │ │ │ ldr r4, [pc, #840] @ (336424 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r7 │ │ │ │ + uxth r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #252 @ 0xfc │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sxth r0, r0 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 336108 │ │ │ │ + cbz r4, 33611a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #36] @ 336138 │ │ │ │ sub sp, #12 │ │ │ │ @@ -328382,23 +328387,23 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #32] @ (336140 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 335e88 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + cbz r2, 336142 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33618c │ │ │ │ sub sp, #12 │ │ │ │ @@ -328406,28 +328411,28 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (336194 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ movw r2, #48879 @ 0xbeef │ │ │ │ strh.w r2, [r0, #948] @ 0x3b4 │ │ │ │ bic.w r3, r3, #12544 @ 0x3100 │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 335e88 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (336248 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -328436,26 +328441,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (336250 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #144] @ (336254 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #144] @ (336258 ) │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #100] @ 336240 │ │ │ │ ldr r2, [pc, #124] @ (33625c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -328474,38 +328479,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ strd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc8a4 │ │ │ │ nop │ │ │ │ lsls r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r2, 336268 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328537,27 +328542,27 @@ │ │ │ │ ldr r1, [pc, #460] @ (336480 ) │ │ │ │ ldr r0, [pc, #464] @ (336484 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #448] @ (336488 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #448] @ (33648c ) │ │ │ │ ldr r2, [pc, #448] @ (336490 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ mov r8, r0 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3362fc │ │ │ │ ldr r3, [pc, #400] @ (33647c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -328615,15 +328620,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (336494 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #256] @ (336498 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3362f2 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33629a │ │ │ │ movs r3, #0 │ │ │ │ strh.w r7, [r0, #948] @ 0x3b4 │ │ │ │ strb.w r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -328664,66 +328669,66 @@ │ │ │ │ b.n 3362f2 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33629a │ │ │ │ bic.w r3, r7, #2147483648 @ 0x80000000 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ strb.w r3, [r8, #956] @ 0x3bc │ │ │ │ b.n 3362f2 │ │ │ │ ldr r1, [pc, #84] @ (33649c ) │ │ │ │ ldr r0, [pc, #88] @ (3364a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 3362b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3363f6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 3363f6 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 336418 │ │ │ │ bl 335dec │ │ │ │ b.n 3363f6 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #856] @ (3367d4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #528 @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #210 @ 0xd2 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3364b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r6, sp, #776 @ 0x308 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -328846,15 +328851,15 @@ │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3364e4 │ │ │ │ ldr r0, [pc, #264] @ (336738 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 3364e4 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 3364e4 │ │ │ │ str.w ip, [r0, #960] @ 0x3c0 │ │ │ │ b.n 3364e4 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -328881,15 +328886,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (33673c ) │ │ │ │ ldr r0, [pc, #172] @ (336740 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r4, [ip, #976] @ 0x3d0 │ │ │ │ ldr.w lr, [r0, #940] @ 0x3ac │ │ │ │ mov r5, r4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 336710 │ │ │ │ lsl.w r5, lr, r3 │ │ │ │ orr.w lr, r5, r4 │ │ │ │ @@ -328902,15 +328907,15 @@ │ │ │ │ cbz r0, 336702 │ │ │ │ vldr d7, [pc, #84] @ 336728 │ │ │ │ add.w r1, r2, #976 @ 0x3d0 │ │ │ │ add r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 68f5fc │ │ │ │ + bl 68f64c │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33671a │ │ │ │ add.w r1, r1, #4320 @ 0x10e0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ adds r1, #20 │ │ │ │ ldr.w r2, [r4, r1, lsl #2] │ │ │ │ @@ -328922,32 +328927,32 @@ │ │ │ │ b.n 3364e4 │ │ │ │ movs r4, #1 │ │ │ │ lsls r4, r3 │ │ │ │ bic.w lr, r5, r4 │ │ │ │ b.n 3366bc │ │ │ │ ldr r0, [pc, #40] @ (336744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ b.n 3366f2 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x4786 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r5, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #592] @ 3369a8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -329105,24 +329110,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ lsls r2, r2, #2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 68f108 │ │ │ │ + bl 68f158 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r0, [sp, #16] │ │ │ │ asrge r1, r0, #31 │ │ │ │ bge.w 33678a │ │ │ │ ldr r0, [pc, #136] @ (3369bc ) │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ b.n 33678a │ │ │ │ ldr.w r0, [r4, #940] @ 0x3ac │ │ │ │ movs r1, #0 │ │ │ │ b.n 33678a │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ @@ -329143,15 +329148,15 @@ │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 33678a │ │ │ │ ldr r1, [pc, #68] @ (3369c0 ) │ │ │ │ ldr r0, [pc, #72] @ (3369c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 336786 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r1, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ ldr.w r0, [r4, r2, lsl #2] │ │ │ │ b.n 33678a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @@ -329167,19 +329172,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add ip, sp │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #572] @ (336c18 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -329197,15 +329202,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #508] @ 336c08 │ │ │ │ ldr r2, [pc, #540] @ (336c2c ) │ │ │ │ mov r3, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -329218,64 +329223,64 @@ │ │ │ │ ldr r1, [pc, #520] @ (336c34 ) │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r7 │ │ │ │ bl 2fc954 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #4 │ │ │ │ - bl 603d38 │ │ │ │ + bl 603da0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 336b9a │ │ │ │ - bl 629d04 │ │ │ │ + bl 629d6c │ │ │ │ mov r7, r0 │ │ │ │ - bl 68ef94 │ │ │ │ + bl 68efe4 │ │ │ │ cmp.w r0, #16384 @ 0x4000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.n 336b5a │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (336c38 ) │ │ │ │ add.w r5, r4, #32768 @ 0x8000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ bl 2fb9dc │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ cbz r0, 336ace │ │ │ │ - bl 62b364 │ │ │ │ + bl 62b3cc │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 336a92 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r6, #15 │ │ │ │ movs r7, #0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 629f1c │ │ │ │ + bl 629f84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336b70 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 68f108 │ │ │ │ + bl 68f158 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336bc4 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ blx 25fc0c │ │ │ │ ldr.w r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -329289,26 +329294,26 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add r6, sp, #16 │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 68f5fc │ │ │ │ + bl 68f64c │ │ │ │ vldr d7, [pc, #260] @ 336c10 │ │ │ │ cmp r0, r7 │ │ │ │ blt.n 336ba4 │ │ │ │ ldrd r3, r0, [r5, #976] @ 0x3d0 │ │ │ │ mov.w r2, #1012 @ 0x3f4 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ mvns r3, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 68f5fc │ │ │ │ + bl 68f64c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336bde │ │ │ │ ldr r2, [pc, #264] @ (336c3c ) │ │ │ │ add.w r0, r4, #17280 @ 0x4380 │ │ │ │ ldr r3, [pc, #228] @ (336c1c ) │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ @@ -329327,15 +329332,15 @@ │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #224] @ (336c44 ) │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #212] @ (336c48 ) │ │ │ │ ldr r3, [pc, #168] @ (336c1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -329359,40 +329364,40 @@ │ │ │ │ ldr r1, [pc, #164] @ (336c54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 336b70 │ │ │ │ ldr r3, [pc, #144] @ (336c58 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #144] @ (336c5c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #144] @ (336c60 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 336b70 │ │ │ │ ldr r3, [pc, #132] @ (336c64 ) │ │ │ │ movs r5, #253 @ 0xfd │ │ │ │ ldr r4, [pc, #132] @ (336c68 ) │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ ldr r1, [pc, #128] @ (336c6c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 336b70 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329401,53 +329406,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #344 @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #4] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r6, r2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ + cmp r1, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r6, pc, #808 @ (adr r6, 336f78 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 336c98 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #680 @ (adr r6, 336f04 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 337024 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #200 @ 0xc8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, 336ea0 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 336fc0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #144 @ 0x90 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 336cc4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -329455,44 +329460,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (336ccc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #48] @ (336cd0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (336cd4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r5, pc, #952 @ (adr r5, 337080 ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 336da0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r2, [r4, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (336ce0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r6, pc, #984 @ (adr r6, 3370bc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329502,15 +329507,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (336d60 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #64] @ 336d50 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #80] @ (336d64 ) │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -329522,36 +329527,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (336d6c ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc954 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #936 @ (adr r5, 337108 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 336e28 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #150 @ 0x96 │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r6, pc, #720 @ (adr r6, 337038 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r0, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #476] @ (336f50 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ push {r4, lr} │ │ │ │ sbcs.w lr, r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -329707,22 +329712,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (336f58 ) │ │ │ │ ldr r0, [pc, #28] @ (336f5c ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ subs r6, #214 @ 0xd6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #680 @ (adr r3, 337204 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 337324 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #416] @ (337110 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -329860,23 +329865,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (337118 ) │ │ │ │ ldr r0, [pc, #24] @ (33711c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 336f86 │ │ │ │ subs r4, #218 @ 0xda │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #912 @ (adr r1, 3374ac ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 3371cc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r3, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 337160 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329884,28 +329889,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (337168 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #28] @ (33716c ) │ │ │ │ ldr r1, [pc, #32] @ (337170 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d69b0 │ │ │ │ - add r1, pc, #696 @ (adr r1, 33741c ) │ │ │ │ + b.w 5d6a18 │ │ │ │ + add r1, pc, #984 @ (adr r1, 33753c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 33719a │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ sdiv pc, r1, pc │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -329915,15 +329920,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3371dc ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #80] @ (3371e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #48] @ 3371d0 │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #34753 @ 0x87c1 │ │ │ │ movt r3, #33281 @ 0x8201 │ │ │ │ str.w r2, [r0, #944] @ 0x3b0 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -329937,19 +329942,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {} │ │ │ │ strh r1, [r0, #62] @ 0x3e │ │ │ │ strh r1, [r0, #16] │ │ │ │ - add r1, pc, #360 @ (adr r1, 337344 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 337464 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 337216 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -329981,20 +329986,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (337258 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r1, pc, #992 @ (adr r1, 33763c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -330002,31 +330007,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (3372a8 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (3372ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, pc, #808 @ (adr r0, 3375d0 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 3372f0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #178 @ 0xb2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -330048,15 +330053,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 3372f6 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 71c82c │ │ │ │ + bl 71c87c │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 3372f4 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -330109,19 +330114,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3373b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #88 @ 0x58 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3373f2 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 3373da │ │ │ │ @@ -330155,15 +330160,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 3373e4 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 71c88c │ │ │ │ + b.w 71c8dc │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -330199,20 +330204,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (3374a0 ) │ │ │ │ ldr r0, [pc, #20] @ (3374a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ - lsls r3, r0, #1 │ │ │ │ movs r0, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ + lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -330229,25 +330234,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690ca4 │ │ │ │ + bl 690cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337508 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 337532 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690ca4 │ │ │ │ + bl 690cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3374f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 3374e2 │ │ │ │ ldr r3, [pc, #100] @ (337574 ) │ │ │ │ negs r5, r0 │ │ │ │ ldr r4, [pc, #100] @ (337578 ) │ │ │ │ @@ -330255,20 +330260,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (33757c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 337542 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690f14 │ │ │ │ + bl 690f64 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (337580 ) │ │ │ │ ldr r3, [pc, #40] @ (337570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -330284,19 +330289,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r7, #122 @ 0x7a │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + subs r4, r7, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r7, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -330307,25 +330312,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (337624 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (337628 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (33762c ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #104] @ (337630 ) │ │ │ │ ldr r2, [pc, #108] @ (337634 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (337638 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -330336,15 +330341,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (337640 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -330352,33 +330357,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #344 @ 0x158 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 337a14 │ │ │ │ + b.n 337aa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #5 │ │ │ │ + subs r2, r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 337680 │ │ │ │ @@ -330387,22 +330392,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 337668 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (337684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 260c80 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 3376a0 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330418,19 +330423,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3376c8 ) │ │ │ │ ldr r0, [pc, #20] @ (3376cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + subs r6, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (337740 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330439,55 +330444,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (337748 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (33774c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (337750 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #64] @ (337754 ) │ │ │ │ ldr r1, [pc, #68] @ (337758 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #56] @ (33775c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #170 @ 0xaa │ │ │ │ + subs r7, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3378a0 │ │ │ │ + b.n 337930 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #808] @ (337a84 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -330502,55 +330507,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (3377d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (3377dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3377e0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #64] @ (3377e4 ) │ │ │ │ ldr r3, [pc, #68] @ (3377e8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #52] @ (3377ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 337810 │ │ │ │ + b.n 3378a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #248] @ (3378e0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -330576,15 +330581,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (3378f0 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -330595,15 +330600,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (3378f4 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5d357c │ │ │ │ + bl 5d35e4 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 3378aa │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 3378a2 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -330623,57 +330628,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5d35a0 │ │ │ │ + bl 5d3608 │ │ │ │ b.n 337868 │ │ │ │ ldr r4, [pc, #80] @ (3378fc ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (337900 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 337878 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (337904 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (337908 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #204 @ 0xcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r6, r7, #4 │ │ │ │ + adds r6, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + adds r6, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (3379a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330684,15 +330689,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (3379ac ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 33798e │ │ │ │ mov r5, r0 │ │ │ │ @@ -330708,15 +330713,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 382958 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337950 │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337950 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 3828f8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -330725,19 +330730,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, r6 │ │ │ │ + subs r2, r5, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + adds r0, r6, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330748,24 +330753,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (337a4c ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ cbz r0, 337a0a │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 337a1e │ │ │ │ @@ -330786,19 +330791,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 382b68 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r1, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + adds r4, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (337b04 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330809,15 +330814,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (337b10 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -330829,15 +330834,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 337af0 │ │ │ │ ldr r3, [pc, #104] @ (337b14 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5d35b8 │ │ │ │ + bl 5d3620 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337ad2 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -330846,43 +330851,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (337b18 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72485c │ │ │ │ + b.w 7248ac │ │ │ │ ldr r0, [pc, #56] @ (337b1c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72485c │ │ │ │ + b.w 7248ac │ │ │ │ ldr r0, [pc, #44] @ (337b20 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #848] @ 0x350 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r4, r6 │ │ │ │ + subs r4, r5, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r2, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r1, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r2, r5 │ │ │ │ + subs r4, r3, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (337bd4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330891,15 +330896,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (337bdc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (337be0 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 337bbe │ │ │ │ mov r8, r0 │ │ │ │ bl 383788 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -330913,15 +330918,15 @@ │ │ │ │ b.n 337ba2 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (337be4 ) │ │ │ │ cbz r2, 337b8c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5d3588 │ │ │ │ + bl 5d35f0 │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -330942,19 +330947,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #178 @ 0xb2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 337cac │ │ │ │ + bgt.n 337b3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -330973,15 +330978,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (337ccc ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337c9e │ │ │ │ @@ -330997,24 +331002,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5d358c │ │ │ │ + bl 5d35f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337c8a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5d35a0 │ │ │ │ + bl 5d3608 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5d35b0 │ │ │ │ + bl 5d3618 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -331023,36 +331028,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (337cd4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 337c8a │ │ │ │ ldr r0, [pc, #40] @ (337cd8 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r1, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r1, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r0, r7 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (337df4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331061,15 +331066,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (337dfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 461178 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 436ba0 │ │ │ │ cbz r0, 337d46 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -331082,15 +331087,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (337e04 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (337e08 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 470cb0 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 337d52 │ │ │ │ movs r1, #0 │ │ │ │ bl 44dc08 │ │ │ │ @@ -331142,29 +331147,29 @@ │ │ │ │ b.n 337d20 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25e348 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (337e0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 337dd0 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #784 @ (adr r5, 33811c ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 337e3c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r5, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #936] @ (3381cc ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -331208,15 +331213,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 71c81c │ │ │ │ + bl 71c86c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ blx 25e098 │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 338044 │ │ │ │ @@ -331272,15 +331277,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (3381e8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 337ec2 │ │ │ │ ldr r2, [pc, #668] @ (3381ec ) │ │ │ │ ldr r3, [pc, #636] @ (3381d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -331327,27 +331332,27 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 724034 │ │ │ │ + b.w 724084 │ │ │ │ ldr r1, [pc, #556] @ (338200 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #556] @ (338204 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (338208 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #536] @ (33820c ) │ │ │ │ ldr r3, [pc, #476] @ (3381d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331369,15 +331374,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (338218 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r6 │ │ │ │ blx 25ea28 │ │ │ │ b.n 337ec2 │ │ │ │ ldr r3, [pc, #468] @ (33821c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -331395,15 +331400,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 338100 │ │ │ │ bl 382b44 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331412,15 +331417,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3377f0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33818c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 337eba │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25fd38 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 338160 │ │ │ │ movs r2, #2 │ │ │ │ @@ -331448,18 +331453,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (338238 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 71c884 │ │ │ │ + bl 71c8d4 │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3381b4 │ │ │ │ ldr r3, [pc, #292] @ (33823c ) │ │ │ │ @@ -331468,50 +331473,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (338244 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (338248 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ b.n 337eba │ │ │ │ ldr r3, [pc, #264] @ (33824c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (338250 ) │ │ │ │ ldr r1, [pc, #264] @ (338254 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 337ec2 │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (338258 ) │ │ │ │ ldr r3, [pc, #244] @ (33825c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (338260 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ mov r0, r6 │ │ │ │ blx 25ea28 │ │ │ │ b.n 337ec2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 382958 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331520,15 +331525,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5d35b0 │ │ │ │ + bl 5d3618 │ │ │ │ b.n 337eba │ │ │ │ ldr r3, [pc, #176] @ (338268 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (33826c ) │ │ │ │ ldr r0, [pc, #176] @ (338270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331541,86 +331546,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r5, #138 @ 0x8a │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r5, #78 @ 0x4e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #254 @ 0xfe │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #178 @ 0xb2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r3, [sp, #552] @ 0x228 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + adds r0, r1, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #92 @ 0x5c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 3382ac │ │ │ │ + bvc.n 33813c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #186 @ 0xba │ │ │ │ + adds r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 3381a8 │ │ │ │ + bvs.n 338238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 338158 │ │ │ │ + bvs.n 3381e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r3, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #520] @ 0x208 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #12 │ │ │ │ + asrs r0, r3, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (33833c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -331665,25 +331670,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 690f14 │ │ │ │ + bl 690f64 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 337e10 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3382c0 │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 3382c0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (338348 ) │ │ │ │ movw r2, #598 @ 0x256 │ │ │ │ ldr r1, [pc, #32] @ (33834c ) │ │ │ │ ldr r0, [pc, #36] @ (338350 ) │ │ │ │ add r3, pc │ │ │ │ @@ -331694,19 +331699,19 @@ │ │ │ │ nop │ │ │ │ cmp r1, #198 @ 0xc6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #140 @ 0x8c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33836a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -331724,15 +331729,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3383cc ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 3383ae │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 38350c │ │ │ │ @@ -331745,19 +331750,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + str r0, [sp, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 338418 │ │ │ │ + bmi.n 3384a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -331787,15 +331792,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 33855e │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -331840,15 +331845,15 @@ │ │ │ │ ldr r1, [pc, #732] @ (33878c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #910 @ 0x38e │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 461110 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 338574 │ │ │ │ ldr r5, [pc, #700] @ (338790 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -331857,33 +331862,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 470c64 │ │ │ │ ldr r2, [pc, #672] @ (33879c ) │ │ │ │ ldr r1, [pc, #672] @ (3387a0 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 38666c │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #640] @ (3387a4 ) │ │ │ │ ldr r3, [pc, #584] @ (33876c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331906,21 +331911,21 @@ │ │ │ │ ldr r2, [pc, #584] @ (3387a8 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #850 @ 0x352 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 338520 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 691160 │ │ │ │ + bl 6911b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33880a │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 337424 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -331940,15 +331945,15 @@ │ │ │ │ ldr r2, [pc, #492] @ (3387ac ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3386a0 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 3385ec │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -331959,15 +331964,15 @@ │ │ │ │ ldr r1, [pc, #448] @ (3387b4 ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 25de2c │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 33849a │ │ │ │ @@ -331979,28 +331984,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r6 │ │ │ │ ldrh.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 38328c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3387d8 │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33849a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 38350c │ │ │ │ @@ -332016,18 +332021,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 3374a8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 3386a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 3385d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 338574 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -332037,26 +332042,26 @@ │ │ │ │ ldr r2, [pc, #256] @ (3387c4 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #678 @ 0x2a6 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3385d4 │ │ │ │ ldr r2, [pc, #236] @ (3387c8 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #650 @ 0x28a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3385d4 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 33871e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -332075,94 +332080,94 @@ │ │ │ │ bl 3374a8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3386fe │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 3385d4 │ │ │ │ ldr r3, [pc, #144] @ (3387cc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #144] @ (3387d0 ) │ │ │ │ ldr r1, [pc, #144] @ (3387d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 338574 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #96 @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r7, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r1, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #172 @ 0xac │ │ │ │ + adds r1, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 3386f4 │ │ │ │ + bcs.n 338784 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #44 @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3c47b6 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 3388bc │ │ │ │ + bne.n 33874c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r6, #5 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #64] @ (33881c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723be4 │ │ │ │ + bl 723c34 │ │ │ │ b.n 338574 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3385d4 │ │ │ │ ldr r3, [pc, #48] @ (338820 ) │ │ │ │ movw r2, #705 @ 0x2c1 │ │ │ │ ldr r1, [pc, #44] @ (338824 ) │ │ │ │ @@ -332175,23 +332180,23 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #32] @ (33882c ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r1, #26] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r4, #32 │ │ │ │ + asrs r2, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (3388a0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -332202,47 +332207,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cbz r0, 338874 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3383d0 │ │ │ │ ldr r2, [pc, #52] @ (3388ac ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1106 @ 0x452 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r1, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33895c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332253,38 +332258,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 338930 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 44dc14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 3388fc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 3383d0 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ ldr r2, [pc, #96] @ (338968 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1046 @ 0x416 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332292,33 +332297,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (33896c ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (338a0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332326,15 +332331,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (338a14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ bl 337b24 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -332352,15 +332357,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #80] @ (338a1c ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3389b2 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -332373,23 +332378,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r2, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #222 @ 0xde │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (338b9c ) │ │ │ │ @@ -332409,15 +332414,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (338bb0 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 382b44 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -332465,15 +332470,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #228] @ (338bc0 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 338b78 │ │ │ │ @@ -332489,28 +332494,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 3377f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338b02 │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 338aac │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 338b52 │ │ │ │ ldr r2, [pc, #132] @ (338bc4 ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5d3588 │ │ │ │ + bl 5d35f0 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 338b2e │ │ │ │ b.n 338aac │ │ │ │ ldr r2, [pc, #108] @ (338bc8 ) │ │ │ │ @@ -332534,52 +332539,52 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 383650 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338aac │ │ │ │ ldr r0, [pc, #72] @ (338bd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 338b2a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r2, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r1, #15 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r1, #232 @ 0xe8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #160 @ 0xa0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr11, cr15, {7} @ │ │ │ │ bl 39abd6 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (338bec ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -332610,15 +332615,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 690f14 │ │ │ │ + bl 690f64 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 338d3e │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -332648,15 +332653,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 25e098 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 71c81c │ │ │ │ + bl 71c86c │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 338dc2 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -332683,15 +332688,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 338d2c │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 71c884 │ │ │ │ + bl 71c8d4 │ │ │ │ adds r6, #16 │ │ │ │ blx 25ea28 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 338d16 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -332751,15 +332756,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 338cf4 │ │ │ │ ldr r1, [pc, #164] @ (338e68 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ b.n 338cc6 │ │ │ │ ldr r1, [pc, #148] @ (338e6c ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 338c9e │ │ │ │ ldr r1, [pc, #140] @ (338e70 ) │ │ │ │ @@ -332767,15 +332772,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 338c9e │ │ │ │ ldr r0, [pc, #132] @ (338e74 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 338c9e │ │ │ │ ldr r1, [pc, #120] @ (338e78 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 338d50 │ │ │ │ @@ -332784,29 +332789,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 338d50 │ │ │ │ ldr r0, [pc, #104] @ (338e7c ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 338d50 │ │ │ │ ldr r3, [pc, #92] @ (338e80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338d8c │ │ │ │ ldr r3, [pc, #68] @ (338e70 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 338d8c │ │ │ │ ldr r0, [pc, #76] @ (338e84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 338d8c │ │ │ │ ldr r3, [pc, #68] @ (338e88 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (338e8c ) │ │ │ │ ldr r0, [pc, #72] @ (338e90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -332814,41 +332819,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #74 @ 0x4a │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 33965c │ │ │ │ + b.n 3386ec │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #15 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332865,35 +332870,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690ca4 │ │ │ │ + bl 690cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 338ef0 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 338efa │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690ca4 │ │ │ │ + bl 690cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 338ed8 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 338eca │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 338f0a │ │ │ │ mov r0, r6 │ │ │ │ - bl 690f14 │ │ │ │ + bl 690f64 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (338f40 ) │ │ │ │ ldr r3, [pc, #44] @ (338f3c ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -332924,44 +332929,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (338fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w ip, [pc, #72] @ 338fbc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (338fc0 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #32] @ (338fd8 ) │ │ │ │ + ldr r2, [pc, #320] @ (3390f8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #114 @ 0x72 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -332982,31 +332987,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (339008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + lsls r0, r7, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (339098 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 339082 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ cbnz r0, 33903e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333015,33 +333020,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 339062 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr r3, [pc, #60] @ (3390a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33904a │ │ │ │ ldr r3, [pc, #52] @ (3390a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33904a │ │ │ │ ldr r0, [pc, #48] @ (3390a8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 33904a │ │ │ │ ldr r3, [pc, #40] @ (3390ac ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (3390b0 ) │ │ │ │ ldr r0, [pc, #40] @ (3390b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -333053,21 +333058,21 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #10 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r2, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #5 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 3392d8 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -333087,34 +333092,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (3392ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #496] @ (3392f0 ) │ │ │ │ ldr r1, [pc, #496] @ (3392f4 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 25fc0c │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 6911a0 │ │ │ │ + bl 6911f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 339204 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 338e94 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -333160,27 +333165,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (339304 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3391da │ │ │ │ ldr r3, [pc, #324] @ (339308 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (33930c ) │ │ │ │ ldr r1, [pc, #328] @ (339310 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #312] @ (339314 ) │ │ │ │ ldr r3, [pc, #260] @ (3392e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -333198,39 +333203,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (33931c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3391da │ │ │ │ ldr r3, [pc, #256] @ (339320 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (339324 ) │ │ │ │ ldr r1, [pc, #256] @ (339328 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3391da │ │ │ │ ldr r2, [pc, #240] @ (33932c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (339330 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 691514 │ │ │ │ + bl 691564 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (339334 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -333252,89 +333257,89 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 339160 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (339340 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339160 │ │ │ │ ldr r1, [pc, #152] @ (339344 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 339196 │ │ │ │ ldr r1, [pc, #132] @ (33933c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 339196 │ │ │ │ ldr r0, [pc, #132] @ (339348 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 339196 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, r6, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, r4, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [pc, #168] @ (33939c ) │ │ │ │ + ldr r2, [pc, #456] @ (3394bc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #256] @ (3393f8 ) │ │ │ │ + ldr r2, [pc, #544] @ (339518 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r7, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, r6, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r4, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #4 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (339548 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333392,15 +333397,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3393fe │ │ │ │ ldr r0, [pc, #356] @ (339558 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 339422 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -333412,15 +333417,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 339414 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71c88c │ │ │ │ + b.w 71c8dc │ │ │ │ ldr r0, [pc, #296] @ (33955c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 339444 │ │ │ │ ldr r0, [pc, #280] @ (339554 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -333441,19 +333446,19 @@ │ │ │ │ bpl.n 339384 │ │ │ │ ldr r0, [pc, #256] @ (339564 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r0, [pc, #244] @ (339568 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 339504 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 339384 │ │ │ │ @@ -333471,15 +333476,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 339384 │ │ │ │ ldr r0, [pc, #184] @ (339570 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 33944c │ │ │ │ add r3, pc, #8 @ (adr r3, 3394d0 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -333519,27 +333524,27 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #3 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (339610 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -333548,25 +333553,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (339618 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #124] @ (33961c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (339620 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #80] @ 339608 │ │ │ │ ldr r2, [pc, #104] @ (339624 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (339628 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -333594,27 +333599,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #31] │ │ │ │ + strh r4, [r3, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp sl, r4 │ │ │ │ + cmp sl, sp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r5, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r3, #9 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (3397c4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -333687,20 +333692,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 339658 │ │ │ │ ldr r0, [pc, #232] @ (3397d8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339658 │ │ │ │ ldr r0, [pc, #224] @ (3397dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 339782 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339658 │ │ │ │ @@ -333736,15 +333741,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3397d0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 339658 │ │ │ │ ldr r0, [pc, #104] @ (3397e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339658 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 33970e │ │ │ │ add r3, pc, #8 @ (adr r3, 339790 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -333767,25 +333772,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #27 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r5, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3397f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrb r2, [r5, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333794,44 +333799,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (339854 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #60] @ (339858 ) │ │ │ │ ldr r1, [pc, #60] @ (33985c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33585c │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38666c │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adcs r2, r1 │ │ │ │ + sbcs r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (3398f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333840,31 +333845,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (3398f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #112] @ (3398fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (339900 ) │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #96] @ (339904 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #88] @ (339908 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -333882,32 +333887,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r5 │ │ │ │ + asrs r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrh r2, [r0, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ite ne │ │ │ │ - lslne r1, r0, #1 │ │ │ │ - cmpeq r4, #182 @ 0xb6 │ │ │ │ + itt pl │ │ │ │ + lslpl r1, r0, #1 │ │ │ │ + cmppl r4, #182 @ 0xb6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ ldrb r4, [r0, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (339918 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrb r2, [r6, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -333974,25 +333979,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (339a1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #76] @ (339a20 ) │ │ │ │ ldr r1, [pc, #76] @ (339a24 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #60] @ (339a28 ) │ │ │ │ ldr r3, [pc, #64] @ (339a2c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (339a30 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -334005,23 +334010,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxtb r2, r5 │ │ │ │ + uxth r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxtb r6, r7 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334039,55 +334044,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #68] @ (339ab4 ) │ │ │ │ ldr r1, [pc, #72] @ (339ab8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #60] @ (339abc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (339ac0 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r2, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 339ae6 │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (339b64 ) │ │ │ │ @@ -334098,27 +334103,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #124] @ (339b70 ) │ │ │ │ ldr r1, [pc, #124] @ (339b74 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (339b78 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #108] @ (339b7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 339b40 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -334146,36 +334151,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 339b14 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (339b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339b14 │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r1, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (339c2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334184,15 +334189,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (339c34 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (339c38 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 339bee │ │ │ │ @@ -334201,15 +334206,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (339c40 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #104] @ (339c44 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 339c02 │ │ │ │ @@ -334232,39 +334237,39 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 339bea │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (339c50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 339bea │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r7, #12 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r2, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 339e4c │ │ │ │ sub sp, #8 │ │ │ │ @@ -334276,15 +334281,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (339e58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 339dc2 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (339e54 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -334294,15 +334299,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (339e64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #432] @ (339e68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 339e22 │ │ │ │ movs r0, #0 │ │ │ │ b.n 339dec │ │ │ │ @@ -334319,15 +334324,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (339e74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #368] @ (339e68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339cc2 │ │ │ │ ldr r3, [pc, #376] @ (339e78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334340,29 +334345,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 339cc2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (339e80 ) │ │ │ │ ldr r0, [pc, #364] @ (339e84 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339cc2 │ │ │ │ ldr.w ip, [pc, #356] @ 339e88 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (339e8c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (339e90 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #288] @ (339e68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339cc2 │ │ │ │ ldr r3, [pc, #296] @ (339e78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334375,29 +334380,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 339cc2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (339e94 ) │ │ │ │ ldr r0, [pc, #304] @ (339e98 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339cc2 │ │ │ │ ldr.w ip, [pc, #296] @ 339e9c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (339ea0 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (339ea4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #208] @ (339e68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339cc2 │ │ │ │ ldr r3, [pc, #216] @ (339e78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334410,27 +334415,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 339cc2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (339ea8 ) │ │ │ │ ldr r0, [pc, #244] @ (339eac ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339cc2 │ │ │ │ ldr.w ip, [pc, #236] @ 339eb0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (339eb4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (339eb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #132] @ (339e68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 339dfe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334450,15 +334455,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 339de8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (339ebc ) │ │ │ │ ldr r0, [pc, #168] @ (339ec0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339de8 │ │ │ │ ldr r3, [pc, #84] @ (339e78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 339cc2 │ │ │ │ ldr r3, [pc, #76] @ (339e7c ) │ │ │ │ @@ -334467,80 +334472,80 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 339cc2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (339ec4 ) │ │ │ │ ldr r0, [pc, #136] @ (339ec8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339cc2 │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r3, #9 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r7, #6] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r5, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #5] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #9 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r7, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #50 @ 0x32 │ │ │ │ + subs r4, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334638,15 +334643,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 33a11c │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33a080 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (33a244 ) │ │ │ │ @@ -334664,15 +334669,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 339f64 │ │ │ │ ldr r0, [pc, #532] @ (33a250 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 339f64 │ │ │ │ ldr r1, [pc, #504] @ (33a254 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -334683,15 +334688,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 339f64 │ │ │ │ ldr r0, [pc, #484] @ (33a258 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 339f64 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 33a1da │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -334859,18 +334864,18 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q8, q5, q1 │ │ │ │ + vmla.i32 q0, q1, d2[0] │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q8, q4, q1 │ │ │ │ + vmla.i32 q0, q0, d2[0] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 33a69c │ │ │ │ cmp r2, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -334964,15 +334969,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (33a6b0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33a40e │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 33a2b8 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -334985,15 +334990,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 33a2b8 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -335013,15 +335018,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 33a2b8 │ │ │ │ add r1, pc, #8 @ (adr r1, 33a42c ) │ │ │ │ @@ -335158,15 +335163,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a4cc │ │ │ │ b.n 33a4ba │ │ │ │ ldr r0, [pc, #312] @ (33a6b4 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 33a2b2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33a348 │ │ │ │ @@ -335253,16 +335258,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4], {66} @ 0x42 │ │ │ │ - @ instruction: 0xfa7e0042 │ │ │ │ + stc2 0, cr0, [ip, #-264] @ 0xfffffef8 │ │ │ │ + @ instruction: 0xfac60042 │ │ │ │ │ │ │ │ 0033a6b8 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ add.w lr, r0, r3 │ │ │ │ @@ -335382,15 +335387,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -335451,15 +335456,15 @@ │ │ │ │ bne.n 33a82a │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33a82a │ │ │ │ b.n 33a770 │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0033a8e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335479,32 +335484,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7620042 │ │ │ │ + @ instruction: 0xf7aa0042 │ │ │ │ ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a934 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 4846d0 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7e28 │ │ │ │ + b.w 5d7e90 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (33a9f4 ) │ │ │ │ @@ -335515,15 +335520,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (33a9fc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33a8e4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335533,15 +335538,15 @@ │ │ │ │ bl 38693c │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 48411c │ │ │ │ mov r0, r5 │ │ │ │ bl 33a6b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (33aa00 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -335549,19 +335554,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 48464c │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4840bc │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + ldrb r4, [r7, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335572,27 +335577,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (33aaa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (33aaa4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (33aaa8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #92] @ (33aaac ) │ │ │ │ ldr r2, [pc, #96] @ (33aab0 ) │ │ │ │ ldr r3, [pc, #96] @ (33aab4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -335604,41 +335609,41 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r0, #72] @ 0x48 │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r6, #17 │ │ │ │ + lsrs r6, r7, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf6500042 │ │ │ │ + @ instruction: 0xf6980042 │ │ │ │ subs r6, r5, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 33ab18 │ │ │ │ @@ -335648,15 +335653,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33ab20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #52] @ (33ab24 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (33ab28 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335666,22 +335671,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rsbs r0, r6, #12713984 @ 0xc20000 │ │ │ │ - bgt.n 33ab9c │ │ │ │ + @ instruction: 0xf61e0042 │ │ │ │ + bgt.n 33aa2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -335716,15 +335721,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 33ab62 │ │ │ │ ldr r2, [pc, #68] @ (33abe8 ) │ │ │ │ ldr r3, [pc, #44] @ (33abd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -335743,19 +335748,19 @@ │ │ │ │ nop │ │ │ │ lsls r0, r1, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r4, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -335767,24 +335772,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (33ac58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #72] @ (33ac5c ) │ │ │ │ ldr r1, [pc, #72] @ (33ac60 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (33ac64 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (33ac68 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335794,26 +335799,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r5, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #27] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - eors.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - blt.n 33ac6c │ │ │ │ + @ instruction: 0xf4e60042 │ │ │ │ + blt.n 33acfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (33acc8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335823,32 +335828,32 @@ │ │ │ │ ldr r1, [pc, #72] @ (33acd0 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 46cfbc │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 25df90 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 381428 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4846d0 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - orn r0, ip, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf4a60042 │ │ │ │ + @ instruction: 0xf4b40042 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #2368] @ 0x940 │ │ │ │ @@ -335910,15 +335915,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 260ce0 │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 33acd4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336109,19 +336114,19 @@ │ │ │ │ mov r3, r2 │ │ │ │ b.n 33af3c │ │ │ │ bl 260cb0 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r4, #424]! @ 0x1a8 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf25e0042 │ │ │ │ - str r0, [r3, #120] @ 0x78 │ │ │ │ + subw r0, r6, #66 @ 0x42 │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2240042 │ │ │ │ - rsb r0, lr, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf26c0042 │ │ │ │ + @ instruction: 0xf2160042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (33b0b8 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #212] @ (33b0bc ) │ │ │ │ @@ -336129,30 +336134,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (33b0c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #196] @ (33b0c4 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (33b0c8 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (33b0cc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da754 │ │ │ │ + bl 5da7bc │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 33b030 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -336165,15 +336170,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (33b0d0 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (33b0d4 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (33b0d8 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -336199,29 +336204,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 260d40 │ │ │ │ - str r6, [r5, #108] @ 0x6c │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 33b354 ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 33b474 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r0, [r5, #13] │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r4, r2, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sbcs.w r0, r8, #66 @ 0x42 │ │ │ │ + rsb r0, r0, #66 @ 0x42 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -336235,15 +336240,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 33b122 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 33b358 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -336258,15 +336263,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (33b384 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 33b160 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 33b358 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -336303,15 +336308,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b33c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 33b204 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #432] @ (33b38c ) │ │ │ │ ldr r3, [pc, #416] @ (33b37c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336379,15 +336384,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 48411c │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 33acd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (33b3a0 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -336417,15 +336422,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (33b3ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (33b3b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 46cda8 │ │ │ │ b.n 33b1d8 │ │ │ │ @@ -336461,24 +336466,24 @@ │ │ │ │ strb r4, [r1, #9] │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r6, [r1, #7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xfa74006a │ │ │ │ str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vmla.i d16, d14, d2[0] │ │ │ │ - vext.8 q0, q2, q1, #0 │ │ │ │ - vmla.i16 d0, d6, d2[0] │ │ │ │ + ands.w r0, r6, #66 @ 0x42 │ │ │ │ + vext.8 q8, q6, q1, #0 │ │ │ │ + vmla.i16 d16, d14, d2[0] │ │ │ │ strb r6, [r1, #3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldcl 0, cr0, [r6, #264] @ 0x108 │ │ │ │ - stcl 0, cr0, [r8, #264]! @ 0x108 │ │ │ │ + cdp 0, 1, cr0, cr14, cr2, {2} │ │ │ │ + cdp 0, 3, cr0, cr0, cr2, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -337303,20 +337308,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1f4006a │ │ │ │ rsbs r0, r8, #106 @ 0x6a │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33bd58 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + @ instruction: 0xe8180042 │ │ │ │ orrs.w r0, r4, #106 @ 0x6a │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33b988 │ │ │ │ + b.n 33ba18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cdp 0, 14, cr0, cr4, cr10, {3} │ │ │ │ ldr r2, [pc, #44] @ (33bdf8 ) │ │ │ │ ldr r3, [pc, #48] @ (33bdfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -337619,19 +337623,19 @@ │ │ │ │ cdp 0, 3, cr0, cr8, cr10, {3} │ │ │ │ cdp 0, 3, cr0, cr0, cr10, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r0, #-424]! @ 0xfffffe58 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33c840 │ │ │ │ + b.n 33c8d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33c6c8 │ │ │ │ + b.n 33c758 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33c514 │ │ │ │ + b.n 33c5a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -337942,19 +337946,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xead6006a │ │ │ │ @ instruction: 0xead2006a │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w ip, {r1, r3, r5, r6} │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (33c728 ) │ │ │ │ @@ -338152,21 +338156,21 @@ │ │ │ │ b.n 33c5fa │ │ │ │ bl 260d10 │ │ │ │ blx 260028 │ │ │ │ bl 260cb0 │ │ │ │ nop │ │ │ │ b.n 33c580 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - udf #24 │ │ │ │ + udf #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 33c6c0 │ │ │ │ + udf #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 33c760 │ │ │ │ + ble.n 33c7f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (33c8d0 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -338320,15 +338324,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 33d0b4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 33d064 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 33c8bc │ │ │ │ + bgt.n 33c94c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 33cb44 │ │ │ │ @@ -338543,33 +338547,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 33cb14 │ │ │ │ blx 260028 │ │ │ │ bl 260ce0 │ │ │ │ nop │ │ │ │ b.n 33d1d8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - blt.n 33cbb0 │ │ │ │ + blt.n 33cc40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #280] @ (33cc6c ) │ │ │ │ + ldr r4, [pc, #568] @ (33cd8c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 33cc08 │ │ │ │ + bvs.n 33ca98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 33ca80 │ │ │ │ + bvs.n 33cb10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 33cc4c │ │ │ │ + bge.n 33cadc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 33cbb4 │ │ │ │ + bge.n 33cc44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33cb70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r4, [pc, #280] @ (33cc8c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 33cbec │ │ │ │ @@ -338607,27 +338611,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 33cb9c │ │ │ │ ldr r0, [pc, #32] @ (33cbfc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33cb9c │ │ │ │ nop │ │ │ │ b.n 33cd74 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (33cd14 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -338720,15 +338724,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33cc2c │ │ │ │ ldr r0, [pc, #48] @ (33cd24 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 33cc2c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 33f4b0 │ │ │ │ @@ -338736,15 +338740,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 33cdd8 │ │ │ │ + ble.n 33cc68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (33cdc8 ) │ │ │ │ @@ -338752,25 +338756,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (33cdd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #132] @ (33cdd4 ) │ │ │ │ ldr r1, [pc, #132] @ (33cdd8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #116] @ (33cddc ) │ │ │ │ ldr r2, [pc, #120] @ (33cde0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (33cde4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -338781,49 +338785,49 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #80] @ (33cdec ) │ │ │ │ ldr r1, [pc, #84] @ (33cdf0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #864] @ (33d12c ) │ │ │ │ + ldr r3, [pc, #128] @ (33ce4c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrd r0, r0, [r6, #-260] @ 0x104 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + @ instruction: 0xe99e0041 │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 33ce0c │ │ │ │ + ble.n 33ce9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #72] @ (33ce38 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r0, r5, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -338908,15 +338912,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 33cfd8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 33cfec │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (33cff0 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -338974,50 +338978,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #68] @ (33d008 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 33f644 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #240] @ (33d0d4 ) │ │ │ │ + ldr r1, [pc, #528] @ (33d1f4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 33cf64 │ │ │ │ + bgt.n 33cff4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 33cf88 │ │ │ │ + bgt.n 33d018 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #704] @ (33d2b0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 33cf2c │ │ │ │ + blt.n 33cfbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 33cef8 │ │ │ │ + blt.n 33cf88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ strb r2, [r4, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339028,25 +339032,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (33d050 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33f2d0 │ │ │ │ nop │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + ldr r0, [pc, #232] @ (33d134 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 33d138 │ │ │ │ + bge.n 33cfc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 33cf60 │ │ │ │ + bge.n 33cff0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (33d0c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339055,25 +339059,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (33d0c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #76] @ (33d0cc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (33d0d0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (33d0d4 ) │ │ │ │ ldr r2, [pc, #64] @ (33d0d8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -339084,27 +339088,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - blxns r5 │ │ │ │ + blxns lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 33d124 │ │ │ │ + bge.n 33d1b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 33d148 │ │ │ │ + bge.n 33cfd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 33d13c │ │ │ │ + beq.n 33d1cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 33d138 │ │ │ │ sub sp, #16 │ │ │ │ @@ -339112,35 +339116,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (33d140 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5d7e28 │ │ │ │ + bl 5d7e90 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 33d12a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4846d0 │ │ │ │ - bx r4 │ │ │ │ + bx sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 33d088 │ │ │ │ + bls.n 33d118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 33d0b0 │ │ │ │ + bls.n 33d140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (33d43c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339249,15 +339253,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33d16c │ │ │ │ ldr r0, [pc, #484] @ (33d44c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 33d16c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 33f54c │ │ │ │ movs r1, #0 │ │ │ │ b.n 33d1ee │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -339279,15 +339283,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33d290 │ │ │ │ ldr r0, [pc, #424] @ (33d454 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33d290 │ │ │ │ ldr r3, [pc, #400] @ (33d450 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339344,15 +339348,15 @@ │ │ │ │ b.n 33d322 │ │ │ │ ldr r0, [pc, #264] @ (33d458 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33d1b6 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -339361,22 +339365,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 33d1b6 │ │ │ │ ldr r0, [pc, #216] @ (33d45c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 33d1b6 │ │ │ │ ldr r0, [pc, #204] @ (33d460 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33d23e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339386,23 +339390,23 @@ │ │ │ │ beq.w 33d23e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 33d23e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33d23e │ │ │ │ ldr r0, [pc, #140] @ (33d464 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33d232 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339413,15 +339417,15 @@ │ │ │ │ beq.n 33d322 │ │ │ │ b.n 33d31a │ │ │ │ ldr r0, [pc, #96] @ (33d468 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33d226 │ │ │ │ @@ -339437,29 +339441,29 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #272] @ (33d558 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 33d520 │ │ │ │ + bhi.n 33d3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 33d504 │ │ │ │ + bhi.n 33d394 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33d3c0 │ │ │ │ + bvc.n 33d450 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33d360 │ │ │ │ + bvc.n 33d3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33d548 │ │ │ │ + bvc.n 33d3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33d4c0 │ │ │ │ + bvc.n 33d550 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 33d460 │ │ │ │ + bvc.n 33d4f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -339505,15 +339509,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 33d52c │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339538,15 +339542,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33d4fc │ │ │ │ ldr r0, [pc, #100] @ (33d5b0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 33d4fc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (33d5a4 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -339566,31 +339570,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33d574 │ │ │ │ ldr r0, [pc, #40] @ (33d5b8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 33d574 │ │ │ │ nop │ │ │ │ bvc.n 33d500 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 33d5bc │ │ │ │ + bvs.n 33d64c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #576] @ (33d7f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 33d514 │ │ │ │ + bpl.n 33d5a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (33d6ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339660,26 +339664,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d5dc │ │ │ │ ldr r0, [pc, #28] @ (33d6bc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33d5dc │ │ │ │ bvs.n 33d7ac │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 33d66c │ │ │ │ + bpl.n 33d6fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (33d774 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -339737,22 +339741,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 33d766 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 33d726 │ │ │ │ ldr r0, [pc, #20] @ (33d77c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33d760 │ │ │ │ bpl.n 33d864 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 33d7c4 │ │ │ │ + bmi.n 33d854 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 33d7c0 │ │ │ │ bls.n 33d7b8 │ │ │ │ @@ -340750,15 +340754,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 33e2ea │ │ │ │ mov r0, r5 │ │ │ │ bl 33d47c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -340776,15 +340780,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 33d980 │ │ │ │ b.n 33e2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -340795,15 +340799,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 33e36e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -340816,15 +340820,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 33e364 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -341245,15 +341249,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33e7c8 │ │ │ │ ldr r0, [pc, #212] @ (33e8cc ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 33e6d6 │ │ │ │ @@ -341266,15 +341270,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 33e65a │ │ │ │ ldr r0, [pc, #160] @ (33e8d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 33e65a │ │ │ │ ldr r3, [pc, #148] @ (33e8d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33e738 │ │ │ │ @@ -341287,15 +341291,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 33e738 │ │ │ │ ldr r1, [pc, #76] @ (33e8c4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33e6c8 │ │ │ │ ldr r1, [pc, #68] @ (33e8c8 ) │ │ │ │ @@ -341303,15 +341307,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33e6c8 │ │ │ │ ldr r0, [pc, #76] @ (33e8e0 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 33e6c8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r2, r4, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldmia r0!, {r1, r3, r7} │ │ │ │ @@ -341324,25 +341328,25 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033e8e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -342180,21 +342184,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 33ecb4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r3, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r6, #220 @ 0xdc │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r1, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0033f248 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -342585,21 +342589,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 48411c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -342783,15 +342787,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r5, #118 @ 0x76 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (33f910 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -342825,15 +342829,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -342873,26 +342877,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33f994 │ │ │ │ ldr r2, [pc, #64] @ (33f9f8 ) │ │ │ │ ldr r3, [pc, #52] @ (33f9ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342912,15 +342916,15 @@ │ │ │ │ nop │ │ │ │ uxtb r0, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r6, r7, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r6 │ │ │ │ + cbz r4, 33fa42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ uxth r0, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342971,19 +342975,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -343012,23 +343016,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ b.n 33fad6 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343038,45 +343042,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (33fc1c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (33fc20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #184] @ (33fc24 ) │ │ │ │ ldr r1, [pc, #184] @ (33fc28 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #168] @ (33fc2c ) │ │ │ │ ldr r1, [pc, #168] @ (33fc30 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #152] @ (33fc34 ) │ │ │ │ ldr r1, [pc, #152] @ (33fc38 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #136] @ (33fc3c ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (33fc40 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (33fc44 ) │ │ │ │ add r4, pc │ │ │ │ @@ -343107,43 +343111,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #12 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #20 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r0, 33fc78 │ │ │ │ + cbnz r0, 33fc8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r3, r0] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #360 @ 0x168 │ │ │ │ + cbz r2, 33fc40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + cbz r4, 33fc40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + cbz r2, 33fc4e │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 33fbf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + cbz r6, 33fc52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r2, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -343303,15 +343307,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 33fde8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 33fde8 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343326,25 +343330,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 33feda │ │ │ │ eors r3, r2 │ │ │ │ @@ -343436,26 +343440,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (3401ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (3401b0 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #500] @ (3401b4 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (3401b8 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -343525,33 +343529,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 38666c │ │ │ │ mov r0, r4 │ │ │ │ bl 48411c │ │ │ │ ldr r6, [pc, #312] @ (3401c8 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #308] @ (3401cc ) │ │ │ │ ldr r1, [pc, #312] @ (3401d0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 341e38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (3401d4 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -343568,42 +343572,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #188] @ (3401dc ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #156] @ (3401e0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ ldr r2, [pc, #132] @ (3401e4 ) │ │ │ │ ldr r3, [pc, #64] @ (3401a4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -343619,43 +343623,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r5, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, sp, #816 @ 0x330 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bls.n 34016c │ │ │ │ + bge.n 3401fc │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #912 @ 0x390 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + adds r0, r1, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #186 @ 0xba │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343868,24 +343872,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (3404b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #72] @ (3404b4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (3404b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (3404bc ) │ │ │ │ ldr r2, [pc, #64] @ (3404c0 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -343896,27 +343900,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, r0, r0 │ │ │ │ + adds r4, r1, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 3404b0 │ │ │ │ + bpl.n 340540 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r5, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -343928,15 +343932,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 386194 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -343962,19 +343966,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 48464c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 484b18 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 34077c ) │ │ │ │ + add r7, pc, #840 @ (adr r7, 34089c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #608 @ (adr r7, 3407b8 ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 3408d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 3405cc │ │ │ │ sub sp, #20 │ │ │ │ @@ -343982,44 +343986,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (3405d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 34059a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 3405ac │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 3405be │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4846d0 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 3405f4 ) │ │ │ │ + add r7, pc, #320 @ (adr r7, 340714 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #992 @ (adr r6, 3409b8 ) │ │ │ │ + add r7, pc, #256 @ (adr r7, 3406d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 3406ec │ │ │ │ sub sp, #16 │ │ │ │ @@ -344029,15 +344033,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -344082,26 +344086,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 3406e4 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 340638 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 340688 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 340688 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -344116,19 +344120,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 340688 │ │ │ │ - asrs r4, r4, #25 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (340770 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -344165,26 +344169,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 340714 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (340780 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 340714 │ │ │ │ nop │ │ │ │ add r5, pc, #272 @ (adr r5, 340884 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #440 @ (adr r5, 34093c ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 340a5c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -344367,17 +344371,17 @@ │ │ │ │ b.n 34091e │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 34091e │ │ │ │ nop │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r3, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -344415,33 +344419,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -344513,21 +344517,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - add r2, pc, #288 @ (adr r2, 340cc0 ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 340de0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #232 @ (adr r2, 340c8c ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 340dac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (340f48 ) │ │ │ │ @@ -344550,15 +344554,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (340f54 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (340f58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -344633,15 +344637,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (340f68 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -344718,15 +344722,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (340f70 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 340e58 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -344846,31 +344850,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #536 @ (adr r0, 341164 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #712] @ (341224 ) │ │ │ │ + ldr r3, [pc, #1000] @ (341344 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #800] @ (34128c ) │ │ │ │ + ldr r3, [pc, #64] @ (340fac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #808] @ (34129c ) │ │ │ │ + ldr r2, [pc, #72] @ (340fbc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -345030,15 +345034,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 341170 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 7342bc │ │ │ │ + bl 73430c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345074,40 +345078,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 3416a0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 25fc0c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 341b20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 341618 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 7342bc │ │ │ │ + bl 73430c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3415ac │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 341296 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -345147,15 +345151,15 @@ │ │ │ │ b.n 341240 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 341bc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34123e │ │ │ │ @@ -345504,29 +345508,29 @@ │ │ │ │ b.n 34130e │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ b.n 3415e8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #10 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #888 @ (adr r4, 341a18 ) │ │ │ │ + add r5, pc, #152 @ (adr r5, 341738 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp ip, fp │ │ │ │ + mov r4, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 25eb18 │ │ │ │ @@ -345627,26 +345631,26 @@ │ │ │ │ bpl.n 341786 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (3417d4 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341786 │ │ │ │ nop │ │ │ │ str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003417d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345678,25 +345682,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341804 │ │ │ │ ldr r0, [pc, #28] @ (341848 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341804 │ │ │ │ str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034184c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345742,45 +345746,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341890 │ │ │ │ ldr r0, [pc, #60] @ (341900 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341890 │ │ │ │ ldr r3, [pc, #52] @ (341904 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3418a0 │ │ │ │ ldr r3, [pc, #32] @ (3418fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3418a0 │ │ │ │ ldr r0, [pc, #36] @ (341908 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3418a0 │ │ │ │ nop │ │ │ │ str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034190c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -345914,15 +345918,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341a1a │ │ │ │ ldr r1, [pc, #148] @ (341b10 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3419ee │ │ │ │ ldr r1, [pc, #128] @ (341b08 ) │ │ │ │ @@ -345935,15 +345939,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (341b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3419ee │ │ │ │ ldr r3, [pc, #104] @ (341b18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3419c0 │ │ │ │ ldr r3, [pc, #76] @ (341b08 ) │ │ │ │ @@ -345954,45 +345958,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (341b1c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 3419c0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 341b84 │ │ │ │ + bgt.n 341a14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #128] @ (341b9c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341b20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346034,43 +346038,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (341bb8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341b58 │ │ │ │ ldr r0, [pc, #52] @ (341bbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341b58 │ │ │ │ ldr r2, [pc, #48] @ (341bc0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 341b58 │ │ │ │ ldr r2, [pc, #28] @ (341bb8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 341b58 │ │ │ │ ldr r0, [pc, #32] @ (341bc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341b58 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341bc8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346119,25 +346123,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (341c60 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341c28 │ │ │ │ ldr r0, [pc, #24] @ (341c64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341c28 │ │ │ │ str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341c68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346154,47 +346158,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 341cc6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ ldr r3, [pc, #40] @ (341cf0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341ca0 │ │ │ │ ldr r3, [pc, #32] @ (341cf4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341ca0 │ │ │ │ ldr r0, [pc, #24] @ (341cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341ca0 │ │ │ │ ldrh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341cfc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346261,26 +346265,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (341dc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 341d72 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341dcc : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 341e24 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -346309,25 +346313,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (341e30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341df4 │ │ │ │ ldr r0, [pc, #24] @ (341e34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341e38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346553,15 +346557,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bvs.n 34214c │ │ │ │ + bvs.n 341fdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00342078 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -346599,36 +346603,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -346644,15 +346648,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -346661,40 +346665,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -346768,15 +346772,15 @@ │ │ │ │ bhi.n 342342 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 342330 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -346803,15 +346807,15 @@ │ │ │ │ bhi.n 34234c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldr r2, [pc, #116] @ (342378 ) │ │ │ │ ldr r3, [pc, #108] @ (342370 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -347181,25 +347185,25 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003426ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347292,19 +347296,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3427ec ) │ │ │ │ ldr r0, [pc, #20] @ (3427f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r2, [r0, r2] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003427f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347377,15 +347381,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 34284a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ b.n 34284a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4801ac │ │ │ │ bl 47e300 │ │ │ │ @@ -347405,19 +347409,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003428fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347440,15 +347444,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 34295a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 72845c │ │ │ │ + bl 7284ac │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 342996 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 342996 │ │ │ │ @@ -347457,15 +347461,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 342970 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 342938 │ │ │ │ ldr r2, [pc, #72] @ (3429bc ) │ │ │ │ ldr r3, [pc, #68] @ (3429b8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -347483,15 +347487,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 342970 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -347525,15 +347529,15 @@ │ │ │ │ cbz r1, 3429f8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 342a64 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 342a3e │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -347635,25 +347639,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 73a3c0 │ │ │ │ + bl 73a410 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 342a40 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -347699,15 +347703,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 342bbe │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 342b5a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -347723,27 +347727,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 342afc │ │ │ │ b.n 342b5a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 342adc │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 342afc │ │ │ │ b.n 342b5a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (342c48 ) │ │ │ │ @@ -347757,19 +347761,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strh r4, [r7, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r6, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342c54 : │ │ │ │ cbz r0, 342c62 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -347785,19 +347789,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (342c90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + strh r4, [r5, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342c94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -347886,15 +347890,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 342dda │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 342dae │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 342dae │ │ │ │ @@ -347973,29 +347977,29 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldrb r4, [r4, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r5, #0] │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, #0] │ │ │ │ + ldrh r0, [r3, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r3, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342e80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348023,19 +348027,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (342edc ) │ │ │ │ ldr r0, [pc, #20] @ (342ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #584] @ (34312c ) │ │ │ │ + ldr r7, [pc, #872] @ (34324c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342ee4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348089,19 +348093,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (342f7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #992] @ (343360 ) │ │ │ │ + ldr r7, [pc, #256] @ (343080 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342f80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348120,19 +348124,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (342fc4 ) │ │ │ │ ldr r0, [pc, #20] @ (342fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #680] @ (343274 ) │ │ │ │ + ldr r6, [pc, #968] @ (343394 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00342fcc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00342fd0 : │ │ │ │ @@ -348212,31 +348216,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (3430bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003430c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348431,19 +348435,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3432c4 ) │ │ │ │ ldr r0, [pc, #20] @ (3432c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #680] @ (343574 ) │ │ │ │ + ldr r3, [pc, #968] @ (343694 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003432cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348509,15 +348513,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (343494 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348536,15 +348540,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 73a3c0 │ │ │ │ + bl 73a410 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -348574,15 +348578,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 343436 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 73a3c0 │ │ │ │ + bl 73a410 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 3433c8 │ │ │ │ blx 25df90 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 260638 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -348612,25 +348616,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3434a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 343408 │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (3436fc ) │ │ │ │ @@ -348680,15 +348684,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34357a │ │ │ │ ldr r0, [pc, #476] @ (343714 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34357a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 3435ce │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -348754,15 +348758,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (343710 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 343560 │ │ │ │ ldr r0, [pc, #300] @ (343720 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 343560 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34350e │ │ │ │ ldr r3, [pc, #280] @ (343724 ) │ │ │ │ @@ -348773,29 +348777,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (343710 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34350e │ │ │ │ ldr r0, [pc, #256] @ (343728 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34350e │ │ │ │ ldr r2, [pc, #252] @ (34372c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3434e4 │ │ │ │ ldr r2, [pc, #208] @ (343710 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3434e4 │ │ │ │ ldr r0, [pc, #228] @ (343730 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 3434e4 │ │ │ │ ldr r3, [pc, #220] @ (343734 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3435a2 │ │ │ │ @@ -348806,15 +348810,15 @@ │ │ │ │ bpl.n 3435a2 │ │ │ │ ldr r0, [pc, #200] @ (343738 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3435a2 │ │ │ │ ldr r3, [pc, #136] @ (34370c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34357a │ │ │ │ ldr r3, [pc, #128] @ (343710 ) │ │ │ │ @@ -348822,43 +348826,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34357a │ │ │ │ ldr r0, [pc, #156] @ (34373c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34357a │ │ │ │ ldr r3, [pc, #148] @ (343740 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34350e │ │ │ │ ldr r3, [pc, #84] @ (343710 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34350e │ │ │ │ ldr r0, [pc, #124] @ (343744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34350e │ │ │ │ ldr r3, [pc, #116] @ (343748 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343560 │ │ │ │ ldr r3, [pc, #48] @ (343710 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 343560 │ │ │ │ ldr r0, [pc, #92] @ (34374c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 343560 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r0, [r1, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -348866,43 +348870,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r5, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #8] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00343750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348956,19 +348960,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3437e4 ) │ │ │ │ ldr r0, [pc, #20] @ (3437e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - itt gt │ │ │ │ - lslgt r3, r2, #1 │ │ │ │ - strhgt r2, [r3, #10] │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003437ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349042,19 +349046,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strb r2, [r1, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bkpt 0x00fc │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + itt mi │ │ │ │ + lslmi r3, r2, #1 │ │ │ │ + strhmi r2, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp sl, r8 │ │ │ │ + mov r2, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003438c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -349126,19 +349130,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strb r6, [r6, #13] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0078 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add lr, lr │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034398c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00343990 : │ │ │ │ @@ -349159,19 +349163,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3439c8 ) │ │ │ │ ldr r0, [pc, #20] @ (3439cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - pop {r5, r6, r7, pc} │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add lr, r4 │ │ │ │ + add lr, sp │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003439d0 : │ │ │ │ cbz r0, 3439e0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349188,19 +349192,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343a0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp │ │ │ │ + add r8, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343a10 : │ │ │ │ cbz r0, 343a20 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349217,19 +349221,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343a4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343a50 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349267,19 +349271,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (343ac8 ) │ │ │ │ ldr r0, [pc, #20] @ (343acc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bics r6, r4 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343ad0 : │ │ │ │ cbz r0, 343af4 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -349302,19 +349306,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343b20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + bics r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343b24 : │ │ │ │ cbz r0, 343b34 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349331,19 +349335,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343b60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r4, r2 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343b64 : │ │ │ │ cbz r0, 343b74 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349360,19 +349364,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (343ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmn r4, r2 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00343ba4 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00343ba8 : │ │ │ │ @@ -349634,15 +349638,15 @@ │ │ │ │ bpl.w 34400e │ │ │ │ ldr.w r0, [pc, #2544] @ 3448a8 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 344010 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 344c8a │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -349797,88 +349801,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 343c44 │ │ │ │ ldr.w r0, [pc, #2040] @ 3448b8 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c70 │ │ │ │ b.n 343ffe │ │ │ │ ldr.w r0, [pc, #2008] @ 3448bc │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c68 │ │ │ │ b.n 343fe2 │ │ │ │ ldr.w r0, [pc, #1976] @ 3448c0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c60 │ │ │ │ b.n 343fc6 │ │ │ │ ldr.w r0, [pc, #1936] @ 3448c4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343d1e │ │ │ │ b.n 343f8e │ │ │ │ ldr.w r0, [pc, #1900] @ 3448c8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cd0 │ │ │ │ b.n 343f14 │ │ │ │ ldr.w r0, [pc, #1876] @ 3448cc │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c70 │ │ │ │ b.n 343ea2 │ │ │ │ ldr.w r0, [pc, #1844] @ 3448d0 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c68 │ │ │ │ b.n 343e84 │ │ │ │ ldr.w r3, [pc, #1812] @ 3448d4 │ │ │ │ @@ -349891,19 +349895,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 344064 │ │ │ │ ldr.w r0, [pc, #1788] @ 3448d8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 344064 │ │ │ │ ldr.w r0, [pc, #1776] @ 3448dc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 344206 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349914,15 +349918,15 @@ │ │ │ │ beq.w 343c44 │ │ │ │ b.n 343e1c │ │ │ │ ldr.w r0, [pc, #1724] @ 3448e0 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 344244 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -349992,23 +349996,23 @@ │ │ │ │ bpl.w 343db8 │ │ │ │ ldr.w r0, [pc, #1492] @ 3448e8 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 344010 │ │ │ │ ldr.w r0, [pc, #1472] @ 3448ec │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 344394 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -350016,15 +350020,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343db6 │ │ │ │ b.n 3442f8 │ │ │ │ ldr.w r0, [pc, #1424] @ 3448f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 344378 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350061,15 +350065,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 343db8 │ │ │ │ ldr.w r0, [pc, #1300] @ 3448f8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350097,15 +350101,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 343ce8 │ │ │ │ ldr.w r0, [pc, #1200] @ 344900 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cd0 │ │ │ │ b.n 344424 │ │ │ │ ldr.w r3, [pc, #1176] @ 344904 │ │ │ │ @@ -350166,20 +350170,20 @@ │ │ │ │ bpl.w 34400e │ │ │ │ ldr r0, [pc, #1012] @ (344908 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 344010 │ │ │ │ ldr r0, [pc, #992] @ (34490c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350187,37 +350191,37 @@ │ │ │ │ beq.w 343d1e │ │ │ │ b.n 344490 │ │ │ │ ldr r0, [pc, #960] @ (344910 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c70 │ │ │ │ b.n 3444fc │ │ │ │ ldr r0, [pc, #928] @ (344914 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c68 │ │ │ │ b.n 3444e0 │ │ │ │ ldr r0, [pc, #900] @ (344918 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350306,44 +350310,44 @@ │ │ │ │ bpl.w 34400e │ │ │ │ ldr r0, [pc, #628] @ (344924 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 344010 │ │ │ │ ldr r0, [pc, #608] @ (344928 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c68 │ │ │ │ b.n 34467e │ │ │ │ ldr r0, [pc, #576] @ (34492c ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343c70 │ │ │ │ b.n 34469a │ │ │ │ ldr r0, [pc, #544] @ (344930 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 344726 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350354,15 +350358,15 @@ │ │ │ │ beq.w 343c44 │ │ │ │ b.n 34461e │ │ │ │ ldr r0, [pc, #496] @ (344934 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 344762 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -350421,47 +350425,47 @@ │ │ │ │ bpl.w 343ce8 │ │ │ │ ldr r0, [pc, #300] @ (344938 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 344010 │ │ │ │ ldr r0, [pc, #280] @ (34493c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cd6 │ │ │ │ b.n 3447bc │ │ │ │ ldr r0, [pc, #248] @ (344940 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343ce8 │ │ │ │ b.n 3447f4 │ │ │ │ ldr r0, [pc, #216] @ (344944 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cde │ │ │ │ b.n 3447d8 │ │ │ │ strb r0, [r1, #2] │ │ │ │ @@ -350474,93 +350478,93 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #512] @ (344aa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #752] @ (344ba0 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r0, [r7, #2] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r0, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r2, #29] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, #29] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r2, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r7, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #1000] @ (344d34 ) │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 344994 │ │ │ │ add.w ip, sp, #24 │ │ │ │ @@ -350577,22 +350581,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 343db8 │ │ │ │ ldr r0, [pc, #952] @ (344d38 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 344010 │ │ │ │ ldr r0, [pc, #932] @ (344d3c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350641,47 +350645,47 @@ │ │ │ │ bpl.w 343ce8 │ │ │ │ ldr r0, [pc, #776] @ (344d40 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 344010 │ │ │ │ ldr r0, [pc, #752] @ (344d44 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cd6 │ │ │ │ b.n 3449ea │ │ │ │ ldr r0, [pc, #724] @ (344d48 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343ce8 │ │ │ │ b.n 344a22 │ │ │ │ ldr r0, [pc, #692] @ (344d4c ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 343cde │ │ │ │ b.n 344a06 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -350727,52 +350731,52 @@ │ │ │ │ bpl.w 3445e4 │ │ │ │ ldr r0, [pc, #548] @ (344d50 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 344010 │ │ │ │ ldr r0, [pc, #524] @ (344d54 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3445e4 │ │ │ │ b.n 344b16 │ │ │ │ ldr r3, [pc, #460] @ (344d34 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3445c8 │ │ │ │ ldr r0, [pc, #484] @ (344d58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3445ce │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 343c9e │ │ │ │ ldr r0, [pc, #452] @ (344d5c ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 344010 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #428] @ (344d60 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #424] @ (344d64 ) │ │ │ │ ldr r0, [pc, #428] @ (344d68 ) │ │ │ │ @@ -350915,79 +350919,97 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + strb r6, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r0, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldr r2, [r4, #88] @ 0x58 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldr r2, [r1, #88] @ 0x58 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #784 @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #400 @ 0x190 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @@ -350997,45 +351019,27 @@ │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, sp, #848 @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldr r4, [r2, #96] @ 0x60 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00344e1c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351061,19 +351065,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (344e70 ) │ │ │ │ ldr r0, [pc, #20] @ (344e74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344e78 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351095,19 +351099,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344ecc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351128,19 +351132,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344f18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344f1c : │ │ │ │ cbz r0, 344f2c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351157,19 +351161,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344f5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #24 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344f60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351192,19 +351196,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (344fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r7, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00344fb0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351216,15 +351220,15 @@ │ │ │ │ cbz r2, 344fd0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 344ff2 │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351248,19 +351252,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (34502c ) │ │ │ │ ldr r0, [pc, #20] @ (345030 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - add r7, pc, #504 @ (adr r7, 345224 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 345344 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345034 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351281,19 +351285,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (34507c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #208 @ (adr r7, 345148 ) │ │ │ │ + add r7, pc, #496 @ (adr r7, 345268 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345080 : │ │ │ │ cbz r0, 345096 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -351312,19 +351316,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3450c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3450c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - add r6, pc, #936 @ (adr r6, 345468 ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 345188 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003450c8 : │ │ │ │ cbz r0, 3450d8 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351341,19 +351345,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (345108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #672 @ (adr r6, 3453a4 ) │ │ │ │ + add r6, pc, #960 @ (adr r6, 3454c4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + ldr r6, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034510c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351414,15 +351418,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (345210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3451ae │ │ │ │ ldr r0, [pc, #112] @ (345218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -351439,19 +351443,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (345220 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345164 │ │ │ │ ldr r0, [pc, #56] @ (345224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345138 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345194 │ │ │ │ b.n 3451ae │ │ │ │ @@ -351462,21 +351466,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00345228 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -351556,15 +351560,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 345432 │ │ │ │ movs r5, #0 │ │ │ │ b.n 34531c │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34547e │ │ │ │ @@ -351591,26 +351595,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (3454f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 345288 │ │ │ │ ldr r0, [pc, #432] @ (3454fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345288 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3454aa │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3452fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 3453da │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -351621,20 +351625,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 72842c │ │ │ │ + bl 72847c │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 72845c │ │ │ │ + bl 7284ac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 3453c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -351646,23 +351650,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ b.n 34531c │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3452fc │ │ │ │ b.n 345384 │ │ │ │ ldr r3, [pc, #268] @ (345500 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351670,55 +351674,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (3454f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 345260 │ │ │ │ ldr r0, [pc, #248] @ (345504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345260 │ │ │ │ ldr r3, [pc, #244] @ (345508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345328 │ │ │ │ ldr r3, [pc, #216] @ (3454f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345328 │ │ │ │ ldr r0, [pc, #228] @ (34550c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345328 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34536e │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3452fc │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 72842c │ │ │ │ + bl 72847c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 72845c │ │ │ │ + bl 7284ac │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3453c8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -351732,15 +351736,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3454f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 345288 │ │ │ │ ldr r0, [pc, #112] @ (345514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345288 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 34536e │ │ │ │ ldr r3, [pc, #100] @ (345518 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -351750,15 +351754,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (3454f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 345288 │ │ │ │ ldr r0, [pc, #80] @ (34551c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345288 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 34531c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r2, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -351770,31 +351774,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00345520 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351841,15 +351845,15 @@ │ │ │ │ bhi.n 345594 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 345606 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ mov r0, r4 │ │ │ │ bl 3434a8 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -351860,15 +351864,15 @@ │ │ │ │ bhi.n 3455c8 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 345600 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 73a17c │ │ │ │ + bl 73a1cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345698 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (345744 ) │ │ │ │ ldr r3, [pc, #352] @ (345740 ) │ │ │ │ add r2, pc │ │ │ │ @@ -351917,24 +351921,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34556e │ │ │ │ ldr r0, [pc, #264] @ (345754 ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34556e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 345702 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3455dc │ │ │ │ ldr r0, [pc, #244] @ (345758 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3456be │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 345720 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351947,15 +351951,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (34574c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34565c │ │ │ │ ldr r0, [pc, #208] @ (345760 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34565c │ │ │ │ ldr r3, [pc, #200] @ (345764 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3455da │ │ │ │ ldr r3, [pc, #168] @ (34574c ) │ │ │ │ @@ -351964,30 +351968,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3455da │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (345768 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3455da │ │ │ │ cbz r2, 3456dc │ │ │ │ ldr r3, [pc, #168] @ (34576c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3456dc │ │ │ │ ldr r3, [pc, #128] @ (34574c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3456dc │ │ │ │ ldr r0, [pc, #156] @ (345770 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r7, #16 │ │ │ │ b.n 345570 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34565c │ │ │ │ ldr r3, [pc, #140] @ (345774 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -351996,29 +352000,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (34574c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34565c │ │ │ │ ldr r0, [pc, #124] @ (345778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34565c │ │ │ │ ldr r3, [pc, #120] @ (34577c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34565c │ │ │ │ ldr r3, [pc, #60] @ (34574c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34565c │ │ │ │ ldr r0, [pc, #104] @ (345780 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34565c │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3456e0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 345636 │ │ │ │ b.n 34556e │ │ │ │ @@ -352036,47 +352040,47 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #368] @ (3458e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34579c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (345800 ) │ │ │ │ @@ -352107,27 +352111,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3457be │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (345810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3457be │ │ │ │ nop │ │ │ │ strb r2, [r3, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 34bc34 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352187,35 +352191,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (3459fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #272] @ (345a00 ) │ │ │ │ ldr r1, [pc, #276] @ (345a04 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #256] @ (345a08 ) │ │ │ │ ldr r1, [pc, #260] @ (345a0c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #244] @ (345a10 ) │ │ │ │ ldr r1, [pc, #244] @ (345a14 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (345a18 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 345a1c │ │ │ │ @@ -352278,64 +352282,64 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (345a44 ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #904 @ (adr r0, 345d80 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 345aa0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 9, cr0, cr8, cr0, {2} │ │ │ │ + cdp2 0, 14, cr0, cr0, cr0, {2} │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [r0, #112] @ 0x70 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r0, r1] │ │ │ │ lsls r2, r7, #1 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #16] @ (345a44 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352370,15 +352374,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345a66 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (345aec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 345a66 │ │ │ │ ldr r3, [pc, #56] @ (345af0 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (345af4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -352397,19 +352401,19 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 345bcc │ │ │ │ @@ -352452,15 +352456,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 345b4a │ │ │ │ ldr r0, [pc, #100] @ (345bdc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345b4a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 345b4a │ │ │ │ ldr r3, [pc, #88] @ (345be0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352469,48 +352473,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 345b4a │ │ │ │ ldr r0, [pc, #68] @ (345be4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345b4a │ │ │ │ ldr r3, [pc, #60] @ (345be8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345b4a │ │ │ │ ldr r3, [pc, #32] @ (345bd8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345b4a │ │ │ │ ldr r0, [pc, #40] @ (345bec ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345b4a │ │ │ │ str r2, [r7, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #320] @ (345d18 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (345d14 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -352566,15 +352570,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (345d2c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 345c32 │ │ │ │ ldr r0, [pc, #176] @ (345d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345c32 │ │ │ │ ldr r3, [pc, #156] @ (345d24 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -352591,15 +352595,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 345c36 │ │ │ │ ldr r0, [pc, #132] @ (345d38 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 345c36 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -352626,15 +352630,15 @@ │ │ │ │ bpl.n 345c36 │ │ │ │ ldr r0, [pc, #68] @ (345d40 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 345c36 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -352645,23 +352649,23 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (345e90 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352727,15 +352731,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 345e8a │ │ │ │ ldr r0, [pc, #196] @ (345eb0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #168] @ (345ea0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345e40 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 345d8c │ │ │ │ @@ -352772,15 +352776,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 345dfe │ │ │ │ ldr r0, [pc, #100] @ (345ebc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345dfe │ │ │ │ ldr r3, [pc, #92] @ (345ec0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345e12 │ │ │ │ ldr r3, [pc, #56] @ (345ea8 ) │ │ │ │ @@ -352789,15 +352793,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 345e12 │ │ │ │ ldr r0, [pc, #76] @ (345ec4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 345e12 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #976] @ (346264 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -352810,25 +352814,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #480] @ (346090 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #232] @ (345fa0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (345f34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352837,25 +352841,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (345f3c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #76] @ (345f40 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (345f44 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (345f48 ) │ │ │ │ ldr r2, [pc, #64] @ (345f4c ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -352866,27 +352870,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #68] @ 0x44 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r7, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sbcs r6, r7 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #32 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 345fdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -352896,15 +352900,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (345fe8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #108] @ (345fec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345fbc │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352931,32 +352935,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (345ff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345f88 │ │ │ │ ldr r0, [pc, #36] @ (345ff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 345f88 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [pc, #864] @ (34634c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #880] @ (346364 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -352968,15 +352972,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 386194 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -353003,19 +353007,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34b5d8 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (346178 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353025,15 +353029,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (346184 ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #200] @ (346188 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34615a │ │ │ │ @@ -353054,39 +353058,39 @@ │ │ │ │ bl 4846d0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 382b38 │ │ │ │ cbnz r0, 346118 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 381f3c │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 383560 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 34611a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 3829e4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -353099,36 +353103,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (34619c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3460ca │ │ │ │ ldr r0, [pc, #48] @ (3461a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3460ca │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #584] @ (3463d0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movt r0, #10304 @ 0x2840 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + @ instruction: 0xf70a0040 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #940] @ (346568 ) │ │ │ │ @@ -353148,15 +353152,15 @@ │ │ │ │ ldr r1, [pc, #932] @ (34657c ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #916] @ (346580 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 346636 │ │ │ │ @@ -353252,15 +353256,15 @@ │ │ │ │ bl 48411c │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -353275,15 +353279,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 38350c │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 34633c │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -353297,15 +353301,15 @@ │ │ │ │ ldr r1, [pc, #576] @ (3465b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 381d88 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -353363,19 +353367,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (3465c0 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 484554 │ │ │ │ @@ -353461,76 +353465,76 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 346358 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ (3465d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 346358 │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 3463ca │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #536] @ (346788 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #528] @ (346784 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xb834 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r6, #24] │ │ │ │ + str r4, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #24] │ │ │ │ + str r6, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r1, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf4ba0040 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + add.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ + strb r0, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bics.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + eor.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ + str r5, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x00ca │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + itee ne │ │ │ │ + lslne r3, r0, #1 │ │ │ │ + stmiaeq r1!, {r2, r3, r4, r7} │ │ │ │ + lsleq r2, r5, #1 │ │ │ │ bx fp │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r5, r3] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346394 │ │ │ │ ldr r3, [pc, #300] @ (346710 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353542,15 +353546,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 346394 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ (346718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 346394 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3466cc │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 3464e4 │ │ │ │ @@ -353575,15 +353579,15 @@ │ │ │ │ ldr r3, [pc, #204] @ (346714 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3461f8 │ │ │ │ ldr r0, [pc, #204] @ (346720 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3461f8 │ │ │ │ ldr r3, [pc, #200] @ (346724 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34647a │ │ │ │ @@ -353599,15 +353603,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ (346728 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34647a │ │ │ │ ldr r3, [pc, #140] @ (34672c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3464e4 │ │ │ │ @@ -353615,15 +353619,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3464e4 │ │ │ │ ldr r0, [pc, #120] @ (346730 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3464e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3464e4 │ │ │ │ ldr r3, [pc, #92] @ (34672c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353637,15 +353641,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3466e8 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 346610 │ │ │ │ ldr r0, [pc, #72] @ (346734 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3466e2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #60] @ (346738 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ ldr r0, [pc, #56] @ (34673c ) │ │ │ │ add r0, pc │ │ │ │ @@ -353653,35 +353657,35 @@ │ │ │ │ ldr r0, [pc, #52] @ (346740 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #480] @ (346908 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r2] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r6, r7] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -353962,15 +353966,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (346a70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353982,15 +353986,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (346adc ) │ │ │ │ ldr r3, [pc, #104] @ (346ae0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -354015,15 +354019,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (346aec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -354035,15 +354039,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -354100,26 +354104,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (346ba4 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 346b44 │ │ │ │ nop │ │ │ │ asrs r2, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (346c14 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -354153,25 +354157,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (346c24 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 346bc8 │ │ │ │ lsls r4, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (346d48 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354260,40 +354264,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 346c52 │ │ │ │ ldr r0, [pc, #104] @ (346d64 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 346c52 │ │ │ │ ldr r0, [pc, #96] @ (346d68 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 346c4a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 346cb8 │ │ │ │ b.n 346c4a │ │ │ │ ldr r0, [pc, #68] @ (346d6c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 346c4e │ │ │ │ ldr r0, [pc, #56] @ (346d70 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 346c4a │ │ │ │ ands r0, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ @@ -354302,21 +354306,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrb r6, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldrh r0, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 346df0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -354353,26 +354357,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 346d9a │ │ │ │ ldr r0, [pc, #32] @ (346e00 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 346d9a │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #640] @ (34707c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (346e78 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -354409,27 +354413,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346e2a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (346e88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 346e2a │ │ │ │ nop │ │ │ │ subs r6, #54 @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #112] @ (346ef4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (346ec8 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (346ecc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -354450,24 +354454,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346e9c │ │ │ │ ldr r0, [pc, #24] @ (346ed8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ subs r5, #190 @ 0xbe │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 346f44 │ │ │ │ mov r3, r2 │ │ │ │ @@ -354498,26 +354502,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 346f00 │ │ │ │ ldr r0, [pc, #36] @ (346f54 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 346f00 │ │ │ │ subs r5, #92 @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 346fd4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354550,29 +354554,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 346f96 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (346fe4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 346f96 │ │ │ │ subs r4, #224 @ 0xe0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #992] @ (3473c0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -354657,15 +354661,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (347118 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347092 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #250 @ 0xfa │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354675,15 +354679,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #186 @ 0xba │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 3471c0 │ │ │ │ add.w r1, r0, #20480 @ 0x5000 │ │ │ │ @@ -354734,27 +354738,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 347148 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #32] @ (3471d0 ) │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ b.n 347148 │ │ │ │ nop │ │ │ │ subs r3, #26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 34711c │ │ │ │ ldr r3, [pc, #80] @ (347230 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ @@ -354775,31 +354779,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (347234 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3471fc │ │ │ │ ldr r0, [pc, #32] @ (347238 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r2, [pc, #20] @ (347234 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3471fc │ │ │ │ ldr r0, [pc, #20] @ (34723c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ subs r2, #110 @ 0x6e │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r5] │ │ │ │ + ldr r2, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -354924,23 +354928,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 34732c │ │ │ │ ldr r0, [pc, #120] @ (347424 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 34732c │ │ │ │ ldr r0, [pc, #100] @ (347428 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -354957,34 +354961,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347360 │ │ │ │ ldr r0, [pc, #44] @ (347430 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347360 │ │ │ │ nop │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (347684 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r5, r1] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355076,97 +355080,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (3475b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3474d4 │ │ │ │ ldr r0, [pc, #144] @ (3475b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3474d4 │ │ │ │ ldr r3, [pc, #136] @ (3475bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3474be │ │ │ │ ldr r3, [pc, #120] @ (3475b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3474be │ │ │ │ ldr r0, [pc, #120] @ (3475c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3474be │ │ │ │ ldr r3, [pc, #116] @ (3475c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347496 │ │ │ │ ldr r3, [pc, #88] @ (3475b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347496 │ │ │ │ ldr r0, [pc, #100] @ (3475c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347496 │ │ │ │ ldr r3, [pc, #92] @ (3475cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347500 │ │ │ │ ldr r3, [pc, #60] @ (3475b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347500 │ │ │ │ ldr r0, [pc, #76] @ (3475d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347500 │ │ │ │ ldr r3, [pc, #72] @ (3475d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3474ee │ │ │ │ ldr r3, [pc, #28] @ (3475b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3474ee │ │ │ │ ldr r0, [pc, #56] @ (3475d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3474ee │ │ │ │ subs r0, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r7] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 347634 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355191,27 +355195,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3475fe │ │ │ │ ldr r0, [pc, #32] @ (347644 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3475fe │ │ │ │ nop │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (347704 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (347708 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -355250,15 +355254,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34766a │ │ │ │ ldr r0, [pc, #104] @ (347714 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r1, [pc, #84] @ (34770c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 347680 │ │ │ │ ldr r1, [pc, #80] @ (347710 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -355270,15 +355274,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (347718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355292,28 +355296,28 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34785c │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 347872 │ │ │ │ @@ -355397,53 +355401,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 3477ca │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 347790 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347756 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347760 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34776a │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347774 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34777e │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34777e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -355479,19 +355483,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 347940 │ │ │ │ b.n 3477de │ │ │ │ nop │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (347a80 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -355537,15 +355541,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (347a8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3479dc │ │ │ │ ldr r0, [pc, #188] @ (347a94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 34771c │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 347996 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355571,28 +355575,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 347980 │ │ │ │ ldr r0, [pc, #124] @ (347a9c ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347980 │ │ │ │ ldr r0, [pc, #112] @ (347aa0 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347992 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3479c2 │ │ │ │ b.n 3479dc │ │ │ │ @@ -355604,37 +355608,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (347a8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3479ee │ │ │ │ ldr r0, [pc, #48] @ (347aa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3479ee │ │ │ │ adds r2, #220 @ 0xdc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 347b70 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355676,15 +355680,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347af2 │ │ │ │ ldr r0, [pc, #96] @ (347b80 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #84] @ (347b84 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347af2 │ │ │ │ ldr r3, [pc, #64] @ (347b7c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -355703,34 +355707,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 347adc │ │ │ │ ldr r0, [pc, #44] @ (347b90 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347adc │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (347cc8 ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -355754,15 +355758,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355812,15 +355816,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347bdc │ │ │ │ ldr r0, [pc, #112] @ (347cdc ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 347bdc │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -355828,15 +355832,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 347c56 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (347ce0 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -355852,17 +355856,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #400] @ (347e64 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (347d68 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -355905,27 +355909,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 347d32 │ │ │ │ ldr r0, [pc, #28] @ (347d78 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347d32 │ │ │ │ nop │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -355997,35 +356001,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 347dd2 │ │ │ │ ldr r0, [pc, #84] @ (347e90 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347dd2 │ │ │ │ ldr r3, [pc, #72] @ (347e94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347dfa │ │ │ │ ldr r3, [pc, #52] @ (347e88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347dfa │ │ │ │ ldr r0, [pc, #56] @ (347e98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347dfa │ │ │ │ ldr r0, [pc, #52] @ (347e9c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 347e24 │ │ │ │ b.n 347dd2 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ @@ -356034,21 +356038,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #504] @ (34808c ) │ │ │ │ + ldr r6, [pc, #792] @ (3481ac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 3483ec │ │ │ │ sub sp, #28 │ │ │ │ @@ -356201,15 +356205,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 347f72 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (348408 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f72 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 34805a │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -356248,15 +356252,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 347f72 │ │ │ │ ldr r0, [pc, #856] @ (348410 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f72 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3450c8 │ │ │ │ @@ -356273,15 +356277,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 347f5e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (348418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347f5e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3482cc │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 347ff0 │ │ │ │ b.n 347f02 │ │ │ │ @@ -356306,15 +356310,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 347f02 │ │ │ │ ldr r0, [pc, #728] @ (348424 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347f02 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 344e78 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 347f7a │ │ │ │ @@ -356336,15 +356340,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 347f7a │ │ │ │ ldr r0, [pc, #660] @ (34842c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347f7a │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 345228 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34835a │ │ │ │ @@ -356375,15 +356379,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 348130 │ │ │ │ ldr r0, [pc, #564] @ (348434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 347efc │ │ │ │ ldr r2, [pc, #556] @ (348438 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356392,15 +356396,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 347fb2 │ │ │ │ ldr r0, [pc, #536] @ (34843c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 347fb2 │ │ │ │ ldr r3, [pc, #524] @ (348440 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347f52 │ │ │ │ @@ -356410,15 +356414,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 347f52 │ │ │ │ ldr r0, [pc, #504] @ (348444 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 347f52 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 348316 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -356481,15 +356485,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 348078 │ │ │ │ ldr r0, [pc, #336] @ (348450 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348078 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3483b4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 3482b4 │ │ │ │ @@ -356501,15 +356505,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (348404 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 348262 │ │ │ │ ldr r0, [pc, #300] @ (348458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348262 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3482aa │ │ │ │ ldr r3, [pc, #220] @ (34841c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -356519,15 +356523,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3482a8 │ │ │ │ ldr r0, [pc, #264] @ (34845c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3482a8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3482aa │ │ │ │ ldr r2, [pc, #252] @ (348460 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -356536,19 +356540,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (348404 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 3482aa │ │ │ │ ldr r0, [pc, #236] @ (348464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3482a8 │ │ │ │ ldr r0, [pc, #232] @ (348468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 348000 │ │ │ │ ldr r1, [pc, #188] @ (348448 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 34839c │ │ │ │ ldr r1, [pc, #112] @ (348404 ) │ │ │ │ @@ -356558,15 +356562,15 @@ │ │ │ │ bmi.n 3483ce │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 34829e │ │ │ │ b.n 34833c │ │ │ │ ldr r0, [pc, #196] @ (34846c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 347fea │ │ │ │ ldr r2, [pc, #184] @ (348470 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3483c6 │ │ │ │ @@ -356577,21 +356581,21 @@ │ │ │ │ bmi.n 3483dc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34839c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (348474 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348298 │ │ │ │ ldr r0, [pc, #152] @ (348478 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348298 │ │ │ │ nop │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356601,71 +356605,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r7] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r4, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r3, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #832] @ (348788 ) │ │ │ │ + str r0, [r3, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #128] @ (3484e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r3] │ │ │ │ + str r6, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w sl, [pc, #324] @ 3485d4 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -356764,15 +356768,15 @@ │ │ │ │ bpl.n 3484ee │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (3485e4 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -356790,21 +356794,21 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #1000] @ (3489d0 ) │ │ │ │ + str r2, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #19] │ │ │ │ + strb r6, [r2, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #628] @ (34887c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -356899,19 +356903,19 @@ │ │ │ │ bne.w 348816 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 348688 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (348884 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356967,15 +356971,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 3486b4 │ │ │ │ b.n 348632 │ │ │ │ ldr r0, [pc, #212] @ (348894 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 34863a │ │ │ │ ldr r3, [pc, #192] @ (348898 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356984,30 +356988,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (348888 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348780 │ │ │ │ ldr r0, [pc, #176] @ (34889c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3486a0 │ │ │ │ ldr r3, [pc, #172] @ (3488a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348692 │ │ │ │ ldr r3, [pc, #136] @ (348888 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 348692 │ │ │ │ ldr r0, [pc, #152] @ (3488a4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 348692 │ │ │ │ ldr r3, [pc, #144] @ (3488a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34870a │ │ │ │ ldr r3, [pc, #100] @ (348888 ) │ │ │ │ @@ -357016,15 +357020,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34870a │ │ │ │ ldr r0, [pc, #124] @ (3488ac ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34870a │ │ │ │ ldr r2, [pc, #112] @ (3488b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 348780 │ │ │ │ ldr r2, [pc, #60] @ (348888 ) │ │ │ │ @@ -357032,59 +357036,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 348780 │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (3488b4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3486a0 │ │ │ │ ldr r0, [pc, #84] @ (3488b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3486a0 │ │ │ │ ldr r0, [pc, #76] @ (3488bc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 34874e │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #472] @ (348a70 ) │ │ │ │ + ldr r7, [pc, #760] @ (348b90 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #888] @ (348c18 ) │ │ │ │ + ldr r1, [pc, #152] @ (348938 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #648] @ (348b30 ) │ │ │ │ + ldr r6, [pc, #936] @ (348c50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #168] @ (348958 ) │ │ │ │ + ldr r6, [pc, #456] @ (348a78 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #744] @ (348ba0 ) │ │ │ │ + ldr r6, [pc, #8] @ (3488c0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #112] @ (34892c ) │ │ │ │ + ldr r0, [pc, #400] @ (348a4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #480] @ (348aa0 ) │ │ │ │ + ldr r6, [pc, #768] @ (348bc0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357191,19 +357195,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 348bcc │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 3489b4 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -357235,15 +357239,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34890c │ │ │ │ ldr r0, [pc, #400] @ (348c18 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 34890c │ │ │ │ ldr r2, [pc, #380] @ (348c1c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -357273,15 +357277,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 348968 │ │ │ │ ldr r0, [pc, #316] @ (348c28 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 348968 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357298,15 +357302,15 @@ │ │ │ │ bpl.w 34893a │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (348c30 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348bac │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -357320,15 +357324,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348ac4 │ │ │ │ ldr r0, [pc, #204] @ (348c34 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357343,30 +357347,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3489cc │ │ │ │ ldr r0, [pc, #152] @ (348c3c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3489cc │ │ │ │ ldr r3, [pc, #144] @ (348c40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348b38 │ │ │ │ ldr r3, [pc, #92] @ (348c14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 348b38 │ │ │ │ ldr r0, [pc, #128] @ (348c44 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 348b38 │ │ │ │ ldr r3, [pc, #120] @ (348c48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348a06 │ │ │ │ ldr r3, [pc, #56] @ (348c14 ) │ │ │ │ @@ -357375,61 +357379,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 348a06 │ │ │ │ ldr r0, [pc, #100] @ (348c4c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 348a06 │ │ │ │ ldr r0, [pc, #88] @ (348c50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 348926 │ │ │ │ nop │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #1016] @ (349014 ) │ │ │ │ + ldr r5, [pc, #280] @ (348d34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (348e88 ) │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r1 │ │ │ │ + rors r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #944] @ (348fe4 ) │ │ │ │ + ldr r3, [pc, #208] @ (348d04 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #592] @ (348e88 ) │ │ │ │ + ldr r4, [pc, #880] @ (348fa8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #592] @ (348e90 ) │ │ │ │ + ldr r4, [pc, #880] @ (348fb0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7 │ │ │ │ + adcs r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #464] @ (348e20 ) │ │ │ │ + ldr r2, [pc, #752] @ (348f40 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #840] @ (348f9c ) │ │ │ │ + ldr r4, [pc, #104] @ (348cbc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (348dbc ) │ │ │ │ @@ -357475,15 +357479,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 348c90 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348cc8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ bl 346f58 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 348cc8 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -357507,15 +357511,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 347aac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348c84 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 347d7c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 348cba │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -357557,27 +357561,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 348cae │ │ │ │ ldr r0, [pc, #32] @ (348dcc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 348cae │ │ │ │ nop │ │ │ │ subs r2, r4, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #704] @ (349090 ) │ │ │ │ + ldr r2, [pc, #992] @ (3491b0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (348eb4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -357604,43 +357608,43 @@ │ │ │ │ cbnz r3, 348e82 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 3488c0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348e0a │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348e10 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348e16 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348e1c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 348e1c │ │ │ │ ldr r3, [pc, #40] @ (348ebc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357649,26 +357653,26 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348df0 │ │ │ │ ldr r0, [pc, #28] @ (348ec4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 348df0 │ │ │ │ nop │ │ │ │ subs r2, r5, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #152] @ (348f60 ) │ │ │ │ + ldr r2, [pc, #440] @ (349080 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #268] @ (348fe4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357699,43 +357703,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3488c0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348f08 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348f0e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348f14 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348f1a │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 348f1a │ │ │ │ ldr r3, [pc, #88] @ (348fec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 348fa4 │ │ │ │ @@ -357754,22 +357758,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (348ff0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348eec │ │ │ │ ldr r0, [pc, #56] @ (348ff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 348eec │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (348ffc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348fa8 │ │ │ │ @@ -357780,17 +357784,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #536] @ (349214 ) │ │ │ │ + ldr r1, [pc, #824] @ (349334 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #184] @ (3490b8 ) │ │ │ │ + ldr r1, [pc, #472] @ (3491d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (349160 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357851,46 +357855,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349038 │ │ │ │ ldr r0, [pc, #204] @ (349170 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34907e │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 349078 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 349072 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34906a │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 349062 │ │ │ │ ldr r1, [pc, #96] @ (349174 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357899,15 +357903,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34904e │ │ │ │ ldr r0, [pc, #80] @ (349178 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34904e │ │ │ │ ldr r1, [pc, #64] @ (34917c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357917,35 +357921,35 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34904e │ │ │ │ ldr r0, [pc, #44] @ (349180 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34904e │ │ │ │ nop │ │ │ │ adds r4, r6, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #136] @ (3491fc ) │ │ │ │ + ldr r1, [pc, #424] @ (34931c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #360] @ (3492e4 ) │ │ │ │ + ldr r0, [pc, #648] @ (349404 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - blx lr │ │ │ │ + ldr r0, [pc, #224] @ (349264 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (3492e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -358006,46 +358010,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3491bc │ │ │ │ ldr r0, [pc, #204] @ (3492f4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 349202 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 3491fc │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 3491f6 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 3491ee │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 3491e6 │ │ │ │ ldr r1, [pc, #92] @ (3492f8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -358054,15 +358058,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3491d2 │ │ │ │ ldr r0, [pc, #80] @ (3492fc ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3491d2 │ │ │ │ ldr r1, [pc, #60] @ (349300 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -358072,34 +358076,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3491d2 │ │ │ │ ldr r0, [pc, #44] @ (349304 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 3491d2 │ │ │ │ subs r0, r6, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #144] @ (349388 ) │ │ │ │ + ldr r0, [pc, #432] @ (3494a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - bxns fp │ │ │ │ + blxns r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (34954c ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -358152,15 +358156,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 349410 │ │ │ │ ldr r0, [pc, #452] @ (349560 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 349410 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -358195,35 +358199,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 349504 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 349330 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 3493da │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 3493d4 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 3493ce │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 3493c8 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 3493c0 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 349406 │ │ │ │ @@ -358247,15 +358251,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 349330 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (34956c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 349330 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 34937c │ │ │ │ ldr r2, [pc, #148] @ (349554 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -358294,15 +358298,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349410 │ │ │ │ ldr r0, [pc, #92] @ (349578 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 349410 │ │ │ │ ldr r2, [pc, #84] @ (34957c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3494c6 │ │ │ │ ldr r2, [pc, #40] @ (34955c ) │ │ │ │ @@ -358311,44 +358315,44 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3494c6 │ │ │ │ ldr r0, [pc, #68] @ (349580 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3494c6 │ │ │ │ adds r0, r6, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bx lr │ │ │ │ + blx r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #928] @ (34990c ) │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r6, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r2 │ │ │ │ + mov r2, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -358414,19 +358418,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 349c94 │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34970a │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -358438,19 +358442,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 349cbc │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34970a │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -358695,15 +358699,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (349d0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3497f6 │ │ │ │ ldr r0, [pc, #944] @ (349d10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3497f6 │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -358732,15 +358736,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (349d0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3497f2 │ │ │ │ ldr r0, [pc, #856] @ (349d14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3497f2 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 342078 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 349808 │ │ │ │ @@ -358757,15 +358761,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (349d0c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 349808 │ │ │ │ ldr r0, [pc, #804] @ (349d1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 349808 │ │ │ │ ldr r3, [pc, #796] @ (349d20 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358776,15 +358780,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3497c4 │ │ │ │ ldr r0, [pc, #772] @ (349d24 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 3497c4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 349a3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 349c32 │ │ │ │ @@ -358908,45 +358912,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (349d0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 349722 │ │ │ │ ldr r0, [pc, #428] @ (349d38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 349722 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 3496fe │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3496ea │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3496f4 │ │ │ │ b.n 349bec │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3496e0 │ │ │ │ b.n 349ba2 │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3496fe │ │ │ │ b.n 349b92 │ │ │ │ movs r2, #1 │ │ │ │ @@ -359011,15 +359015,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 349650 │ │ │ │ ldr r0, [pc, #144] @ (349d40 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 349650 │ │ │ │ ldr r3, [pc, #124] @ (349d3c ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34969c │ │ │ │ @@ -359029,15 +359033,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34969c │ │ │ │ ldr r0, [pc, #108] @ (349d44 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34969c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (349d48 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (349d4c ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -359048,45 +359052,45 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #128] @ (349d88 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r1 │ │ │ │ + orrs r6, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - negs r2, r6 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #800] @ (34a03c ) │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r2 │ │ │ │ + tst r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r1 │ │ │ │ + rors r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + str r4, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r0 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #232 @ 0xe8 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (349e1c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -359159,21 +359163,21 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r5, #27 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ + cmp r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 349eec │ │ │ │ sub sp, #24 │ │ │ │ @@ -359238,17 +359242,17 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #23 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -359291,26 +359295,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 34a084 │ │ │ │ bl 345034 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ subs r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ bhi.w 34a380 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r6, sp, #168 @ 0xa8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ add.w r0, r8, r7 │ │ │ │ subs r2, r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -359663,15 +359667,15 @@ │ │ │ │ bhi.n 34a3a0 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ b.n 349fde │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -360068,15 +360072,15 @@ │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34a498 │ │ │ │ ldr r0, [pc, #800] @ (34ab34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34a498 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr.w r3, [sl, #592] @ 0x250 │ │ │ │ subs r6, r2, r1 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ @@ -360221,15 +360225,15 @@ │ │ │ │ bpl.w 34a510 │ │ │ │ ldr r0, [pc, #412] @ (34ab3c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34a510 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w lr, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr.w r8, [r3] │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ @@ -360293,15 +360297,15 @@ │ │ │ │ ldrb.w r3, [sl, #600] @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #220] @ (34ab44 ) │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34a45a │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 34a8a2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r3, r2 │ │ │ │ @@ -360355,43 +360359,43 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, r3] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #816] @ (34ae7c ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #18 │ │ │ │ bpl.w 34a0e2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ lsls r2, r3, #16 │ │ │ │ @@ -360430,19 +360434,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b248 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -360461,19 +360465,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b41c │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a054 │ │ │ │ ldr.w r3, [pc, #2228] @ 34b508 │ │ │ │ @@ -360486,15 +360490,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34a054 │ │ │ │ ldr.w r0, [pc, #2204] @ 34b510 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a054 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 34a02c │ │ │ │ ldr.w r3, [pc, #2180] @ 34b514 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -360505,15 +360509,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 349f66 │ │ │ │ ldr.w r0, [pc, #2156] @ 34b518 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 349f66 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360612,45 +360616,45 @@ │ │ │ │ lsr.w sl, sl, r8 │ │ │ │ cmp sl, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #128 @ 0x80 │ │ │ │ moveq.w sl, #144 @ 0x90 │ │ │ │ b.w 34a2b0 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 34a368 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 34a35e │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 34a354 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 34a34a │ │ │ │ ldr.w r7, [fp, #664] @ 0x298 │ │ │ │ mov r0, r7 │ │ │ │ bl 344e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34a250 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ lsls r0, r3, #18 │ │ │ │ bmi.w 34b34c │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 34a250 │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 34a372 │ │ │ │ mov r0, r4 │ │ │ │ bl 345520 │ │ │ │ b.w 34a140 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360696,15 +360700,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34ab9a │ │ │ │ ldr.w r0, [pc, #1596] @ 34b52c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34ab9a │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ add r2, sp, #192 @ 0xc0 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 343ad0 │ │ │ │ ldrb.w r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -360764,15 +360768,15 @@ │ │ │ │ ldr.w r3, [pc, #1396] @ 34b50c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34a0f8 │ │ │ │ ldr.w r0, [pc, #1420] @ 34b534 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a0f8 │ │ │ │ lsls r7, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34ace4 │ │ │ │ b.n 34acd2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -360812,15 +360816,15 @@ │ │ │ │ ldr.w r3, [pc, #1260] @ 34b50c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34a0cc │ │ │ │ ldr.w r0, [pc, #1296] @ 34b540 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a0cc │ │ │ │ ldr.w r3, [pc, #1288] @ 34b544 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34b054 │ │ │ │ ldr.w r3, [pc, #1220] @ 34b50c │ │ │ │ @@ -360850,15 +360854,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34a2be │ │ │ │ ldr.w r0, [pc, #1200] @ 34b54c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a2be │ │ │ │ ldr.w r1, [pc, #1188] @ 34b550 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34a284 │ │ │ │ @@ -360868,15 +360872,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34a284 │ │ │ │ ldr.w r0, [pc, #1164] @ 34b554 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 34a284 │ │ │ │ @@ -360890,15 +360894,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34a336 │ │ │ │ ldr.w r0, [pc, #1104] @ 34b55c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a336 │ │ │ │ ldr.w r3, [pc, #1092] @ 34b560 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34aa0e │ │ │ │ @@ -360912,15 +360916,15 @@ │ │ │ │ movs r2, #24 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [pc, #1060] @ 34b568 │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34aa0e │ │ │ │ mov r0, r4 │ │ │ │ bl 343ba8 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ b.n 34af24 │ │ │ │ ldr.w r3, [fp, #696] @ 0x2b8 │ │ │ │ ldr.w r1, [fp, #688] @ 0x2b0 │ │ │ │ @@ -360929,19 +360933,19 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b448 │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 34ac00 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ace4 │ │ │ │ @@ -360956,15 +360960,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34ace4 │ │ │ │ ldr r0, [pc, #936] @ (34b56c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ace4 │ │ │ │ bl 343b64 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ b.n 34af42 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -360978,15 +360982,15 @@ │ │ │ │ ldr r3, [pc, #792] @ (34b50c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34a052 │ │ │ │ ldr r0, [pc, #884] @ (34b574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a052 │ │ │ │ lsls r1, r2, #13 │ │ │ │ bpl.w 34aeb6 │ │ │ │ movs r4, #3 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ace4 │ │ │ │ @@ -361001,15 +361005,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34ace4 │ │ │ │ ldr r0, [pc, #832] @ (34b578 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ace4 │ │ │ │ ldr r3, [pc, #816] @ (34b57c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -361021,15 +361025,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34abca │ │ │ │ ldr r0, [pc, #796] @ (34b580 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34abca │ │ │ │ ldr r0, [pc, #784] @ (34b584 ) │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 34b288 │ │ │ │ ldr r0, [pc, #652] @ (34b50c ) │ │ │ │ @@ -361045,15 +361049,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34aecc │ │ │ │ ldr r0, [pc, #748] @ (34b588 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 34b2cc │ │ │ │ @@ -361078,15 +361082,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34ace4 │ │ │ │ ldr r0, [pc, #664] @ (34b58c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ace4 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ace2 │ │ │ │ @@ -361102,15 +361106,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34ace2 │ │ │ │ ldr r0, [pc, #612] @ (34b590 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ace4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -361170,29 +361174,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34ace4 │ │ │ │ ldr r0, [pc, #452] @ (34b59c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34ace4 │ │ │ │ vldr d7, [sp, #296] @ 0x128 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #432] @ (34b5a0 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [sp, #288] @ 0x120 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [sp, #280] @ 0x118 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34a486 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34b2d8 │ │ │ │ b.n 34b2bc │ │ │ │ ldr r3, [pc, #348] @ (34b57c ) │ │ │ │ @@ -361207,15 +361211,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34ac2c │ │ │ │ ldr r0, [pc, #364] @ (34b5a4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 34ac2c │ │ │ │ ldr r3, [pc, #304] @ (34b57c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b17e │ │ │ │ @@ -361225,33 +361229,33 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34b17e │ │ │ │ ldr r0, [pc, #324] @ (34b5a8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b17e │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34b30e │ │ │ │ strd r7, r0, [sp, #20] │ │ │ │ lsrs r1, r6, #16 │ │ │ │ ldr r0, [pc, #300] @ (34b5ac ) │ │ │ │ strd r2, r9, [sp, #12] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd lr, sl, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b3aa │ │ │ │ ldr r0, [pc, #276] @ (34b5b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w sl, [r4, #49] @ 0x31 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ @@ -361283,107 +361287,107 @@ │ │ │ │ add.w r3, r3, #992 @ 0x3e0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #236 @ 0xec │ │ │ │ + adds r0, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #600] @ (34b778 ) │ │ │ │ + ldr r5, [pc, #888] @ (34b898 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + adds r0, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r5, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #752] @ (34b82c ) │ │ │ │ + ldr r3, [pc, #16] @ (34b54c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #400] @ (34b6e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #720] @ (34b834 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #336] @ (34b6b8 ) │ │ │ │ + ldr r1, [pc, #624] @ (34b7d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #142 @ 0x8e │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #246 @ 0xf6 │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r3, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 349f00 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -361426,25 +361430,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (34b654 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b5f4 │ │ │ │ ldr r0, [pc, #24] @ (34b658 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b5f4 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6640069 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (34b6b8 ) │ │ │ │ @@ -361472,24 +361476,24 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (34b6c8 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b67e │ │ │ │ @ instruction: 0xf5e00069 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #304] @ (34b7f4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (34b858 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361582,15 +361586,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b6f6 │ │ │ │ ldr r0, [pc, #136] @ (34b868 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b6f6 │ │ │ │ bl 341ea0 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 34b740 │ │ │ │ ldr r2, [pc, #108] @ (34b86c ) │ │ │ │ @@ -361602,15 +361606,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b782 │ │ │ │ ldr r0, [pc, #92] @ (34b870 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b782 │ │ │ │ ldr.w lr, [pc, #84] @ 34b874 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34b748 │ │ │ │ ldr.w lr, [pc, #52] @ 34b864 │ │ │ │ @@ -361619,34 +361623,34 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 34b748 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (34b878 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 34b748 │ │ │ │ nop │ │ │ │ sbc.w r0, ip, #15269888 @ 0xe90000 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #192] @ (34b924 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #204 @ 0xcc │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #768] @ (34bb78 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361688,43 +361692,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3488c0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b8e0 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b8e6 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b8ec │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b8f2 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34b8f2 │ │ │ │ │ │ │ │ 0034b96c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -361786,45 +361790,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34b9b8 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (34ba40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34b9b8 │ │ │ │ ldr r3, [pc, #52] @ (34ba44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b9b6 │ │ │ │ ldr r3, [pc, #32] @ (34ba3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b9b6 │ │ │ │ ldr r0, [pc, #36] @ (34ba48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34b9b6 │ │ │ │ movt r0, #41065 @ 0xa069 │ │ │ │ - asrs r0, r0 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #12 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #12 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ba4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -361959,40 +361963,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34bafc │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (34bc30 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 34bafc │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bb84 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34bb7e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34bb78 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34bb70 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 34bb68 │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 341c68 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -362001,15 +362005,15 @@ │ │ │ │ sbc.w r0, r8, #105 @ 0x69 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034bc34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362067,15 +362071,15 @@ │ │ │ │ bpl.n 34bce2 │ │ │ │ ldr r0, [pc, #208] @ (34bd98 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34bce2 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 34bd3a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -362107,15 +362111,15 @@ │ │ │ │ bpl.n 34bc94 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (34bda4 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34bc94 │ │ │ │ ldr r2, [pc, #108] @ (34bda8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34bce2 │ │ │ │ ldr r2, [pc, #76] @ (34bd94 ) │ │ │ │ @@ -362125,49 +362129,49 @@ │ │ │ │ bpl.n 34bce2 │ │ │ │ ldr r0, [pc, #92] @ (34bdac ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34bce2 │ │ │ │ ldr r0, [pc, #72] @ (34bdb0 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34bc8e │ │ │ │ nop │ │ │ │ - ldrb.w r0, [r6, #83] @ 0x53 │ │ │ │ + ldr.w r0, [lr, #83] @ 0x53 │ │ │ │ vext.8 q8, q7, , #0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r6, r4, #9 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034bdb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -362217,15 +362221,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 34be46 │ │ │ │ ldr r3, [pc, #120] @ (34beb8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34be84 │ │ │ │ movs r1, #0 │ │ │ │ @@ -362249,15 +362253,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34bdfe │ │ │ │ ldr r0, [pc, #88] @ (34becc ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34bdfe │ │ │ │ ldr r3, [pc, #72] @ (34bed0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34be44 │ │ │ │ @@ -362268,36 +362272,36 @@ │ │ │ │ bpl.n 34be44 │ │ │ │ ldr r0, [pc, #56] @ (34bed4 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34be44 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7180053 │ │ │ │ + @ instruction: 0xf7600053 │ │ │ │ cdp 0, 8, cr0, cr2, cr9, {3} │ │ │ │ lsls r4, r4, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #336] @ (34c01c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034bed8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -362315,15 +362319,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ movw r8, #2571 @ 0xa0b │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ movs r5, #49 @ 0x31 │ │ │ │ @@ -362364,111 +362368,111 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov sl, r7 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #308] @ (34c0f8 ) │ │ │ │ blx 25dc58 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 25dc58 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 25dc58 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 25dc58 │ │ │ │ ldr r3, [pc, #172] @ (34c0fc ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 25dc58 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 34c070 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ bl 3426ec │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ bl 3426ec │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 343750 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #72] @ (34c100 ) │ │ │ │ ldr r2, [pc, #76] @ (34c104 ) │ │ │ │ ldr r1, [pc, #76] @ (34c108 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ ldrh.w r3, [r3, #110] @ 0x6e │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -362478,76 +362482,76 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 34711c │ │ │ │ nop │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ ldmia r7!, {r0, r1, r5} │ │ │ │ vcvt.u32.f32 q13, , #1 │ │ │ │ @ instruction: 0xffffbd23 │ │ │ │ - @ instruction: 0xffff39da │ │ │ │ + vtbl.8 d19, {d15-d17}, d18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5ec0040 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + @ instruction: 0xf6340040 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0034c10c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 34c132 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 34c144 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 34c156 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 34c168 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 34c17a │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 34c18c │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 34c19e │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 34c1ba │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 34c1a8 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 342754 │ │ │ │ @@ -362659,150 +362663,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c4be │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 34c2bc │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (34c5dc ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c4e6 │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 34c2ac │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (34c5dc ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c50e │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 34c2a4 │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (34c5dc ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c536 │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 34c29c │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (34c5dc ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c55e │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 34c294 │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (34c5dc ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c586 │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 34c28a │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (34c5dc ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c5ae │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 34c280 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 48464c │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -362817,15 +362821,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c300 │ │ │ │ ldr r0, [pc, #272] @ (34c5e8 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c300 │ │ │ │ ldr r3, [pc, #248] @ (34c5e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c338 │ │ │ │ ldr r3, [pc, #240] @ (34c5e4 ) │ │ │ │ @@ -362834,15 +362838,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34c338 │ │ │ │ ldr r0, [pc, #236] @ (34c5ec ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c338 │ │ │ │ ldr r3, [pc, #208] @ (34c5e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c372 │ │ │ │ ldr r3, [pc, #200] @ (34c5e4 ) │ │ │ │ @@ -362851,15 +362855,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c372 │ │ │ │ ldr r0, [pc, #200] @ (34c5f0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c372 │ │ │ │ ldr r3, [pc, #168] @ (34c5e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3ac │ │ │ │ ldr r3, [pc, #160] @ (34c5e4 ) │ │ │ │ @@ -362868,15 +362872,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c3ac │ │ │ │ ldr r0, [pc, #164] @ (34c5f4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c3ac │ │ │ │ ldr r3, [pc, #128] @ (34c5e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3e6 │ │ │ │ ldr r3, [pc, #120] @ (34c5e4 ) │ │ │ │ @@ -362885,15 +362889,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34c3e6 │ │ │ │ ldr r0, [pc, #128] @ (34c5f8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c3e6 │ │ │ │ ldr r3, [pc, #88] @ (34c5e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c420 │ │ │ │ ldr r3, [pc, #80] @ (34c5e4 ) │ │ │ │ @@ -362902,15 +362906,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c420 │ │ │ │ ldr r0, [pc, #92] @ (34c5fc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c420 │ │ │ │ ldr r3, [pc, #48] @ (34c5e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c45a │ │ │ │ ldr r3, [pc, #40] @ (34c5e4 ) │ │ │ │ @@ -362919,37 +362923,37 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c45a │ │ │ │ ldr r0, [pc, #56] @ (34c600 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c45a │ │ │ │ nop │ │ │ │ strd r0, r0, [ip, #420]! @ 0x1a4 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r1, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r6, #4 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034c604 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 353a04 │ │ │ │ nop │ │ │ │ @@ -362957,15 +362961,15 @@ │ │ │ │ 0034c610 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 353890 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34c624 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (34c688 ) │ │ │ │ @@ -362996,27 +363000,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c646 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (34c698 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34c646 │ │ │ │ nop │ │ │ │ b.n 34c2b0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d0[2]}, [r0], r1 │ │ │ │ + vld1.8 {d16[2]}, [r8], r1 │ │ │ │ ldr r2, [pc, #84] @ (34c6f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (34c6f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34c6b4 │ │ │ │ @@ -363037,30 +363041,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (34c704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 353d10 │ │ │ │ b.n 34c254 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa140041 │ │ │ │ + @ instruction: 0xfa5c0041 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 48466c │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -363111,35 +363115,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (34c85c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (34c860 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (34c864 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #132] @ (34c868 ) │ │ │ │ ldr r1, [pc, #136] @ (34c86c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (34c870 ) │ │ │ │ ldr r3, [pc, #124] @ (34c874 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (34c878 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (34c87c ) │ │ │ │ @@ -363159,49 +363163,49 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stc 0, cr0, [ip, #-336]! @ 0xfffffeb0 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + ldcl 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cdp 0, 12, cr0, cr6, cr0, {2} │ │ │ │ - ldrh r0, [r0, #62] @ 0x3e │ │ │ │ + vhadd.s8 q0, q7, q0 │ │ │ │ + str r0, [sp, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #3 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 34c95c │ │ │ │ @@ -363244,15 +363248,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34c8da │ │ │ │ ldr r0, [pc, #100] @ (34c96c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c8da │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34c8da │ │ │ │ ldr r3, [pc, #88] @ (34c970 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363261,46 +363265,46 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34c8da │ │ │ │ ldr r0, [pc, #68] @ (34c974 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c8da │ │ │ │ ldr r3, [pc, #60] @ (34c978 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34c8da │ │ │ │ ldr r3, [pc, #32] @ (34c968 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c8da │ │ │ │ ldr r0, [pc, #40] @ (34c97c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c8da │ │ │ │ b.n 34d0b4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #320] @ (34caa8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [ip, #65] @ 0x41 │ │ │ │ + str??.w r0, [r4, #65] @ 0x41 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r8, r1] │ │ │ │ + strb.w r0, [r0, #65] @ 0x41 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r4, #65] @ 0x41 │ │ │ │ + ldr.w r0, [ip, #65] @ 0x41 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (34caa4 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #276] @ (34caa8 ) │ │ │ │ @@ -363355,15 +363359,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (34cabc ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34c9c2 │ │ │ │ ldr r0, [pc, #176] @ (34cac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34c9c2 │ │ │ │ ldr r3, [pc, #156] @ (34cab4 ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -363380,15 +363384,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34c9c6 │ │ │ │ ldr r0, [pc, #132] @ (34cac8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 34c9c6 │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -363415,15 +363419,15 @@ │ │ │ │ bpl.n 34c9c6 │ │ │ │ ldr r0, [pc, #68] @ (34cad0 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34c9c6 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 34d01c │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -363434,21 +363438,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, r1] │ │ │ │ + ldrh.w r0, [sl, #65] @ 0x41 │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7da0041 │ │ │ │ + strh.w r0, [r2, r1] │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7b80041 │ │ │ │ + strb.w r0, [r0, r1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (34cc20 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #312] @ (34cc24 ) │ │ │ │ @@ -363513,15 +363517,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 34cc1a │ │ │ │ ldr r0, [pc, #196] @ (34cc40 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #168] @ (34cc30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34cbd0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 34cb1c │ │ │ │ @@ -363558,15 +363562,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34cb8e │ │ │ │ ldr r0, [pc, #100] @ (34cc4c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34cb8e │ │ │ │ ldr r3, [pc, #92] @ (34cc50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34cba2 │ │ │ │ ldr r3, [pc, #56] @ (34cc38 ) │ │ │ │ @@ -363575,15 +363579,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34cba2 │ │ │ │ ldr r0, [pc, #76] @ (34cc54 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34cba2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 34ceec │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -363596,23 +363600,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34ce10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf7aa0041 │ │ │ │ + @ instruction: 0xf7f20041 │ │ │ │ b.n 34cd9c │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6d20041 │ │ │ │ + @ instruction: 0xf71a0041 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6da0041 │ │ │ │ + @ instruction: 0xf7220041 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (34cca8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #64] @ (34ccac ) │ │ │ │ @@ -363621,30 +363625,30 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3835dc │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3829e4 │ │ │ │ - ldrd r0, r0, [r4], #-336 @ 0x150 │ │ │ │ - bics.w r0, sl, r0, lsl #1 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldmia.w ip!, {r2, r4, r6} │ │ │ │ + eor.w r0, r2, r0, lsl #1 │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34cd20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -363653,25 +363657,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34cd28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #76] @ (34cd2c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34cd30 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (34cd34 ) │ │ │ │ ldr r2, [pc, #64] @ (34cd38 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363682,26 +363686,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8180054 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + strd r0, r0, [r0], #-336 @ 0x150 │ │ │ │ + adds r6, r7, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r1, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + ldrsb r2, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 34ccdc │ │ │ │ + bmi.n 34cd6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 34cda8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -363710,15 +363714,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (34cdb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (34cdb4 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #76] @ (34cdb8 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34cd84 │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -363735,33 +363739,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34cd74 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (34cdc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34cd74 │ │ │ │ nop │ │ │ │ - b.n 34ccc8 │ │ │ │ + b.n 34cd58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r4, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #228 @ 0xe4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #880] @ (34d130 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf6200041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 34ce50 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #116] @ (34ce54 ) │ │ │ │ @@ -363770,15 +363774,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (34ce5c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #104] @ (34ce60 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34ce32 │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -363804,31 +363808,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (34ce68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ce02 │ │ │ │ ldr r0, [pc, #36] @ (34ce6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34ce02 │ │ │ │ - b.n 34cc58 │ │ │ │ + b.n 34cce8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r3, #29 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #88 @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ + sub.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #184] @ (34cf40 ) │ │ │ │ @@ -363840,15 +363844,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (34cf4c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #172] @ (34cf50 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34cf1a │ │ │ │ mov r3, r4 │ │ │ │ @@ -363903,32 +363907,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34ceae │ │ │ │ ldr r0, [pc, #44] @ (34cf5c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34ceae │ │ │ │ nop │ │ │ │ - b.n 34cbf0 │ │ │ │ + b.n 34cc80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #4] │ │ │ │ + str r6, [r4, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ble.n 34cea8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 34d46c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -363948,15 +363952,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 34d480 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [pc, #1236] @ 34d484 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34d392 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -364048,15 +364052,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -364068,15 +364072,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 34d32c │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 38350c │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 34d0f8 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -364158,19 +364162,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (34d4bc ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 484554 │ │ │ │ @@ -364230,15 +364234,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 353b28 │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 34d160 │ │ │ │ ldr r2, [pc, #496] @ (34d4c8 ) │ │ │ │ ldr r3, [pc, #416] @ (34d478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -364262,15 +364266,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34d12a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (34d4d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34d12a │ │ │ │ mov r0, r6 │ │ │ │ bl 38e50c │ │ │ │ b.n 34d174 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d112 │ │ │ │ @@ -364284,15 +364288,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34d112 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (34d4dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34d112 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34d41e │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -364319,15 +364323,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (34d4d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34cfc2 │ │ │ │ ldr r0, [pc, #308] @ (34d4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34cfc2 │ │ │ │ ldr r3, [pc, #304] @ (34d4e8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d23a │ │ │ │ @@ -364343,15 +364347,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (34d4ec ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34d23a │ │ │ │ ldr r3, [pc, #244] @ (34d4f0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d292 │ │ │ │ @@ -364359,15 +364363,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34d292 │ │ │ │ ldr r0, [pc, #224] @ (34d4f4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34d292 │ │ │ │ ldr r3, [pc, #208] @ (34d4f0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34d364 │ │ │ │ @@ -364375,15 +364379,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34d364 │ │ │ │ ldr r0, [pc, #192] @ (34d4f8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34d364 │ │ │ │ ldr r0, [pc, #184] @ (34d4fc ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ ldr r0, [pc, #180] @ (34d500 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ @@ -364394,96 +364398,96 @@ │ │ │ │ ldr r0, [pc, #172] @ (34d50c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 34cf40 │ │ │ │ + b.n 34cfd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bgt.n 34d400 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bgt.n 34d3fc │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r0, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r7, #20 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34d07c │ │ │ │ + b.n 34d10c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #54] @ 0x36 │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 34cce8 │ │ │ │ + b.n 34cd78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r1, #17 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34daa4 │ │ │ │ + b.n 34db34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r0, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bls.n 34d424 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 34d914 │ │ │ │ + b.n 34d9a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bls.n 34d5bc │ │ │ │ lsls r1, r5, #1 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1800041 │ │ │ │ + rsb r0, r8, #65 @ 0x41 │ │ │ │ asrs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e40041 │ │ │ │ + @ instruction: 0xf12c0041 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, #65 @ 0x41 │ │ │ │ + orn r0, lr, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #480] @ (34d6cc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1360041 │ │ │ │ + sbcs.w r0, lr, #65 @ 0x41 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r6, #65 @ 0x41 │ │ │ │ - @ instruction: 0xf1340041 │ │ │ │ - @ instruction: 0xf0ba0041 │ │ │ │ - eor.w r0, lr, #65 @ 0x41 │ │ │ │ - b.n 34d614 │ │ │ │ + @ instruction: 0xf19e0041 │ │ │ │ + sbcs.w r0, ip, #65 @ 0x41 │ │ │ │ + add.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf0d60041 │ │ │ │ + b.n 34d6a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034d510 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 353788 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34d524 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrh r2, [r3, #26] │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -364494,15 +364498,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (34d664 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #272] @ (34d668 ) │ │ │ │ ldr r2, [pc, #272] @ (34d66c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (34d670 ) │ │ │ │ add r2, pc │ │ │ │ @@ -364565,15 +364569,15 @@ │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #132] @ (34d67c ) │ │ │ │ ldr r1, [pc, #132] @ (34d680 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ cbnz r0, 34d62c │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 38eeb0 │ │ │ │ @@ -364598,36 +364602,36 @@ │ │ │ │ ldr r0, [pc, #56] @ (34d684 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ ldr r0, [pc, #52] @ (34d688 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ nop │ │ │ │ - b.n 34d764 │ │ │ │ + b.n 34d7f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r4, #4 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvs.n 34d584 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r0, [pc, #496] @ (34d870 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 2, cr0, cr8, cr1, {2} │ │ │ │ - cdp 0, 10, cr0, cr8, cr1, {2} │ │ │ │ + cdp 0, 7, cr0, cr0, cr1, {2} │ │ │ │ + cdp 0, 15, cr0, cr0, cr1, {2} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 34e390 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ cmp r0, lr │ │ │ │ @@ -365154,15 +365158,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d6fc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 34e3a0 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34d6fc │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365692,15 +365696,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 34e428 │ │ │ │ sub sp, #8 │ │ │ │ @@ -365711,15 +365715,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ bl 38bfa4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38bf5c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -365742,19 +365746,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34c604 │ │ │ │ nop │ │ │ │ - bcs.n 34e43c │ │ │ │ + bcs.n 34e4cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 34e3fc │ │ │ │ + bcc.n 34e48c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (34e4c4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -365776,15 +365780,15 @@ │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #92] @ (34e4cc ) │ │ │ │ ldr r1, [pc, #96] @ (34e4d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dbf30 │ │ │ │ + bl 5dbf98 │ │ │ │ cbnz r0, 34e494 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365805,29 +365809,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (34e4d8 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34e45a │ │ │ │ ldr r0, [pc, #32] @ (34e4dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34e45a │ │ │ │ ldmia r0!, {r2} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #496] @ (34e6c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, fp │ │ │ │ + mov r4, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #8 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (34e58c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -365836,35 +365840,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (34e594 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (34e598 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (34e59c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (34e5a0 ) │ │ │ │ ldr r1, [pc, #124] @ (34e5a4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #108] @ (34e5a8 ) │ │ │ │ ldr r3, [pc, #112] @ (34e5ac ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -365889,31 +365893,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - beq.n 34e530 │ │ │ │ + bne.n 34e5c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orn r0, lr, #12517376 @ 0xbf0000 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + @ instruction: 0xf4b6003f │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 34e4c8 │ │ │ │ + bne.n 34e558 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orrs.w r0, lr, #12517376 @ 0xbf0000 │ │ │ │ - orns r0, r4, #12517376 @ 0xbf0000 │ │ │ │ + @ instruction: 0xf4a6003f │ │ │ │ + @ instruction: 0xf4bc003f │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #6 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (34e604 ) │ │ │ │ @@ -365921,33 +365925,33 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (34e60c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r0, r4 │ │ │ │ bl 3835dc │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3829e4 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 34e688 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 34e658 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365955,30 +365959,30 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (34e660 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ bl 38bfa4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38bf5c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 34d510 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 34e758 │ │ │ │ + beq.n 34e5e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r0, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -365990,15 +365994,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r9, r0 │ │ │ │ bl 38bfa4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38bf5c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366021,19 +366025,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34c610 │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 34e740 │ │ │ │ + beq.n 34e7d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -366330,15 +366334,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34ea58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366350,15 +366354,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 34ead8 │ │ │ │ + ble.n 34e968 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (34eac4 ) │ │ │ │ ldr r3, [pc, #104] @ (34eac8 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366383,15 +366387,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34ead4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366403,15 +366407,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34eaac │ │ │ │ + ble.n 34eb3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (34eb44 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366445,25 +366449,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (34eb54 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34eaf8 │ │ │ │ stmia r1!, {r2, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34ead8 │ │ │ │ + ble.n 34eb68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (34ec78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366552,40 +366556,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 34eb82 │ │ │ │ ldr r0, [pc, #104] @ (34ec94 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34eb82 │ │ │ │ ldr r0, [pc, #96] @ (34ec98 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34eb7a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34ebe8 │ │ │ │ b.n 34eb7a │ │ │ │ ldr r0, [pc, #68] @ (34ec9c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34eb7e │ │ │ │ ldr r0, [pc, #56] @ (34eca0 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34eb7a │ │ │ │ stmia r0!, {r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ @@ -366594,21 +366598,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 34ed60 │ │ │ │ + ble.n 34ebf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 34ed34 │ │ │ │ + bgt.n 34ebc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 34ec2c │ │ │ │ + ble.n 34ecbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 34ed34 │ │ │ │ + bgt.n 34ebc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 34ed20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -366644,26 +366648,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34eccc │ │ │ │ ldr r0, [pc, #32] @ (34ed30 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34eccc │ │ │ │ itee ls │ │ │ │ lslls r1, r5, #1 │ │ │ │ cmphi r2, #232 @ 0xe8 │ │ │ │ movhi r0, r0 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa220041 │ │ │ │ + @ instruction: 0xfa6a0041 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ ldr.w r4, [r0, #1328] @ 0x530 │ │ │ │ @@ -366696,24 +366700,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ed70 │ │ │ │ ldr r0, [pc, #24] @ (34edb4 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ bkpt 0x00f4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [lr, #65] @ 0x41 │ │ │ │ + @ instruction: 0xfa060041 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ mov.w r1, #11648 @ 0x2d80 │ │ │ │ @@ -366790,15 +366794,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34ee7e │ │ │ │ ldr r0, [pc, #104] @ (34ef0c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 38bfac │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ee54 │ │ │ │ @@ -366818,34 +366822,34 @@ │ │ │ │ ldr r3, [pc, #36] @ (34ef08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ee70 │ │ │ │ ldr r0, [pc, #48] @ (34ef20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 34ee70 │ │ │ │ nop │ │ │ │ bkpt 0x0024 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #65] @ 0x41 │ │ │ │ - stmia r7!, {r1, r3, r6} │ │ │ │ + vst4.16 {d16-d19}, [r6], r1 │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str.w r0, [r0, #65] @ 0x41 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + vst4.16 {d0-d3}, [r8], r1 │ │ │ │ + strb r2, [r1, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [sl, #260] @ 0x104 │ │ │ │ + ldmia.w r2, {r0, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 34ef98 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #96] @ (34ef9c ) │ │ │ │ @@ -366877,28 +366881,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ef64 │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (34efa8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34ef64 │ │ │ │ nop │ │ │ │ pop {r2, r4, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #992] @ (34f384 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 34f048 │ │ │ │ + blt.n 34eed8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -367004,15 +367008,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (34f110 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34f08a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1} │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367022,15 +367026,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 34f178 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 34f1a4 │ │ │ │ + bge.n 34f034 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 34f1b8 │ │ │ │ add.w r1, r0, #20480 @ 0x5000 │ │ │ │ @@ -367081,27 +367085,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34f140 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #32] @ (34f1c8 ) │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ b.n 34f140 │ │ │ │ nop │ │ │ │ cbnz r2, 34f204 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34f140 │ │ │ │ + bge.n 34f1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 34f114 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -367155,26 +367159,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f232 │ │ │ │ ldr r0, [pc, #28] @ (34f284 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34f232 │ │ │ │ rev16 r4, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ + sub.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (34f310 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [pc, #120] @ (34f314 ) │ │ │ │ @@ -367215,26 +367219,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f2aa │ │ │ │ ldr r0, [pc, #36] @ (34f320 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34f2aa │ │ │ │ nop │ │ │ │ cbnz r2, 34f340 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ee0041 │ │ │ │ + @ instruction: 0xf5360041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 34f768 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #1072] @ 34f76c │ │ │ │ @@ -367325,15 +367329,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (34f780 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34f364 │ │ │ │ ldr r0, [pc, #860] @ (34f784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34f364 │ │ │ │ ldr r3, [pc, #852] @ (34f788 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f38a │ │ │ │ ldr r3, [pc, #836] @ (34f780 ) │ │ │ │ @@ -367350,15 +367354,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 34f736 │ │ │ │ ldr r0, [pc, #820] @ (34f790 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f5d4 │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 34f584 │ │ │ │ @@ -367458,15 +367462,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34f40a │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (34f7a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 34f48a │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 34f482 │ │ │ │ movs r1, #1 │ │ │ │ @@ -367594,30 +367598,30 @@ │ │ │ │ beq.w 34f48e │ │ │ │ b.n 34f5aa │ │ │ │ ldr r0, [pc, #256] @ (34f7b0 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 34f5ea │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 34f5ee │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f58e │ │ │ │ b.n 34f690 │ │ │ │ ldr r0, [pc, #216] @ (34f7b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -367637,15 +367641,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (34f7b8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34f65e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (34f7bc ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (34f7c0 ) │ │ │ │ ldr r0, [pc, #128] @ (34f7c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -367673,46 +367677,46 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8c2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8], #260 @ 0x104 │ │ │ │ + ldmdb r0!, {r0, r6} │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb808 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strd r0, r0, [r4], #260 @ 0x104 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmdb ip!, {r0, r6} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf2960041 │ │ │ │ + @ instruction: 0xf2de0041 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [lr, #-260] @ 0x104 │ │ │ │ + @ instruction: 0xe9960041 │ │ │ │ cmp r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34f514 │ │ │ │ + b.n 34f5a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 34f598 │ │ │ │ + b.n 34f628 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 34f564 │ │ │ │ + b.n 34f5f4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x00d0 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - orr.w r0, r6, #65 @ 0x41 │ │ │ │ - adds.w r0, sl, #65 @ 0x41 │ │ │ │ - bkpt 0x00ba │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - bics.w r0, r0, #65 @ 0x41 │ │ │ │ - add.w r0, r4, #65 @ 0x41 │ │ │ │ + it ne │ │ │ │ + lslne r4, r2, #1 │ │ │ │ + eor.w r0, lr, #65 @ 0x41 │ │ │ │ + sbc.w r0, r2, #65 @ 0x41 │ │ │ │ + ittt eq │ │ │ │ + lsleq r4, r2, #1 │ │ │ │ + ornseq r0, r8, #65 @ 0x41 │ │ │ │ + adceq.w r0, ip, #65 @ 0x41 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #31 │ │ │ │ @@ -367785,15 +367789,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (34f8e8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -367808,15 +367812,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q3, │ │ │ │ + vhadd.s32 q8, q7, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (34fc10 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #784] @ (34fc14 ) │ │ │ │ @@ -367911,19 +367915,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34fb4e │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 34f9f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34f9cc │ │ │ │ ldr r3, [pc, #476] @ (34fc18 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -367934,15 +367938,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f9cc │ │ │ │ ldr r0, [pc, #460] @ (34fc20 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34f9cc │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 34faba │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -367991,15 +367995,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34f93a │ │ │ │ ldr r0, [pc, #312] @ (34fc2c ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 34f93a │ │ │ │ ldr r3, [pc, #296] @ (34fc30 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368009,15 +368013,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f9fc │ │ │ │ ldr r0, [pc, #272] @ (34fc34 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34f9fc │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 381d64 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 34fb7a │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34fbce │ │ │ │ @@ -368037,15 +368041,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34fa14 │ │ │ │ ldr r0, [pc, #208] @ (34fc3c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34fa14 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34fbee │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -368065,86 +368069,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34faaa │ │ │ │ ldr r0, [pc, #132] @ (34fc40 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34faaa │ │ │ │ ldr r0, [pc, #124] @ (34fc44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34fad2 │ │ │ │ ldr r3, [pc, #120] @ (34fc48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34fb3e │ │ │ │ ldr r3, [pc, #64] @ (34fc1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34fb3e │ │ │ │ ldr r0, [pc, #104] @ (34fc4c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34fb3e │ │ │ │ ldr r3, [pc, #96] @ (34fc50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34fb7e │ │ │ │ ldr r3, [pc, #32] @ (34fc1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34fb7e │ │ │ │ ldr r0, [pc, #80] @ (34fc54 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 34fb7e │ │ │ │ nop │ │ │ │ cbz r4, 34fc66 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 34fba0 │ │ │ │ + bgt.n 34fc30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34fb54 │ │ │ │ + bgt.n 34fbe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 34fb4c │ │ │ │ + blt.n 34fbdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 34fc1c │ │ │ │ + blt.n 34fcac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 34fc2c │ │ │ │ + blt.n 34fcbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 34fcb4 │ │ │ │ + bgt.n 34fd44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34fcf4 │ │ │ │ + bgt.n 34fb84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 34fbc4 │ │ │ │ + beq.n 34fc54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 34fd54 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -368228,26 +368232,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34fc86 │ │ │ │ ldr r0, [pc, #28] @ (34fd64 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34fc86 │ │ │ │ add r7, sp, #888 @ 0x378 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #336] @ (34feb0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb320041 │ │ │ │ + sbcs.w r0, sl, r1, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #100] @ 34fde4 │ │ │ │ @@ -368281,26 +368285,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34fda6 │ │ │ │ ldr r0, [pc, #32] @ (34fdf4 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 34fda6 │ │ │ │ add r6, sp, #776 @ 0x308 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pkhbt r0, lr, r1, lsl #1 │ │ │ │ + adds.w r0, r6, r1, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #100] @ 34fe74 │ │ │ │ @@ -368334,26 +368338,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34fe36 │ │ │ │ ldr r0, [pc, #32] @ (34fe84 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 34fe36 │ │ │ │ add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, lr, r1, lsl #1 │ │ │ │ + @ instruction: 0xeab60041 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 34f8ec │ │ │ │ push {r4, lr} │ │ │ │ @@ -368383,27 +368387,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34feba │ │ │ │ ldr r0, [pc, #32] @ (34ff00 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34feba │ │ │ │ nop │ │ │ │ add r5, sp, #640 @ 0x280 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34fedc │ │ │ │ + bge.n 34ff6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (34ffc0 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (34ffc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -368442,15 +368446,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ff26 │ │ │ │ ldr r0, [pc, #104] @ (34ffd0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r1, [pc, #84] @ (34ffc8 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34ff3c │ │ │ │ ldr r1, [pc, #80] @ (34ffcc ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -368462,15 +368466,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (34ffd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -368484,40 +368488,40 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r3} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ b.n 350010 │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 350028 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35000a │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 34ef24 │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 350010 │ │ │ │ ldr r3, [pc, #316] @ (350168 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -368627,19 +368631,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 350158 │ │ │ │ b.n 35009c │ │ │ │ nop │ │ │ │ - push {r2, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 3501aa │ │ │ │ + rev r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 350182 │ │ │ │ + cbnz r6, 350194 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (350298 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368685,15 +368689,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (3502a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3501f4 │ │ │ │ ldr r0, [pc, #188] @ (3502ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 34ffd8 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 3501ae │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368719,28 +368723,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 350198 │ │ │ │ ldr r0, [pc, #124] @ (3502b4 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350198 │ │ │ │ ldr r0, [pc, #112] @ (3502b8 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3501aa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3501da │ │ │ │ b.n 3501f4 │ │ │ │ @@ -368752,37 +368756,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (3502a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350206 │ │ │ │ ldr r0, [pc, #48] @ (3502c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350206 │ │ │ │ add r2, sp, #784 @ 0x310 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r6} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #384] @ 350454 │ │ │ │ mov r3, r2 │ │ │ │ @@ -368852,15 +368856,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35032a │ │ │ │ ldr r0, [pc, #232] @ (35046c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35032a │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3502ee │ │ │ │ @@ -368874,15 +368878,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3502ee │ │ │ │ ldr r0, [pc, #188] @ (350474 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3502ee │ │ │ │ cbnz r0, 350426 │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 3503d6 │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -368909,15 +368913,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35032a │ │ │ │ ldr r0, [pc, #96] @ (35047c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35032a │ │ │ │ ldr r2, [pc, #88] @ (350480 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3503c8 │ │ │ │ @@ -368926,43 +368930,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3503c8 │ │ │ │ ldr r0, [pc, #68] @ (350484 ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3503c8 │ │ │ │ nop │ │ │ │ add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r7 │ │ │ │ + cbz r2, 3504b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxth r4, r7 │ │ │ │ + cbz r4, 3504a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 350048 │ │ │ │ + b.n 3500d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #304] @ (3505a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34ff80 │ │ │ │ + b.n 350010 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #320] @ (3505bc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34fe50 │ │ │ │ + b.n 34fee0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34ff5c │ │ │ │ + b.n 34ffec │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (350584 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -369002,15 +369006,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35055c │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -369031,15 +369035,15 @@ │ │ │ │ bpl.n 3504bc │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (350594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 3504bc │ │ │ │ ldr r3, [pc, #56] @ (350598 ) │ │ │ │ @@ -369053,31 +369057,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3504f6 │ │ │ │ ldr r0, [pc, #40] @ (35059c ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3504f6 │ │ │ │ nop │ │ │ │ add r7, pc, #704 @ (adr r7, 350848 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #400] @ (350720 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 350630 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -369119,25 +369123,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3505fa │ │ │ │ ldr r0, [pc, #28] @ (350640 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ add r6, pc, #576 @ (adr r6, 350874 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3508ac │ │ │ │ + b.n 35093c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (35078c ) │ │ │ │ @@ -369232,15 +369236,15 @@ │ │ │ │ bpl.n 3506ac │ │ │ │ ldr r0, [pc, #80] @ (35079c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -369259,21 +369263,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 350d20 │ │ │ │ + b.n 350db0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3507bc │ │ │ │ + b.n 35084c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 350c60 │ │ │ │ + b.n 350cf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -369315,26 +369319,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350804 │ │ │ │ ldr r0, [pc, #28] @ (350848 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350804 │ │ │ │ nop │ │ │ │ add r4, pc, #496 @ (adr r4, 350a2c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 350938 │ │ │ │ + b.n 3509c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -369376,26 +369380,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3508a4 │ │ │ │ ldr r0, [pc, #28] @ (3508e8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3508a4 │ │ │ │ nop │ │ │ │ add r3, pc, #880 @ (adr r3, 350c4c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3508f8 │ │ │ │ + b.n 350988 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 350f14 │ │ │ │ mov r5, r1 │ │ │ │ @@ -369562,15 +369566,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 350f2c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 350962 │ │ │ │ ldr.w r0, [pc, #1100] @ 350f30 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350962 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350a26 │ │ │ │ ldr.w r3, [pc, #1084] @ 350f34 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369589,15 +369593,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 350f2c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 350a26 │ │ │ │ ldr.w r0, [pc, #1028] @ 350f38 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350a26 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 350a26 │ │ │ │ @@ -369632,15 +369636,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3509c6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (350f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3509c6 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 350d94 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 350a06 │ │ │ │ b.n 350a26 │ │ │ │ @@ -369683,15 +369687,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 350aac │ │ │ │ ldr r0, [pc, #776] @ (350f48 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350aac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350a26 │ │ │ │ ldr r3, [pc, #756] @ (350f4c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369700,15 +369704,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 350b12 │ │ │ │ ldr r0, [pc, #732] @ (350f50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 350a26 │ │ │ │ b.n 350b14 │ │ │ │ mov r0, r7 │ │ │ │ bl 343ba4 │ │ │ │ @@ -369729,15 +369733,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3509ba │ │ │ │ ldr r0, [pc, #668] @ (350f58 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3509ba │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 350e78 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -369796,15 +369800,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 350b12 │ │ │ │ ldr r0, [pc, #468] @ (350f60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350d56 │ │ │ │ ldr r3, [pc, #460] @ (350f64 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 350daa │ │ │ │ ldr r3, [pc, #396] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -369823,15 +369827,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 350c0a │ │ │ │ ldr r0, [pc, #412] @ (350f6c ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350c0a │ │ │ │ ldr r3, [pc, #404] @ (350f70 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 350e2c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -369852,26 +369856,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 350b12 │ │ │ │ ldr r0, [pc, #340] @ (350f74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 350d5a │ │ │ │ ldr r3, [pc, #252] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 350b6e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (350f78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350de4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350a26 │ │ │ │ ldr r3, [pc, #224] @ (350f34 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369880,38 +369884,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 350d56 │ │ │ │ ldr r0, [pc, #268] @ (350f7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350d56 │ │ │ │ ldr r3, [pc, #260] @ (350f80 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350cd8 │ │ │ │ ldr r3, [pc, #164] @ (350f2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 350cd8 │ │ │ │ ldr r0, [pc, #236] @ (350f84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350cd8 │ │ │ │ ldr r0, [pc, #232] @ (350f88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 350a02 │ │ │ │ ldr r0, [pc, #220] @ (350f8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 350a26 │ │ │ │ b.n 350b14 │ │ │ │ ldr r2, [pc, #160] @ (350f64 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -369934,20 +369938,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 350f0a │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 350ed8 │ │ │ │ ldr r0, [pc, #148] @ (350f94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350d08 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (350f98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 350d08 │ │ │ │ add r3, pc, #288 @ (adr r3, 351038 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #264 @ (adr r3, 351028 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -369955,67 +369959,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #920 @ (adr r2, 3512c0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {} │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #128] @ (350fe0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 350e94 │ │ │ │ + bgt.n 350f24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r7} │ │ │ │ + stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 3510f4 │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -370119,26 +370123,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 350fca │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (351104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 350fca │ │ │ │ ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 35107c │ │ │ │ + bge.n 35110c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (351238 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -370209,23 +370213,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 351146 │ │ │ │ ldr r0, [pc, #116] @ (35124c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 351146 │ │ │ │ ldr r0, [pc, #96] @ (351250 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -370241,33 +370245,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351192 │ │ │ │ ldr r0, [pc, #40] @ (351258 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 351192 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (3514ac ) │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x001a │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r6, r7 │ │ │ │ + hlt 0x0006 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x000c │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (35136c ) │ │ │ │ @@ -370326,15 +370330,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (351378 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3512a8 │ │ │ │ ldr r0, [pc, #124] @ (35137c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3512a8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 351108 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -370357,47 +370361,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (351378 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3512a8 │ │ │ │ ldr r0, [pc, #60] @ (351384 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3512a8 │ │ │ │ ldr r2, [pc, #56] @ (351388 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3512a8 │ │ │ │ ldr r2, [pc, #28] @ (351378 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3512a8 │ │ │ │ ldr r0, [pc, #40] @ (35138c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3512a8 │ │ │ │ ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3513ba │ │ │ │ + rev r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 351294 │ │ │ │ + bvc.n 351324 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3513c2 │ │ │ │ + rev r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -370432,26 +370436,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3513ce │ │ │ │ ldr r0, [pc, #32] @ (35141c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3513ce │ │ │ │ ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35145c │ │ │ │ + bvc.n 3514ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -370486,26 +370490,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35145e │ │ │ │ ldr r0, [pc, #32] @ (3514ac ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35145e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #912] @ (351838 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35142c │ │ │ │ + bvc.n 3514bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 351508 │ │ │ │ sub sp, #8 │ │ │ │ @@ -370530,27 +370534,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3514d2 │ │ │ │ ldr r0, [pc, #32] @ (351518 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3514d2 │ │ │ │ nop │ │ │ │ str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 351534 │ │ │ │ + cbnz r0, 351546 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 35153e │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -370621,25 +370625,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3515c4 │ │ │ │ ldr r0, [pc, #28] @ (351604 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3515c4 │ │ │ │ str r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 351668 │ │ │ │ + bpl.n 3516f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370681,25 +370685,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351660 │ │ │ │ ldr r0, [pc, #28] @ (3516a0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 351660 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #912] @ (351a2c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35162c │ │ │ │ + bpl.n 3516bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -370748,28 +370752,28 @@ │ │ │ │ bl 345034 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 351ae0 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 25fc0c │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -371106,15 +371110,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 351fb2 │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ b.n 351798 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 35185e │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -371436,15 +371440,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 351b32 │ │ │ │ ldr r0, [pc, #76] @ (351edc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 351b32 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 3517e0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -371454,27 +371458,27 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #400] @ (352060 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x008c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 3528c0 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -371539,15 +371543,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 351704 │ │ │ │ ldr.w r0, [pc, #2344] @ 3528cc │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 351704 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -371874,15 +371878,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 3528c8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352348 │ │ │ │ ldr.w r0, [pc, #1436] @ 3528d8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 352348 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -372066,15 +372070,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (3528e0 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35204c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 3439d0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -372115,15 +372119,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3522a4 │ │ │ │ ldr r0, [pc, #776] @ (3528e8 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3522a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 345520 │ │ │ │ b.w 351c9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -372137,15 +372141,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (3528c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35207e │ │ │ │ ldr r0, [pc, #724] @ (3528f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35207e │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 3525ac │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 351de0 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -372215,15 +372219,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3522c0 │ │ │ │ ldr r0, [pc, #512] @ (3528fc ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3522c0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3527de │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -372231,22 +372235,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 351a6a │ │ │ │ ldr r0, [pc, #476] @ (352900 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3522a4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (352904 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 352674 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -372259,15 +372263,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 35286a │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 351b76 │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 351b76 │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -372304,15 +372308,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35270c │ │ │ │ ldr r0, [pc, #276] @ (35290c ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35270c │ │ │ │ ldr r2, [pc, #268] @ (352910 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 351bc0 │ │ │ │ @@ -372335,21 +372339,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 351bc0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (352918 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 351b28 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -372372,65 +372376,65 @@ │ │ │ │ ldr r1, [pc, #112] @ (352920 ) │ │ │ │ ldr r0, [pc, #112] @ (352924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 352910 │ │ │ │ + cbnz r4, 352922 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #720] @ (352bb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x000a │ │ │ │ + revsh r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #400] @ (352a88 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 352930 │ │ │ │ + rev r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + cbnz r6, 352914 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00d8 │ │ │ │ + wfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 3516a4 │ │ │ │ @@ -372879,35 +372883,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #24] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #128] @ (352e9c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352df2 │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 352e50 │ │ │ │ @@ -372978,15 +372982,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352c24 │ │ │ │ ldr r0, [pc, #936] @ (3532ac ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 352c24 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 353140 │ │ │ │ @@ -373235,15 +373239,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (3532a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 352b7e │ │ │ │ ldr r0, [pc, #200] @ (3532bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 352b7e │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -373301,33 +373305,33 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #128] @ (353324 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 22d2c2 │ │ │ │ - strh r4, [r3, #28] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r4, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003532d8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373365,26 +373369,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (353354 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3532f4 │ │ │ │ ldr r0, [pc, #24] @ (353358 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3532f4 │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #24 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (3533b8 ) │ │ │ │ @@ -373412,26 +373416,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (3533c8 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35337e │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #304] @ (3534f4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (353484 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -373466,15 +373470,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3532d8 │ │ │ │ ldr r0, [pc, #96] @ (353490 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3533fe │ │ │ │ ldr r1, [pc, #84] @ (353494 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3533ee │ │ │ │ @@ -373484,46 +373488,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3533ee │ │ │ │ ldr r0, [pc, #68] @ (353498 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3533ee │ │ │ │ ldr r3, [pc, #52] @ (35349c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353420 │ │ │ │ ldr r3, [pc, #24] @ (35348c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353420 │ │ │ │ ldr r0, [pc, #36] @ (3534a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 353420 │ │ │ │ ldrb r6, [r5, #1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7da │ │ │ │ + @ instruction: 0xb822 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #192] @ (353558 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -373607,15 +373611,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35359a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (3535e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35359a │ │ │ │ ldr r3, [pc, #68] @ (3535d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3535b0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373635,32 +373639,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (3535e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353598 │ │ │ │ ldr r0, [pc, #36] @ (3535ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 353598 │ │ │ │ nop │ │ │ │ strb r4, [r6, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #552 @ 0x228 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003535f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373800,15 +373804,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 3536d0 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (353784 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 3536d0 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 341c68 │ │ │ │ @@ -373818,15 +373822,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ + add r3, sp, #400 @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353788 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373886,27 +373890,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 3537b2 │ │ │ │ ldr r0, [pc, #28] @ (353860 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3537b2 │ │ │ │ nop │ │ │ │ strb r0, [r6, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3538e2 │ │ │ │ + push {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 353876 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373981,15 +373985,15 @@ │ │ │ │ bpl.n 353938 │ │ │ │ ldr r0, [pc, #196] @ (3539e8 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 353938 │ │ │ │ cbnz r2, 35398e │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374020,15 +374024,15 @@ │ │ │ │ bpl.n 3538f2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #120] @ (3539f4 ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3538f2 │ │ │ │ ldr r2, [pc, #104] @ (3539f8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 353938 │ │ │ │ ldr r2, [pc, #72] @ (3539e4 ) │ │ │ │ @@ -374038,51 +374042,51 @@ │ │ │ │ bpl.n 353938 │ │ │ │ ldr r0, [pc, #88] @ (3539fc ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 353938 │ │ │ │ ldr r0, [pc, #68] @ (353a00 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3538ec │ │ │ │ nop │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r2, [r4, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #10 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r7, #32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353a04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374133,15 +374137,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 353a98 │ │ │ │ ldr r3, [pc, #120] @ (353b08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 353ad6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -374165,15 +374169,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 353a50 │ │ │ │ ldr r0, [pc, #88] @ (353b1c ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 353a50 │ │ │ │ ldr r3, [pc, #72] @ (353b20 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353a96 │ │ │ │ @@ -374184,37 +374188,37 @@ │ │ │ │ bpl.n 353a96 │ │ │ │ ldr r0, [pc, #56] @ (353b24 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 353a96 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r6, [r5, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r5, #234 @ 0xea │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [pc, #336] @ (353c6c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353b28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -374233,15 +374237,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ add.w r3, sl, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -374259,81 +374263,81 @@ │ │ │ │ blx 25dc58 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r6, [r4], #20 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 353ba2 │ │ │ │ add.w r4, sl, #116 @ 0x74 │ │ │ │ add.w r6, sl, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ bl 3426ec │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 353bca │ │ │ │ add.w r0, sl, #840 @ 0x348 │ │ │ │ bl 343750 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #64] @ (353c2c ) │ │ │ │ ldr r2, [pc, #68] @ (353c30 ) │ │ │ │ ldr r1, [pc, #68] @ (353c34 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ ldrh.w r3, [r3, #110] @ 0x6e │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 341e38 │ │ │ │ mov r0, fp │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 34f114 │ │ │ │ nop │ │ │ │ @ instruction: 0xf945ffff │ │ │ │ cbz r5, 353c8c │ │ │ │ - vtbl.8 d23, {d15-d17}, d22 │ │ │ │ + vtbx.8 d23, {d15-d17}, d30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r7, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00353c38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 353c60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 353c7c │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 353c6a │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374422,19 +374426,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 353dbc │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 353d5a │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 353da8 │ │ │ │ @@ -374459,31 +374463,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 353d76 │ │ │ │ ldr r0, [pc, #100] @ (353e38 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 353d76 │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 48464c │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -374492,15 +374496,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374744,25 +374748,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3540b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r6, [pc, #728] @ (354390 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.w 5d6670 │ │ │ │ + b.w 5d66d8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -375163,15 +375167,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 354190 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 354190 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -375238,49 +375242,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 3545d4 │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 3545cc │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 3545fa │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733fa4 │ │ │ │ + b.w 733ff4 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73428c │ │ │ │ + b.w 7342dc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -375372,25 +375376,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3547d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #132] @ (3547d4 ) │ │ │ │ ldr r1, [pc, #132] @ (3547d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #116] @ (3547dc ) │ │ │ │ ldr r2, [pc, #120] @ (3547e0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (3547e4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -375401,50 +375405,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #80] @ (3547ec ) │ │ │ │ ldr r1, [pc, #84] @ (3547f0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r3, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 354740 │ │ │ │ + blt.n 3547d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #856 @ (adr r4, 354b40 ) │ │ │ │ + add r5, pc, #120 @ (adr r5, 354860 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47c6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xb778 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -375460,25 +375464,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #316] @ (354964 ) │ │ │ │ ldr r1, [pc, #320] @ (354968 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (35496c ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -375522,15 +375526,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (354974 ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -375550,39 +375554,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - add r4, pc, #416 @ (adr r4, 354afc ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 354c1c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, pc, #296 @ (adr r4, 354a8c ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 354bac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 354900 │ │ │ │ + blt.n 354990 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 354d6c ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 354a8c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ble.n 354900 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375651,25 +375655,25 @@ │ │ │ │ bl 48464c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 484bb4 │ │ │ │ b.n 3549f4 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mov r7, r0 │ │ │ │ blx 260638 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 48464c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 484bec │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ @@ -375697,25 +375701,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (354afc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #76] @ (354b00 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (354b04 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #60] @ (354b08 ) │ │ │ │ ldr r2, [pc, #64] @ (354b0c ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -375726,27 +375730,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strh r0, [r7, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #760 @ (adr r1, 354df4 ) │ │ │ │ + add r2, pc, #24 @ (adr r2, 354b14 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, 354e38 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 354b58 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 354b84 │ │ │ │ + bhi.n 354a14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #96 @ 0x60 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 354b70 │ │ │ │ sub sp, #20 │ │ │ │ @@ -375754,37 +375758,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (354b78 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 354b60 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4846d0 │ │ │ │ nop │ │ │ │ - strh r6, [r4, r4] │ │ │ │ + strh r6, [r5, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #208 @ (adr r1, 354c48 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 354d68 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #280 @ (adr r1, 354c94 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 354db4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -375804,31 +375808,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38698c │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 354ba0 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r6, #15 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 354c08 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -375848,32 +375852,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (354c64 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38698c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3545b0 │ │ │ │ nop │ │ │ │ - strh r0, [r6, r0] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (354df0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375881,15 +375885,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (354df8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -375903,15 +375907,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -375981,23 +375985,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - str r6, [r1, r7] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + add r0, pc, #144 @ (adr r0, 354e88 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #216 @ (adr r0, 354ed4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -376048,15 +376052,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -376089,15 +376093,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #10 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38698c │ │ │ │ @@ -376107,19 +376111,19 @@ │ │ │ │ nop │ │ │ │ ldrsh r6, [r4, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r7, [pc, #768] @ (355258 ) │ │ │ │ + str r0, [r1, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (355108 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -376130,15 +376134,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (355110 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 354fb2 │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -376255,19 +376259,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 43e5ac │ │ │ │ b.n 35503a │ │ │ │ - ldr r6, [pc, #840] @ (355454 ) │ │ │ │ + ldr r7, [pc, #104] @ (355174 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r5, #112] @ 0x70 │ │ │ │ + str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2680] @ 355ba0 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -376441,15 +376445,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [pc, #2304] @ 355bc0 │ │ │ │ ldr.w r3, [pc, #2272] @ 355ba4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -376470,15 +376474,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 355bcc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 3554ca │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -376533,15 +376537,15 @@ │ │ │ │ ldr.w r1, [pc, #2072] @ 355bd8 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 3554d0 │ │ │ │ @@ -376740,15 +376744,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -377158,15 +377162,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 74cc70 │ │ │ │ + bl 74ccc0 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -377226,41 +377230,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r3, [pc, #936] @ (355f58 ) │ │ │ │ + ldr r4, [pc, #200] @ (355c78 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #696] @ (355e70 ) │ │ │ │ + ldr r3, [pc, #984] @ (355f90 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r1, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r3, [pc, #320] @ (355d08 ) │ │ │ │ + ldr r3, [pc, #608] @ (355e28 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + beq.n 355c4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #568] @ (355e0c ) │ │ │ │ + ldr r2, [pc, #856] @ (355f2c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r2, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsb r6, [r4, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r0, #5 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ bmi.n 355c48 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ tst.w r3, #196608 @ 0x30000 │ │ │ │ beq.w 355930 │ │ │ │ @@ -377690,15 +377694,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 356814 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -378133,15 +378137,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38698c │ │ │ │ @@ -378149,15 +378153,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 3545b0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #628] @ (356824 ) │ │ │ │ ldr r3, [pc, #580] @ (3567f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378183,15 +378187,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (356830 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #552] @ (356834 ) │ │ │ │ ldr r3, [pc, #492] @ (3567f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378245,15 +378249,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3545b0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 355e08 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (356840 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (3567f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378350,31 +378354,31 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r6, [pc, #256] @ (356904 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r4, [pc, #936] @ (356bb0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r4, [pc, #720] @ (356adc ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf792003f │ │ │ │ - str r2, [r0, r5] │ │ │ │ + @ instruction: 0xf7da003f │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r1, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf23c003f │ │ │ │ + @ instruction: 0xf284003f │ │ │ │ mov lr, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub.w r0, sl, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf1f2003f │ │ │ │ mov r4, r8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov r6, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp lr, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp lr, r0 │ │ │ │ @@ -378401,15 +378405,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1604] @ 356ec8 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 356ffe │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 356ffe │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -378770,15 +378774,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #468] @ (356ed4 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38698c │ │ │ │ @@ -378858,15 +378862,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #244] @ (356ee4 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 38698c │ │ │ │ @@ -378883,15 +378887,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38698c │ │ │ │ @@ -378932,35 +378936,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mvns r6, r5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [pc, #144] @ (356f58 ) │ │ │ │ + ldr r6, [pc, #432] @ (357078 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vqadd.s32 d0, d0, d31 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + vqadd.s32 d16, d8, d31 │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #712] @ (35719c ) │ │ │ │ + ldr r1, [pc, #1000] @ (3572bc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xeaac003f │ │ │ │ + @ instruction: 0xeaf4003f │ │ │ │ subs r6, #254 @ 0xfe │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #192 @ 0xc0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [pc, #800] @ (357204 ) │ │ │ │ + ldr r1, [pc, #64] @ (356f24 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe9b6003f │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + ldrd r0, r0, [lr, #252]! @ 0xfc │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xe980003f │ │ │ │ - ldr r0, [pc, #480] @ (3570d4 ) │ │ │ │ + strd r0, r0, [r8, #252] @ 0xfc │ │ │ │ + ldr r0, [pc, #768] @ (3571f4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -379046,19 +379050,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 356ac6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 356d4e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0x478a │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrd r0, r0, [ip], #-252 @ 0xfc │ │ │ │ + @ instruction: 0xe8c4003f │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 35702a │ │ │ │ ldr r0, [pc, #664] @ (3572bc ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -379282,16 +379286,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (3572fc ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r0, #1 │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ ldrb r2, [r1, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r7, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r4, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r2, #25] │ │ │ │ @@ -379308,37 +379320,29 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r5, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r2, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r0, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #22] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (357308 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ adds r6, r7, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 4846d0 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5d7e28 │ │ │ │ + bl 5d7e90 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 381428 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379371,15 +379375,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (357418 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3573e4 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 357382 │ │ │ │ @@ -379403,35 +379407,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3573a4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (357428 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3573a4 │ │ │ │ ldr r3, [pc, #32] @ (35742c ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 35739a │ │ │ │ subs r0, #246 @ 0xf6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3574d0 ) │ │ │ │ @@ -379439,25 +379443,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3574d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #132] @ (3574dc ) │ │ │ │ ldr r1, [pc, #132] @ (3574e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #116] @ (3574e4 ) │ │ │ │ ldr r2, [pc, #120] @ (3574e8 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (3574ec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379471,39 +379475,39 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #72] @ (3574f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #208 @ 0xd0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 357b78 │ │ │ │ + b.n 357c08 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ subs r6, r7, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r1, [sp, #592] @ 0x250 │ │ │ │ @@ -379521,15 +379525,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (357558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #52] @ (35755c ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (357560 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379539,23 +379543,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbcs r4, r2 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 357a78 │ │ │ │ + b.n 357b08 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #158 @ 0x9e │ │ │ │ + cmp r3, #230 @ 0xe6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -379671,15 +379675,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 38666c │ │ │ │ mov r0, r4 │ │ │ │ bl 38693c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (357718 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -379690,21 +379694,21 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4840bc │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 357612 │ │ │ │ nop │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r0, r2, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r4, #9] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ add sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379819,15 +379823,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (3578a4 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3577ce │ │ │ │ ldr r0, [pc, #80] @ (3578a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3577ce │ │ │ │ ldr r3, [pc, #72] @ (3578ac ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35780e │ │ │ │ ldr r3, [pc, #52] @ (3578a4 ) │ │ │ │ @@ -379836,37 +379840,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35780e │ │ │ │ ldr r0, [pc, #52] @ (3578b0 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35780e │ │ │ │ nop │ │ │ │ adds r5, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r7, sp, #384 @ 0x180 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r7, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r7, sp, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ muls r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (3579c8 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -379936,15 +379940,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (3579d8 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3578f2 │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -379963,30 +379967,30 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 357928 │ │ │ │ ldr r1, [pc, #36] @ (3579dc ) │ │ │ │ ldr r0, [pc, #36] @ (3579e0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 357914 │ │ │ │ nop │ │ │ │ adds r3, #130 @ 0x82 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #124] @ (357a64 ) │ │ │ │ ldr r3, [pc, #128] @ (357a68 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3579fe │ │ │ │ @@ -380022,15 +380026,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (357a74 ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (357a78 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -380039,17 +380043,17 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #29] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (357b68 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -380057,24 +380061,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #220] @ (357b70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #204] @ (357b74 ) │ │ │ │ ldr r1, [pc, #208] @ (357b78 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (357b7c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #196] @ (357b80 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 357b4a │ │ │ │ @@ -380125,35 +380129,35 @@ │ │ │ │ ldr r2, [pc, #48] @ (357b88 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 357ac6 │ │ │ │ ldr r0, [pc, #44] @ (357b8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 357ac6 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #18 │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 357b94 │ │ │ │ + ble.n 357c24 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #150 @ 0x96 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #27] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (357d30 ) │ │ │ │ @@ -380271,30 +380275,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (357d4c ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 357c8e │ │ │ │ ldr r3, [pc, #84] @ (357d50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 357bde │ │ │ │ ldr r3, [pc, #64] @ (357d48 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 357bde │ │ │ │ ldr r0, [pc, #60] @ (357d54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 357bde │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380309,19 +380313,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -381064,15 +381068,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (35872c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3583f0 │ │ │ │ ldr r0, [pc, #88] @ (358730 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3583f0 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 357340 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -381089,23 +381093,23 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r7, [pc, #688] @ (3589dc ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -381235,15 +381239,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (358b30 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 358838 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 357b90 │ │ │ │ b.n 358838 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -381402,15 +381406,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (358b3c ) │ │ │ │ ldr r1, [pc, #192] @ (358b40 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 3587fa │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 48464c │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -381437,15 +381441,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (358b48 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 358838 │ │ │ │ ldr r2, [pc, #96] @ (358b4c ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 358a0e │ │ │ │ @@ -381454,15 +381458,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 358a0e │ │ │ │ ldr r1, [pc, #80] @ (358b50 ) │ │ │ │ ldr r0, [pc, #80] @ (358b54 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 358a0e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #214 @ 0xd6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -381470,35 +381474,35 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #24 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + ldr r2, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ + asrs r0, r0, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 3590f8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -381704,15 +381708,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 358e1a │ │ │ │ ldr r1, [pc, #760] @ (359108 ) │ │ │ │ ldr r0, [pc, #760] @ (35910c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 358758 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -381843,15 +381847,15 @@ │ │ │ │ bl 357018 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (359114 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 358b8c │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35908e │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -381871,15 +381875,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (35911c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 358ba2 │ │ │ │ ldr r3, [pc, #196] @ (359104 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381891,30 +381895,30 @@ │ │ │ │ bpl.w 358ba2 │ │ │ │ ldr r1, [pc, #200] @ (359120 ) │ │ │ │ ldr r0, [pc, #200] @ (359124 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #188] @ (359128 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358dd0 │ │ │ │ ldr r3, [pc, #136] @ (359100 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 358dd0 │ │ │ │ ldr r1, [pc, #168] @ (35912c ) │ │ │ │ ldr r0, [pc, #172] @ (359130 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 358dd0 │ │ │ │ ldr r2, [pc, #152] @ (359128 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3590a0 │ │ │ │ ldr r2, [pc, #104] @ (359100 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -381937,61 +381941,61 @@ │ │ │ │ ldr r3, [pc, #56] @ (359100 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 358e3c │ │ │ │ ldr r0, [pc, #100] @ (359138 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 358e3c │ │ │ │ ldr r1, [pc, #92] @ (35913c ) │ │ │ │ ldr r0, [pc, #96] @ (359140 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 358de8 │ │ │ │ nop │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #72] @ 0x48 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r6, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 13, cr0, cr6, cr2, {2} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + vhadd.s16 q0, q7, q1 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 5, cr0, cr0, cr2, {2} │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + cdp 0, 9, cr0, cr8, cr2, {2} │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -382017,15 +382021,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (359198 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ vhadd.u8 q8, q7, q10 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r4, #1392] @ 0x570 │ │ │ │ @@ -382072,27 +382076,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (35923c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35920c │ │ │ │ ldr r0, [pc, #24] @ (359240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35920c │ │ │ │ ldr r0, [pc, #20] @ (359244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35920c │ │ │ │ subs r0, r6, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #32] │ │ │ │ + str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (3592fc ) │ │ │ │ @@ -382100,25 +382104,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (359304 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #152] @ (359308 ) │ │ │ │ ldr r1, [pc, #152] @ (35930c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #136] @ (359310 ) │ │ │ │ ldr r3, [pc, #140] @ (359314 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (359318 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -382135,53 +382139,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #88] @ (359324 ) │ │ │ │ ldr r1, [pc, #88] @ (359328 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bx r1 │ │ │ │ + bx sl │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #600] @ 0x258 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #28] │ │ │ │ + str r0, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 1, cr0, cr0, cr4, {3} │ │ │ │ ldrb r6, [r6, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -382233,19 +382237,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3593bc ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ ldr r0, [pc, #16] @ (3593c0 ) │ │ │ │ add r0, pc │ │ │ │ bl 428f98 │ │ │ │ nop │ │ │ │ - str r0, [r4, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (359450 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382254,26 +382258,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (359458 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (35945c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (359460 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #88] @ (359464 ) │ │ │ │ ldr r2, [pc, #92] @ (359468 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -382282,42 +382286,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (35946c ) │ │ │ │ ldr r1, [pc, #76] @ (359470 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf31c0040 │ │ │ │ - movs r2, #136 @ 0x88 │ │ │ │ + bfi r0, r4, #1, #0 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35952c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -382325,23 +382329,23 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (359534 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #152] @ (359538 ) │ │ │ │ ldr r1, [pc, #156] @ (35953c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 359512 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -382376,23 +382380,23 @@ │ │ │ │ bl 342754 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 343780 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 3594ba │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #13 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #4] │ │ │ │ + str r4, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 359558 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -382411,15 +382415,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3595cc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 381d64 │ │ │ │ cbz r0, 3595a0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -382436,19 +382440,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #10 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #248] @ (3596d8 ) │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -382465,15 +382469,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ movs r6, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r5, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r6, [sp, #56] @ 0x38 │ │ │ │ @@ -382535,23 +382539,23 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r4, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r4, #25 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r2, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -382587,30 +382591,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (359780 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 38350c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 359762 │ │ │ │ b.n 359724 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 359734 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #348] @ (3598f8 ) │ │ │ │ @@ -382629,15 +382633,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -382725,41 +382729,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r4, r4, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - itet │ │ │ │ - mov r7, r7 │ │ │ │ - asral r0, r2, #14 │ │ │ │ - lsl r1, r5, #1 │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + movs r7, r7 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ + lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #192] @ (3599e0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #192] @ (3599e4 ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (3599e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 25df90 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 35999c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -382771,75 +382775,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 3599b4 │ │ │ │ ldr r4, [pc, #124] @ (3599f8 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #124] @ (3599fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (359a00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 381f3c │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 342754 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 343780 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 35994a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 383560 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 3599c2 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 3829e4 │ │ │ │ b.n 35997a │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r6, r6] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r5, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x006a │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (359bc0 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -382859,15 +382863,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -382979,29 +382983,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (359bdc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 25fe9c <__printf_chk@plt+0x4> │ │ │ │ b.n 359b9e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r5, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r5, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ asrs r6, r3, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (359f08 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -383011,15 +383015,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (359f14 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #776] @ (359f18 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #104 @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -383104,15 +383108,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -383124,15 +383128,15 @@ │ │ │ │ blt.n 359e1e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 38350c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 359d4c │ │ │ │ @@ -383145,15 +383149,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (359f38 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 48411c │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -383161,15 +383165,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (359f3c ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -383225,23 +383229,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #232] @ (359f58 ) │ │ │ │ ldr r1, [pc, #236] @ (359f5c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 384f60 │ │ │ │ cbnz r0, 359ee6 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -383278,62 +383282,62 @@ │ │ │ │ ldr r0, [pc, #108] @ (359f68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf4d20064 │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - hlt 0x0028 │ │ │ │ + revsh r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r6, [r0, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 359f60 │ │ │ │ + cbnz r4, 359f72 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -383367,15 +383371,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (35a0b0 ) │ │ │ │ ldr r1, [pc, #236] @ (35a0b4 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 359fec │ │ │ │ bl 382b44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35a098 │ │ │ │ @@ -383404,15 +383408,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (35a0c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35a048 │ │ │ │ bl 382b44 │ │ │ │ cbnz r0, 35a078 │ │ │ │ mov r0, r8 │ │ │ │ @@ -383450,33 +383454,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (35a0d0 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (35a0d4 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - movs r2, r7 │ │ │ │ + lsls r2, r0, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb826 │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u16 q8, , #6 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + movs r2, r4 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ + @ instruction: 0xb7c6 │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.u64 q8, q2, │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + vshr.u32 q0, , #4 │ │ │ │ + strb r2, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, r5] │ │ │ │ + strb r6, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 35a174 │ │ │ │ sub sp, #8 │ │ │ │ @@ -383487,15 +383492,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383528,18 +383533,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 359f6c │ │ │ │ - vqadd.u8 q0, q6, │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + vqadd.u16 q8, q2, │ │ │ │ + asrs r2, r7, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (35a2e0 ) │ │ │ │ @@ -383572,15 +383577,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -383651,18 +383656,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 1, r0, cr8, cr5, {2} │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + mrc2 0, 3, r0, cr0, cr5, {2} │ │ │ │ + setpan #1 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r5, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -383751,15 +383756,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -383799,15 +383804,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [pc, #1420] @ 35aa28 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 342fd0 │ │ │ │ @@ -383876,15 +383881,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35a9d8 │ │ │ │ ldr.w r0, [pc, #1236] @ 35aa44 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -383938,15 +383943,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 35aa48 │ │ │ │ ldr.w r1, [pc, #1048] @ 35aa4c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 343100 │ │ │ │ cbnz r0, 35a658 │ │ │ │ @@ -384096,15 +384101,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -384182,15 +384187,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #268] @ (35aa28 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -384280,54 +384285,54 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsrs r4, r3, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrrc2 0, 5, r0, sl, cr5 │ │ │ │ - mcrr2 0, 5, r0, lr, cr5 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + stc2 0, cr0, [r2], #340 @ 0x154 │ │ │ │ + ldc2 0, cr0, [r6], {85} @ 0x55 │ │ │ │ + asrs r0, r3, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 35aa96 │ │ │ │ + push {r1, r2} │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #128] @ (35aaac ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xfae80055 │ │ │ │ - ldr r7, [pc, #840] @ (35ad80 ) │ │ │ │ + @ instruction: 0xfb300055 │ │ │ │ + str r2, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r7, r2] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r2, 35aa6c │ │ │ │ + cbz r2, 35aa7e │ │ │ │ movs r7, r7 │ │ │ │ - strb.w r0, [r6, r5, lsl #1] │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + str.w r0, [lr, r5, lsl #1] │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add r7, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7000055 │ │ │ │ - lsrs r6, r4, #22 │ │ │ │ + @ instruction: 0xf7480055 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf61a0055 │ │ │ │ - ldr r3, [pc, #504] @ (35ac68 ) │ │ │ │ + @ instruction: 0xf6620055 │ │ │ │ + ldr r3, [pc, #792] @ (35ad88 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - addw r0, r4, #2133 @ 0x855 │ │ │ │ - ldr r3, [pc, #416] @ (35ac18 ) │ │ │ │ + movw r0, #51285 @ 0xc855 │ │ │ │ + ldr r3, [pc, #704] @ (35ad38 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 35aa96 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 35aaa4 │ │ │ │ @@ -384466,18 +384471,18 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 35aaee │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 35ab18 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4fc0055 │ │ │ │ - ldr r1, [pc, #952] @ (35afb8 ) │ │ │ │ + adc.w r0, r4, #13959168 @ 0xd50000 │ │ │ │ + ldr r2, [pc, #216] @ (35acd8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #528] @ (35ae14 ) │ │ │ │ + ldr r3, [pc, #816] @ (35af34 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3316] @ 35b90c │ │ │ │ @@ -384612,15 +384617,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #10 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 344f1c │ │ │ │ @@ -384679,15 +384684,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -384809,15 +384814,15 @@ │ │ │ │ b.n 35b06e │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -384856,15 +384861,15 @@ │ │ │ │ beq.w 35b1c2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385191,15 +385196,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385240,15 +385245,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -385277,15 +385282,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 35b0ee │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -385383,15 +385388,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 35b33a │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -385587,47 +385592,47 @@ │ │ │ │ strd r3, r2, [sp, #80] @ 0x50 │ │ │ │ b.n 35b3b4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r0, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf27c0055 │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + movt r0, #16469 @ 0x4055 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf2220055 │ │ │ │ - @ instruction: 0xf2140055 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + @ instruction: 0xf26a0055 │ │ │ │ + @ instruction: 0xf25c0055 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ movs r7, r7 │ │ │ │ ldc2 0, cr0, [r4, #-416]! @ 0xfffffe60 │ │ │ │ - lsls r0, r6, #27 │ │ │ │ + lsls r0, r7, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #928 @ (adr r7, 35bcdc ) │ │ │ │ + add r0, sp, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - rsbs r0, r8, r5, lsr #1 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + stc 0, cr0, [r0], #-340 @ 0xfffffeac │ │ │ │ + lsls r2, r0, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #472 @ (adr r3, 35bb20 ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 35bc40 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeb340055 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + sbcs.w r0, ip, r5, lsr #1 │ │ │ │ + lsls r6, r4, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #864 @ (adr r2, 35bcb4 ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 35b9d4 ) │ │ │ │ movs r7, r7 │ │ │ │ - b.n 35b7ac │ │ │ │ + b.n 35b83c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 35b784 │ │ │ │ + b.n 35b814 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (35b994 ) │ │ │ │ movw r2, #2003 @ 0x7d3 │ │ │ │ ldr r1, [pc, #44] @ (35b998 ) │ │ │ │ ldr r0, [pc, #44] @ (35b99c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -385639,23 +385644,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (35b9a4 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 35b6bc │ │ │ │ + b.n 35b74c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 35bdf0 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -385761,15 +385766,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -385850,15 +385855,15 @@ │ │ │ │ bne.w 35cdcc │ │ │ │ ldr r1, [pc, #536] @ (35be14 ) │ │ │ │ ldr r0, [pc, #540] @ (35be18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 48464c │ │ │ │ ldr r2, [pc, #504] @ (35be1c ) │ │ │ │ @@ -385972,15 +385977,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (35be2c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -386024,32 +386029,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf28c0068 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf27c0068 │ │ │ │ @ instruction: 0xf25e0068 │ │ │ │ - b.n 35b820 │ │ │ │ + b.n 35b8b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfbb8003f │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + stc2 0, cr0, [r0], {63} @ 0x3f │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, sl, #104 @ 0x68 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bic.w r0, sl, #104 @ 0x68 │ │ │ │ vhadd.s32 q0, q5, q12 │ │ │ │ - b.n 35c390 │ │ │ │ + b.n 35c420 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr??.w r0, [lr, pc, lsl #3] │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + vld1.8 @ instruction: 0xf9a6003f │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ movs r7, r7 │ │ │ │ cdp 0, 8, cr0, cr10, cr8, {3} │ │ │ │ ldr.w r0, [pc, #1600] @ 35c478 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r2, [pc, #1600] @ 35c47c │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1596] @ 35c480 │ │ │ │ @@ -386061,15 +386066,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -386189,15 +386194,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386236,15 +386241,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 359784 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386274,15 +386279,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -386382,15 +386387,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (35c4a0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -386471,15 +386476,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (35c4ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b9ea │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35c3a8 │ │ │ │ @@ -386601,41 +386606,41 @@ │ │ │ │ ldr r1, [pc, #80] @ (35c4b8 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25fe98 <__printf_chk@plt> │ │ │ │ - b.n 35c7f4 │ │ │ │ + b.n 35c884 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str??.w r0, [r6, pc, lsl #3] │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + strh.w r0, [lr, #63] @ 0x3f │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, sl, r8, asr #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r1, r0, #1 │ │ │ │ orns r0, lr, r8, asr #1 │ │ │ │ - udf #8 │ │ │ │ + udf #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf4b2003f │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + @ instruction: 0xf4fa003f │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 35c49c │ │ │ │ + ble.n 35c52c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf39e003f │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + @ instruction: 0xf3e6003f │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xe8040068 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -387425,29 +387430,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (35ce34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 35ce44 │ │ │ │ + bcs.n 35ced4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r7, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r2, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 35ce20 │ │ │ │ + bcs.n 35ceb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r1, r1, #31 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #17 │ │ │ │ bhi.n 35ce58 │ │ │ │ tbb [pc, r3] │ │ │ │ lsrs r2, r4, #4 │ │ │ │ @@ -387820,20 +387825,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (35d2f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ stmia r0!, {r2, r3, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387841,32 +387846,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (35d344 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (35d348 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #36] @ (35d34c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #4 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r7, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -387876,35 +387881,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (35d3a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #44] @ (35d3ac ) │ │ │ │ ldr r1, [pc, #48] @ (35d3b0 ) │ │ │ │ movs r2, #7 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #36] @ (35d3b4 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d69b0 │ │ │ │ + b.w 5d6a18 │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #536] @ (35d5c4 ) │ │ │ │ + ldr r7, [pc, #824] @ (35d6e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #408] @ (35d54c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r7, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -387917,32 +387922,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (35d400 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (35d404 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #36] @ (35d408 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #72 @ 0x48 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -387956,15 +387961,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ add.w ip, r6, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 35d48c │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 35d482 │ │ │ │ ldr.w ip, [r0, #20] │ │ │ │ movw r1, #9660 @ 0x25bc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -387992,23 +387997,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (35d4b0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #174 @ 0xae │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #356] @ 35d62c │ │ │ │ sub sp, #20 │ │ │ │ @@ -388020,73 +388025,73 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [pc, #340] @ (35d638 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #336] @ (35d63c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #316] @ (35d640 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add.w r0, r4, #956 @ 0x3bc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #300] @ (35d644 ) │ │ │ │ add r6, pc │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [pc, #296] @ (35d648 ) │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, fp, #20 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r3, sl, #20 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r3, [pc, #248] @ (35d64c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 5dced4 │ │ │ │ + bl 5dcf3c │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ bl 48411c │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #196] @ (35d650 ) │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -388130,29 +388135,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvc.n 35d6ac │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r7, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [pc, #224] @ (35d728 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #496] @ (35d840 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr.w pc, [r1, #255]! │ │ │ │ @@ -388166,15 +388171,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #100] @ (35d6dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ add.w r2, r0, #5440 @ 0x1540 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ mov.w ip, #2013265920 @ 0x78000000 │ │ │ │ mov.w r1, #1476395008 @ 0x58000000 │ │ │ │ strd ip, r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ @@ -388190,19 +388195,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #76 @ 0x4c │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (35d790 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -388211,44 +388216,44 @@ │ │ │ │ ldr r1, [pc, #160] @ (35d798 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #144] @ (35d79c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (35d7a0 ) │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #128] @ (35d7a4 ) │ │ │ │ ldr r1, [pc, #132] @ (35d7a8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #932 @ 0x3a4 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ ldr r2, [pc, #112] @ (35d7ac ) │ │ │ │ ldr r1, [pc, #116] @ (35d7b0 ) │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #956 @ 0x3bc │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc8a4 │ │ │ │ vldr d7, [pc, #44] @ 35d788 │ │ │ │ ldr r2, [pc, #84] @ (35d7b4 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #84] @ (35d7b8 ) │ │ │ │ @@ -388266,35 +388271,35 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fc954 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + movs r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #110 @ 0x6e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbnz r2, 35d828 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ (35d8c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -388302,15 +388307,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #244] @ (35d8cc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r4, #1528] @ 0x5f8 │ │ │ │ cbz r3, 35d82c │ │ │ │ ldr r7, [pc, #220] @ (35d8d0 ) │ │ │ │ add.w r6, r0, #9664 @ 0x25c0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ @@ -388364,32 +388369,32 @@ │ │ │ │ str.w r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr.w r2, [r8, #1396] @ 0x574 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str.w r2, [r8, #1396] @ 0x574 │ │ │ │ ldrb.w r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35d87a │ │ │ │ strb.w r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 48464c │ │ │ │ bl 484b18 │ │ │ │ b.n 35d830 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #90 @ 0x5a │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xff81ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -388456,15 +388461,15 @@ │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ and.w r3, r2, #1 │ │ │ │ ldr.w r2, [r6, #1380] @ 0x564 │ │ │ │ and.w r2, r2, #3 │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ addw r3, r3, #1382 @ 0x566 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ @@ -388622,28 +388627,28 @@ │ │ │ │ ubfx r2, r5, #16, #5 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 35dc78 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 35dc58 │ │ │ │ ldr r0, [pc, #176] @ (35dca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r5, [r6, #1288] @ 0x508 │ │ │ │ b.n 35d9a2 │ │ │ │ and.w r3, r5, #127 @ 0x7f │ │ │ │ lsls r1, r5, #25 │ │ │ │ bpl.n 35dc1c │ │ │ │ lsls r2, r5, #26 │ │ │ │ bne.n 35dc1c │ │ │ │ ldr r0, [pc, #144] @ (35dca4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r3, [r6, #1284] @ 0x504 │ │ │ │ b.n 35d9a2 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ @@ -388679,17 +388684,17 @@ │ │ │ │ beq.n 35dbfa │ │ │ │ mov r1, r2 │ │ │ │ ldrh.w r2, [r6, #1292] @ 0x50c │ │ │ │ blx r3 │ │ │ │ b.n 35dbfa │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ b.n 35dc72 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #376] @ (35de34 ) │ │ │ │ @@ -388703,15 +388708,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (35de40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r3, #1352] @ 0x548 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 35ddb0 │ │ │ │ add.w r4, r7, #8192 @ 0x2000 │ │ │ │ ldr.w r1, [r3, #1004] @ 0x3ec │ │ │ │ @@ -388774,15 +388779,15 @@ │ │ │ │ str.w r1, [r3, #1396] @ 0x574 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #1400] @ 0x578 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ str.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -388825,29 +388830,29 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r0, [r2, #1] │ │ │ │ b.n 35dd5a │ │ │ │ ldr r1, [pc, #32] @ (35de48 ) │ │ │ │ ldr r0, [pc, #32] @ (35de4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35ddd2 │ │ │ │ ldmia r7, {r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + subs r2, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r3, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [pc, #1252] @ 35e348 │ │ │ │ @@ -389017,15 +389022,15 @@ │ │ │ │ ldr.w r3, [r6, #1404] @ 0x57c │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr.w r0, [r4, #1504] @ 0x5e0 │ │ │ │ b.n 35deb0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 35e1dc │ │ │ │ movs r3, #0 │ │ │ │ cmp.w fp, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -389261,58 +389266,58 @@ │ │ │ │ str.w r1, [r6, #1396] @ 0x574 │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 35deb0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (35e360 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ sub sp, #168 @ 0xa8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r6, #1112] @ 0x458 │ │ │ │ ldr.w r0, [r6, #1032] @ 0x408 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 35e3b6 │ │ │ │ add.w r4, r4, #5120 @ 0x1400 │ │ │ │ movs r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ ldr.w r1, [r4, #1068] @ 0x42c │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r4, #4 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 35e39a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -389406,38 +389411,38 @@ │ │ │ │ ldr r2, [pc, #64] @ (35e508 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (35e50c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #52] @ (35e510 ) │ │ │ │ ldr r1, [pc, #56] @ (35e514 ) │ │ │ │ movs r2, #9 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (35e518 ) │ │ │ │ ldr r1, [pc, #44] @ (35e51c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d69b0 │ │ │ │ + b.w 5d6a18 │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0006 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf4a0003e │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + @ instruction: 0xf4e8003e │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #90 @ 0x5a │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r7, sp, #80 @ 0x50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -389455,15 +389460,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #28 │ │ │ │ ldr r1, [pc, #836] @ (35e888 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r0, #924 @ 0x39c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35e7dc │ │ │ │ ldr r2, [pc, #812] @ (35e88c ) │ │ │ │ add.w r6, r5, #4096 @ 0x1000 │ │ │ │ @@ -389494,15 +389499,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, fp │ │ │ │ bl 2fc8a4 │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 35e5ae │ │ │ │ add.w r0, r8, #9216 @ 0x2400 │ │ │ │ @@ -389597,15 +389602,15 @@ │ │ │ │ str.w r2, [r3, #4]! │ │ │ │ cmp r3, r4 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne.n 35e6f2 │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ bl 48411c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #396] @ (35e89c ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -389629,15 +389634,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1742 @ 0x6ce │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389680,15 +389685,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1746 @ 0x6d2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389699,15 +389704,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1750 @ 0x6d6 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389719,61 +389724,61 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1767 @ 0x6e7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r3, r4, r7, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r7, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + adds r6, r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r4, r5, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf58e003f │ │ │ │ - sub.w r0, r4, #12517376 @ 0xbf0000 │ │ │ │ + rsbs r0, r6, #12517376 @ 0xbf0000 │ │ │ │ + @ instruction: 0xf5ec003f │ │ │ │ adcs r6, r5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbnz r2, 35e8f2 │ │ │ │ + cbnz r2, 35e904 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r1, #23 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - hlt 0x001e │ │ │ │ + revsh r6, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #20 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x0034 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r7, #19 │ │ │ │ + asrs r6, r0, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r6, r6 │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (35e960 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389782,26 +389787,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (35e968 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r4, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #108] @ (35e96c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (35e970 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #64] @ 35e958 │ │ │ │ ldr r2, [pc, #88] @ (35e974 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #88] @ (35e978 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -389814,39 +389819,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (35e97c ) │ │ │ │ ldr r1, [pc, #68] @ (35e980 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc954 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 35e98c │ │ │ │ + cbnz r0, 35e99e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orn r0, r6, #62 @ 0x3e │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xf0ae003e │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, sp, #912 @ 0x390 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf1f8003f │ │ │ │ - addw r0, ip, #63 @ 0x3f │ │ │ │ + movw r0, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf254003f │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 48466c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -389877,15 +389882,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #424] @ (35eb94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #5152 @ 0x1420 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #20 │ │ │ │ blx 25fc0c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -389988,19 +389993,19 @@ │ │ │ │ strh.w r3, [r4, #3128] @ 0xc38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 35e364 │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 35eb6e │ │ │ │ - @ instruction: 0xb89c │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r0, #12 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #24 │ │ │ │ @@ -390627,15 +390632,15 @@ │ │ │ │ add.w fp, fp, #8 │ │ │ │ add.w fp, fp, #20 │ │ │ │ b.n 35f236 │ │ │ │ ldr r0, [pc, #424] @ (35f458 ) │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ b.n 35f208 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r5, #16379 @ 0x3ffb │ │ │ │ add.w r0, r6, #31872 @ 0x7c80 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -390693,23 +390698,23 @@ │ │ │ │ ldrd r8, r5, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 35edd8 │ │ │ │ ldr r0, [pc, #248] @ (35f45c ) │ │ │ │ strd r3, r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldrd r3, r2, [sp, #72] @ 0x48 │ │ │ │ b.n 35f2a4 │ │ │ │ ldr r0, [pc, #232] @ (35f460 ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 35f1c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bcc.n 35f3a2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ @@ -390724,15 +390729,15 @@ │ │ │ │ b.n 35f0f2 │ │ │ │ str.w sl, [sp, #52] @ 0x34 │ │ │ │ b.n 35ed44 │ │ │ │ ldr r0, [pc, #172] @ (35f464 ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ b.n 35efb6 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r3, #1518 @ 0x5ee │ │ │ │ cmp r2, r3 │ │ │ │ itett ls │ │ │ │ @@ -390755,15 +390760,15 @@ │ │ │ │ mvns r3, r3 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r2, #2096] @ 0x830 │ │ │ │ b.n 35efea │ │ │ │ ldr r0, [pc, #84] @ (35f468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 35efce │ │ │ │ ldr r3, [pc, #80] @ (35f46c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #80] @ (35f470 ) │ │ │ │ movw r2, #998 @ 0x3e6 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ @@ -390776,33 +390781,33 @@ │ │ │ │ bfi r3, r2, #25, #2 │ │ │ │ orr.w r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 35f006 │ │ │ │ nop │ │ │ │ itet ge │ │ │ │ lslge r0, r5, #1 │ │ │ │ - pushlt {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb604 │ │ │ │ lslge r5, r2, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 35f490 │ │ │ │ + sxth r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r7, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr.w r5, [pc, #3040] @ 360068 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ @@ -391259,15 +391264,15 @@ │ │ │ │ it mi │ │ │ │ movmi r3, #0 │ │ │ │ stmia.w r7, {r0, r1} │ │ │ │ orr.w r8, r2, r3 │ │ │ │ strd r6, r6, [sp, #196] @ 0xc4 │ │ │ │ strd r6, r6, [sp, #204] @ 0xcc │ │ │ │ strd r6, r6, [sp, #212] @ 0xd4 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 35f9ea │ │ │ │ ldr.w r3, [pc, #1724] @ 360098 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -391307,15 +391312,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 43e134 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 360052 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 35fa78 │ │ │ │ dmb ish │ │ │ │ @@ -391467,15 +391472,15 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ b.n 35f868 │ │ │ │ ldr.w r0, [pc, #1152] @ 36009c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 35f91c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35fce2 │ │ │ │ ands.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ beq.w 35fd40 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -391656,15 +391661,15 @@ │ │ │ │ b.n 35fb66 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #656] @ (3600a0 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 35fa78 │ │ │ │ uxth r6, r3 │ │ │ │ cbnz r4, 35fe50 │ │ │ │ and.w r8, r6, #4096 @ 0x1000 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bmi.w 35ff2c │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -391817,24 +391822,24 @@ │ │ │ │ ldr.w r2, [r5, #1148] @ 0x47c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 36000c │ │ │ │ ldr r0, [pc, #164] @ (3600a4 ) │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [pc, #152] @ (3600a8 ) │ │ │ │ subs r2, r2, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ mov r2, r8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 35fe74 │ │ │ │ ubfx r6, r6, #0, #14 │ │ │ │ strh.w r3, [r5, #3128] @ 0xc38 │ │ │ │ b.n 35ffdc │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ @@ -391876,39 +391881,39 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r7, lr} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #624 @ 0x270 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr0, cr0, {2} │ │ │ │ - cdp2 0, 9, cr0, cr6, cr0, {2} │ │ │ │ - add r2, pc, #264 @ (adr r2, 3601b8 ) │ │ │ │ + cdp2 0, 10, cr0, cr8, cr0, {2} │ │ │ │ + cdp2 0, 13, cr0, cr14, cr0, {2} │ │ │ │ + add r2, pc, #552 @ (adr r2, 3602d8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r6], {64} @ 0x40 │ │ │ │ - add r2, pc, #184 @ (adr r2, 360170 ) │ │ │ │ + ldc2 0, cr0, [lr, #-256] @ 0xffffff00 │ │ │ │ + add r2, pc, #472 @ (adr r2, 360290 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #8] @ (3600cc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0bc │ │ │ │ + b.w 5da124 │ │ │ │ nop │ │ │ │ str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -391937,35 +391942,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (360160 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (360164 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #44] @ (360168 ) │ │ │ │ ldr r1, [pc, #48] @ (36016c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #36] @ (360170 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - add r1, pc, #872 @ (adr r1, 3604c8 ) │ │ │ │ + add r2, pc, #136 @ (adr r2, 3601e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 3601e4 │ │ │ │ + bhi.n 360074 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r2, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #38 @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -392013,17 +392018,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - add r1, pc, #120 @ (adr r1, 360270 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 360390 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2 0, cr0, [r6, #256] @ 0x100 │ │ │ │ + ldc2l 0, cr0, [lr, #256] @ 0x100 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 360218 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392040,17 +392045,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ - add r0, pc, #856 @ (adr r0, 360598 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 3602b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2l 0, cr0, [lr, #-256] @ 0xffffff00 │ │ │ │ + ldc2 0, cr0, [r6, #256] @ 0x100 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 360284 │ │ │ │ subs r3, r2, #2 │ │ │ │ @@ -392089,48 +392094,48 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ - add r0, pc, #344 @ (adr r0, 360418 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 360538 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2l 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + ldc2 0, cr0, [r6, #-256] @ 0xffffff00 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 360310 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #56] @ (360314 ) │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (360318 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #152 @ (adr r0, 3603ac ) │ │ │ │ + add r0, pc, #440 @ (adr r0, 3604cc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2 0, cr0, [ip], {64} @ 0x40 │ │ │ │ - ldc2 0, cr0, [r2], #256 @ 0x100 │ │ │ │ + stc2l 0, cr0, [r4], #256 @ 0x100 │ │ │ │ + ldc2l 0, cr0, [sl], #256 @ 0x100 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (360458 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -392184,18 +392189,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 3603a4 │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 3603a4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -392219,15 +392224,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (360464 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3603fe │ │ │ │ ldr r0, [pc, #60] @ (360468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3603fe │ │ │ │ ldr r3, [pc, #56] @ (36046c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3603fe │ │ │ │ ldr r3, [pc, #36] @ (360464 ) │ │ │ │ @@ -392235,28 +392240,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3603fe │ │ │ │ ldr r0, [pc, #36] @ (360470 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3603fe │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb860040 │ │ │ │ + @ instruction: 0xfbce0040 │ │ │ │ ldr r2, [pc, #176] @ (360520 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb800040 │ │ │ │ + @ instruction: 0xfbc80040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -392326,18 +392331,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 3604cc │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 3604cc │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 4361d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -392351,31 +392356,31 @@ │ │ │ │ bpl.n 3604cc │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 3604cc │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 3604cc │ │ │ │ ldr r3, [pc, #20] @ (3605ac ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (3605b0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 25dc70 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr??.w r0, [lr, #64] @ 0x40 │ │ │ │ + @ instruction: 0xfa260040 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (36061c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (360620 ) │ │ │ │ @@ -392384,45 +392389,45 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (360628 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #72] @ (36062c ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2fc8a4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fc954 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vld1.8 {d0[2]}, [lr], r0 │ │ │ │ - vst1.8 {d16[2]}, [r2], r0 │ │ │ │ - bpl.n 360700 │ │ │ │ + ldr??.w r0, [r6, #64] @ 0x40 │ │ │ │ + @ instruction: 0xfa0a0040 │ │ │ │ + bpl.n 360590 │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 3606cc │ │ │ │ + bpl.n 36055c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 360a10 │ │ │ │ @@ -392435,15 +392440,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 360a1c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3609c8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392462,73 +392467,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ ldr r2, [pc, #876] @ (360a28 ) │ │ │ │ ldr r1, [pc, #880] @ (360a2c ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #856] @ (360a30 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 360a34 │ │ │ │ bl 432680 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (360a38 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 360a3c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5d5228 │ │ │ │ + bl 5d5290 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 3609f8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #784] @ (360a40 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2fcc04 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc9b4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -392540,49 +392545,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5d5228 │ │ │ │ + bl 5d5290 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2fcc04 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ bl 2fc9b4 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (360a48 ) │ │ │ │ @@ -392724,15 +392729,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 4367ac │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 48411c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (360a70 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -392747,15 +392752,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (360a74 ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -392769,53 +392774,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r0, r0] │ │ │ │ - vst4.16 {d16-d19}, [r6], r0 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr??.w r0, [r8, r0] │ │ │ │ + vst1.8 {d0[2]}, [lr], r0 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, pc, #888 @ (adr r5, 360d98 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vld1.8 {d0[2]}, [r6], r0 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + vld1.8 {d16[2]}, [lr], r0 │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 360984 │ │ │ │ + bcs.n 360a14 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r7, #0 │ │ │ │ + adds r0, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r7, #30 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 360a88 │ │ │ │ + bmi.n 360b18 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 360aac │ │ │ │ + bmi.n 360b3c │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [ip, #64] @ 0x40 │ │ │ │ + ldrsh.w r0, [r4, r0] │ │ │ │ ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (360c40 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r2, r0] │ │ │ │ - ldrh.w r0, [r2, r0] │ │ │ │ - ldrb.w r0, [r2, r0] │ │ │ │ - @ instruction: 0xf7f40040 │ │ │ │ - @ instruction: 0xf7d60040 │ │ │ │ - @ instruction: 0xf7b20040 │ │ │ │ - @ instruction: 0xf79a0040 │ │ │ │ - @ instruction: 0xf7800040 │ │ │ │ + ldrb.w r0, [sl, #64] @ 0x40 │ │ │ │ + ldr??.w r0, [sl, r0] │ │ │ │ + ldr.w r0, [sl, r0] │ │ │ │ + ldrh.w r0, [ip, r0] │ │ │ │ + ldrb.w r0, [lr, r0] │ │ │ │ + @ instruction: 0xf7fa0040 │ │ │ │ + @ instruction: 0xf7e20040 │ │ │ │ + @ instruction: 0xf7c80040 │ │ │ │ subs r4, r1, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf6240040 │ │ │ │ + @ instruction: 0xf66c0040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -392893,18 +392898,18 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #712 @ (adr r1, 360e08 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #496 @ (adr r1, 360d38 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf5ea0040 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + @ instruction: 0xf6320040 │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (360d1c ) │ │ │ │ @@ -392917,33 +392922,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (360d20 ) │ │ │ │ ldr r1, [pc, #424] @ (360d24 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (360d28 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #416] @ (360d2c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r1, [pc, #388] @ (360d30 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ bl 431e54 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 360d0a │ │ │ │ ldr r5, [pc, #364] @ (360d34 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 360d38 │ │ │ │ @@ -392977,15 +392982,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3f6448 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 360ce8 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -393031,24 +393036,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3f6584 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 360ca0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5c0ba4 │ │ │ │ + bl 5c0c0c │ │ │ │ cmp fp, sl │ │ │ │ beq.n 360cd2 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 360c68 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -393059,50 +393064,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (360d4c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r1, [pc, #84] @ (360d50 ) │ │ │ │ ldr r0, [pc, #88] @ (360d54 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4349a4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + @ instruction: 0xf5fc0040 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sbcs.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ - sbc.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + rsb r0, r6, #12582912 @ 0xc00000 │ │ │ │ + sub.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf4f00040 │ │ │ │ - @ instruction: 0xf4da0040 │ │ │ │ - eors.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ - ands.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + @ instruction: 0xf5380040 │ │ │ │ + @ instruction: 0xf5220040 │ │ │ │ + @ instruction: 0xf4dc0040 │ │ │ │ + orn r0, r4, #12582912 @ 0xc00000 │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00360d58 : │ │ │ │ ldr.w r1, [r0, #620] @ 0x26c │ │ │ │ b.w 40578c │ │ │ │ │ │ │ │ 00360d60 : │ │ │ │ @@ -393309,15 +393314,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ movs r4, #0 │ │ │ │ b.n 360ebc │ │ │ │ mov r3, r2 │ │ │ │ b.n 360eaa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 360f70 │ │ │ │ ldr r3, [pc, #88] @ (360fe8 ) │ │ │ │ ldr r2, [pc, #96] @ (360ff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ strd r0, r1, [sp] │ │ │ │ movs r1, #1 │ │ │ │ @@ -393351,18 +393356,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r5, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2920040 │ │ │ │ - @ instruction: 0xf26c0040 │ │ │ │ - addw r0, r6, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf21e0040 │ │ │ │ + @ instruction: 0xf2da0040 │ │ │ │ + @ instruction: 0xf2b40040 │ │ │ │ + movw r0, #57408 @ 0xe040 │ │ │ │ + @ instruction: 0xf2660040 │ │ │ │ │ │ │ │ 00360ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r9, [pc, #296] @ 361138 │ │ │ │ @@ -393379,52 +393384,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r1, [pc, #264] @ (361148 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 36114c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #248] @ (361150 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #208] @ (361154 ) │ │ │ │ ldr r1, [pc, #212] @ (361158 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 3610e6 │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 3610ba │ │ │ │ @@ -393484,36 +393489,36 @@ │ │ │ │ ldr r0, [pc, #64] @ (36116c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3, #11 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf1220040 │ │ │ │ - @ instruction: 0xf0f80040 │ │ │ │ - @ instruction: 0xf0a80040 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + sbc.w r0, sl, #64 @ 0x40 │ │ │ │ + adc.w r0, r0, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0f00040 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, sl, #64 @ 0x40 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + sbc.w r0, r2, #64 @ 0x40 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vext.8 q8, q0, q0, #0 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + bics.w r0, r8, #64 @ 0x40 │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00361170 : │ │ │ │ b.w 404748 │ │ │ │ │ │ │ │ 00361174 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -393542,22 +393547,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (3611d4 ) │ │ │ │ ldr r0, [pc, #32] @ (3611d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vhadd.s q8, q4, q0 │ │ │ │ - @ instruction: 0xf0b00040 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + vmla.i d16, d0, d0[0] │ │ │ │ + @ instruction: 0xf0f80040 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vhadd.s32 q8, q1, q0 │ │ │ │ - @ instruction: 0xf0ce0040 │ │ │ │ + vmla.i32 d0, d10, d0[0] │ │ │ │ + adds.w r0, r6, #64 @ 0x40 │ │ │ │ │ │ │ │ 003611dc : │ │ │ │ b.w 405080 │ │ │ │ │ │ │ │ 003611e0 : │ │ │ │ b.w 4050f4 │ │ │ │ │ │ │ │ @@ -393644,52 +393649,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr.w r8, [pc, #1304] @ 3617dc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 3617e0 │ │ │ │ ldr.w r7, [pc, #1304] @ 3617e4 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5da7ac │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r2, [pc, #1244] @ 3617e8 │ │ │ │ ldr.w r1, [pc, #1244] @ 3617ec │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 361334 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -393735,60 +393740,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 3617fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [pc, #1084] @ 361800 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr.w r1, [pc, #1056] @ 361804 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3613fe │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 36145e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c0b44 │ │ │ │ + bl 5c0bac │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3613f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (361808 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ cbz r6, 361428 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5c0ba4 │ │ │ │ + bl 5c0c0c │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 36141c │ │ │ │ ldr r0, [pc, #992] @ (36180c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r2, [pc, #988] @ (361810 ) │ │ │ │ ldr r3, [pc, #912] @ (3617c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -393839,15 +393844,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 36152e │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3f6448 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3614b6 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -393857,15 +393862,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ bl 4349a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 404e2c │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -393873,15 +393878,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 360b54 │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 361428 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5c0ba4 │ │ │ │ + bl 5c0c0c │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 361520 │ │ │ │ b.n 361428 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 36147a │ │ │ │ @@ -394008,47 +394013,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (361838 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #460] @ (36183c ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r1, [pc, #436] @ (361840 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 431e54 │ │ │ │ bl 4349a4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 3616cc │ │ │ │ ldr r0, [pc, #396] @ (361844 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 360b54 │ │ │ │ b.n 361432 │ │ │ │ movs r4, #0 │ │ │ │ @@ -394078,15 +394083,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 361790 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5bdf40 │ │ │ │ + bl 5bdfa8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 361704 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 405fa4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 361704 │ │ │ │ @@ -394099,25 +394104,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #616] @ 0x268 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 731a64 │ │ │ │ + bl 731ab4 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #616] @ 0x268 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 361788 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5bdf40 │ │ │ │ + bl 5bdfa8 │ │ │ │ cbz r0, 36177a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 405fa4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3616d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -394131,15 +394136,15 @@ │ │ │ │ b.n 361590 │ │ │ │ ldr.w r0, [r6, #636] @ 0x27c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 3616ea │ │ │ │ ldr r0, [pc, #184] @ (361854 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 361432 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #636] @ 0x27c │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -394147,69 +394152,69 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r5} │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #1 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cdp 0, 8, cr0, cr2, cr0, {2} │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + cdp 0, 12, cr0, cr10, cr0, {2} │ │ │ │ + lsrs r4, r5, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 10, cr0, cr2, cr0, {2} │ │ │ │ - cdp 0, 1, cr0, cr12, cr0, {2} │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + cdp 0, 14, cr0, cr10, cr0, {2} │ │ │ │ + cdp 0, 6, cr0, cr4, cr0, {2} │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc 0, cr0, [r0, #256] @ 0x100 │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + stcl 0, cr0, [r8, #256] @ 0x100 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 12, cr0, cr6, cr0, {2} │ │ │ │ - vhadd.s8 q0, q6, q0 │ │ │ │ + vhadd.s8 q0, q7, q0 │ │ │ │ + vhadd.s16 q8, q2, q0 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip], {64} @ 0x40 │ │ │ │ - stcl 0, cr0, [r6], {64} @ 0x40 │ │ │ │ - cdp 0, 1, cr0, cr10, cr0, {2} │ │ │ │ + stc 0, cr0, [r4, #-256]! @ 0xffffff00 │ │ │ │ + stc 0, cr0, [lr, #-256] @ 0xffffff00 │ │ │ │ + cdp 0, 6, cr0, cr2, cr0, {2} │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe80040 │ │ │ │ - ldrh r2, [r7, #40] @ 0x28 │ │ │ │ + ldc 0, cr0, [r0], #-256 @ 0xffffff00 │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xead00040 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + adds.w r0, r8, r0, lsl #1 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r1, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc 0, cr0, [r4], #256 @ 0x100 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + stcl 0, cr0, [ip], #256 @ 0x100 │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strd r0, r0, [r6, #256]! @ 0x100 │ │ │ │ - mcrr 0, 4, r0, r6, cr0 │ │ │ │ - add.w r0, lr, r0, lsl #1 │ │ │ │ + bic.w r0, lr, r0, lsl #1 │ │ │ │ + stc 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + adcs.w r0, r6, r0, lsl #1 │ │ │ │ │ │ │ │ 00361858 : │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 361862 │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ @@ -394316,25 +394321,23 @@ │ │ │ │ udf #255 @ 0xff │ │ │ │ str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36194c │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #176] @ (361a20 ) │ │ │ │ + @ instruction: 0xe8380040 │ │ │ │ + ldr r3, [pc, #464] @ (361b40 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 361924 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - orr.w r0, r2, r0, lsl #1 │ │ │ │ + @ instruction: 0xe81e0040 │ │ │ │ + eor.w r0, sl, r0, lsl #1 │ │ │ │ │ │ │ │ 0036197c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #308] @ (361ac0 ) │ │ │ │ @@ -394412,15 +394415,15 @@ │ │ │ │ bge.n 3619fc │ │ │ │ blx 25e600 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #136] @ (361acc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr.w r2, [r4, #636] @ 0x27c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 361a6a │ │ │ │ movs r2, #0 │ │ │ │ @@ -394466,28 +394469,28 @@ │ │ │ │ nop │ │ │ │ str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrd r0, r0, [r2, #-256] @ 0x100 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + @ instruction: 0xe99a0040 │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3617f8 │ │ │ │ + b.n 361888 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrd r0, r0, [r0], #256 @ 0x100 │ │ │ │ - ldrh r2, [r4, #6] │ │ │ │ + ldmdb r8!, {r6} │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3617b4 │ │ │ │ + b.n 361844 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe8d40040 │ │ │ │ + ldmdb ip, {r6} │ │ │ │ ldr r0, [pc, #4] @ (361af0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrb r6, [r4, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 361b78 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -394547,25 +394550,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (361c30 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #132] @ (361c34 ) │ │ │ │ ldr r1, [pc, #132] @ (361c38 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (361c3c ) │ │ │ │ ldr r3, [pc, #120] @ (361c40 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -394579,48 +394582,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (361c48 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #72] @ (361c4c ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #64] @ (361c50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + bkpt 0x0012 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 361be0 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + @ instruction: 0xe8140040 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r2, [r0, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -394633,15 +394635,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (361d00 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 361c86 │ │ │ │ bl 366d58 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 361cae │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -394676,19 +394678,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 361bb8 │ │ │ │ + b.n 361c48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfa7c004b │ │ │ │ + @ instruction: 0xfac4004b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (361d7c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #100] @ (361d80 ) │ │ │ │ @@ -394698,27 +394700,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 3829e4 │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cbz r5, 361d66 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 383560 │ │ │ │ @@ -394728,19 +394730,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r4, #58] @ 0x3a │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (361e48 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -394748,15 +394750,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (361e50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 361dc2 │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -394787,29 +394789,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 361df8 │ │ │ │ mov r0, r1 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ bl 361d04 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 361e3a │ │ │ │ bl 366d2c │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df8c │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 361aa4 │ │ │ │ + b.n 361b34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vst4.16 {d16-d19}, [sl], fp │ │ │ │ + ldrsb.w r0, [r2, #75] @ 0x4b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (362158 ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ ldr r6, [pc, #752] @ (36215c ) │ │ │ │ @@ -394828,15 +394830,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3642e0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -394901,15 +394903,15 @@ │ │ │ │ bpl.n 361f5c │ │ │ │ ldr r1, [pc, #556] @ (362174 ) │ │ │ │ ldr r0, [pc, #560] @ (362178 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 362006 │ │ │ │ ldr r3, [pc, #532] @ (362170 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 361ff6 │ │ │ │ @@ -394975,29 +394977,29 @@ │ │ │ │ b.n 362006 │ │ │ │ ldr r1, [pc, #392] @ (362180 ) │ │ │ │ ldr r0, [pc, #392] @ (362184 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 361f62 │ │ │ │ ldr r3, [pc, #352] @ (362170 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 361f62 │ │ │ │ ldr r1, [pc, #368] @ (362188 ) │ │ │ │ ldr r0, [pc, #368] @ (36218c ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 361f62 │ │ │ │ movs r7, #0 │ │ │ │ b.n 361f86 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 361fe6 │ │ │ │ @@ -395103,41 +395105,41 @@ │ │ │ │ b.n 362094 │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 361fae │ │ │ │ movs r6, #0 │ │ │ │ b.n 361f9a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ movs r7, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ ldrh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 361aa8 │ │ │ │ + b.n 361b38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3619b0 │ │ │ │ + b.n 361a40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3619cc │ │ │ │ + b.n 361a5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395660,15 +395662,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395731,15 +395733,15 @@ │ │ │ │ bl 38666c │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -395747,17 +395749,17 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ uxth r1, r1 │ │ │ │ bl 383038 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 3628da │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 362aaa │ │ │ │ ldr r2, [pc, #712] @ (362b84 ) │ │ │ │ ldr r3, [pc, #676] @ (362b64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395774,15 +395776,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36290c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 38350c │ │ │ │ @@ -395810,15 +395812,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (362b94 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ bl 361d04 │ │ │ │ b.n 3628a4 │ │ │ │ mov r0, r9 │ │ │ │ blx 25f3d4 │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 362b32 │ │ │ │ @@ -395900,15 +395902,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (362ba8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3628b0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 3647e8 │ │ │ │ b.n 3629e6 │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -396000,72 +396002,72 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 362954 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bgt.n 362bb8 │ │ │ │ + bgt.n 362c48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q8, q4, │ │ │ │ + vmla.i16 d0, d0, d3[1] │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bgt.n 362aac │ │ │ │ + bgt.n 362b3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 362a7c │ │ │ │ + bgt.n 362b0c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r4, #17] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r2, [r2, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - blt.n 362b30 │ │ │ │ + bgt.n 362bc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 362bf0 │ │ │ │ + blt.n 362c80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r0, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fff9ab9e <__bss_end__@@Base+0xff48b07e> │ │ │ │ - bge.n 362c58 │ │ │ │ + bge.n 362ae8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 362c10 │ │ │ │ + bge.n 362ca0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ strh r2, [r4, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - rsbs r0, r2, fp, lsl #1 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldc 0, cr0, [sl], {75} @ 0x4b │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 362b08 │ │ │ │ + bls.n 362b98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 362c30 │ │ │ │ + bls.n 362cc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 36318c │ │ │ │ mov r6, r1 │ │ │ │ @@ -396181,43 +396183,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 363182 │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 25fc0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -396229,15 +396231,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -396246,15 +396248,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -396265,30 +396267,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396300,30 +396302,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -396334,30 +396336,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fc0c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396369,30 +396371,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fc0c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -396404,30 +396406,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25fc0c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396439,29 +396441,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25fc0c │ │ │ │ mov r0, fp │ │ │ │ blx 25f3d4 │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -396473,15 +396475,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 25fc0c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -396791,15 +396793,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (363714 ) │ │ │ │ ldr r1, [pc, #976] @ (363718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 361c54 │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 363210 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -396888,15 +396890,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 363210 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -396950,15 +396952,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (36373c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 260638 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 3636f8 │ │ │ │ cmp r6, #4 │ │ │ │ @@ -397007,15 +397009,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (363748 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 3635ec │ │ │ │ movs r1, #2 │ │ │ │ bl 382b68 │ │ │ │ @@ -397042,15 +397044,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (363754 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 363210 │ │ │ │ mov r1, r6 │ │ │ │ b.n 363492 │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -397113,48 +397115,48 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 25fc0c │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 363566 │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #120 @ (adr r6, 363790 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 3638b0 ) │ │ │ │ movs r6, r7 │ │ │ │ - vmla.i32 d0, d12, d1[0] │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + vext.8 q8, q2, , #0 │ │ │ │ + strh r6, [r0, #20] │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #60 @ 0x3c │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r2, #14] │ │ │ │ + strh r4, [r3, #16] │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ + movs r3, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #218 @ 0xda │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #4] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00363758 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -397235,23 +397237,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (36383c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3637fe │ │ │ │ ldrb r6, [r1, #9] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00363840 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -397301,32 +397303,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (3638f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [r0, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003638f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -397386,37 +397388,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 25fc0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -397424,15 +397426,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -397441,15 +397443,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -397457,28 +397459,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 25fc0c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -397486,15 +397488,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 25fc0c │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -397515,15 +397517,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (363b38 ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 363952 │ │ │ │ movs r1, #1 │ │ │ │ bl 382b68 │ │ │ │ @@ -397536,19 +397538,19 @@ │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r2, [r7, #11] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00363b3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -397620,41 +397622,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 25fc0c │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397665,15 +397667,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -397681,15 +397683,15 @@ │ │ │ │ blx 25fc0c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -397698,43 +397700,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fc0c │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397742,15 +397744,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -397759,15 +397761,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25fc0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397790,15 +397792,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (363dec ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 363b92 │ │ │ │ movs r1, #1 │ │ │ │ bl 382b68 │ │ │ │ @@ -397811,19 +397813,19 @@ │ │ │ │ nop │ │ │ │ strb r4, [r7, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r0, r0 │ │ │ │ + subs r4, r1, r1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00363df0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -397848,15 +397850,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 364508 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 36418a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3642e0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -397932,15 +397934,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (3641a8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 363ec0 │ │ │ │ mov r1, r8 │ │ │ │ bl 382b68 │ │ │ │ b.n 363ec0 │ │ │ │ @@ -397954,15 +397956,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -398002,27 +398004,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 25fc0c │ │ │ │ @@ -398030,15 +398032,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -398047,15 +398049,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398063,15 +398065,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398080,15 +398082,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398097,15 +398099,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398115,15 +398117,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398132,30 +398134,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -398184,19 +398186,19 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #88] @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r5, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003641ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398262,15 +398264,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (3642d4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398299,19 +398301,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r3, #17] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003642d8 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003642dc : │ │ │ │ @@ -398332,15 +398334,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (36439c ) │ │ │ │ ldr r1, [pc, #156] @ (3643a0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 364378 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 364382 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -398379,19 +398381,19 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 25f4c4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 364320 │ │ │ │ nop │ │ │ │ - str r6, [r1, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003643a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -398404,15 +398406,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (364444 ) │ │ │ │ ldr r1, [pc, #128] @ (364448 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 364438 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -398442,19 +398444,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 364428 │ │ │ │ nop │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036444c : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00364450 : │ │ │ │ @@ -398586,15 +398588,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (36461c ) │ │ │ │ ldr r1, [pc, #176] @ (364620 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -398618,15 +398620,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 43e5ac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -398642,19 +398644,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00364624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -398733,15 +398735,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (36478c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398766,15 +398768,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 43e5ac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -398785,19 +398787,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrsh r6, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00364790 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00364794 : │ │ │ │ @@ -399267,15 +399269,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (364c2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (364c30 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -399303,21 +399305,21 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cbnz r0, 364c5e │ │ │ │ + rev r0, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r4, r5] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 364cb0 │ │ │ │ + bvc.n 364b40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ble.n 364d2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00364c34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400153,17 +400155,17 @@ │ │ │ │ b.n 365370 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [r7, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400180,15 +400182,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25fc0c │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -400238,15 +400240,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 365500 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 3654a8 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -400259,15 +400261,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r4, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrsb r4, [r4, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400557,21 +400559,21 @@ │ │ │ │ bl 483ff0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 3657d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 483ff0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 3657be │ │ │ │ - ldr r5, [pc, #760] @ (365afc ) │ │ │ │ + ldr r6, [pc, #24] @ (36581c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #688] @ (365ab8 ) │ │ │ │ + ldr r5, [pc, #976] @ (365bd8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #440] @ (3659c4 ) │ │ │ │ + ldr r5, [pc, #728] @ (365ae4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #368] @ (365980 ) │ │ │ │ + ldr r5, [pc, #656] @ (365aa0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (365878 ) │ │ │ │ @@ -400898,15 +400900,15 @@ │ │ │ │ bne.n 365b04 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 364dac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #120] @ (365bac ) │ │ │ │ ldr r3, [pc, #112] @ (365ba8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -401215,23 +401217,23 @@ │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 365d10 │ │ │ │ strb.w r2, [r9, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #30] │ │ │ │ b.n 365d10 │ │ │ │ - ldr r0, [pc, #696] @ (366148 ) │ │ │ │ + ldr r0, [pc, #984] @ (366268 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #512] @ (366094 ) │ │ │ │ + ldr r0, [pc, #800] @ (3661b4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #416] @ (366038 ) │ │ │ │ + ldr r0, [pc, #704] @ (366158 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #248] @ (365f94 ) │ │ │ │ + ldr r0, [pc, #536] @ (3660b4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #408 @ (adr r7, 366038 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 366158 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [pc, #2128] @ 366704 │ │ │ │ @@ -402031,15 +402033,15 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #592] @ (366958 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #640] @ (366990 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov sl, r1 │ │ │ │ @@ -402150,18 +402152,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 25fedc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 366a8e │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add r3, pc, #620 @ (adr r3, 366ab0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 25dc58 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -402206,69 +402208,69 @@ │ │ │ │ b.n 36688a │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 25fedc │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 366a94 │ │ │ │ mov r0, sl │ │ │ │ bl 3642d8 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 366aa6 │ │ │ │ add r3, pc, #432 @ (adr r3, 366ab0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25fc0c │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -402280,15 +402282,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -402297,28 +402299,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 73a32c │ │ │ │ + bl 73a37c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73a20c │ │ │ │ + bl 73a25c │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 25fc0c │ │ │ │ @@ -402446,49 +402448,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (366b94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2431 @ 0x97f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ b.n 366b12 │ │ │ │ ldr r3, [pc, #60] @ (366b98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (366b9c ) │ │ │ │ ldr r1, [pc, #64] @ (366ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2437 @ 0x985 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 366b54 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs r2, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bl 40ab86 │ │ │ │ asrs r2, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r1, #228 @ 0xe4 │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00366ba4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402539,49 +402541,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (366c74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2553 @ 0x9f9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ b.n 366bf2 │ │ │ │ ldr r3, [pc, #60] @ (366c78 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (366c7c ) │ │ │ │ ldr r1, [pc, #64] @ (366c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 366c34 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xea87ffff │ │ │ │ eors r2, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r1, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00366c84 : │ │ │ │ ldr r3, [pc, #8] @ (366c90 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -402737,41 +402739,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (366e64 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3637a8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 47a480 │ │ │ │ cbnz r0, 366e2e │ │ │ │ ldr r1, [pc, #100] @ (366e68 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #92] @ (366e6c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #80] @ (366e70 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 700218 │ │ │ │ + bl 700268 │ │ │ │ ldr r2, [pc, #68] @ (366e74 ) │ │ │ │ ldr r3, [pc, #44] @ (366e60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -402787,21 +402789,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #122 @ 0x7a │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + cbz r0, 366e68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00366e78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -402815,15 +402817,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (366f94 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 363840 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -402845,19 +402847,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (366f9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #172] @ (366fa0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 366f7e │ │ │ │ ldr.w r9, [pc, #164] @ 366fa4 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 366fa8 │ │ │ │ ldr r7, [pc, #160] @ (366fac ) │ │ │ │ add r9, pc │ │ │ │ @@ -402871,15 +402873,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (366fb4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (366fb8 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 366f7e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 366f6a │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -402909,49 +402911,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 366f4e │ │ │ │ ldr.w ip, [pc, #80] @ 366fc8 │ │ │ │ add ip, pc │ │ │ │ b.n 366f54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 700290 │ │ │ │ + bl 7002e0 │ │ │ │ b.n 366ebc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #192 @ 0xc0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r5, #144 @ 0x90 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r3 │ │ │ │ + lsrs r0, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 366f54 │ │ │ │ + blt.n 366fe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00366fcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -402964,22 +402966,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #956] @ (3673bc ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -403006,15 +403008,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (3673c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 36735c │ │ │ │ ldr r3, [pc, #856] @ (3673c8 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 3673cc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -403023,15 +403025,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 3671ea │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 367212 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 367238 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -403048,15 +403050,15 @@ │ │ │ │ beq.w 36737c │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 367370 │ │ │ │ ldr r1, [pc, #772] @ (3673d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 367120 │ │ │ │ ldr.w r9, [pc, #756] @ 3673d8 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403069,21 +403071,21 @@ │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3673a0 │ │ │ │ ldr r1, [pc, #724] @ (3673dc ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 367120 │ │ │ │ ldr r1, [pc, #712] @ (3673e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 367168 │ │ │ │ ldr.w r9, [pc, #696] @ 3673e4 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403096,131 +403098,131 @@ │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 367394 │ │ │ │ ldr r1, [pc, #664] @ (3673e8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 367168 │ │ │ │ ldr r1, [pc, #652] @ (3673ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3672be │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3672ea │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 36718a │ │ │ │ ldr r1, [pc, #620] @ (3673f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 367196 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 367196 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 3671d4 │ │ │ │ ldr r1, [pc, #604] @ (3673f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 3671b4 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (3673f8 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 3671c4 │ │ │ │ ldr r1, [pc, #576] @ (3673fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 3671d4 │ │ │ │ ldr r1, [pc, #564] @ (367400 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #556] @ (367404 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 36735a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 367084 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367098 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367098 │ │ │ │ ldr r1, [pc, #480] @ (367408 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3670a0 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (36740c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3670a0 │ │ │ │ ldr r1, [pc, #444] @ (367410 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3670a8 │ │ │ │ ldr r1, [pc, #428] @ (367414 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3670a8 │ │ │ │ ldr r1, [pc, #412] @ (367418 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3670a8 │ │ │ │ ldr r1, [pc, #404] @ (36741c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36714e │ │ │ │ @@ -403230,47 +403232,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36714e │ │ │ │ ldr r1, [pc, #372] @ (367420 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367172 │ │ │ │ ldr r1, [pc, #356] @ (367424 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367172 │ │ │ │ ldr r1, [pc, #336] @ (367428 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36717c │ │ │ │ ldr r1, [pc, #320] @ (36742c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36717c │ │ │ │ ldr r1, [pc, #300] @ (367430 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 36717c │ │ │ │ ldr r1, [pc, #292] @ (367434 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 367106 │ │ │ │ @@ -403280,145 +403282,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 367106 │ │ │ │ ldr r1, [pc, #260] @ (367438 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 367120 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 367388 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 367370 │ │ │ │ ldr r1, [pc, #236] @ (36743c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3670d8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7003bc │ │ │ │ + bl 70040c │ │ │ │ b.n 367030 │ │ │ │ ldr r1, [pc, #216] @ (367440 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3670d8 │ │ │ │ ldr r1, [pc, #208] @ (367444 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3670d8 │ │ │ │ ldr r1, [pc, #200] @ (367448 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3670d8 │ │ │ │ ldr r1, [pc, #192] @ (36744c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3670d8 │ │ │ │ ldr r1, [pc, #184] @ (367450 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 367168 │ │ │ │ ldr r1, [pc, #176] @ (367454 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 367120 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 367260 │ │ │ │ + b.n 3672f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3671dc │ │ │ │ + b.n 36726c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #32] │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + svc 8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #408] @ 0x198 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00367458 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -403431,22 +403433,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ ldr r1, [pc, #628] @ (367700 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -403473,27 +403475,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (367708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 3675da │ │ │ │ ldr.w r8, [pc, #528] @ 36770c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (367710 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36760c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 3676ec │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -403502,51 +403504,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (367714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (367718 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 367612 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 367624 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 367636 │ │ │ │ ldr r1, [pc, #464] @ (36771c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 367562 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3676b8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 367696 │ │ │ │ ldr r1, [pc, #436] @ (367720 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (367724 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 36758e │ │ │ │ ldr r1, [pc, #416] @ (367728 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 36759e │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3676ac │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 3675ac │ │ │ │ @@ -403563,20 +403565,20 @@ │ │ │ │ bne.n 367644 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 367658 │ │ │ │ ldr r1, [pc, #352] @ (36772c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 367504 │ │ │ │ mov r0, r9 │ │ │ │ - bl 700434 │ │ │ │ + bl 700484 │ │ │ │ b.n 3674bc │ │ │ │ ldr r2, [pc, #332] @ (367730 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36752e │ │ │ │ ldr r2, [pc, #328] @ (367734 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36752e │ │ │ │ @@ -403598,175 +403600,175 @@ │ │ │ │ ldr r2, [pc, #316] @ (36774c ) │ │ │ │ add r2, pc │ │ │ │ b.n 36752e │ │ │ │ ldr r1, [pc, #316] @ (367750 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 367544 │ │ │ │ ldr r1, [pc, #300] @ (367754 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36754a │ │ │ │ ldr r1, [pc, #288] @ (367758 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 36754a │ │ │ │ ldr r1, [pc, #276] @ (36775c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3675ca │ │ │ │ ldr r1, [pc, #260] @ (367760 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 36768a │ │ │ │ ldr.w sl, [pc, #252] @ 367764 │ │ │ │ add sl, pc │ │ │ │ b.n 36767a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 36768a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36766e │ │ │ │ ldr r1, [pc, #220] @ (367768 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3675ca │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36758e │ │ │ │ ldr r1, [pc, #204] @ (36776c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 367584 │ │ │ │ ldr r1, [pc, #192] @ (367770 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 36759e │ │ │ │ ldr r1, [pc, #184] @ (367774 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 367576 │ │ │ │ b.n 367580 │ │ │ │ ldr r1, [pc, #164] @ (367778 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3675ac │ │ │ │ ldr r1, [pc, #156] @ (36777c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 3675bc │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (367780 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36752e │ │ │ │ nop │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #424 @ (adr r0, 3678ac ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 3679cc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r3, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r7, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 3676c4 │ │ │ │ + blt.n 367754 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #312] @ 0x138 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #312] @ 0x138 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -403818,29 +403820,29 @@ │ │ │ │ blt.n 367834 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 36783c │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 367818 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -403939,15 +403941,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 367afc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 367d8c │ │ │ │ ldr r3, [pc, #1008] @ (367d80 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -404068,15 +404070,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 367980 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r2, #1 │ │ │ │ b.n 367988 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -404084,30 +404086,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 367b64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 367988 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 367b30 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 367988 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -404315,15 +404317,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ │ │ │ │ 00367dc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -404540,15 +404542,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 368020 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 367e1c │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3680f4 │ │ │ │ cbnz r4, 368050 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -404687,15 +404689,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 368252 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 367fba │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -404741,21 +404743,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 36825c │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 368068 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 367fba │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 368068 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -404785,28 +404787,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 367ff2 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ b.n 3680ae │ │ │ │ mov r4, r2 │ │ │ │ b.n 368168 │ │ │ │ mov r4, r2 │ │ │ │ b.n 368208 │ │ │ │ mov r4, r2 │ │ │ │ b.n 368294 │ │ │ │ @@ -405016,15 +405018,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 3684fa │ │ │ │ movs r1, #1 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 368342 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 368342 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 368342 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -405091,27 +405093,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -405126,15 +405128,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (368608 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r1, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (368738 ) │ │ │ │ @@ -405145,24 +405147,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (368740 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (368744 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5d7da0 │ │ │ │ + bl 5d7e08 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 368594 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 368544 │ │ │ │ @@ -405221,15 +405223,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (368758 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405238,31 +405240,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r1, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #23 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 368772 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405307,26 +405309,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36885c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (368860 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (368864 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #100] @ (368868 ) │ │ │ │ ldr r2, [pc, #104] @ (36886c ) │ │ │ │ ldr r3, [pc, #104] @ (368870 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -405340,42 +405342,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r7, #6 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + beq.n 36886c │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #16 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r2, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -405442,52 +405444,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (368948 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (36894c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 367da0 │ │ │ │ nop │ │ │ │ - adds r6, r1, #1 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r4, #4] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 368990 │ │ │ │ ldr r2, [pc, #44] @ (368994 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (368998 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 36858c │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7e28 │ │ │ │ - adds r2, r1, #0 │ │ │ │ + b.w 5d7e90 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r2, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (3689f8 ) │ │ │ │ @@ -405496,56 +405498,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (368a00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (368a04 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #64] @ (368a08 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (368a0c ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (368a10 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r0, r0, r7 │ │ │ │ + adds r0, r1, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (368bcc ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (368a20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r6, #12 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405556,15 +405558,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (368b38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38693c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405624,45 +405626,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (368b50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r0, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r5, #0] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r2, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r5, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r3, #27] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + ldrb r0, [r6, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 368b6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405719,26 +405721,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (368c74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (368c78 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (368c7c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (368c80 ) │ │ │ │ ldr r3, [pc, #104] @ (368c84 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -405760,32 +405762,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d69b0 │ │ │ │ + b.w 5d6a18 │ │ │ │ nop │ │ │ │ - adds r0, r2, r7 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #488] @ (368e5c ) │ │ │ │ + ldr r5, [pc, #776] @ (368f7c ) │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #166 @ 0xa6 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -405794,56 +405796,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (368cd8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (368cdc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 367da0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 367da0 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r2, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r0, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (368d24 ) │ │ │ │ ldr r2, [pc, #52] @ (368d28 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (368d2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36858c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36858c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7e28 │ │ │ │ - adds r4, r0, r3 │ │ │ │ + b.w 5d7e90 │ │ │ │ + adds r4, r1, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (368da8 ) │ │ │ │ @@ -405852,15 +405854,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (368db0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (368db4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #92] @ (368db8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (368dbc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (368dc0 ) │ │ │ │ @@ -405868,52 +405870,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r1, [pc, #68] @ (368dc4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r0, #21] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, r6, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (368f7c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (368dd0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r2, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405924,15 +405926,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (368ee8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38693c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405992,45 +405994,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (368f00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r4, #20] │ │ │ │ + ldrb r4, [r5, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r2, r1, #31 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r4, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r4, #17] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 368f1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -406099,26 +406101,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (369044 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (369048 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36904c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (369050 ) │ │ │ │ ldr r3, [pc, #104] @ (369054 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -406140,32 +406142,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d69b0 │ │ │ │ + b.w 5d6a18 │ │ │ │ nop │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #680] @ (3692ec ) │ │ │ │ + ldr r1, [pc, #968] @ (36940c ) │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + movs r7, #30 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -406174,56 +406176,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (3690a8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (3690ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 367da0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 367da0 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r4, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (3690f4 ) │ │ │ │ ldr r2, [pc, #52] @ (3690f8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (3690fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36858c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36858c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7e28 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + b.w 5d7e90 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (369178 ) │ │ │ │ @@ -406232,15 +406234,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (369180 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (369184 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #92] @ (369188 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36918c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (369190 ) │ │ │ │ @@ -406248,48 +406250,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r1, [pc, #68] @ (369194 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r6, #19 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, r4, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (36934c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r4, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00369198 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -406310,17 +406312,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 3691dc │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ │ │ │ │ 003691e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -406505,15 +406507,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -406535,15 +406537,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ │ │ │ │ 00369478 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -406955,23 +406957,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r5, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, pc │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r1 │ │ │ │ + lsrs r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsrs r0, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036990c : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 369a0c │ │ │ │ @@ -407293,15 +407295,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ mov r0, r4 │ │ │ │ bl 369434 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -407309,15 +407311,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (369cec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsls r2, r6, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -407328,15 +407330,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (369e10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 38693c │ │ │ │ mov r1, r0 │ │ │ │ @@ -407400,45 +407402,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (369e28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r5, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r4, #4] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r4, #7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r5, #1] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 369e4c │ │ │ │ @@ -407487,25 +407489,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (369f3c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (369f40 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (369f44 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (369f48 ) │ │ │ │ ldr r3, [pc, #108] @ (369f4c ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -407528,32 +407530,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d69b0 │ │ │ │ + b.w 5d6a18 │ │ │ │ nop │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r7, #32] │ │ │ │ + strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r3, #31 │ │ │ │ + adds r6, r4, r0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + cbnz r2, 369f50 │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -407585,61 +407587,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (369fe0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (369fe4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 369434 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 369434 │ │ │ │ nop │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (36a034 ) │ │ │ │ ldr r2, [pc, #60] @ (36a038 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (36a03c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 369c98 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 369c98 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d7e28 │ │ │ │ + b.w 5d7e90 │ │ │ │ nop │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (36a0bc ) │ │ │ │ @@ -407648,15 +407650,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (36a0c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (36a0c8 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #96] @ (36a0cc ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (36a0d0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (36a0d4 ) │ │ │ │ @@ -407665,49 +407667,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ ldr r1, [pc, #72] @ (36a0d8 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dcc7c │ │ │ │ + bl 5dcce4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r3, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r4, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [pc, #448] @ (36a290 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r0, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36a122 │ │ │ │ @@ -407961,44 +407963,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36a33e │ │ │ │ ldr r0, [pc, #60] @ (36a3c0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36a33e │ │ │ │ ldr r3, [pc, #52] @ (36a3c4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a358 │ │ │ │ ldr r3, [pc, #32] @ (36a3bc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a358 │ │ │ │ ldr r0, [pc, #32] @ (36a3c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36a358 │ │ │ │ nop │ │ │ │ lsrs r4, r2, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -408142,15 +408144,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 36a4d6 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ b.n 36a4d6 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 36a4f4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #200] @ 0xc8 │ │ │ │ @@ -408160,19 +408162,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36a58c ) │ │ │ │ ldr r0, [pc, #20] @ (36a590 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r0, #5 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -408209,15 +408211,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 36a5e0 │ │ │ │ ldr r1, [pc, #108] @ (36a67c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -408230,15 +408232,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (36a684 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 36a5c2 │ │ │ │ ldr r1, [pc, #80] @ (36a688 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36a5d6 │ │ │ │ @@ -408248,15 +408250,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36a5d6 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (36a68c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36a5d6 │ │ │ │ ldr r3, [pc, #48] @ (36a690 ) │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ ldr r1, [pc, #48] @ (36a694 ) │ │ │ │ ldr r0, [pc, #48] @ (36a698 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408268,25 +408270,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #20] │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 36a824 │ │ │ │ mov r7, r0 │ │ │ │ @@ -408374,15 +408376,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (36a830 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36a756 │ │ │ │ ldr r0, [pc, #144] @ (36a834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36a756 │ │ │ │ ldr r3, [pc, #140] @ (36a838 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a74e │ │ │ │ ldr r3, [pc, #120] @ (36a830 ) │ │ │ │ @@ -408391,15 +408393,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a74e │ │ │ │ ldr r0, [pc, #120] @ (36a83c ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36a74e │ │ │ │ ldr r3, [pc, #108] @ (36a840 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a6c4 │ │ │ │ ldr r3, [pc, #76] @ (36a830 ) │ │ │ │ @@ -408407,51 +408409,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36a6c8 │ │ │ │ ldr r0, [pc, #80] @ (36a844 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36a6c8 │ │ │ │ ldr r3, [pc, #68] @ (36a848 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a76a │ │ │ │ ldr r3, [pc, #32] @ (36a830 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36a76a │ │ │ │ ldr r0, [pc, #48] @ (36a84c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ lsls r4, r3, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #448] @ (36a9fc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36a944 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -408500,15 +408502,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (36a950 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36a90c │ │ │ │ ldr r0, [pc, #120] @ (36a954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 36a88c │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -408536,56 +408538,56 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a8fa │ │ │ │ ldr r0, [pc, #36] @ (36a95c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop │ │ │ │ lsls r0, r5, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #976] @ (36ad20 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36a984 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ @ instruction: 0xf6b80063 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r0, #4] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3068] @ 0xbfc │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 36a9d8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 25df90 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 36aa18 │ │ │ │ @@ -408608,17 +408610,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 436640 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 731ad8 │ │ │ │ + bl 731b28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71c82c │ │ │ │ + bl 71c87c │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 25df90 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a9c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -408724,21 +408726,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 71c8f0 │ │ │ │ + bl 71c940 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36ab70 │ │ │ │ ldr r1, [pc, #80] @ (36ab90 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 731ad8 │ │ │ │ + bl 731b28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 36ab88 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -408768,21 +408770,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 71c8f0 │ │ │ │ + bl 71c940 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36abea │ │ │ │ ldr r1, [pc, #76] @ (36ac08 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 731ad8 │ │ │ │ + bl 731b28 │ │ │ │ vldr d7, [pc, #56] @ 36ac00 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -408944,15 +408946,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36ad58 │ │ │ │ ldr r0, [pc, #252] @ (36ae8c ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ad58 │ │ │ │ ldr r1, [pc, #216] @ (36ae78 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36acd8 │ │ │ │ ldr r1, [pc, #228] @ (36ae90 ) │ │ │ │ @@ -408965,15 +408967,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 36acd8 │ │ │ │ ldr r0, [pc, #208] @ (36ae94 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36acd8 │ │ │ │ ldr r3, [pc, #192] @ (36ae98 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ad1a │ │ │ │ ldr r3, [pc, #164] @ (36ae88 ) │ │ │ │ @@ -408981,15 +408983,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36ad1a │ │ │ │ ldr r0, [pc, #172] @ (36ae9c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ad1a │ │ │ │ ldr r3, [pc, #164] @ (36aea0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ad3a │ │ │ │ ldr r3, [pc, #128] @ (36ae88 ) │ │ │ │ @@ -408997,15 +408999,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36ad3a │ │ │ │ ldr r0, [pc, #144] @ (36aea4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ad3a │ │ │ │ ldr r3, [pc, #132] @ (36aea8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36acfa │ │ │ │ ldr r3, [pc, #88] @ (36ae88 ) │ │ │ │ @@ -409013,76 +409015,76 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36acfa │ │ │ │ ldr r0, [pc, #108] @ (36aeac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36acfa │ │ │ │ ldr r1, [pc, #100] @ (36aeb0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36acd8 │ │ │ │ ldr r1, [pc, #44] @ (36ae88 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 36acd8 │ │ │ │ ldr r0, [pc, #76] @ (36aeb4 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36acd8 │ │ │ │ movs r4, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, r4, lsl #1] │ │ │ │ - str r0, [r2, #28] │ │ │ │ + ldrsb.w r0, [ip, #84] @ 0x54 │ │ │ │ + str r0, [r3, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ tst r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mvn.w r3, #124 @ 0x7c │ │ │ │ str r3, [r0, #28] │ │ │ │ cbz r2, 36aef2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409104,15 +409106,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409134,15 +409136,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409166,15 +409168,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409195,15 +409197,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409251,15 +409253,15 @@ │ │ │ │ cbnz r3, 36b0b4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (36b0e4 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 62ab2c │ │ │ │ + bl 62ab94 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409276,26 +409278,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36b08c │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (36b0f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36b08c │ │ │ │ stc2 0, cr0, [r2], {103} @ 0x67 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ rors r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -409329,15 +409331,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7303e0 │ │ │ │ + b.w 730430 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36b148 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 36b038 │ │ │ │ @@ -409364,15 +409366,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ ldrb.w r3, [r6, #202] @ 0xca │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -409400,15 +409402,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 68c568 │ │ │ │ + bl 68c5b8 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 36b270 │ │ │ │ ldr r0, [pc, #144] @ (36b2b0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409428,15 +409430,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (36b2bc ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 36b1e2 │ │ │ │ movs r1, #1 │ │ │ │ b.n 36b272 │ │ │ │ mov r1, r8 │ │ │ │ @@ -409466,15 +409468,15 @@ │ │ │ │ @ instruction: 0xfaa20067 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr??.w r0, [sl, #103] @ 0x67 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -409520,28 +409522,28 @@ │ │ │ │ ldr r1, [pc, #52] @ (36b36c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1754 @ 0x6da │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ movs r0, #6 │ │ │ │ b.n 36b304 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr??.w r0, [r6, r7, lsl #2] │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vst4.16 {d16-d19}, [r8 :128], r7 │ │ │ │ - usat r0, #20, r6, lsl #1 │ │ │ │ - ldrsh r0, [r7, r6] │ │ │ │ + ubfx r0, lr, #1, #21 │ │ │ │ + str r0, [r0, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r7, r7] │ │ │ │ + ldrb r4, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 36b4b4 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -409609,15 +409611,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -409642,15 +409644,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (36b4c8 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #324] @ 0x144 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 36b3da │ │ │ │ ldr r3, [pc, #44] @ (36b4cc ) │ │ │ │ movw r2, #6927 @ 0x1b0f │ │ │ │ ldr r1, [pc, #40] @ (36b4d0 ) │ │ │ │ ldr r0, [pc, #44] @ (36b4d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -409662,20 +409664,20 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf2140054 │ │ │ │ - ldrh r2, [r2, r2] │ │ │ │ + @ instruction: 0xf25c0054 │ │ │ │ + ldrh r2, [r3, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrd r0, r0, [r2, #284] @ 0x11c │ │ │ │ + ands.w r0, sl, r7, lsl #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 36b52e │ │ │ │ @@ -409707,15 +409709,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 36b510 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 7303e0 │ │ │ │ + b.w 730430 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36b52e │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #385] @ 0x181 │ │ │ │ cbnz r1, 36b596 │ │ │ │ ldrb.w ip, [r2, #225] @ 0xe1 │ │ │ │ @@ -409760,25 +409762,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36b644 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (36b648 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (36b64c ) │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #104] @ (36b650 ) │ │ │ │ ldr r1, [pc, #108] @ (36b654 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (36b658 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (36b65c ) │ │ │ │ @@ -409796,44 +409798,44 @@ │ │ │ │ ldr r0, [pc, #80] @ (36b664 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #64] @ (36b668 ) │ │ │ │ ldr r1, [pc, #68] @ (36b66c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d69b0 │ │ │ │ - add.w r0, r0, #84 @ 0x54 │ │ │ │ - movs r3, #170 @ 0xaa │ │ │ │ + b.w 5d6a18 │ │ │ │ + adc.w r0, r8, #84 @ 0x54 │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #3 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #840 @ (adr r1, 36b998 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 36b6b8 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #177 @ 0xb1 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #135 @ 0x87 │ │ │ │ movs r0, r0 │ │ │ │ bl fffa765a <__bss_end__@@Base+0xff497b3a> │ │ │ │ adds r4, #91 @ 0x5b │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r5, r4] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrd r0, r0, [lr, #396]! @ 0x18c │ │ │ │ adds r1, #143 @ 0x8f │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -409854,23 +409856,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9106 @ 0x2392 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 70f6d8 │ │ │ │ + bl 70f728 │ │ │ │ ldr r2, [pc, #60] @ (36b70c ) │ │ │ │ ldr r3, [pc, #48] @ (36b700 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -409881,21 +409883,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - bics.w r0, r4, #84 @ 0x54 │ │ │ │ + orns r0, ip, #84 @ 0x54 │ │ │ │ subs.w r0, lr, #15138816 @ 0xe70000 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf5800067 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #23424 @ 0x5b80 │ │ │ │ @@ -409910,15 +409912,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 36b77a │ │ │ │ ldrb.w r4, [r2, #202] @ 0xca │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36b776 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -409973,18 +409975,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (36b7fc ) │ │ │ │ ldr r0, [pc, #20] @ (36b800 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - mrc 0, 6, r0, cr0, cr4, {2} │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + vqadd.s16 q0, q4, q2 │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36b82c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -409992,16 +409994,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ - mcr 0, 5, r0, cr2, cr4, {2} │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + mcr 0, 7, r0, cr10, cr4, {2} │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36b85c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410009,16 +410011,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ - mrc 0, 3, r0, cr2, cr4, {2} │ │ │ │ - movs r2, #4 │ │ │ │ + mrc 0, 5, r0, cr10, cr4, {2} │ │ │ │ + movs r2, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 36b8ee │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -410140,15 +410142,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7303e0 │ │ │ │ + b.w 730430 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 36b9ba │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 36b96c │ │ │ │ b.n 36b98e │ │ │ │ @@ -410168,15 +410170,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ lsls r2, r5 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -410229,15 +410231,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36b9ca │ │ │ │ ldr r0, [pc, #100] @ (36baec ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 36b9ca │ │ │ │ ldr r3, [pc, #88] @ (36baf0 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (36baf4 ) │ │ │ │ ldr r0, [pc, #88] @ (36baf8 ) │ │ │ │ @@ -410269,30 +410271,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r6, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldc 0, cr0, [ip], {84} @ 0x54 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + stcl 0, cr0, [r4], #-336 @ 0xfffffeb0 │ │ │ │ + ldr r2, [r1, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc 0, cr0, [r6], {84} @ 0x54 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + mcrr 0, 5, r0, lr, cr4 │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xebf00054 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldc 0, cr0, [r8], #-336 @ 0xfffffeb0 │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 36bba6 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 36bba6 │ │ │ │ push {r4, lr} │ │ │ │ @@ -410326,15 +410328,15 @@ │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ adc.w r3, r4, #0 │ │ │ │ ldr.w lr, [lr, r1] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410483,29 +410485,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 25fc0c │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -410559,25 +410561,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36bda6 │ │ │ │ ldr r0, [pc, #28] @ (36be20 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 36bda6 │ │ │ │ bic.w r0, r0, #103 @ 0x67 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r3] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (36bf58 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410595,23 +410597,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9115 @ 0x239b │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 70f6d8 │ │ │ │ + bl 70f728 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36befc │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -410682,36 +410684,36 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (36bf78 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9129 @ 0x23a9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 36befc │ │ │ │ movs r2, #0 │ │ │ │ b.n 36beec │ │ │ │ movs r2, #2 │ │ │ │ b.n 36beec │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia.w r0, {r2, r4, r6} │ │ │ │ + @ instruction: 0xe8c80054 │ │ │ │ cdp 0, 0, cr0, cr8, cr7, {3} │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldcl 0, cr0, [r0, #-412] @ 0xfffffe64 │ │ │ │ - b.n 36be88 │ │ │ │ + b.n 36bf18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (36c374 ) │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36c008 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410720,26 +410722,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (36c010 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #372 @ 0x174 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #104] @ (36c014 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (36c018 ) │ │ │ │ add.w r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #88] @ (36c01c ) │ │ │ │ ldr r2, [pc, #88] @ (36c020 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -410752,42 +410754,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (36c02c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (36c030 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5db768 │ │ │ │ + bl 5db7d0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 36be58 │ │ │ │ + b.n 36bee8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #640] @ (36c290 ) │ │ │ │ + ldr r7, [pc, #928] @ (36c3b0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + subs r2, r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r0, #52] @ 0x34 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r1, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ bl 1f602a │ │ │ │ - add r7, pc, #224 @ (adr r7, 36c110 ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 36c230 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -410954,29 +410956,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c1b6 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (36c204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36c1b6 │ │ │ │ nop │ │ │ │ @ instruction: 0xeade0067 │ │ │ │ - b.n 36bc2c │ │ │ │ + b.n 36bcbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #608] @ (36c458 ) │ │ │ │ + ldr r5, [pc, #896] @ (36c578 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #536] @ (36c420 ) │ │ │ │ + ldr r7, [pc, #824] @ (36c540 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -411036,15 +411038,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ b.n 36c244 │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ adc.w r1, r1, r0 │ │ │ │ @@ -411076,19 +411078,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36c334 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 36ca70 │ │ │ │ + b.n 36cb00 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #120] @ (36c3ac ) │ │ │ │ + ldr r4, [pc, #408] @ (36c4cc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -411192,22 +411194,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (36c518 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #188] @ (36c51c ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (36c520 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 36c4a6 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -411260,29 +411262,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (36c528 ) │ │ │ │ ldr r0, [pc, #40] @ (36c52c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - b.n 36c9fc │ │ │ │ + b.n 36ca8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r5, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r2!, {r0, r1, r2, r4, r5} │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36c89c │ │ │ │ + b.n 36c92c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #224] @ (36c60c ) │ │ │ │ + ldr r2, [pc, #512] @ (36c72c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #552] @ 36c76c │ │ │ │ mov r7, r0 │ │ │ │ @@ -411401,22 +411403,22 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 36c6c6 │ │ │ │ ldr r0, [pc, #244] @ (36c780 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36c6c6 │ │ │ │ ldr r0, [pc, #236] @ (36c784 ) │ │ │ │ strd r4, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r5, 36c6be │ │ │ │ add.w lr, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [lr, #2296] @ 0x8f8 │ │ │ │ adds r1, r0, #1 │ │ │ │ cmp r1, r5 │ │ │ │ bhi.w 36c584 │ │ │ │ @@ -411433,15 +411435,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (36c778 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36c62a │ │ │ │ ldr r0, [pc, #164] @ (36c78c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36c62a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 36c746 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36c5f6 │ │ │ │ ldr r3, [pc, #148] @ (36c790 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -411452,76 +411454,76 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 36c60e │ │ │ │ ldr r0, [pc, #124] @ (36c794 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36c60e │ │ │ │ ldr r3, [pc, #116] @ (36c798 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c638 │ │ │ │ ldr r3, [pc, #72] @ (36c778 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36c638 │ │ │ │ ldr r0, [pc, #96] @ (36c79c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36c638 │ │ │ │ ldr r3, [pc, #88] @ (36c7a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c6f4 │ │ │ │ ldr r3, [pc, #36] @ (36c778 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c6f4 │ │ │ │ ldr r0, [pc, #68] @ (36c7a4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36c6f4 │ │ │ │ nop │ │ │ │ b.n 36c57c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #400] @ (36c914 ) │ │ │ │ + ldr r7, [pc, #688] @ (36ca34 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #984] @ (36cb60 ) │ │ │ │ + ldr r7, [pc, #248] @ (36c880 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r0] │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #192] @ (36c858 ) │ │ │ │ + ldr r7, [pc, #480] @ (36c978 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ bics r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #392] @ (36c928 ) │ │ │ │ + ldr r7, [pc, #680] @ (36ca48 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #936] @ (36cb50 ) │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 36c7d4 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 36c7c4 │ │ │ │ @@ -411569,19 +411571,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36c840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 260e30 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #232] @ (36c928 ) │ │ │ │ + ldr r3, [pc, #520] @ (36ca48 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #184] @ (36c8fc ) │ │ │ │ + ldr r4, [pc, #472] @ (36ca1c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -411746,37 +411748,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ble.n 36ca48 │ │ │ │ + ble.n 36cad8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #768] @ (36cd18 ) │ │ │ │ + ldr r2, [pc, #32] @ (36ca38 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #912] @ (36cdac ) │ │ │ │ + ldr r2, [pc, #176] @ (36cacc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 36ca28 │ │ │ │ + ble.n 36cab8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #680] @ (36cccc ) │ │ │ │ + ldr r1, [pc, #968] @ (36cdec ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #632] @ (36cca0 ) │ │ │ │ + ldr r2, [pc, #920] @ (36cdc0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 36ca08 │ │ │ │ + ble.n 36ca98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #592] @ (36cc80 ) │ │ │ │ + ldr r1, [pc, #880] @ (36cda0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #808] @ (36cd5c ) │ │ │ │ + ldr r6, [pc, #72] @ (36ca7c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 36c9e4 │ │ │ │ + ble.n 36ca74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #496] @ (36cc2c ) │ │ │ │ + ldr r1, [pc, #784] @ (36cd4c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #536] @ (36cc58 ) │ │ │ │ + ldr r1, [pc, #824] @ (36cd78 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -411788,15 +411790,15 @@ │ │ │ │ ldr.w r2, [r3, #240] @ 0xf0 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 36caa2 │ │ │ │ ldrh.w r2, [r3, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 36ca8e │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -411876,15 +411878,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #202] @ 0xca │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 62aae4 │ │ │ │ + bl 62ab4c │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411900,15 +411902,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7303e0 │ │ │ │ + b.w 730430 │ │ │ │ ldr r2, [pc, #272] @ (36ccb8 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36cbf6 │ │ │ │ ldr r2, [pc, #264] @ (36ccbc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -411916,15 +411918,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36cbf6 │ │ │ │ ldr r0, [pc, #260] @ (36ccc0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 36cc72 │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -411963,15 +411965,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36cc6c │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 36cc6c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 36cc6c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -411979,15 +411981,15 @@ │ │ │ │ bpl.n 36cc6c │ │ │ │ vldr d7, [r9, #200] @ 0xc8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36cb82 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36cc6c │ │ │ │ ldr r3, [pc, #76] @ (36ccc8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -412000,39 +412002,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36cc6c │ │ │ │ ldr r0, [pc, #56] @ (36cccc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36cb82 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 36cb88 │ │ │ │ b.n 36cfb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #272] @ (36cdc4 ) │ │ │ │ + ldr r5, [pc, #560] @ (36cee4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #56] @ (36ccfc ) │ │ │ │ + ldr r4, [pc, #344] @ (36ce1c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #408] @ (36ce68 ) │ │ │ │ + ldr r3, [pc, #696] @ (36cf88 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412087,15 +412089,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412152,15 +412154,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36ce28 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 36ce4e │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 73ac0c │ │ │ │ + bl 73ac5c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 36ce74 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #196] @ (36cef0 ) │ │ │ │ ldr r3, [pc, #184] @ (36cee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412175,15 +412177,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 73abd8 │ │ │ │ + bl 73ac28 │ │ │ │ b.n 36ce22 │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -412203,29 +412205,29 @@ │ │ │ │ ldr r3, [pc, #108] @ (36cef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ce0e │ │ │ │ ldr r0, [pc, #104] @ (36cefc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ce0e │ │ │ │ ldr r3, [pc, #84] @ (36cef4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ce0e │ │ │ │ ldr r3, [pc, #80] @ (36cef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36ce0e │ │ │ │ ldr r0, [pc, #76] @ (36cf00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ce0e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (36cf04 ) │ │ │ │ movw r2, #1356 @ 0x54c │ │ │ │ ldr r1, [pc, #64] @ (36cf08 ) │ │ │ │ ldr r0, [pc, #68] @ (36cf0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -412245,23 +412247,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ udf #36 @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #960] @ (36d2c0 ) │ │ │ │ + ldr r2, [pc, #224] @ (36cfe0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #840] @ (36d24c ) │ │ │ │ + ldr r2, [pc, #104] @ (36cf6c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 36cef0 │ │ │ │ + bhi.n 36cf80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors r4, r7 │ │ │ │ + lsrs r4, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 36cf88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -412271,15 +412273,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 382b44 │ │ │ │ cbnz r0, 36cf52 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 36cf66 │ │ │ │ @@ -412299,19 +412301,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38698c │ │ │ │ - bvc.n 36ceb0 │ │ │ │ + bvc.n 36cf40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36ce80 │ │ │ │ + b.n 36cf10 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r6, #2] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (36d048 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412358,15 +412360,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36cfbc │ │ │ │ ldr r0, [pc, #76] @ (36d058 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 36cfbc │ │ │ │ ldr r2, [pc, #60] @ (36d05c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36cfd8 │ │ │ │ @@ -412376,31 +412378,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cfd8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (36d060 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36cfd8 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 36cfb4 │ │ │ │ bgt.n 36cf98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #464] @ (36d224 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #728] @ (36d334 ) │ │ │ │ + ldr r0, [pc, #1016] @ (36d454 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #680] @ (36d30c ) │ │ │ │ + ldr r0, [pc, #968] @ (36d42c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -412490,31 +412492,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (36d180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 36d0b0 │ │ │ │ + bpl.n 36d140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - negs r4, r1 │ │ │ │ + cmp r4, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - muls r0, r0 │ │ │ │ + bics r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 36d070 │ │ │ │ + bpl.n 36d100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 36d250 │ │ │ │ + bpl.n 36d0e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orrs r4, r6 │ │ │ │ + muls r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 36d064 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412528,22 +412530,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 730bbc │ │ │ │ + bl 730c0c │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 36d1fc │ │ │ │ mov r0, r8 │ │ │ │ bl 382b44 │ │ │ │ cbz r0, 36d1e2 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 36d240 │ │ │ │ @@ -412569,34 +412571,34 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 436640 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 731ad8 │ │ │ │ + bl 731b28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71c82c │ │ │ │ + bl 71c87c │ │ │ │ b.n 36d1d6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 383560 │ │ │ │ b.n 36d1e2 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bpl.n 36d290 │ │ │ │ + bpl.n 36d320 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36cc6c │ │ │ │ + b.n 36ccfc │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412607,15 +412609,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (36d340 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (36d344 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412662,34 +412664,34 @@ │ │ │ │ bpl.n 36d2f8 │ │ │ │ ldr r0, [pc, #52] @ (36d354 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 36d3b4 │ │ │ │ + bmi.n 36d244 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36cb84 │ │ │ │ + b.n 36cc14 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ bls.n 36d29c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, lr │ │ │ │ + mov r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412700,15 +412702,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (36d438 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (36d43c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412755,35 +412757,35 @@ │ │ │ │ bpl.n 36d3ec │ │ │ │ ldr r0, [pc, #56] @ (36d44c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 36d4c4 │ │ │ │ + bcc.n 36d354 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36da94 │ │ │ │ + b.n 36db24 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ bhi.n 36d3ac │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (36d580 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -412806,15 +412808,15 @@ │ │ │ │ bcs.n 36d4f8 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cbnz r3, 36d4c6 │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #32] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 36d55e │ │ │ │ add sp, #28 │ │ │ │ @@ -412860,15 +412862,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36d4e6 │ │ │ │ ldr r0, [pc, #108] @ (36d590 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36d4e6 │ │ │ │ ldr r3, [pc, #100] @ (36d594 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d500 │ │ │ │ ldr r3, [pc, #80] @ (36d58c ) │ │ │ │ @@ -412879,15 +412881,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 36d578 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (36d598 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 36d500 │ │ │ │ ldr r3, [pc, #60] @ (36d59c ) │ │ │ │ mov.w r2, #3888 @ 0xf30 │ │ │ │ ldr r1, [pc, #56] @ (36d5a0 ) │ │ │ │ ldr r0, [pc, #60] @ (36d5a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -412901,25 +412903,25 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, r9 │ │ │ │ + add lr, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r5 │ │ │ │ + orrs r2, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bne.n 36d648 │ │ │ │ + bne.n 36d4d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r2, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -412937,15 +412939,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 382b44 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413001,22 +413003,22 @@ │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (36d6f0 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #88] @ (36d6f4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (36d6f8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 731988 │ │ │ │ + bl 7319d8 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413028,27 +413030,27 @@ │ │ │ │ bne.n 36d672 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 36d672 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 38350c │ │ │ │ b.n 36d602 │ │ │ │ - beq.n 36d6c8 │ │ │ │ + bne.n 36d758 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36d898 │ │ │ │ + b.n 36d928 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 36d76c │ │ │ │ + beq.n 36d5fc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #424] @ (36d89c ) │ │ │ │ + ldr r4, [pc, #712] @ (36d9bc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orrs r0, r4 │ │ │ │ + muls r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 36d70e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -413069,15 +413071,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 382b44 │ │ │ │ cbnz r0, 36d770 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 36d784 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -413102,33 +413104,33 @@ │ │ │ │ ldr r1, [pc, #28] @ (36d7a4 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (36d7a8 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r1, r2, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 202 @ 0xca │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - tst r6, r7 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ cbnz r0, 36d7de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413140,28 +413142,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36d800 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 36d814 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36d6fc │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (36d9c4 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -413174,15 +413176,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (36d9d0 ) │ │ │ │ @@ -413200,24 +413202,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36d992 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 36d926 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldrb.w r3, [r7, #229] @ 0xe5 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 36d90e │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25df90 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -413249,15 +413251,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 37c4e8 │ │ │ │ cbz r0, 36d966 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 36d8ac │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 25e348 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413273,15 +413275,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36d8ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (36d9e0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36d8ac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -413311,15 +413313,15 @@ │ │ │ │ bpl.w 36d894 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (36d9e8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36d894 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 36d9dc │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413329,19 +413331,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 36daa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r5 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -413359,15 +413361,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #164] @ (36dadc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36dab2 │ │ │ │ cbnz r6, 36daa6 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -413378,29 +413380,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 260638 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r1, [pc, #104] @ (36dae0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413421,26 +413423,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36da42 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (36daec ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36da42 │ │ │ │ bcs.n 36db64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0036daf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -413456,32 +413458,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (36ddf4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #704] @ (36ddf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36dd74 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 36dcf0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 36db7c │ │ │ │ bls.w 36dd10 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -413507,17 +413509,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36dcbe │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -413540,15 +413542,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36dcf6 │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr.w r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 36ddd2 │ │ │ │ ldr.w r5, [r7, #244] @ 0xf4 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -413576,15 +413578,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 36dcbe │ │ │ │ ldrh.w r1, [r7, #226] @ 0xe2 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 36dd9a │ │ │ │ @@ -413622,15 +413624,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 36a594 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ b.n 36dbb6 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -413652,15 +413654,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36db92 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (36de14 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36db92 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -413688,15 +413690,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 36db44 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (36de1c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36db44 │ │ │ │ ldr r1, [pc, #132] @ (36de20 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36dc8e │ │ │ │ ldr r1, [pc, #104] @ (36de10 ) │ │ │ │ @@ -413705,15 +413707,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 36dc8e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (36de24 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 36dc8e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @@ -413731,41 +413733,41 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 36de5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r5} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r7, #52 @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r5, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (36e1c8 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -413806,15 +413808,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 36dfc0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 36e070 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -413834,15 +413836,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -413921,15 +413923,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36e15e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -413953,24 +413955,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 43e5ac │ │ │ │ mov r0, r5 │ │ │ │ bl 36d264 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 36dea4 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 36df90 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 36df4e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36dfa2 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 730bb8 │ │ │ │ + bl 730c08 │ │ │ │ b.n 36dfa2 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 36e10e │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -413987,15 +413989,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (36e1f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 36e100 │ │ │ │ bl 382b44 │ │ │ │ ldr r3, [pc, #312] @ (36e1ec ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -414076,15 +414078,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 36dfde │ │ │ │ ldr r0, [pc, #148] @ (36e20c ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36dfde │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36e29e │ │ │ │ ldr r2, [pc, #128] @ (36e210 ) │ │ │ │ ldr r3, [pc, #64] @ (36e1d0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -414110,43 +414112,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r6!, {} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 36e214 │ │ │ │ + bhi.n 36e2a4 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 36e1a8 │ │ │ │ + bhi.n 36e238 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 36e214 │ │ │ │ + bvs.n 36e2a4 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ movs r6, r7 │ │ │ │ ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r2!, {r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [pc, #236] @ (36e304 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414165,30 +414167,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 36e2e6 │ │ │ │ ldr r0, [pc, #208] @ (36e314 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [pc, #200] @ (36e318 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 36e278 │ │ │ │ ldr r3, [pc, #176] @ (36e308 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36e148 │ │ │ │ ldr r0, [pc, #180] @ (36e31c ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e148 │ │ │ │ ldr r3, [pc, #164] @ (36e320 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414198,29 +414200,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 36e148 │ │ │ │ ldr r0, [pc, #140] @ (36e324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36e148 │ │ │ │ ldr r3, [pc, #136] @ (36e328 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e18c │ │ │ │ ldr r3, [pc, #92] @ (36e308 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36e18c │ │ │ │ ldr r0, [pc, #116] @ (36e32c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 36e18c │ │ │ │ ldr r3, [pc, #108] @ (36e330 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414228,15 +414230,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (36e308 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 36e0c2 │ │ │ │ ldr r0, [pc, #84] @ (36e334 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36e0c2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (36e338 ) │ │ │ │ movw r2, #682 @ 0x2aa │ │ │ │ ldr r1, [pc, #72] @ (36e33c ) │ │ │ │ ldr r0, [pc, #76] @ (36e340 ) │ │ │ │ add r3, pc │ │ │ │ @@ -414249,37 +414251,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #154 @ 0x9a │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r7, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #348] @ (36e4b4 ) │ │ │ │ ldr r3, [pc, #352] @ (36e4b8 ) │ │ │ │ @@ -414305,15 +414307,15 @@ │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cbz r3, 36e3a4 │ │ │ │ movs r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36e49a │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 62aa48 │ │ │ │ + bl 62aab0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36e390 │ │ │ │ ldr.w r3, [r7, #2296] @ 0x8f8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -414387,15 +414389,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36e38a │ │ │ │ ldr r0, [pc, #92] @ (36e4c4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ b.n 36e38a │ │ │ │ ldr r3, [pc, #76] @ (36e4c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414404,15 +414406,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36e440 │ │ │ │ ldr r0, [pc, #60] @ (36e4cc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36e440 │ │ │ │ ldr r3, [pc, #52] @ (36e4d0 ) │ │ │ │ movw r2, #4828 @ 0x12dc │ │ │ │ ldr r1, [pc, #48] @ (36e4d4 ) │ │ │ │ ldr r0, [pc, #52] @ (36e4d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -414424,25 +414426,25 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (36e790 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414454,15 +414456,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r4, r6, #22400 @ 0x5780 │ │ │ │ add.w r5, r6, #23424 @ 0x5b80 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 36e522 │ │ │ │ bl 37e284 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -414542,15 +414544,15 @@ │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #636 @ 0x27c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (36e7a4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e708 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 38bf5c │ │ │ │ @@ -414584,30 +414586,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (36e7b0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e758 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #276] @ (36e7b4 ) │ │ │ │ ldr r2, [pc, #280] @ (36e7b8 ) │ │ │ │ ldr r1, [pc, #280] @ (36e7bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e74c │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3796] @ 0xed4 │ │ │ │ bl 38bf5c │ │ │ │ @@ -414675,37 +414677,37 @@ │ │ │ │ strh.w r0, [r3, #3864] @ 0xf18 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3866] @ 0xf1a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 36e5ca │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 36e6fc │ │ │ │ + bne.n 36e78c │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r6, #11] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, sl │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 36e804 │ │ │ │ + beq.n 36e894 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #188 @ 0xbc │ │ │ │ + cmp r5, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r7 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (36e838 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414713,24 +414715,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #104] @ (36e840 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #88] @ (36e844 ) │ │ │ │ ldr r1, [pc, #92] @ (36e848 ) │ │ │ │ add.w r4, r4, #648 @ 0x288 │ │ │ │ movw r3, #9148 @ 0x23bc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (36e84c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #76] @ (36e850 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 36e818 │ │ │ │ movs r1, #0 │ │ │ │ @@ -414746,36 +414748,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (36e858 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36e80c │ │ │ │ ldr r0, [pc, #44] @ (36e85c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36e80c │ │ │ │ nop │ │ │ │ - bkpt 0x00e4 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ite cs │ │ │ │ + lslcs r4, r2, #1 │ │ │ │ + ldmiacc r7!, {r1, r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, r4 │ │ │ │ + add r2, sp │ │ │ │ movs r7, r7 │ │ │ │ stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (36e984 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414786,15 +414788,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (36e98c ) │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3792] @ 0xed0 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 36e8ec │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -414878,34 +414880,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (36e998 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7172 @ 0x1c04 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ b.n 36e8c6 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 36e4dc │ │ │ │ b.n 36e8dc │ │ │ │ nop │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x008c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r6, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414934,15 +414936,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36ea50 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #684 @ 0x2ac │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38c01c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 36ea22 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -414965,19 +414967,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #1696 @ 0x6a0 │ │ │ │ bl 38fcb0 │ │ │ │ b.n 36e9c6 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - tst r4, r5 │ │ │ │ + negs r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ (36eb6c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414986,15 +414988,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (36eb74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 36e4dc │ │ │ │ add.w r3, r4, #22400 @ 0x5780 │ │ │ │ add.w r0, r4, #23424 @ 0x5b80 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ @@ -415065,19 +415067,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36eb00 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36eb00 │ │ │ │ b.n 36eb3e │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r5, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + rors r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r3, [pc, #3376] @ 36f8bc │ │ │ │ @@ -415099,33 +415101,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #8958 @ 0x22fe │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [pc, #3328] @ 36f8d4 │ │ │ │ ldr.w r1, [pc, #3328] @ 36f8d8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bfa4 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #8961 @ 0x2301 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36ed2a │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -415147,15 +415149,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 2603f0 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36ed14 │ │ │ │ ldr.w r3, [r9, #1664] @ 0x680 │ │ │ │ cbz r3, 36ec82 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415201,19 +415203,19 @@ │ │ │ │ ldr.w r1, [pc, #3048] @ 36f8e4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8335 @ 0x208f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 36ed60 │ │ │ │ ldr.w r0, [pc, #3024] @ 36f8e8 │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 36ec74 │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36ec10 │ │ │ │ @@ -415226,15 +415228,15 @@ │ │ │ │ ldr.w r1, [pc, #2984] @ 36f8f4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8293 @ 0x2065 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr.w r2, [pc, #2964] @ 36f8f8 │ │ │ │ ldr.w r3, [pc, #2912] @ 36f8c8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -415254,28 +415256,28 @@ │ │ │ │ ldr.w r1, [pc, #2920] @ 36f904 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8324 @ 0x2084 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 36ed60 │ │ │ │ ldr.w r3, [pc, #2896] @ 36f908 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2892] @ 36f90c │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2892] @ 36f910 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8300 @ 0x206c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 36ed60 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 44dc08 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36f648 │ │ │ │ @@ -415327,15 +415329,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr.w r7, [r9, #1564] @ 0x61c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 36f750 │ │ │ │ add.w r3, r7, #8192 @ 0x2000 │ │ │ │ add.w r7, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r7, #3613] @ 0xe1d │ │ │ │ @@ -415366,15 +415368,15 @@ │ │ │ │ ldr.w r2, [pc, #2588] @ 36f91c │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2584] @ 36f920 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36f7fa │ │ │ │ mov r0, r5 │ │ │ │ bl 38bfa4 │ │ │ │ ldr.w r3, [pc, #2556] @ 36f924 │ │ │ │ @@ -415382,15 +415384,15 @@ │ │ │ │ ldr.w r1, [pc, #2556] @ 36f92c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36f884 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r7, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38bf5c │ │ │ │ @@ -415420,22 +415422,22 @@ │ │ │ │ blx 25de2c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r7, #3072] @ 0xc00 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3272] @ 0xcc8 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 25de2c │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -415567,15 +415569,15 @@ │ │ │ │ ldr.w r1, [pc, #2012] @ 36f93c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8698 @ 0x21fa │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3836] @ 0xefc │ │ │ │ ldrh.w r2, [r0, #3868] @ 0xf1c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -415713,15 +415715,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ bl 38666c │ │ │ │ ldr.w r0, [r9, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 436950 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -415732,15 +415734,15 @@ │ │ │ │ ldr.w r1, [pc, #1544] @ 36f958 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36fbca │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r8, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38bf5c │ │ │ │ @@ -415773,26 +415775,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1408] @ 36f960 │ │ │ │ strh.w r3, [r7, #3274] @ 0xcca │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 719ac0 │ │ │ │ + bl 719b10 │ │ │ │ ldr.w r2, [pc, #1396] @ 36f964 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #64 @ 0x40 │ │ │ │ - bl 719ac0 │ │ │ │ + bl 719b10 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r8, #4 │ │ │ │ - bl 719ac0 │ │ │ │ + bl 719b10 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r7, #3350] @ 0xd16 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r7, #3364] @ 0xd24 │ │ │ │ strb.w r3, [r7, #3366] @ 0xd26 │ │ │ │ strb.w r3, [r7, #3367] @ 0xd27 │ │ │ │ movs r3, #1 │ │ │ │ @@ -415865,15 +415867,15 @@ │ │ │ │ strh.w r3, [r7, #3784] @ 0xec8 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36fbda │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r8, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1229] @ 0x4cd │ │ │ │ mov.w r0, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1224] @ 0x4c8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1230] @ 0x4ce │ │ │ │ @@ -415943,51 +415945,51 @@ │ │ │ │ ldr r1, [pc, #864] @ (36f970 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8307 @ 0x2073 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #840] @ (36f974 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #840] @ (36f978 ) │ │ │ │ ldr r1, [pc, #844] @ (36f97c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8318 @ 0x207e │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #820] @ (36f980 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #820] @ (36f984 ) │ │ │ │ ldr r1, [pc, #824] @ (36f988 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8343 @ 0x2097 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #800] @ (36f98c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #800] @ (36f990 ) │ │ │ │ ldr r1, [pc, #804] @ (36f994 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8354 @ 0x20a2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldrh.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36fda6 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -416043,49 +416045,49 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #3808] @ 0xee0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #3812] @ 0xee4 │ │ │ │ b.n 36f08e │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 36f118 │ │ │ │ ldr.w fp, [pc, #580] @ 36f998 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #572] @ (36f99c ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d6534 │ │ │ │ + bl 5d659c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36ed60 │ │ │ │ ldr r3, [pc, #548] @ (36f9a0 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #548] @ (36f9a4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #8920 @ 0x22d8 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ b.w 36eed6 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ bl 38e8b0 │ │ │ │ b.n 36f130 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.w 36ed60 │ │ │ │ ldr.w r3, [r8, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36f038 │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ ldr.w r2, [r4, #2112] @ 0x840 │ │ │ │ strb.w r3, [fp, #3839] @ 0xeff │ │ │ │ @@ -416098,15 +416100,15 @@ │ │ │ │ strb.w r3, [fp, #3838] @ 0xefe │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 36f7f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3836] @ 0xefc │ │ │ │ b.n 36f042 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36ef20 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -416132,15 +416134,15 @@ │ │ │ │ strb.w r3, [fp, #3870] @ 0xf1e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 36f860 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3868] @ 0xf1c │ │ │ │ b.w 36f054 │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ b.n 36f0be │ │ │ │ @@ -416171,126 +416173,126 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 36f43c │ │ │ │ stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 36f916 │ │ │ │ + cbnz r2, 36f928 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r2, #244] @ 0xf4 │ │ │ │ - adds r7, #28 │ │ │ │ + ldcl 0, cr0, [sl, #244] @ 0xf4 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 36f90e │ │ │ │ + rev r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r0, 36f90c │ │ │ │ + cbnz r0, 36f91e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ bkpt 0x00e8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r6, 36f906 │ │ │ │ + cbnz r6, 36f918 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + cbnz r6, 36f91a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7d2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r6, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + subs r6, r3, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r2, 36f9ae │ │ │ │ + cbz r2, 36f9c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #12 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 36f9aa │ │ │ │ + cbz r0, 36f9bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ movs r6, r7 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #40 @ 0x28 │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r4, r4 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + sub sp, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r5, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #132 @ 0x84 │ │ │ │ + cmp r1, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r7, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36f290 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36f290 │ │ │ │ @@ -416403,30 +416405,30 @@ │ │ │ │ orr.w r3, r3, #540 @ 0x21c │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #2164] @ 0x874 │ │ │ │ strb.w r2, [r9, #1476] @ 0x5c4 │ │ │ │ b.w 36f2f6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 723dc4 │ │ │ │ + bl 723e14 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 36f286 │ │ │ │ ldr r3, [pc, #676] @ (36fdcc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #676] @ (36fdd0 ) │ │ │ │ ldr r1, [pc, #676] @ (36fdd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8313 @ 0x2079 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36f144 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ addw r3, r3, #513 @ 0x201 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -416484,27 +416486,27 @@ │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ b.n 36f52c │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36f5ba │ │ │ │ b.n 36f5c6 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ ldr r3, [pc, #472] @ (36fde4 ) │ │ │ │ ldr r2, [pc, #476] @ (36fde8 ) │ │ │ │ ldr r1, [pc, #476] @ (36fdec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8329 @ 0x2089 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r7, #3800] @ 0xed8 │ │ │ │ strb.w r1, [r7, #3801] @ 0xed9 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36f738 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -416518,66 +416520,66 @@ │ │ │ │ ldr r1, [pc, #420] @ (36fdf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8348 @ 0x209c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #400] @ (36fdfc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #400] @ (36fe00 ) │ │ │ │ ldr r1, [pc, #400] @ (36fe04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8370 @ 0x20b2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 36fb6a │ │ │ │ ldr r3, [pc, #372] @ (36fe08 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (36fe0c ) │ │ │ │ ldr r1, [pc, #372] @ (36fe10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8375 @ 0x20b7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #352] @ (36fe14 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (36fe18 ) │ │ │ │ ldr r1, [pc, #352] @ (36fe1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8365 @ 0x20ad │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #332] @ (36fe20 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (36fe24 ) │ │ │ │ ldr r1, [pc, #332] @ (36fe28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8360 @ 0x20a8 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ adc.w r8, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 36fa1e │ │ │ │ ldr r3, [pc, #300] @ (36fe2c ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416585,164 +416587,164 @@ │ │ │ │ ldr r1, [pc, #304] @ (36fe34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8381 @ 0x20bd │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #280] @ (36fe38 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (36fe3c ) │ │ │ │ ldr r1, [pc, #280] @ (36fe40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8387 @ 0x20c3 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #260] @ (36fe44 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (36fe48 ) │ │ │ │ ldr r1, [pc, #260] @ (36fe4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8399 @ 0x20cf │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #240] @ (36fe50 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (36fe54 ) │ │ │ │ ldr r1, [pc, #240] @ (36fe58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8393 @ 0x20c9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #212] @ (36fe5c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #212] @ (36fe60 ) │ │ │ │ ldr r1, [pc, #216] @ (36fe64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8415 @ 0x20df │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 36ed60 │ │ │ │ ldr r3, [pc, #192] @ (36fe68 ) │ │ │ │ movw r2, #8689 @ 0x21f1 │ │ │ │ ldr r1, [pc, #188] @ (36fe6c ) │ │ │ │ ldr r0, [pc, #192] @ (36fe70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ add r5, pc, #456 @ (adr r5, 36ff90 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movs r6, #84 @ 0x54 │ │ │ │ + movs r6, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r0, #16 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, pc, #560 @ (adr r4, 37000c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #696 @ 0x2b8 │ │ │ │ + add r2, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 36fe0a │ │ │ │ + cbnz r0, 36fe1c │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #296 @ 0x128 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #92 @ 0x5c │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r4, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #904 @ 0x388 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #168 @ 0xa8 │ │ │ │ + movs r1, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r1, #8 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (370160 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -416774,30 +416776,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (370170 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ffa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bfa4 │ │ │ │ ldr r3, [pc, #652] @ (370174 ) │ │ │ │ ldr r2, [pc, #652] @ (370178 ) │ │ │ │ ldr r1, [pc, #656] @ (37017c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ffaa │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -416836,15 +416838,15 @@ │ │ │ │ bpl.n 36ff8e │ │ │ │ ldr r0, [pc, #544] @ (370188 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ff8e │ │ │ │ ldr r3, [pc, #520] @ (370184 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 370108 │ │ │ │ @@ -416939,37 +416941,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (370190 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (370194 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36feb0 │ │ │ │ ldr r3, [pc, #252] @ (370184 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 36feb0 │ │ │ │ ldr r1, [pc, #260] @ (370198 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (37019c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36feb0 │ │ │ │ bl 36b834 │ │ │ │ ldr r0, [pc, #244] @ (3701a0 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 370154 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 36feb0 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -416983,38 +416985,38 @@ │ │ │ │ beq.n 37008a │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37008a │ │ │ │ ldr r0, [pc, #196] @ (3701a8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 37008a │ │ │ │ ldr r1, [pc, #184] @ (3701ac ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (3701b0 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 36ff8e │ │ │ │ ldr r2, [pc, #168] @ (3701b4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36ff88 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36ff88 │ │ │ │ ldr r0, [pc, #156] @ (3701b8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 36ff88 │ │ │ │ ldr r3, [pc, #88] @ (370184 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (3701bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -417024,71 +417026,71 @@ │ │ │ │ beq.n 370068 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 370068 │ │ │ │ ldr r0, [pc, #124] @ (3701c0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 370068 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370130 │ │ │ │ b.n 37014e │ │ │ │ nop │ │ │ │ add r5, sp, #784 @ 0x310 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #984 @ (adr r7, 370544 ) │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r3, r3] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #832 @ (adr r7, 3704b8 ) │ │ │ │ + add r0, sp, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #280 @ (adr r6, 3702ac ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 3703cc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #144 @ (adr r6, 37022c ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 37034c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r2, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #64] @ (3701e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 3704b8 ) │ │ │ │ + add r6, pc, #40 @ (adr r6, 3701d8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 370e4c │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -417116,30 +417118,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 370e64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37034a │ │ │ │ mov r0, r4 │ │ │ │ bl 38bfa4 │ │ │ │ ldr.w r3, [pc, #3108] @ 370e68 │ │ │ │ ldr.w r2, [pc, #3108] @ 370e6c │ │ │ │ ldr.w r1, [pc, #3108] @ 370e70 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370460 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -417158,15 +417160,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 370e7c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -417208,15 +417210,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37023a │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -417227,15 +417229,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 370e98 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -417315,15 +417317,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 370ea4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371060 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -417355,15 +417357,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 3711b6 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3711f6 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 371102 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 370580 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -417437,30 +417439,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 370eb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r1, [pc, #2224] @ 370eb8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 370210 │ │ │ │ ldr.w r1, [pc, #2152] @ 370e80 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 370210 │ │ │ │ ldr.w r0, [pc, #2200] @ 370ebc │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 370210 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 3702f2 │ │ │ │ add r3, pc, #8 @ (adr r3, 370648 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -417608,15 +417610,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 371758 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730bb8 │ │ │ │ + b.w 730c08 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 370e80 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -417630,15 +417632,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 370ec8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3703c4 │ │ │ │ ldr.w r3, [pc, #1552] @ 370e80 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417648,15 +417650,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 370ecc │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 370ed0 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3703bc │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 3708b2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -417722,15 +417724,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 370edc │ │ │ │ ldr.w r0, [pc, #1392] @ 370ee0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 370588 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 370588 │ │ │ │ ldr.w r3, [pc, #1260] @ 370e80 │ │ │ │ @@ -417823,15 +417825,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370304 │ │ │ │ ldr.w r0, [pc, #1140] @ 370f0c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 370304 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 370588 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 370588 │ │ │ │ @@ -417983,15 +417985,15 @@ │ │ │ │ bne.w 371758 │ │ │ │ ldr r0, [pc, #724] @ (370f30 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 370c20 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 370c20 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 370c20 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -418055,15 +418057,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (370f3c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370588 │ │ │ │ ldr r3, [pc, #508] @ (370f40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418158,149 +418160,149 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 370de4 │ │ │ │ ldr r0, [pc, #280] @ (370f54 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 370de4 │ │ │ │ add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #408 @ 0x198 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #632 @ (adr r4, 3710d8 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 3711f8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r3, r7} │ │ │ │ + push {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r1, r7] │ │ │ │ movs r6, r7 │ │ │ │ - add r4, pc, #448 @ (adr r4, 37102c ) │ │ │ │ + add r4, pc, #736 @ (adr r4, 37114c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #198 @ 0xc6 │ │ │ │ + cmp r2, #14 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #120 @ (adr r4, 370ef0 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 371010 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r3} │ │ │ │ + push {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, r4] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, pc, #560 @ (adr r3, 3710bc ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 3711dc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #288 @ (adr r3, 370fb4 ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 3710d4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 370ee4 │ │ │ │ + cbz r2, 370ef6 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #256 @ (adr r2, 370fa0 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 3710c0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r4, r4] │ │ │ │ + strh r6, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ add r6, pc, #768 @ (adr r6, 3711ac ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #464 @ (adr r6, 371084 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ muls r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, pc, #272 @ (adr r4, 370fd4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #384] @ 0x180 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r0, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r3, pc, #600 @ (adr r3, 371130 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r2, pc, #1000 @ (adr r2, 3712c4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #632 @ (adr r2, 371160 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #376 @ (adr r2, 37106c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r1, pc, #960 @ (adr r1, 3712c0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, pc, #768 @ (adr r0, 371214 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #48 @ 0x30 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, pc, #552 @ (adr r0, 371148 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #40 @ (adr r0, 370f58 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #480] @ (371124 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 370588 │ │ │ │ @@ -418326,15 +418328,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 371758 │ │ │ │ ldr.w r0, [pc, #2924] @ 371b1c │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370588 │ │ │ │ ldr.w r3, [pc, #2900] @ 371b20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418410,15 +418412,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 371b40 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370db8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371924 │ │ │ │ ldr.w r2, [pc, #2688] @ 371b44 │ │ │ │ ldr.w r3, [pc, #2640] @ 371b18 │ │ │ │ @@ -418440,15 +418442,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3718de │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 370da4 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 730bb8 │ │ │ │ + bl 730c08 │ │ │ │ b.w 37051a │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 436950 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -418519,15 +418521,15 @@ │ │ │ │ ldr.w r1, [pc, #2440] @ 371b58 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2440] @ 371b5c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37117c │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 370588 │ │ │ │ ldr.w r3, [pc, #2408] @ 371b60 │ │ │ │ @@ -418540,15 +418542,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37050a │ │ │ │ ldr.w r0, [pc, #2384] @ 371b64 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 37050a │ │ │ │ ldr.w r1, [pc, #2368] @ 371b68 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3707a2 │ │ │ │ @@ -418558,45 +418560,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 3707a2 │ │ │ │ ldr.w r0, [pc, #2344] @ 371b6c │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 3707a2 │ │ │ │ ldr.w r2, [pc, #2324] @ 371b70 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37084a │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37084a │ │ │ │ ldr.w r0, [pc, #2308] @ 371b74 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 37084a │ │ │ │ ldr.w r2, [pc, #2288] @ 371b78 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370882 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370882 │ │ │ │ ldr.w r0, [pc, #2272] @ 371b7c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 370882 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371902 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -418643,15 +418645,15 @@ │ │ │ │ ldr.w r1, [pc, #2124] @ 371b88 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3717b4 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bf5c │ │ │ │ @@ -418662,15 +418664,15 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 371b94 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3717c0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371d42 │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -418743,19 +418745,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371aba │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5630 @ 0x15fe │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 3714bc │ │ │ │ ldr.w r6, [r2, #456] @ 0x1c8 │ │ │ │ @@ -418818,27 +418820,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370948 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370948 │ │ │ │ ldr.w r0, [pc, #1596] @ 371b9c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370948 │ │ │ │ ldr.w r2, [pc, #1584] @ 371ba0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370bbc │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 370bbc │ │ │ │ ldr.w r0, [pc, #1568] @ 371ba4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370bbc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371a46 │ │ │ │ ldr.w r3, [pc, #1392] @ 371b10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -418848,15 +418850,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 370e12 │ │ │ │ ldr.w r1, [pc, #1528] @ 371ba8 │ │ │ │ ldr.w r0, [pc, #1528] @ 371bac │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 370e12 │ │ │ │ ldr.w r3, [pc, #1512] @ 371bb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370c86 │ │ │ │ ldr.w r3, [pc, #1340] @ 371b10 │ │ │ │ @@ -418864,15 +418866,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370c86 │ │ │ │ ldr.w r0, [pc, #1488] @ 371bb4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 370c86 │ │ │ │ ldr.w r3, [pc, #1476] @ 371bb8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370de4 │ │ │ │ ldr.w r3, [pc, #1292] @ 371b10 │ │ │ │ @@ -418881,15 +418883,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370de4 │ │ │ │ ldr.w r0, [pc, #1452] @ 371bbc │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 370de4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371a6a │ │ │ │ ldr.w r3, [pc, #1248] @ 371b10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418898,38 +418900,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 370dce │ │ │ │ ldr.w r1, [pc, #1404] @ 371bc0 │ │ │ │ ldr.w r0, [pc, #1404] @ 371bc4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 370dce │ │ │ │ ldr.w r2, [pc, #1388] @ 371bc8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370b86 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370b86 │ │ │ │ ldr.w r0, [pc, #1372] @ 371bcc │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370b86 │ │ │ │ ldr.w r2, [pc, #1360] @ 371bd0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370a54 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370a54 │ │ │ │ ldr.w r0, [pc, #1344] @ 371bd4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 370a54 │ │ │ │ ldr.w r3, [pc, #1332] @ 371bd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370d90 │ │ │ │ @@ -418938,38 +418940,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 370d90 │ │ │ │ ldr.w r0, [pc, #1308] @ 371bdc │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 370d90 │ │ │ │ ldr.w r2, [pc, #1296] @ 371be0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3709a4 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3709a4 │ │ │ │ ldr.w r0, [pc, #1280] @ 371be4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3709a4 │ │ │ │ ldr.w r2, [pc, #1268] @ 371be8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3709e4 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3709e4 │ │ │ │ ldr.w r0, [pc, #1252] @ 371bec │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3709e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 371cce │ │ │ │ ldr r3, [pc, #1008] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -419006,15 +419008,15 @@ │ │ │ │ bpl.n 37172c │ │ │ │ ldr.w r1, [pc, #1152] @ 371bf4 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 371bf8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37172c │ │ │ │ ldr.w r3, [pc, #1136] @ 371bfc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371066 │ │ │ │ ldr r3, [pc, #888] @ (371b10 ) │ │ │ │ @@ -419023,15 +419025,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37106e │ │ │ │ ldr.w r0, [pc, #1112] @ 371c00 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37106e │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37135a │ │ │ │ b.n 37136c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419046,15 +419048,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 371132 │ │ │ │ ldr.w r0, [pc, #1052] @ 371c08 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 371132 │ │ │ │ ldr.w r3, [pc, #1044] @ 371c0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3711bc │ │ │ │ ldr r3, [pc, #780] @ (371b10 ) │ │ │ │ @@ -419063,23 +419065,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3711c4 │ │ │ │ ldr r0, [pc, #1020] @ (371c10 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3711c4 │ │ │ │ ldr r1, [pc, #1012] @ (371c14 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (371c18 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37117c │ │ │ │ ldr r1, [pc, #1000] @ (371c1c ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37116a │ │ │ │ ldr r1, [pc, #720] @ (371b10 ) │ │ │ │ @@ -419089,15 +419091,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 371172 │ │ │ │ ldr r0, [pc, #976] @ (371c20 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 371172 │ │ │ │ ldr r3, [pc, #964] @ (371c24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371026 │ │ │ │ @@ -419105,15 +419107,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37102e │ │ │ │ ldr r0, [pc, #940] @ (371c28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 37102e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371d20 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 370db8 │ │ │ │ @@ -419127,15 +419129,15 @@ │ │ │ │ ldr r3, [pc, #616] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37188e │ │ │ │ ldr r0, [pc, #892] @ (371c30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37188e │ │ │ │ ldr r3, [pc, #880] @ (371c34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419143,71 +419145,71 @@ │ │ │ │ ldr r3, [pc, #580] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37188e │ │ │ │ ldr r0, [pc, #864] @ (371c38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37188e │ │ │ │ ldr r3, [pc, #860] @ (371c3c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3710f8 │ │ │ │ ldr r3, [pc, #548] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3710f8 │ │ │ │ ldr r0, [pc, #840] @ (371c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3710f8 │ │ │ │ ldr r3, [pc, #832] @ (371c44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3712ba │ │ │ │ ldr r3, [pc, #512] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3712ba │ │ │ │ ldr r0, [pc, #812] @ (371c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3712ba │ │ │ │ ldr r3, [pc, #804] @ (371c4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3710c0 │ │ │ │ ldr r3, [pc, #476] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3710c0 │ │ │ │ ldr r0, [pc, #784] @ (371c50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3710c0 │ │ │ │ ldr r3, [pc, #776] @ (371c54 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37153a │ │ │ │ ldr r3, [pc, #440] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37153a │ │ │ │ ldr r0, [pc, #756] @ (371c58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37153a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37188e │ │ │ │ ldr r3, [pc, #744] @ (371c5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419217,15 +419219,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37188e │ │ │ │ ldr r0, [pc, #728] @ (371c60 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #708] @ (371c64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419236,15 +419238,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #692] @ (371c68 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #672] @ (371c6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419253,15 +419255,15 @@ │ │ │ │ ldr r3, [pc, #312] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #652] @ (371c70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #636] @ (371c74 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419271,15 +419273,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #616] @ (371c78 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #596] @ (371c7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419288,45 +419290,45 @@ │ │ │ │ ldr r3, [pc, #220] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #576] @ (371c80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr r3, [pc, #572] @ (371c84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37159c │ │ │ │ ldr r3, [pc, #188] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3715a4 │ │ │ │ ldr r0, [pc, #548] @ (371c88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3715a4 │ │ │ │ ldr r3, [pc, #536] @ (371c84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37162e │ │ │ │ ldr r3, [pc, #152] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 371636 │ │ │ │ ldr r0, [pc, #516] @ (371c8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 371636 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #500] @ (371c90 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419335,15 +419337,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #480] @ (371c94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr r3, [pc, #476] @ (371c98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37147a │ │ │ │ ldr r3, [pc, #72] @ (371b10 ) │ │ │ │ @@ -419351,15 +419353,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37147a │ │ │ │ ldr r0, [pc, #456] @ (371c9c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37147a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #436] @ (371ca0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419368,221 +419370,221 @@ │ │ │ │ ldr r3, [pc, #24] @ (371b10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #416] @ (371ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #544] @ (371d44 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r2, #4 │ │ │ │ + subs r4, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r0, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r6, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #158 @ 0x9e │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r6, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #190 @ 0xbe │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, r4 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r3, r4 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 371c44 ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 371d64 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, lr │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r5, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r4 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + adds r2, r2, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + subs r0, r1, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r6, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #22 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #880] @ (371fa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #14 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r0, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #80] @ (371cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #320] @ (371dc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r4, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r1, [pc, #480] @ (371e84 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #208] @ (371d7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371762 │ │ │ │ ldr r3, [pc, #200] @ (371d80 ) │ │ │ │ @@ -419590,15 +419592,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 371768 │ │ │ │ ldr r0, [pc, #192] @ (371d84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 371768 │ │ │ │ ldr r3, [pc, #184] @ (371d88 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37171c │ │ │ │ ldr r3, [pc, #164] @ (371d80 ) │ │ │ │ @@ -419606,23 +419608,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 371722 │ │ │ │ ldr r0, [pc, #160] @ (371d8c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 371722 │ │ │ │ ldr r1, [pc, #152] @ (371d90 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #152] @ (371d94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37172c │ │ │ │ ldr r3, [pc, #140] @ (371d98 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #140] @ (371d9c ) │ │ │ │ movw r2, #6766 @ 0x1a6e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -419637,15 +419639,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (371d80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #104] @ (371da4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37188e │ │ │ │ ldr r3, [pc, #88] @ (371da8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419656,43 +419658,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #68] @ (371dac ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3718b8 │ │ │ │ bl 260f28 │ │ │ │ bl 260e00 │ │ │ │ nop │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r0, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r3, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf226003f │ │ │ │ + @ instruction: 0xf26e003f │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r3, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -419748,15 +419750,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (371f90 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -419843,19 +419845,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 25eae4 │ │ │ │ b.n 371f48 │ │ │ │ bl 260e00 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -420033,15 +420035,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (3722dc ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -420163,24 +420165,24 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 260e00 │ │ │ │ nop │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [sl], #-252 @ 0xffffff04 │ │ │ │ - stc 0, cr0, [r4], {63} @ 0x3f │ │ │ │ + stcl 0, cr0, [r2], {63} @ 0x3f │ │ │ │ + stcl 0, cr0, [ip], {63} @ 0x3f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (37268c ) │ │ │ │ add r7, pc │ │ │ │ @@ -420316,15 +420318,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 372522 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ b.n 372306 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 3724e8 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -420432,15 +420434,15 @@ │ │ │ │ bl 4361d4 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ b.n 372306 │ │ │ │ ldr r3, [pc, #172] @ (372698 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3723fe │ │ │ │ ldr r3, [pc, #156] @ (372694 ) │ │ │ │ @@ -420453,15 +420455,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3723fe │ │ │ │ ldr r0, [pc, #128] @ (3726a0 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420473,63 +420475,63 @@ │ │ │ │ bpl.w 37232e │ │ │ │ ldr r0, [pc, #108] @ (3726a4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37232e │ │ │ │ movs r3, #0 │ │ │ │ b.n 3723d6 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 37241c │ │ │ │ ldr r1, [pc, #76] @ (3726a8 ) │ │ │ │ ldr r0, [pc, #80] @ (3726ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3976 @ 0xf88 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37254a │ │ │ │ ldr r2, [pc, #68] @ (3726b0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372544 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 372544 │ │ │ │ ldr r0, [pc, #52] @ (3726b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372544 │ │ │ │ bl 260e00 │ │ │ │ ldrh r0, [r2, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r0, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -420543,15 +420545,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 372ad0 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (372ad4 ) │ │ │ │ @@ -420592,15 +420594,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37278c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 37281a │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 3727d2 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -420629,24 +420631,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (372ae0 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #756] @ (372ae4 ) │ │ │ │ ldr r1, [pc, #756] @ (372ae8 ) │ │ │ │ add.w r3, r9, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 42c90c │ │ │ │ @@ -420756,15 +420758,15 @@ │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 37294e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 37296e │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25fc0c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420813,15 +420815,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (372af4 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37271c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372a54 │ │ │ │ movs r6, #4 │ │ │ │ b.n 37292e │ │ │ │ @@ -420850,29 +420852,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (372af0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37292a │ │ │ │ ldr r0, [pc, #212] @ (372afc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37292a │ │ │ │ ldr r1, [pc, #200] @ (372af8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37292a │ │ │ │ ldr r1, [pc, #176] @ (372af0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 37292a │ │ │ │ ldr r0, [pc, #180] @ (372b00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37292a │ │ │ │ ldr r3, [pc, #172] @ (372b04 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3729e0 │ │ │ │ ldr r3, [pc, #140] @ (372af0 ) │ │ │ │ @@ -420880,15 +420882,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3729e0 │ │ │ │ ldr r0, [pc, #152] @ (372b08 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3729e0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3729e0 │ │ │ │ ldr r1, [pc, #124] @ (372b04 ) │ │ │ │ @@ -420899,66 +420901,66 @@ │ │ │ │ ldr r1, [pc, #92] @ (372af0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3729e0 │ │ │ │ ldr r0, [pc, #108] @ (372b0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3729e0 │ │ │ │ ldr r3, [pc, #100] @ (372b10 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3729f6 │ │ │ │ ldr r3, [pc, #56] @ (372af0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3729f6 │ │ │ │ ldr r0, [pc, #80] @ (372b14 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3729f6 │ │ │ │ bl 260e00 │ │ │ │ strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + adds r0, #16 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 372b04 │ │ │ │ + cbz r6, 372b16 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfb020040 │ │ │ │ + @ instruction: 0xfb4a0040 │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (372bfc ) │ │ │ │ @@ -421037,27 +421039,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372bf4 │ │ │ │ ldr r0, [pc, #32] @ (372c0c ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 372b58 │ │ │ │ nop │ │ │ │ strh r4, [r4, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #32 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -421125,15 +421127,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 372d38 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 372dcc │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -421185,24 +421187,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (373058 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #704] @ (37305c ) │ │ │ │ ldr r1, [pc, #704] @ (373060 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 42c90c │ │ │ │ movs r3, #3 │ │ │ │ @@ -421353,15 +421355,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 372de0 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 372e86 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 372e9c │ │ │ │ ldr r3, [pc, #256] @ (373068 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421374,15 +421376,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (373070 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 372c82 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 372eaa │ │ │ │ ldr r3, [pc, #212] @ (373074 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -421394,15 +421396,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 372e84 │ │ │ │ ldr r0, [pc, #188] @ (373078 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 372e84 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 372eaa │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372e84 │ │ │ │ @@ -421417,15 +421419,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 372e84 │ │ │ │ ldr r0, [pc, #136] @ (37307c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 372e84 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -421450,36 +421452,36 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #4] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #28 │ │ │ │ + cmp r2, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #800 @ 0x320 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ - adcs.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf59e0040 │ │ │ │ ldrb r4, [r3, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r4, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r4, #13 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (373280 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -421526,15 +421528,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37316c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -421591,25 +421593,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (373298 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (37329c ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 42c90c │ │ │ │ movs r3, #3 │ │ │ │ @@ -421654,34 +421656,34 @@ │ │ │ │ beq.w 373140 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 373140 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 37322a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bl 260e00 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #592 @ (adr r7, 3734ec ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 37360c ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf1200040 │ │ │ │ + sbc.w r0, r8, #64 @ 0x40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #184] @ (373370 ) │ │ │ │ @@ -421947,15 +421949,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (373584 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3734b0 │ │ │ │ ldr r0, [pc, #48] @ (373588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 3734b2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r2, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -421967,15 +421969,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (3736d4 ) │ │ │ │ @@ -422225,15 +422227,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373706 │ │ │ │ ldr r0, [pc, #132] @ (37389c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 373706 │ │ │ │ cbnz r6, 373842 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 373842 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -422277,15 +422279,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -422344,41 +422346,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 373a68 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7303e0 │ │ │ │ + b.w 730430 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 373b2a │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422431,18 +422433,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 37394c │ │ │ │ ldrb.w r3, [fp, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 373c16 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ b.n 373996 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422617,40 +422619,40 @@ │ │ │ │ ldr.w r3, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r1, [fp, #200] @ 0xc8 │ │ │ │ ldrh.w r0, [r6, #274] @ 0x112 │ │ │ │ add r1, r3 │ │ │ │ blx 25e294 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldrb.w r2, [fp, #202] @ 0xca │ │ │ │ ldr r1, [pc, #260] @ (373ddc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422690,15 +422692,15 @@ │ │ │ │ bpl.w 373c24 │ │ │ │ ldr r0, [pc, #140] @ (373de8 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 373c24 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 373c16 │ │ │ │ @@ -422730,31 +422732,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (373df0 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 373d84 │ │ │ │ blx 260028 │ │ │ │ strb r4, [r2, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 d16, d12, d31 │ │ │ │ + vshr.u32 d0, d31, #12 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 373ee0 │ │ │ │ + bge.n 373d70 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -422864,18 +422866,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -422885,15 +422887,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (373fa0 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423090,39 +423092,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldrb.w r3, [r8, #202] @ 0xca │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (374304 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 37412e │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -423186,15 +423188,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374068 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (374310 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 374068 │ │ │ │ ldr r0, [pc, #92] @ (374314 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37411c │ │ │ │ ldr r0, [pc, #72] @ (37430c ) │ │ │ │ @@ -423204,15 +423206,15 @@ │ │ │ │ bpl.w 37411c │ │ │ │ ldr r0, [pc, #68] @ (374318 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37411c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -423224,18 +423226,18 @@ │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r1, [pc, #176] @ (3743bc ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa54003f │ │ │ │ + @ instruction: 0xfa9c003f │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3743dc │ │ │ │ + bpl.n 37426c │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3743ec │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3743ec │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -423263,24 +423265,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldrb.w r0, [r5, #202] @ 0xca │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -423289,15 +423291,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (3743f4 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423383,15 +423385,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #696] @ (37476c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3745a0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37457c │ │ │ │ @@ -423481,15 +423483,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3744be │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (37477c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3744be │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 373080 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -423509,15 +423511,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (374784 ) │ │ │ │ ldr r3, [pc, #332] @ (374764 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -423528,15 +423530,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 374522 │ │ │ │ ldr r1, [pc, #320] @ (374788 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -423569,15 +423571,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (374790 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 374612 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 37473a │ │ │ │ ldr r7, [pc, #220] @ (374794 ) │ │ │ │ ldr r2, [pc, #224] @ (374798 ) │ │ │ │ @@ -423585,24 +423587,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #208] @ (3747a0 ) │ │ │ │ ldr r1, [pc, #208] @ (3747a4 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 42c90c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -423625,23 +423627,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 374612 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3746f6 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 3745da │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bl 260ec0 │ │ │ │ bl 260ef4 │ │ │ │ nop │ │ │ │ str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -423653,30 +423655,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf76a003f │ │ │ │ + @ instruction: 0xf7b2003f │ │ │ │ str r4, [sp, #932] @ 0x3a4 │ │ │ │ vqshlu.s32 d22, d26, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r4, [sp, #644] @ 0x284 │ │ │ │ vsri.32 , , #1 │ │ │ │ vsri.32 , , #1 │ │ │ │ - vaddl.u q11, d15, d2 │ │ │ │ + vmla.i q11, , d10[0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + strb r0, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 3747ec │ │ │ │ + bgt.n 37487c │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #780] @ 0x30c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (374b70 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -423770,23 +423772,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #128] @ (374938 ) │ │ │ │ ldr r1, [pc, #132] @ (37493c ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 42c90c │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -423801,39 +423803,39 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 374910 │ │ │ │ bl 42c9c4 │ │ │ │ b.n 37483c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3748d8 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 37483c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r6, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r6, [r3, r0] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 3749bc │ │ │ │ + bge.n 37484c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -423935,15 +423937,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 374cd2 │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr.w r3, [r9, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 374f88 │ │ │ │ ldr.w r3, [r9, #244] @ 0xf4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -424021,17 +424023,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 3747ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 374dac │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #2 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -424166,15 +424168,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424223,32 +424225,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (374fd8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 374a00 │ │ │ │ ldr r2, [pc, #576] @ (374fdc ) │ │ │ │ add r2, pc │ │ │ │ b.n 3749ee │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37c88c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 374f84 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 374e1c │ │ │ │ ldr r1, [pc, #524] @ (374fe0 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -424286,15 +424288,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ b.n 374d08 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374f36 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -424358,15 +424360,15 @@ │ │ │ │ bpl.n 374eb8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (374ff8 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 374eb8 │ │ │ │ ldr r3, [pc, #260] @ (374ffc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374d58 │ │ │ │ ldr r3, [pc, #204] @ (374fd4 ) │ │ │ │ @@ -424378,15 +424380,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (375000 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 374d58 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 374f62 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 374b6e │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -424401,83 +424403,83 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 374eb8 │ │ │ │ ldr r0, [pc, #176] @ (375008 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 374eb8 │ │ │ │ ldr r3, [pc, #168] @ (37500c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374f30 │ │ │ │ ldr r3, [pc, #100] @ (374fd4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 374f30 │ │ │ │ ldr r0, [pc, #148] @ (375010 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 374f30 │ │ │ │ bl 260ef4 │ │ │ │ ldr r3, [pc, #136] @ (375014 ) │ │ │ │ movw r2, #3759 @ 0xeaf │ │ │ │ ldr r1, [pc, #136] @ (375018 ) │ │ │ │ ldr r0, [pc, #136] @ (37501c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3992 @ 0xf98 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ str r6, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf370003f │ │ │ │ + @ instruction: 0xf3b8003f │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf222003f │ │ │ │ + @ instruction: 0xf26a003f │ │ │ │ bl 2f6fb2 │ │ │ │ - add.w r0, sl, #63 @ 0x3f │ │ │ │ - @ instruction: 0xf0b8003f │ │ │ │ - eor.w r0, sl, #63 @ 0x3f │ │ │ │ - eors.w r0, r8, #63 @ 0x3f │ │ │ │ - bics.w r0, r6, #63 @ 0x3f │ │ │ │ - orr.w r0, r4, #63 @ 0x3f │ │ │ │ - orrs.w r0, r6, #63 @ 0x3f │ │ │ │ + adcs.w r0, r2, #63 @ 0x3f │ │ │ │ + add.w r0, r0, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf0d2003f │ │ │ │ + @ instruction: 0xf0e0003f │ │ │ │ + orns r0, lr, #63 @ 0x3f │ │ │ │ + eor.w r0, ip, #63 @ 0x3f │ │ │ │ + eors.w r0, lr, #63 @ 0x3f │ │ │ │ subs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d0003f │ │ │ │ - orns r0, sl, #63 @ 0x3f │ │ │ │ + adds.w r0, r8, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf0c2003f │ │ │ │ bl 212fe2 │ │ │ │ - orrs.w r0, ip, #63 @ 0x3f │ │ │ │ - vqadd.s16 d16, d2, d31 │ │ │ │ + @ instruction: 0xf0a4003f │ │ │ │ + vshr.s16 d0, d31, #6 │ │ │ │ bl 1c4fee │ │ │ │ - mrc 0, 6, r0, cr10, cr15, {1} │ │ │ │ + vqadd.s32 d0, d2, d31 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 d16, d31, #10 │ │ │ │ + ands.w r0, lr, #63 @ 0x3f │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d16, d14, d31 │ │ │ │ + vshr.s16 d0, d31, #10 │ │ │ │ ldr r3, [pc, #640] @ (375290 ) │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 d0, d31, #16 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + vshr.s16 d16, d31, #8 │ │ │ │ + ldrsb r2, [r6, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it ge │ │ │ │ - movge r7, r7 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + nop {15} │ │ │ │ + movs r7, r7 │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424681,15 +424683,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #216] @ 0xd8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 3752a2 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -424711,15 +424713,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 375080 │ │ │ │ ldr r0, [pc, #124] @ (375340 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 375080 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 36a850 │ │ │ │ b.n 3751ae │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -424758,24 +424760,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2], #-252 @ 0xffffff04 │ │ │ │ - strh r2, [r0, r7] │ │ │ │ + stc 0, cr0, [sl], #252 @ 0xfc │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r5} │ │ │ │ + pop {r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [sl], #-252 @ 0xffffff04 │ │ │ │ + stc 0, cr0, [r2], {63} @ 0x3f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3180] @ 375fd8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ @@ -424893,17 +424895,17 @@ │ │ │ │ bl 3747ac │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37604e │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #1 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ b.n 375644 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2844] @ 375fdc │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -424992,39 +424994,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 260638 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2544] @ 375fe0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 375644 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -425123,39 +425125,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 260638 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2188] @ 375fe4 │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 37560a │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 375642 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 375a8e │ │ │ │ @@ -425253,15 +425255,15 @@ │ │ │ │ ldr.w r2, [pc, #1876] @ 375fec │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ mov r3, r4 │ │ │ │ - bl 62c5d8 │ │ │ │ + bl 62c640 │ │ │ │ ldr.w r3, [pc, #1836] @ 375fdc │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -425312,15 +425314,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 375c96 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 25df90 │ │ │ │ mov r0, sl │ │ │ │ - bl 7303e0 │ │ │ │ + bl 730430 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425418,15 +425420,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 375a8e │ │ │ │ ldr.w r0, [pc, #1396] @ 375ff8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -425549,15 +425551,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1052] @ 376008 │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 62c5d8 │ │ │ │ + bl 62c640 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -425677,15 +425679,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 3738a0 │ │ │ │ @@ -425722,15 +425724,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #572] @ (376010 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 375b7e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36c208 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425752,15 +425754,15 @@ │ │ │ │ bpl.w 3754a8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #492] @ (376018 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3754a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36b2c4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425783,15 +425785,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #404] @ (376020 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 3754ee │ │ │ │ ldr r3, [pc, #392] @ (376024 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3758d2 │ │ │ │ @@ -425804,15 +425806,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (376028 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3758d2 │ │ │ │ ldr r2, [pc, #348] @ (37602c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 375692 │ │ │ │ ldr r2, [pc, #276] @ (375ff4 ) │ │ │ │ @@ -425826,15 +425828,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (376030 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 375692 │ │ │ │ ldr r3, [pc, #292] @ (376034 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375424 │ │ │ │ @@ -425850,15 +425852,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 375424 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 375a46 │ │ │ │ ldr r3, [pc, #232] @ (37603c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -425869,15 +425871,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37563c │ │ │ │ ldr r0, [pc, #208] @ (376040 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 37563c │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 375a46 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -425902,15 +425904,15 @@ │ │ │ │ bl 3726b8 │ │ │ │ mov r6, r0 │ │ │ │ b.n 375a0e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #32 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ b.n 375cd2 │ │ │ │ nop │ │ │ │ ldr r6, [r3, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r3, [r4, r5] │ │ │ │ @@ -425919,65 +425921,65 @@ │ │ │ │ vabdl.u q10, d31, d14 │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r3, [r6, #27] │ │ │ │ vqshrn.u64 d17, q14, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37583c │ │ │ │ + b.n 3758cc │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #40] @ (376028 ) │ │ │ │ + ldr r4, [pc, #328] @ (376148 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ add r0, r7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r5, [r3, #14] │ │ │ │ @ instruction: 0xffff3ff0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r4 │ │ │ │ + hlt 0x002a │ │ │ │ movs r7, r7 │ │ │ │ blx r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 376308 │ │ │ │ + b.n 376398 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3762d4 │ │ │ │ + b.n 376364 │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37638c │ │ │ │ + b.n 37641c │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3762a4 │ │ │ │ + b.n 376334 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3760ac │ │ │ │ + b.n 37613c │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37618c │ │ │ │ + b.n 37621c │ │ │ │ movs r7, r7 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 375bda │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 37623c │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 376128 │ │ │ │ ldr r1, [pc, #452] @ (376244 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -425992,15 +425994,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 37560a │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7303e0 │ │ │ │ + bl 730430 │ │ │ │ b.w 375644 │ │ │ │ movs r6, #2 │ │ │ │ b.n 3760a6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -426035,25 +426037,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 375c88 │ │ │ │ ldr r0, [pc, #312] @ (376250 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 375956 │ │ │ │ ldr r1, [pc, #296] @ (376254 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 37560a │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 375956 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375a8e │ │ │ │ @@ -426066,15 +426068,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 375a8e │ │ │ │ ldr r0, [pc, #232] @ (37625c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 375a8e │ │ │ │ movs r6, #2 │ │ │ │ b.n 375bda │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -426097,15 +426099,15 @@ │ │ │ │ bpl.w 375b7e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (376264 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 375b7e │ │ │ │ ldr r3, [pc, #128] @ (376260 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375b6e │ │ │ │ ldr r3, [pc, #92] @ (37624c ) │ │ │ │ @@ -426117,52 +426119,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 375b6e │ │ │ │ ldr r3, [pc, #64] @ (376258 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375b5e │ │ │ │ ldr r3, [pc, #40] @ (37624c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 375b5e │ │ │ │ ldr r0, [pc, #56] @ (37626c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 375b5e │ │ │ │ bl 260ec0 │ │ │ │ blx 260028 │ │ │ │ b.n 376a26 │ │ │ │ vaddw.u , , d8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ b.n 3768e6 │ │ │ │ vqshrn.u64 d17, q14, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3762c4 │ │ │ │ + ble.n 376354 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb632 │ │ │ │ + @ instruction: 0xb67a │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 376358 │ │ │ │ + bgt.n 3761e8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2960] @ 376e14 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -426330,15 +426332,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 376c50 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #226] @ 0xe2 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 37660e │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 36c844 │ │ │ │ @@ -426516,15 +426518,15 @@ │ │ │ │ ldr.w r0, [pc, #2060] @ 376e5c │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #2060] @ 376e60 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ - bl 730390 │ │ │ │ + bl 7303e0 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -426575,19 +426577,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1912] @ 376e6c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 37663e │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 7303e0 │ │ │ │ + bl 730430 │ │ │ │ b.n 3764bc │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 37670e │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -426636,15 +426638,15 @@ │ │ │ │ ldreq.w r3, [r9, #416] @ 0x1a0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 25dc58 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -426801,15 +426803,15 @@ │ │ │ │ ldr.w r3, [pc, #1304] @ 376e58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 376922 │ │ │ │ ldr.w r0, [pc, #1324] @ 376e78 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376922 │ │ │ │ ldr.w r3, [pc, #1228] @ 376e24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37631a │ │ │ │ ldr.w r2, [pc, #1304] @ 376e7c │ │ │ │ @@ -426965,15 +426967,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #932] @ (376e84 ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #276 @ 0x114 │ │ │ │ - bl 62c5d8 │ │ │ │ + bl 62c640 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -426994,15 +426996,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 376d62 │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 376d5c │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -427091,29 +427093,29 @@ │ │ │ │ bpl.w 37660e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #624] @ (376e94 ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37660e │ │ │ │ ldr r3, [pc, #580] @ (376e74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376922 │ │ │ │ ldr r3, [pc, #540] @ (376e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 376922 │ │ │ │ ldr r0, [pc, #592] @ (376e98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376922 │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 3764bc │ │ │ │ ldr.w r2, [r4, #416] @ 0x1a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -427157,15 +427159,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 376d62 │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 376d5c │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -427201,15 +427203,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (376e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37660e │ │ │ │ ldr r0, [pc, #356] @ (376ea0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37660e │ │ │ │ mov r6, r8 │ │ │ │ b.w 3764bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 37681e │ │ │ │ movs r2, #15 │ │ │ │ @@ -427252,30 +427254,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 376a02 │ │ │ │ ldr r0, [pc, #248] @ (376ea8 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376a02 │ │ │ │ ldr r3, [pc, #232] @ (376eac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3769ee │ │ │ │ ldr r3, [pc, #136] @ (376e58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3769ee │ │ │ │ ldr r0, [pc, #212] @ (376eb0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3769ee │ │ │ │ ldr r3, [pc, #204] @ (376eb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376ad8 │ │ │ │ ldr r3, [pc, #100] @ (376e58 ) │ │ │ │ @@ -427286,96 +427288,96 @@ │ │ │ │ ldr r0, [pc, #184] @ (376eb8 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376ad8 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #784] @ (377128 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #736] @ (377100 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 376dfc │ │ │ │ + blt.n 376e8c │ │ │ │ movs r7, r7 │ │ │ │ blxns r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 376e94 │ │ │ │ + bls.n 376f24 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 376e98 │ │ │ │ + bls.n 376f28 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 376edc │ │ │ │ + bhi.n 376d6c │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 376ed8 │ │ │ │ + bhi.n 376d68 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 376edc │ │ │ │ + bhi.n 376d6c │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 376ed0 │ │ │ │ + bhi.n 376d60 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 376ec4 │ │ │ │ + bhi.n 376d54 │ │ │ │ movs r7, r7 │ │ │ │ mov lr, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bhi.n 376e7c │ │ │ │ + bhi.n 376f0c │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 376ee0 │ │ │ │ + bvc.n 376d70 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ vsli.64 d20, d4, #63 @ 0x3f │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvs.n 376f24 │ │ │ │ + bvs.n 376db4 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 376e1c │ │ │ │ + bge.n 376eac │ │ │ │ movs r7, r7 │ │ │ │ muls r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 376e6c │ │ │ │ + bmi.n 376efc │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #70 @ 0x46 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ vsli.64 q11, , #63 @ 0x3f │ │ │ │ vdup.8 d21, d1[7] │ │ │ │ @ instruction: 0xffff4a94 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 376e68 │ │ │ │ + bpl.n 376ef8 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 376f80 │ │ │ │ + bne.n 376e10 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 376f74 │ │ │ │ + bmi.n 376e04 │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 376f04 │ │ │ │ + bpl.n 376f94 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 376e70 │ │ │ │ + bmi.n 376f00 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #564] @ (3770f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376a9a │ │ │ │ ldr r3, [pc, #556] @ (3770f8 ) │ │ │ │ @@ -427386,15 +427388,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #548] @ (3770fc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376a9a │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 376d4e │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 3764bc │ │ │ │ @@ -427410,15 +427412,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 376a82 │ │ │ │ ldr r0, [pc, #488] @ (377104 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376a82 │ │ │ │ ldr r3, [pc, #476] @ (377108 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376c92 │ │ │ │ ldr r3, [pc, #448] @ (3770f8 ) │ │ │ │ @@ -427429,15 +427431,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #452] @ (37710c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376c92 │ │ │ │ ldr r3, [pc, #428] @ (377108 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376b1c │ │ │ │ ldr r3, [pc, #400] @ (3770f8 ) │ │ │ │ @@ -427448,15 +427450,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #412] @ (377110 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376b1c │ │ │ │ ldr r3, [pc, #364] @ (3770f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376eea │ │ │ │ ldr r3, [pc, #356] @ (3770f8 ) │ │ │ │ @@ -427484,15 +427486,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #328] @ (377118 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376b7c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a2e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3769f0 │ │ │ │ @@ -427525,15 +427527,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3764bc │ │ │ │ ldr r0, [pc, #220] @ (377120 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3764bc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #208] @ (377124 ) │ │ │ │ movw r2, #4720 @ 0x1270 │ │ │ │ ldr r1, [pc, #204] @ (377128 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427552,15 +427554,15 @@ │ │ │ │ bpl.w 376b9c │ │ │ │ ldr r0, [pc, #176] @ (377130 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 376b9c │ │ │ │ ldr r3, [pc, #156] @ (377134 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376d74 │ │ │ │ @@ -427569,26 +427571,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 376d74 │ │ │ │ ldr r0, [pc, #136] @ (377138 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3764bc │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 376d6a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ (37713c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 376f9c │ │ │ │ ldr r3, [pc, #100] @ (377140 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #96] @ (377144 ) │ │ │ │ ldr r0, [pc, #100] @ (377148 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -427596,53 +427598,53 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 260e90 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3770c8 │ │ │ │ + bpl.n 377158 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 377130 │ │ │ │ + bmi.n 3771c0 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 377184 │ │ │ │ + bmi.n 377014 │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 37712c │ │ │ │ + bmi.n 3771bc │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3770b0 │ │ │ │ + bcs.n 377140 │ │ │ │ movs r7, r7 │ │ │ │ str r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 37721c │ │ │ │ + bcs.n 3770ac │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3770e8 │ │ │ │ + bne.n 377178 │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3770ac │ │ │ │ + bcs.n 37713c │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 377128 │ │ │ │ + bcc.n 3771b8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #504 @ (adr r2, 377340 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 377460 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #648 @ (adr r2, 3773d4 ) │ │ │ │ + add r2, pc, #936 @ (adr r2, 3774f4 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (377210 ) │ │ │ │ @@ -427670,15 +427672,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 3771d2 │ │ │ │ ldr r2, [pc, #120] @ (377218 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 719ac0 │ │ │ │ + bl 719b10 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -427711,15 +427713,15 @@ │ │ │ │ bl 36cd88 │ │ │ │ b.n 3771d2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r1] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #122 @ 0x7a │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -427823,15 +427825,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3772c4 │ │ │ │ ldr r0, [pc, #44] @ (377370 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3772c4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #220 @ 0xdc │ │ │ │ @@ -427840,15 +427842,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #94 @ 0x5e │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [pc, #1008] @ (37775c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3772e4 │ │ │ │ + bne.n 377374 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -427978,15 +427980,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (377518 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3774c0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #142 @ 0x8e │ │ │ │ @@ -427995,15 +427997,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -428089,15 +428091,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (377640 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377570 │ │ │ │ ldr r0, [pc, #44] @ (377644 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 377570 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r7, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -428107,15 +428109,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #154 @ 0x9a │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428241,15 +428243,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3776a2 │ │ │ │ ldr r0, [pc, #40] @ (3777d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3776a2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r5, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ @@ -428258,15 +428260,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (377904 ) │ │ │ │ @@ -428301,15 +428303,15 @@ │ │ │ │ add.w r8, r8, #120 @ 0x78 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 37786c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -428375,15 +428377,15 @@ │ │ │ │ bl 36a3cc │ │ │ │ b.n 37788e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -428456,15 +428458,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 37793c │ │ │ │ ldr r0, [pc, #76] @ (377a28 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37793c │ │ │ │ cbz r2, 377a0a │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 377a0a │ │ │ │ @@ -428482,15 +428484,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -428633,15 +428635,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (377bf0 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 377b9c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r2, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -428650,15 +428652,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -428774,15 +428776,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377c52 │ │ │ │ ldr r0, [pc, #52] @ (377d70 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 377c52 │ │ │ │ movs r2, #0 │ │ │ │ b.n 377cac │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #62 @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -428794,15 +428796,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #130 @ 0x82 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r4, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428936,15 +428938,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 377dce │ │ │ │ ldr r0, [pc, #44] @ (377f18 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 377dce │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #190 @ 0xbe │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ @@ -428953,15 +428955,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #190 @ 0xbe │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 378028 │ │ │ │ mov r6, r0 │ │ │ │ @@ -429035,15 +429037,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 377f44 │ │ │ │ ldr r0, [pc, #76] @ (378038 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 377f44 │ │ │ │ cbnz r2, 378018 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 378018 │ │ │ │ @@ -429061,15 +429063,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -429134,15 +429136,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 378138 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 378138 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -429170,32 +429172,32 @@ │ │ │ │ b.n 3780f0 │ │ │ │ add r3, pc, #160 @ (adr r3, 3781f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 3781f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 3781f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 3781f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -429295,15 +429297,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 378426 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 728550 │ │ │ │ + bl 7285a0 │ │ │ │ cbnz r0, 378308 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -429402,15 +429404,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37827a │ │ │ │ ldr r0, [pc, #48] @ (37844c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37827a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 378354 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -429421,15 +429423,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #242 @ 0xf2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (378698 ) │ │ │ │ @@ -429466,15 +429468,15 @@ │ │ │ │ bhi.w 37868e │ │ │ │ add.w r4, r4, #5600 @ 0x15e0 │ │ │ │ adds r4, #30 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37868e │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -429499,23 +429501,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -429525,29 +429527,29 @@ │ │ │ │ ldrh.w r1, [r2, #3272] @ 0xcc8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 378610 │ │ │ │ ldrh.w r2, [r2, #3274] @ 0xcca │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 378610 │ │ │ │ movs r0, #1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 378684 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -429598,15 +429600,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 37867c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -429776,15 +429778,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3787cc │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 730bb8 │ │ │ │ + bl 730c08 │ │ │ │ ldr.w r2, [pc, #2528] @ 37920c │ │ │ │ ldr.w r3, [pc, #2516] @ 379204 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3 │ │ │ │ @@ -429801,15 +429803,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 3787ba │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldr.w r2, [sl, #72] @ 0x48 │ │ │ │ str.w r1, [sl, #8] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldrd r3, r2, [r2, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378b32 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ @@ -429879,15 +429881,15 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 37921c │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [sl] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r4, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [sl, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -430091,15 +430093,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, lr │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1712] @ 379238 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r4, r2, #31 │ │ │ │ bmi.w 378a40 │ │ │ │ @@ -430114,15 +430116,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 378bd0 │ │ │ │ ldr.w r0, [pc, #1656] @ 379240 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ b.n 378b1a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r0, r2, #31 │ │ │ │ @@ -430224,15 +430226,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 378b16 │ │ │ │ ldr.w r0, [pc, #1420] @ 379284 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 378b16 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh.w r6, [r3, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 37a420 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ @@ -430314,15 +430316,15 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 382b44 │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -430639,15 +430641,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r1 │ │ │ │ ands r7, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ - bl 730390 │ │ │ │ + bl 7303e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r8, [r0, #24] │ │ │ │ clz r2, r2 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ strd r8, r8, [r0, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -430701,101 +430703,101 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r4, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r5, r6} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 37929a │ │ │ │ + pop {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r4} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 379290 │ │ │ │ + cbnz r6, 3792a2 │ │ │ │ movs r7, r7 │ │ │ │ - rev r6, r6 │ │ │ │ + rev16 r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r6, r0 │ │ │ │ + hlt 0x000e │ │ │ │ movs r7, r7 │ │ │ │ - revsh r6, r2 │ │ │ │ + cbnz r6, 37929a │ │ │ │ movs r7, r7 │ │ │ │ - revsh r2, r5 │ │ │ │ + cbnz r2, 3792a4 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 3792a0 │ │ │ │ + cbnz r6, 3792b2 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 37929c │ │ │ │ + rev r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - rev r6, r6 │ │ │ │ + rev16 r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r6, r0 │ │ │ │ + hlt 0x000e │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r2, r2 │ │ │ │ + hlt 0x001a │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r6, r4 │ │ │ │ + hlt 0x002e │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r2, r7 │ │ │ │ + revsh r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 3792c2 │ │ │ │ + cbnz r6, 3792d4 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 37929e │ │ │ │ + cbnz r2, 3792b0 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 3792a6 │ │ │ │ + cbnz r2, 3792b8 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3792b2 │ │ │ │ + cbz r6, 3792c4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r5, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r6, #71 @ 0x47 │ │ │ │ - @ instruction: 0xffffb568 │ │ │ │ + vsli.64 d27, d16, #63 @ 0x3f │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [pc, #3200] @ 379f30 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [pc, #3200] @ 379f34 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3196] @ 379f38 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r5, #2240] @ 0x8c0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ @@ -430952,15 +430954,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 379f44 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378b1a │ │ │ │ ldr.w r3, [pc, #2700] @ 379f48 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [pc, #2700] @ 379f4c │ │ │ │ movw r2, #7393 @ 0x1ce1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -430997,15 +430999,15 @@ │ │ │ │ lsls r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 7303e0 │ │ │ │ + bl 730430 │ │ │ │ b.w 378b1a │ │ │ │ uxtb r2, r4 │ │ │ │ cmp r2, #35 @ 0x23 │ │ │ │ bhi.w 37ade2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37962a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -431116,15 +431118,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 378b16 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2300] @ 379f54 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378b16 │ │ │ │ ldr.w r3, [pc, #2288] @ 379f58 │ │ │ │ add r3, pc │ │ │ │ add r3, r2 │ │ │ │ ldr.w r5, [r3, #1324] @ 0x52c │ │ │ │ b.n 379112 │ │ │ │ mov r0, r4 │ │ │ │ @@ -431150,15 +431152,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3796c4 │ │ │ │ ldr.w r0, [pc, #2212] @ 379f60 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 378b1a │ │ │ │ sub.w r9, r9, #4 │ │ │ │ cmp.w r9, #26 │ │ │ │ bhi.w 3795a6 │ │ │ │ add r3, pc, #8 @ (adr r3, 3796e4 ) │ │ │ │ ldr.w r1, [r3, r9, lsl #2] │ │ │ │ @@ -431201,30 +431203,30 @@ │ │ │ │ lsls r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378b1a │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 62aa8c │ │ │ │ + bl 62aaf4 │ │ │ │ b.w 378b1a │ │ │ │ ldr.w r3, [pc, #2044] @ 379f64 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 379796 │ │ │ │ ldr.w r3, [pc, #1996] @ 379f40 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3791f2 │ │ │ │ ldr.w r0, [pc, #2020] @ 379f68 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3791f2 │ │ │ │ ldr.w r3, [pc, #2004] @ 379f6c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431232,15 +431234,15 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 379f40 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3791f2 │ │ │ │ ldr.w r0, [pc, #1976] @ 379f70 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3791f2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [r3, #3792] @ 0xed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 379a5c │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -431329,15 +431331,15 @@ │ │ │ │ ldr.w r3, [pc, #1660] @ 379f40 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3798da │ │ │ │ ldr.w r0, [pc, #1704] @ 379f7c │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ movw r8, #261 @ 0x105 │ │ │ │ b.w 378b1a │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ movs r2, #1 │ │ │ │ bl 36e860 │ │ │ │ mov r8, r0 │ │ │ │ @@ -431912,55 +431914,55 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3726b8 │ │ │ │ mov r8, r0 │ │ │ │ b.n 379d64 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 379ef8 │ │ │ │ nop │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r0 │ │ │ │ + hlt 0x000a │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 379f96 │ │ │ │ + sxtb r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 379fcc │ │ │ │ + cbz r6, 379fde │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #848 @ (adr r3, 37a2bc ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 379fdc ) │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #0 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 379ef8 │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 379eea │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -432003,15 +432005,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 378934 │ │ │ │ ldr.w r0, [pc, #3168] @ 37ac68 │ │ │ │ ldrh.w r2, [sl, #12] │ │ │ │ ldrh.w r1, [sl, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378934 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378b16 │ │ │ │ ldr.w r3, [pc, #3140] @ 37ac6c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -432022,15 +432024,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 378b16 │ │ │ │ ldr.w r0, [pc, #3112] @ 37ac70 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378b16 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37a094 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 378b1a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -432046,30 +432048,30 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37a05a │ │ │ │ ldr.w r0, [pc, #3056] @ 37ac78 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a05a │ │ │ │ ldr.w r3, [pc, #3036] @ 37ac74 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a05a │ │ │ │ ldr.w r3, [pc, #3008] @ 37ac64 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37a05a │ │ │ │ ldr.w r0, [pc, #3016] @ 37ac7c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a05a │ │ │ │ ldr.w r3, [pc, #3008] @ 37ac80 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378ab6 │ │ │ │ ldr.w r3, [pc, #2964] @ 37ac64 │ │ │ │ @@ -432080,15 +432082,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #2976] @ 37ac84 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378ab6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a188 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 378b1a │ │ │ │ @@ -432104,15 +432106,15 @@ │ │ │ │ bpl.w 378fb8 │ │ │ │ ldr.w r0, [pc, #2912] @ 37ac8c │ │ │ │ mov r3, r7 │ │ │ │ ldrh r1, [r1, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 378fd4 │ │ │ │ b.w 378fbe │ │ │ │ ldr.w r3, [pc, #2884] @ 37ac90 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432127,15 +432129,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2852] @ 37ac98 │ │ │ │ ldrh r1, [r2, #32] │ │ │ │ add r0, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3790a6 │ │ │ │ ldr.w r3, [pc, #2832] @ 37ac9c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a100 │ │ │ │ ldr.w r3, [pc, #2764] @ 37ac64 │ │ │ │ @@ -432143,15 +432145,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37a100 │ │ │ │ ldr.w r0, [pc, #2808] @ 37aca0 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a100 │ │ │ │ ldr.w r3, [pc, #2776] @ 37ac90 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3794fa │ │ │ │ ldr.w r3, [pc, #2716] @ 37ac64 │ │ │ │ @@ -432196,15 +432198,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 378d4e │ │ │ │ ldr.w r0, [pc, #2664] @ 37acac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378d4e │ │ │ │ ldr.w r3, [pc, #2652] @ 37acb0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378cb2 │ │ │ │ ldr.w r3, [pc, #2560] @ 37ac64 │ │ │ │ @@ -432216,15 +432218,15 @@ │ │ │ │ uxtb r2, r4 │ │ │ │ ldr.w r0, [pc, #2620] @ 37acb4 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #8, #4 │ │ │ │ strd r6, r8, [sp, #8] │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378cb2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ tst.w r6, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 379112 │ │ │ │ @@ -432339,15 +432341,15 @@ │ │ │ │ ldr.w r3, [pc, #2188] @ 37ac64 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37a3b0 │ │ │ │ ldr.w r0, [pc, #2268] @ 37acc0 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a3b0 │ │ │ │ bic.w r1, r1, r0 │ │ │ │ b.n 37a392 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ @@ -432394,15 +432396,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37a426 │ │ │ │ ldr.w r0, [pc, #2116] @ 37acc8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a426 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ uxth r5, r6 │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bcs.w 378b16 │ │ │ │ @@ -432429,15 +432431,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 379112 │ │ │ │ ldr.w r0, [pc, #2024] @ 37acd0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 379112 │ │ │ │ ldr.w r3, [pc, #2012] @ 37acd4 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37a510 │ │ │ │ ldr.w r3, [pc, #1888] @ 37ac64 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -432459,26 +432461,26 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 379690 │ │ │ │ ldr.w r0, [pc, #1948] @ 37acdc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 379690 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #1928] @ 37ace0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp r4, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 378d9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432493,15 +432495,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3796c4 │ │ │ │ ldr.w r0, [pc, #1860] @ 37ace8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 3796c4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r5, r2, #128 @ 0x80 │ │ │ │ ldrb.w r3, [r2, #37] @ 0x25 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.w 37ab76 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -432587,19 +432589,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37a702 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r0, #1 │ │ │ │ add.w r5, r3, #6368 @ 0x18e0 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 378b1a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ str.w r6, [r3, #3276] @ 0xccc │ │ │ │ b.w 378b1a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -432631,15 +432633,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 37a69a │ │ │ │ ldr.w r0, [pc, #1488] @ 37acf0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a69a │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 378b1a │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 378b1a │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r1, #8 │ │ │ │ @@ -432747,15 +432749,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1204] @ 37acf8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 37a97c │ │ │ │ add r3, pc, #8 @ (adr r3, 37a860 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -432861,15 +432863,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ bl 36cd88 │ │ │ │ mov r8, r0 │ │ │ │ b.w 378b1a │ │ │ │ ldr r0, [pc, #940] @ (37ad00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37a8fe │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -432893,15 +432895,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 378b16 │ │ │ │ ldr r0, [pc, #868] @ (37ad08 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378b16 │ │ │ │ ldr.w r3, [r2, #3824] @ 0xef0 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 37a9d8 │ │ │ │ ldrh.w r2, [r2, #3828] @ 0xef4 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -432916,15 +432918,15 @@ │ │ │ │ b.w 378b1a │ │ │ │ movw r8, #16673 @ 0x4121 │ │ │ │ b.w 378b1a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #800] @ (37ad0c ) │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 3790ce │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432957,28 +432959,28 @@ │ │ │ │ add.w r7, r3, #22400 @ 0x5780 │ │ │ │ add.w r9, r3, #23424 @ 0x5b80 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ add.w r9, r9, #120 @ 0x78 │ │ │ │ b.n 37aa6e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ - bl 62b46c │ │ │ │ + bl 62b4d4 │ │ │ │ cmp r7, r9 │ │ │ │ beq.w 378b1a │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37aa68 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37aa60 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 62b464 │ │ │ │ + bl 62b4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37aa60 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 690484 │ │ │ │ + bl 6904d4 │ │ │ │ b.n 37aa60 │ │ │ │ ldr r0, [pc, #640] @ (37ad10 ) │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37aa3a │ │ │ │ ldr r0, [pc, #456] @ (37ac64 ) │ │ │ │ @@ -432987,15 +432989,15 @@ │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 37aa3a │ │ │ │ ldr r0, [pc, #620] @ (37ad14 ) │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 37aa3a │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 378b1a │ │ │ │ adds r5, #1 │ │ │ │ beq.n 37ab3c │ │ │ │ @@ -433141,101 +433143,101 @@ │ │ │ │ mov r8, r0 │ │ │ │ b.n 37ac0c │ │ │ │ nop │ │ │ │ subs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #64 @ 0x40 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #1008 @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #760 @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #160 @ (adr r6, 37ad38 ) │ │ │ │ + add r6, pc, #448 @ (adr r6, 37ae58 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #768 @ (adr r5, 37afa8 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 37acc8 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #952 @ (adr r6, 37b068 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 37ad88 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #600 @ (adr r5, 37af10 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 37b030 ) │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 37b0c4 ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 37ade4 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ add r8, sl │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #832 @ (adr r4, 37b020 ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 37ad40 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #48 @ (adr r4, 37ad14 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 37ae34 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #184 @ (adr r4, 37ada4 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 37aec4 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ cmn r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #424 @ (adr r3, 37aea4 ) │ │ │ │ + add r3, pc, #712 @ (adr r3, 37afc4 ) │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #928 @ (adr r2, 37b0a4 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 37adc4 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #776 @ (adr r2, 37b014 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 37ad34 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #488 @ (adr r4, 37aef8 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 37b018 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #256 @ (adr r2, 37ae18 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 37af38 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [pc, #1300] @ 37b230 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37abdc │ │ │ │ ldr.w r3, [pc, #1288] @ 37b234 │ │ │ │ @@ -433244,15 +433246,15 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37abdc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [pc, #1276] @ 37b238 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3792] @ 0xed0 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37abdc │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ movs r2, #1 │ │ │ │ bl 377bf4 │ │ │ │ mov r8, r0 │ │ │ │ b.w 378b1a │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ @@ -433317,15 +433319,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 378b16 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #1048] @ 37b240 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 378b16 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -433458,15 +433460,15 @@ │ │ │ │ b.n 37af94 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37afde │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37af90 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 62b464 │ │ │ │ + bl 62b4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37af90 │ │ │ │ ldr r1, [pc, #668] @ (37b244 ) │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433480,15 +433482,15 @@ │ │ │ │ ldr r3, [pc, #620] @ (37b234 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 379112 │ │ │ │ ldr r0, [pc, #632] @ (37b24c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 379112 │ │ │ │ ldr r1, [pc, #624] @ (37b250 ) │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 37afac │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs r3, r7, #0 │ │ │ │ @@ -433552,23 +433554,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 36cd88 │ │ │ │ mov r8, r0 │ │ │ │ b.w 378b1a │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -433632,15 +433634,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37a218 │ │ │ │ ldr r0, [pc, #220] @ (37b258 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.w 37a218 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3272] @ 0xcc8 │ │ │ │ b.w 379112 │ │ │ │ movs r5, #0 │ │ │ │ b.w 379112 │ │ │ │ @@ -433669,15 +433671,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b0f0 │ │ │ │ ldr r0, [pc, #132] @ (37b260 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37b0f0 │ │ │ │ ldr r3, [pc, #124] @ (37b264 ) │ │ │ │ movw r2, #6232 @ 0x1858 │ │ │ │ ldr r1, [pc, #120] @ (37b268 ) │ │ │ │ ldr r0, [pc, #124] @ (37b26c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -433703,58 +433705,58 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 37b2f4 │ │ │ │ + bvs.n 37b184 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #112] @ (37b2bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [r0], #-280 @ 0xfffffee8 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + ldc 0, cr0, [r8], #280 @ 0x118 │ │ │ │ + lsls r4, r3, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ movs r7, r7 │ │ │ │ - mrrc 0, 4, r0, r8, cr6 │ │ │ │ + stc 0, cr0, [r0], #280 @ 0x118 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71c9dc │ │ │ │ + bl 71ca2c │ │ │ │ cbnz r0, 37b2ac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -433823,15 +433825,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (37b4e8 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r3, [pc, #348] @ (37b4ec ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37b43a │ │ │ │ @@ -433854,19 +433856,19 @@ │ │ │ │ bne.n 37b4bc │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b45e │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ b.n 37b3de │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -433878,15 +433880,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25df8c │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 25e348 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433904,15 +433906,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37b39a │ │ │ │ ldr r0, [pc, #168] @ (37b4f8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 37b39a │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #192] @ 0xc0 │ │ │ │ @@ -433924,28 +433926,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 260638 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r1, [pc, #92] @ (37b4fc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 37b40a │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37b3de │ │ │ │ @@ -433960,30 +433962,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b436 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37b504 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37b436 │ │ │ │ ldr.w r0, [r2, #102] @ 0x66 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #880] @ (37b864 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037b508 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -434042,15 +434044,15 @@ │ │ │ │ bl 371f94 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ b.n 37b546 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (37b808 ) │ │ │ │ @@ -434078,15 +434080,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (37b814 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -434115,19 +434117,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37b706 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37b67a │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 25df90 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -434153,43 +434155,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 25e348 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b7de │ │ │ │ movs r7, #0 │ │ │ │ b.n 37b67a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ b.n 37b67a │ │ │ │ ldr r3, [pc, #264] @ (37b81c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b63a │ │ │ │ ldr r3, [pc, #260] @ (37b820 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b63a │ │ │ │ ldr r0, [pc, #252] @ (37b824 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37b63a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -434270,34 +434272,34 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37b702 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (37b82c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37b702 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6740066 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6660066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5940066 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #624] @ 0x270 │ │ │ │ movs r7, r7 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037b830 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -434329,25 +434331,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (37b8f4 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #88] @ (37b8f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b8d2 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 25df90 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r4 │ │ │ │ blx 25df90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -434362,24 +434364,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b8a6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (37b904 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37b8a6 │ │ │ │ @ instruction: 0xf3be0066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -434397,15 +434399,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #164] @ (37b9f8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37b9ce │ │ │ │ cbnz r6, 37b9c2 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -434416,29 +434418,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 260638 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73ab8c │ │ │ │ + bl 73abdc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldr r1, [pc, #104] @ (37b9fc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -434459,26 +434461,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b95e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (37ba08 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37b95e │ │ │ │ @ instruction: 0xf3280066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -434496,15 +434498,15 @@ │ │ │ │ ldrh.w r2, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ ldr r3, [pc, #124] @ (37bad0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37baa4 │ │ │ │ cbnz r6, 37ba98 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -434514,15 +434516,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -434543,26 +434545,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ba5c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (37bae0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37ba5c │ │ │ │ nop │ │ │ │ @ instruction: 0xf2260066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037bae4 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #229] @ 0xe5 │ │ │ │ @@ -434851,15 +434853,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (37be70 ) │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37bcd2 │ │ │ │ ldr r1, [pc, #92] @ (37be74 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37bbba │ │ │ │ ldr r1, [pc, #72] @ (37be6c ) │ │ │ │ @@ -434871,37 +434873,37 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (37be78 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37bbba │ │ │ │ blx 260028 │ │ │ │ @ instruction: 0xf0de0066 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r5, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037be7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -435208,15 +435210,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37c058 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (37c4a8 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37c058 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 37bf80 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -435244,15 +435246,15 @@ │ │ │ │ bpl.w 37c058 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (37c4b0 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37c058 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -435353,15 +435355,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 37c036 │ │ │ │ ldr r0, [pc, #364] @ (37c4b8 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 37c036 │ │ │ │ ldr r3, [pc, #336] @ (37c4bc ) │ │ │ │ @@ -435374,15 +435376,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c11a │ │ │ │ ldr r0, [pc, #316] @ (37c4c0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 37c11a │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -435400,15 +435402,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c264 │ │ │ │ ldr r0, [pc, #260] @ (37c4c8 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37c264 │ │ │ │ ldr r3, [pc, #236] @ (37c4c4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -435418,15 +435420,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37c294 │ │ │ │ ldr r0, [pc, #220] @ (37c4cc ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37c294 │ │ │ │ ldr r3, [pc, #204] @ (37c4d0 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -435436,15 +435438,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c13a │ │ │ │ ldr r0, [pc, #184] @ (37c4d4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 37c13a │ │ │ │ ldr r3, [pc, #172] @ (37c4d8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -435457,15 +435459,15 @@ │ │ │ │ bpl.w 37c2b0 │ │ │ │ ldr r0, [pc, #148] @ (37c4dc ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37c2b0 │ │ │ │ ldr r2, [pc, #132] @ (37c4e0 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37bf08 │ │ │ │ ldr r2, [pc, #60] @ (37c4a4 ) │ │ │ │ @@ -435475,63 +435477,63 @@ │ │ │ │ bpl.w 37bf08 │ │ │ │ ldr.w r2, [r6, #208] @ 0xd0 │ │ │ │ ldr r0, [pc, #108] @ (37c4e4 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37bf08 │ │ │ │ blx 260028 │ │ │ │ stc 0, cr0, [sl, #408]! @ 0x198 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r4, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, r5 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ ldr r5, [pc, #128] @ (37c554 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037c4e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -435549,22 +435551,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #200] @ 0xc8 │ │ │ │ ldrb.w r7, [r6, #202] @ 0xca │ │ │ │ mov r1, sl │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldrb.w r3, [r4, #229] @ 0xe5 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -435606,15 +435608,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 68c568 │ │ │ │ + bl 68c5b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37c6a2 │ │ │ │ ldr r3, [pc, #320] @ (37c708 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -435691,32 +435693,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (37c714 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 37c5da │ │ │ │ ldr r3, [pc, #116] @ (37c718 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (37c71c ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (37c720 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (37c724 ) │ │ │ │ ldr r3, [pc, #52] @ (37c704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -435742,20 +435744,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #80] @ (37c768 ) │ │ │ │ + ldr r4, [pc, #368] @ (37c888 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa460053 │ │ │ │ - ldr r4, [pc, #224] @ (37c800 ) │ │ │ │ + @ instruction: 0xfa8e0053 │ │ │ │ + ldr r4, [pc, #512] @ (37c920 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ b.n 37c22c │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -435875,15 +435877,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (37c888 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37c792 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ b.n 37c290 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -435893,15 +435895,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 37c1f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037c88c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -435977,19 +435979,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37cab2 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 73ab34 │ │ │ │ + bl 73ab84 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 25df90 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr r1, [pc, #836] @ (37ccd0 ) │ │ │ │ ldr r2, [pc, #820] @ (37ccc4 ) │ │ │ │ add r1, pc │ │ │ │ @@ -436031,18 +436033,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 25dc58 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldrb.w r1, [r9, #229] @ 0xe5 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 37ca28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -436092,19 +436094,19 @@ │ │ │ │ b.n 37ca46 │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 260638 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 37cc5e │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -436129,19 +436131,19 @@ │ │ │ │ blx 260638 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 73a674 │ │ │ │ + bl 73a6c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 73a6dc │ │ │ │ + bl 73a72c │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 37cb4a │ │ │ │ ldrb.w r3, [r7, #220] @ 0xdc │ │ │ │ ldrh.w r2, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37cc38 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -436184,43 +436186,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 37be7c │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37c96c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #264] @ (37ccd4 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ b.n 37cc02 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #228] @ (37ccd8 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 37c98a │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 37cb6a │ │ │ │ ldr r1, [pc, #200] @ (37ccdc ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -436232,15 +436234,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37c932 │ │ │ │ ldr r0, [pc, #184] @ (37cce4 ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37c932 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 37cb4a │ │ │ │ b.n 37cb68 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 37cb7c │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -436251,31 +436253,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 37bb54 │ │ │ │ b.n 37cbb2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #112] @ (37cce8 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ b.n 37cc02 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 37cb7c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -436303,15 +436305,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr7, cr15, {7} │ │ │ │ mrc 15, 0, APSR_nzcv, cr1, cr15, {7} │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #0] │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ movs r7, r7 │ │ │ │ stc 15, cr15, [r9], {255} @ 0xff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ @@ -436407,15 +436409,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37cd88 │ │ │ │ ldr r0, [pc, #100] @ (37ce54 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37cd88 │ │ │ │ ldr r0, [pc, #88] @ (37ce58 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37cda2 │ │ │ │ ldr r0, [pc, #68] @ (37ce50 ) │ │ │ │ @@ -436423,52 +436425,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37cda2 │ │ │ │ ldr r0, [pc, #68] @ (37ce5c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 37cda2 │ │ │ │ ldr r3, [pc, #56] @ (37ce60 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #56] @ (37ce64 ) │ │ │ │ ldr r0, [pc, #56] @ (37ce68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ svc 54 @ 0x36 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc2 0, cr0, [r8, #332] @ 0x14c │ │ │ │ - cmp lr, sp │ │ │ │ + stc2l 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ + mov r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, pc │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ strh r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - ldc2l 0, cr0, [lr], {83} @ 0x53 │ │ │ │ - cmp r4, r6 │ │ │ │ + stc2 0, cr0, [r6, #-332]! @ 0xfffffeb4 │ │ │ │ + cmp r4, pc │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, fp │ │ │ │ + cmp sl, r4 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (37ce74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ bcs.n 37ce44 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 37ceec │ │ │ │ @@ -436477,15 +436479,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (37cef4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #80] @ (37cef8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 37cefc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (37cf00 ) │ │ │ │ @@ -436494,42 +436496,42 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (37cf08 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + stc2l 0, cr0, [r2], {83} @ 0x53 │ │ │ │ + lsrs r4, r3, #12 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r1, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ movs r7, r7 │ │ │ │ asrs r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (37cf80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -436538,15 +436540,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37cf88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #80] @ (37cf8c ) │ │ │ │ add.w r3, r7, #12288 @ 0x3000 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #324] @ 0x144 │ │ │ │ blx 25dcd8 │ │ │ │ @@ -436554,39 +436556,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (37cf94 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #52] @ (37cf98 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ bl 428a70 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbe60053 │ │ │ │ - strh r0, [r2, #48] @ 0x30 │ │ │ │ + stc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r4, #9 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7cc │ │ │ │ + @ instruction: 0xb814 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -436757,33 +436759,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (37d1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vld1.8 @ instruction: 0xf9e00053 │ │ │ │ - tst r6, r6 │ │ │ │ + @ instruction: 0xfa280053 │ │ │ │ + negs r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - muls r2, r0 │ │ │ │ + bics r2, r1 │ │ │ │ movs r7, r7 │ │ │ │ - vst1.8 @ instruction: 0xf9ca0053 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + @ instruction: 0xfa120053 │ │ │ │ + strh r4, [r7, #32] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r3, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh.w r0, [r4, #83] @ 0x53 │ │ │ │ - tst r2, r1 │ │ │ │ + ldr??.w r0, [ip, #83] @ 0x53 │ │ │ │ + negs r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - cmn r6, r7 │ │ │ │ + muls r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb.w r0, [lr, #83] @ 0x53 │ │ │ │ - rors r4, r6 │ │ │ │ + vld1.8 @ instruction: 0xf9e60053 │ │ │ │ + tst r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - orrs r0, r3 │ │ │ │ + muls r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037d1ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -436811,15 +436813,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ str.w r0, [r7, #200] @ 0xc8 │ │ │ │ ubfx r6, r0, #16, #8 │ │ │ │ lsls r2, r6 │ │ │ │ str.w r2, [r7, #208] @ 0xd0 │ │ │ │ uxtah r2, r2, r0 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #204] @ 0xcc │ │ │ │ str.w r1, [r4, #212] @ 0xd4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #200] @ 0xc8 │ │ │ │ @@ -436831,17 +436833,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #196] @ 0xc4 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 629b5c │ │ │ │ + bl 629bc4 │ │ │ │ mov r1, sp │ │ │ │ - bl 68cd7c │ │ │ │ + bl 68cdcc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37d264 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 37d2aa │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -436867,15 +436869,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ mov r6, r0 │ │ │ │ b.n 37d264 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 37d1dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -436947,42 +436949,42 @@ │ │ │ │ beq.n 37d3d8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 37df0a │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 37da36 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 37db4c │ │ │ │ cbz r6, 37d3d8 │ │ │ │ ldr.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 37db7c │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2e1648 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37d712 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 62b364 │ │ │ │ + bl 62b3cc │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2e188c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -436992,15 +436994,15 @@ │ │ │ │ bne.n 37d41a │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 68ef94 │ │ │ │ + bl 68efe4 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ blt.w 37dccc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #212] @ 0xd4 │ │ │ │ strh.w r3, [r5, #214] @ 0xd6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -437180,21 +437182,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 719c64 │ │ │ │ + bl 719cb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37dc44 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 719e58 │ │ │ │ + bl 719ea8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 37dc2a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -437229,15 +437231,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 37dfbc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 25e9dc │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 37d5f6 │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -437258,15 +437260,15 @@ │ │ │ │ bcc.w 37ddc4 │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ movw r3, #12576 @ 0x3120 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [r4, r3] │ │ │ │ add.w r7, r4, #12544 @ 0x3100 │ │ │ │ adds r3, r4, r3 │ │ │ │ @@ -437274,20 +437276,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ strd lr, r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ mov r8, lr │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ ldrd r0, r1, [r4, #200] @ 0xc8 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ str r0, [sp, #32] │ │ │ │ str.w r0, [r5, #280] @ 0x118 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37dd6c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -437455,30 +437457,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #208] @ 0xd0 │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd fp, ip, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r9 │ │ │ │ strd ip, fp, [r4, #212] @ 0xd4 │ │ │ │ str.w ip, [r4, #220] @ 0xdc │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37da4c │ │ │ │ str.w r6, [r5, #240] @ 0xf0 │ │ │ │ b.n 37d5e0 │ │ │ │ ldr.w r3, [pc, #1532] @ 37dfc0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1532] @ 37dfc4 │ │ │ │ ldr.w r1, [pc, #1532] @ 37dfc8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 37d5f6 │ │ │ │ cmp fp, r6 │ │ │ │ sbcs.w r3, r9, r7 │ │ │ │ bcc.w 37dd46 │ │ │ │ ldr.w r8, [r5, #208] @ 0xd0 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -437495,15 +437497,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ str.w r6, [r5, #412] @ 0x19c │ │ │ │ b.n 37d364 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9, #4] │ │ │ │ @@ -437513,30 +437515,30 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 37d31c │ │ │ │ ldr.w r0, [pc, #1416] @ 37dfd8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ ldrb.w r3, [r4, #224] @ 0xe0 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ b.n 37d9ba │ │ │ │ ldr.w r0, [r5, #280] @ 0x118 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 25dc58 │ │ │ │ str.w r0, [r5, #308] @ 0x134 │ │ │ │ ldr.w r0, [r5, #244] @ 0xf4 │ │ │ │ b.n 37d7be │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 719e58 │ │ │ │ + bl 719ea8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 37ddaa │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 37d6a2 │ │ │ │ ldr.w r3, [pc, #1340] @ 37dfdc │ │ │ │ mov r0, sl │ │ │ │ @@ -437580,29 +437582,29 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 37dff0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #435 @ 0x1b3 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ blx 25df90 │ │ │ │ b.n 37d712 │ │ │ │ ldr.w r3, [pc, #1224] @ 37dff4 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1224] @ 37dff8 │ │ │ │ ldr.w r1, [pc, #1224] @ 37dffc │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #575 @ 0x23f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1196] @ 37e000 │ │ │ │ ldr.w r1, [pc, #1196] @ 37e004 │ │ │ │ add r3, pc │ │ │ │ @@ -437612,29 +437614,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr.w r3, [pc, #1164] @ 37e00c │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1164] @ 37e010 │ │ │ │ ldr.w r1, [pc, #1164] @ 37e014 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ movs r3, #0 │ │ │ │ b.n 37dbb0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ beq.w 37dd22 │ │ │ │ adds r3, #1 │ │ │ │ @@ -437721,15 +437723,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ b.n 37d712 │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 37dc5e │ │ │ │ ldr r3, [pc, #900] @ (37e030 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -437738,64 +437740,64 @@ │ │ │ │ ldr r1, [pc, #896] @ (37e038 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #876] @ (37e03c ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #876] @ (37e040 ) │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ ldr r1, [pc, #876] @ (37e044 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #860] @ (37e048 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r4, [pc, #856] @ (37e04c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #856] @ (37e050 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #844] @ (37e054 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #844] @ (37e058 ) │ │ │ │ ldr r1, [pc, #844] @ (37e05c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #828] @ (37e060 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (37e064 ) │ │ │ │ ldr r1, [pc, #828] @ (37e068 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ blx 25df90 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #804] @ (37e06c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #804] @ (37e070 ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ @@ -437805,41 +437807,41 @@ │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp, #20] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #776] @ (37e078 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #776] @ (37e07c ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ ldr r1, [pc, #776] @ (37e080 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #756] @ (37e084 ) │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ ldr r4, [pc, #752] @ (37e088 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #752] @ (37e08c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #740] @ (37e090 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #740] @ (37e094 ) │ │ │ │ ldr r1, [pc, #740] @ (37e098 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -437856,15 +437858,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd fp, r9, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ bne.w 37dca4 │ │ │ │ movs r1, #2 │ │ │ │ blx 25e294 │ │ │ │ ldrh.w r3, [r5, #464] @ 0x1d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -437928,15 +437930,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (37e0b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ b.n 37d712 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 37de8c │ │ │ │ @@ -437946,234 +437948,234 @@ │ │ │ │ ldr r1, [pc, #488] @ (37e0bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ b.n 37d712 │ │ │ │ ldr r3, [pc, #464] @ (37e0c0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #464] @ (37e0c4 ) │ │ │ │ ldr r1, [pc, #464] @ (37e0c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #613 @ 0x265 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37d712 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #444] @ (37e0cc ) │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [pc, #444] @ (37e0d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #444] @ (37e0d4 ) │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 37d712 │ │ │ │ ldr r3, [pc, #420] @ (37e0d8 ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #420] @ (37e0dc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #420] @ (37e0e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 37d712 │ │ │ │ ldr r3, [pc, #404] @ (37e0e4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #404] @ (37e0e8 ) │ │ │ │ ldr r1, [pc, #404] @ (37e0ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 37d712 │ │ │ │ ldr r3, [pc, #380] @ (37e0f0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #380] @ (37e0f4 ) │ │ │ │ ldr r1, [pc, #384] @ (37e0f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #505 @ 0x1f9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, fp │ │ │ │ blx 25df90 │ │ │ │ b.w 37d712 │ │ │ │ blx 260028 │ │ │ │ nop │ │ │ │ bls.n 37e078 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ udf #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - rsbs r0, r2, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf61a0053 │ │ │ │ bvs.n 37e054 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - ands.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + orn r0, r2, #13828096 @ 0xd30000 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r7, #24] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf13e0053 │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + @ instruction: 0xf1860053 │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf0f40053 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + @ instruction: 0xf13c0053 │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ movs r7, r7 │ │ │ │ - orn r0, r0, #83 @ 0x53 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + @ instruction: 0xf0a80053 │ │ │ │ + strh r6, [r2, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ movs r7, r7 │ │ │ │ - and.w r0, r0, #83 @ 0x53 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + orr.w r0, r8, #83 @ 0x53 │ │ │ │ + ldrb r2, [r4, #29] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ movs r7, r7 │ │ │ │ - vshr.s16 q8, , #10 │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ands.w r0, lr, #83 @ 0x53 │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r7, #7] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r2, #7] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - vshr.s32 q0, , #26 │ │ │ │ - vmov.i32 q0, #35 @ 0x00000023 │ │ │ │ - ldrb r4, [r4, #17] │ │ │ │ + vshr.s32 q8, , #18 │ │ │ │ + vshr.s8 q8, , #6 │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ movs r7, r7 │ │ │ │ - mrc 0, 6, r0, cr10, cr3, {2} │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + vqadd.s32 q0, q1, │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r7, #3] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ movs r7, r7 │ │ │ │ - mcr 0, 4, r0, cr6, cr3, {2} │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + mcr 0, 6, r0, cr14, cr3, {2} │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ movs r7, r7 │ │ │ │ - mrc 0, 2, r0, cr6, cr3, {2} │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + mrc 0, 4, r0, cr14, cr3, {2} │ │ │ │ + ldrb r4, [r1, #6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ - mrc 0, 1, r0, cr6, cr3, {2} │ │ │ │ - ldrb r4, [r5, #14] │ │ │ │ + mrc 0, 3, r0, cr14, cr3, {2} │ │ │ │ + ldrb r4, [r6, #15] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r4, #2] │ │ │ │ movs r7, r7 │ │ │ │ - mrc 0, 0, r0, cr6, cr3, {2} │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + mrc 0, 2, r0, cr14, cr3, {2} │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [lr, #332]! @ 0x14c │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + mcr 0, 2, r0, cr6, cr3, {2} │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ movs r7, r7 │ │ │ │ - stcl 0, cr0, [r2, #332]! @ 0x14c │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + mcr 0, 1, r0, cr10, cr3, {2} │ │ │ │ + ldrb r0, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r2, #332]! @ 0x14c │ │ │ │ - ldc 0, cr0, [r6, #332] @ 0x14c │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldcl 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ + ldcl 0, cr0, [lr, #332] @ 0x14c │ │ │ │ + ldrb r0, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldc 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ + ldrb r0, [r3, #3] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r4, #31] │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + stc 0, cr0, [r2, #332]! @ 0x14c │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #29] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [lr, #-332]! @ 0xfffffeb4 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + stc 0, cr0, [r6, #332] @ 0x14c │ │ │ │ + ldrb r4, [r0, #13] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ movs r7, r7 │ │ │ │ - stcl 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + stc 0, cr0, [lr], #332 @ 0x14c │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + stc 0, cr0, [r2], {83} @ 0x53 │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #25] │ │ │ │ + strb r4, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r6], {83} @ 0x53 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + mrrc 0, 5, r0, lr, cr3 │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xebf80053 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + mcrr 0, 5, r0, r0, cr3 │ │ │ │ + strb r6, [r4, #25] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ movs r7, r7 │ │ │ │ - rsbs r0, r0, r3, lsr #1 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + ldc 0, cr0, [r8], {83} @ 0x53 │ │ │ │ + strb r6, [r2, #30] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ movs r7, r7 │ │ │ │ - subs.w r0, r6, r3, lsr #1 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + @ instruction: 0xebfe0053 │ │ │ │ + strb r0, [r1, #29] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r4, #24] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeb940053 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + rsbs r0, ip, r3, lsr #1 │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r7, #23] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #336] @ (37e260 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -438184,37 +438186,37 @@ │ │ │ │ add sl, pc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movw r3, #723 @ 0x2d3 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, sl, #300 @ 0x12c │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w fp, r5, #12288 @ 0x3000 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r1, [pc, #300] @ (37e26c ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #725 @ 0x2d5 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r4, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [fp, #324] @ 0x144 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37e24c │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ - bl 5d60d4 │ │ │ │ + bl 5d613c │ │ │ │ cbnz r0, 37e186 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -438272,66 +438274,66 @@ │ │ │ │ ldr r1, [pc, #100] @ (37e278 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #754 @ 0x2f2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e170 │ │ │ │ str.w r3, [fp, #324] @ 0x144 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 37e1be │ │ │ │ ldr r2, [pc, #72] @ (37e27c ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e170 │ │ │ │ ldr r0, [pc, #48] @ (37e280 ) │ │ │ │ add.w r3, sl, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #730 @ 0x2da │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [r2, #332]! @ 0x14c │ │ │ │ - ldr r3, [pc, #952] @ (37e624 ) │ │ │ │ + bics.w r0, sl, r3, lsr #1 │ │ │ │ + ldr r4, [pc, #216] @ (37e344 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #864] @ (37e5d0 ) │ │ │ │ + ldr r3, [pc, #128] @ (37e2f0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrd r0, r0, [sl], #332 @ 0x14c │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + strd r0, r0, [r2, #-332] @ 0x14c │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r4, [r4, #13] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e95c │ │ │ │ + b.n 37e9ec │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0037e284 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 62aff8 │ │ │ │ + b.w 62b060 │ │ │ │ nop │ │ │ │ │ │ │ │ 0037e28c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 690484 │ │ │ │ + bl 6904d4 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 37e2ba │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -438377,43 +438379,42 @@ │ │ │ │ movw r3, #714 @ 0x2ca │ │ │ │ ldr r1, [pc, #80] @ (37e388 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 62aff8 │ │ │ │ + bl 62b060 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 690484 │ │ │ │ + bl 6904d4 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 37e36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37e2c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 37cf9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37e2c4 │ │ │ │ nop │ │ │ │ - b.n 37e32c │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #7] │ │ │ │ + @ instruction: 0xe81c0053 │ │ │ │ + strb r2, [r0, #9] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #816] @ (37e6bc ) │ │ │ │ + ldr r2, [pc, #80] @ (37e3dc ) │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (37e394 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438421,37 +438422,37 @@ │ │ │ │ ldr r2, [pc, #64] @ (37e3f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (37e3f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w lr, [pc, #52] @ 37e3f8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 37e3fc │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (37e400 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - ldmia.w sl!, {r0, r1, r4, r6} │ │ │ │ - subs.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + b.w 5d56e4 │ │ │ │ + stmdb r2, {r0, r1, r4, r6} │ │ │ │ + addw r0, r0, #2108 @ 0x83c │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #5] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ movs r7, r7 │ │ │ │ str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -438491,19 +438492,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (37e484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 37e47c │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + strex r0, r0, [r6, #332] @ 0x14c │ │ │ │ + ldrb r4, [r2, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (37e640 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -438513,25 +438513,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (37e648 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (37e64c ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37e5c0 │ │ │ │ ldr r3, [pc, #380] @ (37e650 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -438625,40 +438625,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (37e65c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e4f0 │ │ │ │ ldr r3, [pc, #128] @ (37e660 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (37e664 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (37e668 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e4f0 │ │ │ │ ldr r3, [pc, #112] @ (37e66c ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (37e670 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (37e674 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e4f0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 37e552 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (37e678 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -438668,50 +438668,49 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e4f0 │ │ │ │ nop │ │ │ │ - b.n 37e5e0 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + @ instruction: 0xe8160053 │ │ │ │ + ldrb r4, [r3, #3] │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #46 @ 0x2e │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e394 │ │ │ │ + b.n 37e424 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r6, #30] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e36c │ │ │ │ + b.n 37e3fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r2, #30] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e344 │ │ │ │ + b.n 37e3d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e304 │ │ │ │ + b.n 37e394 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037e684 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -438726,15 +438725,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (37e810 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 37e714 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bf5c │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -438826,64 +438825,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 37e6fe │ │ │ │ ldr r3, [pc, #72] @ (37e820 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (37e824 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (37e828 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e7ce │ │ │ │ ldr r3, [pc, #60] @ (37e82c ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (37e830 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (37e834 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 37e7ce │ │ │ │ - b.n 37e38c │ │ │ │ + b.n 37e41c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r6 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e178 │ │ │ │ + b.n 37e208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #21] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e140 │ │ │ │ + b.n 37e1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37e118 │ │ │ │ + b.n 37e1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037e838 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -438930,24 +438929,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ cbz r0, 37e942 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #256] @ (37e9e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25fa74 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -438977,15 +438976,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37e9ca │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d5010 │ │ │ │ + bl 5d5078 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [pc, #164] @ (37e9e8 ) │ │ │ │ ldr r3, [pc, #152] @ (37e9e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -439049,19 +439048,19 @@ │ │ │ │ bmi.n 37e92e │ │ │ │ b.n 37e984 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r0] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ stmia r3!, {r1, r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (37eae4 ) │ │ │ │ @@ -439071,15 +439070,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5004 │ │ │ │ + bl 5d506c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 25fc0c │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -439121,15 +439120,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70feb4 │ │ │ │ + bl 70ff04 │ │ │ │ ldr r2, [pc, #52] @ (37eaf0 ) │ │ │ │ ldr r3, [pc, #40] @ (37eae8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -439144,15 +439143,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r3, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #16] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ movs r7, r7 │ │ │ │ stmia r1!, {r1, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0037eaf4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439171,15 +439170,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (37eb30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ @ instruction: 0xb6ba │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -439317,39 +439316,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (37eca8 ) │ │ │ │ ldr r0, [pc, #28] @ (37ecac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - b.n 37ed88 │ │ │ │ + b.n 37ee18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, #10] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r0, #11] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37ed6c │ │ │ │ + b.n 37edfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (37ecdc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ push {r3, r4, r6, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -439389,15 +439388,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (37edb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -439407,35 +439406,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (37edc0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r7, #8] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r5, #7] │ │ │ │ movs r7, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (37edd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fbda0 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -439449,34 +439448,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (37ee2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #44] @ (37ee30 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (37ee34 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (37ee38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - svc 2 │ │ │ │ + b.w 5d56e4 │ │ │ │ + svc 74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r8, ip, rrx │ │ │ │ - adds r5, #2 │ │ │ │ + rsb r0, r0, ip, rrx │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2} │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrh r6, [r2, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -439490,27 +439489,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 25e798 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37ee9e │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37ee9e │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 37ee9e │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -439554,25 +439553,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ pop {r2, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #4] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e362c │ │ │ │ + bl 5e3694 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -439616,19 +439615,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37efb8 ) │ │ │ │ ldr r0, [pc, #20] @ (37efbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ble.n 37f048 │ │ │ │ + ble.n 37eed8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (37f03c ) │ │ │ │ @@ -439669,19 +439668,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r6, 37f086 │ │ │ │ + cbnz r6, 37f098 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 37f09a │ │ │ │ + cbnz r0, 37f0ac │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 37f0f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -439749,19 +439748,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 37f17e │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (37f2f8 ) │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 37f172 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 37f11c │ │ │ │ + bgt.n 37f1ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -439829,25 +439828,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (37f1f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 37f210 │ │ │ │ + cbnz r6, 37f222 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - rev r2, r2 │ │ │ │ + rev16 r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 37f228 │ │ │ │ + blt.n 37f2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -439894,19 +439893,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37f2a0 ) │ │ │ │ ldr r0, [pc, #20] @ (37f2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bge.n 37f360 │ │ │ │ + bge.n 37f1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37f050 │ │ │ │ + b.n 37f0e0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (37f388 ) │ │ │ │ @@ -439943,15 +439942,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37f360 │ │ │ │ ldr r0, [pc, #148] @ (37f39c ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37f360 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -439983,37 +439982,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 742f08 │ │ │ │ + bl 742f58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 37f352 │ │ │ │ ldr r3, [pc, #32] @ (37f3a4 ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 37f356 │ │ │ │ cbnz r0, 37f3b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #576] @ (37f5d4 ) │ │ │ │ + ldr r2, [pc, #864] @ (37f6f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ add r6, sp, #832 @ 0x340 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r1, [pc, #976] @ (37f778 ) │ │ │ │ + ldr r2, [pc, #240] @ (37f498 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 37f3ba │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440034,30 +440033,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #32] @ (37f418 ) │ │ │ │ ldr r3, [pc, #36] @ (37f41c ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - bls.n 37f42c │ │ │ │ + b.w 5d56e4 │ │ │ │ + bls.n 37f4bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37ef1c │ │ │ │ + b.n 37efac │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r6, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440069,30 +440068,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f46c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #32] @ (37f470 ) │ │ │ │ ldr r3, [pc, #36] @ (37f474 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ - bhi.n 37f3d4 │ │ │ │ + b.w 5d56e4 │ │ │ │ + bhi.n 37f464 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37eec4 │ │ │ │ + b.n 37ef54 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r3, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440163,15 +440162,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37f55e │ │ │ │ ldr r0, [pc, #88] @ (37f594 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37f55e │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 37f56e │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (37f588 ) │ │ │ │ @@ -440199,21 +440198,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 37f68c │ │ │ │ + bvc.n 37f51c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 37f5dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -440221,25 +440220,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (37f5e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37f2a8 │ │ │ │ nop │ │ │ │ - bvc.n 37f644 │ │ │ │ + bvc.n 37f6d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 37fa0c │ │ │ │ @@ -440590,15 +440589,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37f8c8 │ │ │ │ ldr r0, [pc, #48] @ (37fa28 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37f8c8 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 37f740 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb64c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -440609,15 +440608,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 37fa80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 37fa5a │ │ │ │ orrs r2, r3 │ │ │ │ @@ -440715,39 +440714,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37fad6 │ │ │ │ ldr r0, [pc, #64] @ (37fb70 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 37fad6 │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 742f08 │ │ │ │ + bl 742f58 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 37fac4 │ │ │ │ nop │ │ │ │ cbz r2, 37fb84 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, pc, #376 @ (adr r7, 37fcd8 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r5 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fb74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440799,33 +440798,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fbb4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (37fc20 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 37fbb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 742f08 │ │ │ │ + bl 742f58 │ │ │ │ b.n 37fbaa │ │ │ │ nop │ │ │ │ sub sp, #264 @ 0x108 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r6, pc, #480 @ (adr r6, 37fdf0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r5 │ │ │ │ + rors r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fc24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440903,35 +440902,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fca8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (37fd10 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fca8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 742f08 │ │ │ │ + bl 742f58 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fc9e │ │ │ │ nop │ │ │ │ add r7, sp, #816 @ 0x330 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r5, pc, #528 @ (adr r5, 37ff10 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7 │ │ │ │ + asrs r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bxns pc │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fd14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -440972,19 +440971,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37fd98 ) │ │ │ │ ldr r0, [pc, #20] @ (37fd9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fda0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -441036,35 +441035,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fde4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (37fe4c ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fde4 │ │ │ │ mov r0, r1 │ │ │ │ - bl 742f08 │ │ │ │ + bl 742f58 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37fdda │ │ │ │ nop │ │ │ │ add r6, sp, #576 @ 0x240 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r4, pc, #288 @ (adr r4, 37ff5c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r0, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fe50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -441105,19 +441104,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37fed4 ) │ │ │ │ ldr r0, [pc, #20] @ (37fed8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r2, [r0, #12] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037fedc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -441174,35 +441173,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (37ff98 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37ff2a │ │ │ │ mov r0, r1 │ │ │ │ - bl 742f08 │ │ │ │ + bl 742f58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37ff20 │ │ │ │ nop │ │ │ │ add r5, sp, #312 @ 0x138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r3, pc, #8 @ (adr r3, 37ff90 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #36] @ 0x24 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037ff9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -441245,19 +441244,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38002c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r3, r4] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380030 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -441365,15 +441364,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 3801a6 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 3801a0 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -441450,21 +441449,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (380294 ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 3801f8 │ │ │ │ ldr r0, [pc, #56] @ (380298 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [pc, #44] @ (38029c ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (3802a0 ) │ │ │ │ ldr r0, [pc, #44] @ (3802a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -441476,23 +441475,23 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + str r4, [r5, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (38059c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -441510,38 +441509,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r2, [pc, #700] @ (3805b0 ) │ │ │ │ ldr r1, [pc, #700] @ (3805b4 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (3805b8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (3805bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3804fa │ │ │ │ ldr r2, [pc, #656] @ (3805c0 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -441716,15 +441715,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (3805ec ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r2, [pc, #216] @ (3805f0 ) │ │ │ │ ldr r3, [pc, #136] @ (3805a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -441737,99 +441736,99 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (3805f4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r8 │ │ │ │ blx 25df90 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 380442 │ │ │ │ ldr r0, [pc, #156] @ (3805f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ b.n 380554 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (3805fc ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 25e5e8 │ │ │ │ b.n 38054e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (380600 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r0, [pc, #116] @ (380604 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ add r1, sp, #576 @ 0x240 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, #5 │ │ │ │ + subs r6, r5, #6 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #66 @ 0x42 │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 380638 │ │ │ │ + bvs.n 3804c8 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 380564 │ │ │ │ + bgt.n 3805f4 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + ldrsh r2, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ movs r7, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r7, pc, #664 @ (adr r7, 38087c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ add r7, pc, #224 @ (adr r7, 3806d4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r2, r5] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -441860,39 +441859,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #460] @ (380838 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (38083c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ bl 37ece0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3806d2 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #408] @ (380840 ) │ │ │ │ ldr r3, [pc, #376] @ (380824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -441908,15 +441907,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (380844 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #292] @ 380808 │ │ │ │ ldr r2, [pc, #352] @ (380848 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -441951,15 +441950,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #244] @ (380858 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -441972,34 +441971,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2fc954 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 3807a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3802a8 │ │ │ │ b.n 38069e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #72] @ 380810 │ │ │ │ ldr r2, [pc, #144] @ (38085c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (380860 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -442009,15 +442008,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 431ec0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2fc954 │ │ │ │ b.n 38079e │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -442032,43 +442031,43 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #136 @ (adr r6, 3808ac ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + adds r2, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #208 @ 0xd0 │ │ │ │ + movs r5, #24 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 3807bc │ │ │ │ + bpl.n 38084c │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 3807e8 │ │ │ │ + bpl.n 380878 │ │ │ │ movs r5, r7 │ │ │ │ add r5, pc, #664 @ (adr r5, 380adc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r5, r4 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r4, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -442100,27 +442099,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ bl 37ece0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 38090e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #232] @ (3809d0 ) │ │ │ │ ldr r3, [pc, #212] @ (3809bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -442135,15 +442134,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #136] @ 3809a8 │ │ │ │ ldr r1, [pc, #176] @ (3809d4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (3809d8 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -442154,35 +442153,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 431ec0 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 38095e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3802a8 │ │ │ │ b.n 3808dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (3809dc ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #432 @ 0x1b0 │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -442200,29 +442199,29 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #792 @ (adr r3, 380cd4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r4, r7 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r4, #3 │ │ │ │ + subs r6, r5, #4 │ │ │ │ movs r6, r7 │ │ │ │ add r3, pc, #416 @ (adr r3, 380b74 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r4, r2] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003809e0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442333,25 +442332,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (380b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r4} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r4, r4] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (380ba4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -442401,17 +442400,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #104 @ (adr r1, 380c10 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ add r0, pc, #856 @ (adr r0, 380f10 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00380bb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -442439,35 +442438,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5dd0e4 │ │ │ │ + bl 5dd14c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 380ca6 │ │ │ │ ldr r7, [pc, #240] @ (380cfc ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 380cc6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #224] @ (380d00 ) │ │ │ │ ldr r2, [pc, #228] @ (380d04 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -442475,15 +442474,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 380c84 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #172] @ (380d08 ) │ │ │ │ ldr r3, [pc, #144] @ (380cf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -442517,58 +442516,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (380d14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 380c50 │ │ │ │ ldr r3, [pc, #80] @ (380d18 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (380d1c ) │ │ │ │ ldr r1, [pc, #80] @ (380d20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 380c50 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #512 @ (adr r0, 380ef0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #408 @ (adr r0, 380e94 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r1, #26 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ movs r5, r7 │ │ │ │ ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r4, r2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -442585,35 +442584,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (380e34 ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 380df2 │ │ │ │ ldr r6, [pc, #208] @ (380e38 ) │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r4, [pc, #204] @ (380e3c ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ ldr r2, [pc, #196] @ (380e40 ) │ │ │ │ ldr r1, [pc, #196] @ (380e44 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #180] @ (380e48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (380e4c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fcca0 │ │ │ │ ldr r1, [pc, #176] @ (380e50 ) │ │ │ │ @@ -442621,42 +442620,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 4367ac │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 380dfe │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (380e54 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ b.n 380d66 │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -442668,33 +442667,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r5, #7 │ │ │ │ movs r6, r7 │ │ │ │ - itt vc │ │ │ │ - lslvc r3, r2, #1 │ │ │ │ - ldmiavc r5, {r1, r4, r5, r7} │ │ │ │ + itt gt │ │ │ │ + lslgt r3, r2, #1 │ │ │ │ + ldmiagt r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + subs r6, r5, r0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380e58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -442711,40 +442710,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #216] @ (380f74 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51a8 │ │ │ │ + bl 5d5210 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 380f2c │ │ │ │ ldr r5, [pc, #204] @ (380f78 ) │ │ │ │ - bl 5d6a34 │ │ │ │ + bl 5d6a9c │ │ │ │ ldr r4, [pc, #200] @ (380f7c ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ ldr r2, [pc, #192] @ (380f80 ) │ │ │ │ ldr r1, [pc, #192] @ (380f84 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #176] @ (380f88 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2fcca0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442757,15 +442756,15 @@ │ │ │ │ bl 2fc6a0 │ │ │ │ ldr r2, [pc, #140] @ (380f8c ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 380f3a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442773,15 +442772,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (380f90 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ b.n 380eaa │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -442796,31 +442795,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #12 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r5, r5] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380f94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442851,37 +442850,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (38102c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (381030 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ ldr.w ip, [pc, #48] @ 381034 │ │ │ │ ldr r2, [pc, #48] @ (381038 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ - movw r0, #2116 @ 0x844 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + @ instruction: 0xf6880044 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038103c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -442947,24 +442946,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 38108c │ │ │ │ b.n 381074 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (381100 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ movs r7, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442991,25 +442990,25 @@ │ │ │ │ blx 25d988 │ │ │ │ movs r0, #0 │ │ │ │ blx 260200 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e32ac │ │ │ │ + bl 5e3314 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443158,15 +443157,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 381202 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 38134e │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 381354 │ │ │ │ @@ -443246,15 +443245,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (381418 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -443272,27 +443271,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (381420 ) │ │ │ │ ldr r0, [pc, #36] @ (381424 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - hlt 0x003e │ │ │ │ + cbnz r6, 381450 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x0034 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -443303,29 +443302,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (381478 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #32] @ (38147c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 46cfbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00381480 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -443342,41 +443341,41 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #48] @ (3814d4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [ip, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #405] @ 0x195 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 38150e │ │ │ │ + rev16 r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3814fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ str r0, [sp, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #116] @ (381584 ) │ │ │ │ @@ -443386,32 +443385,32 @@ │ │ │ │ ldr r1, [pc, #116] @ (38158c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #100] @ (381590 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (381594 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #88] @ (381598 ) │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #88] @ (38159c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r2, [pc, #76] @ (3815a0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #76] @ (3815a4 ) │ │ │ │ ldr r1, [pc, #80] @ (3815a8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #76] @ (3815ac ) │ │ │ │ @@ -443428,22 +443427,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbnz r4, 3815a8 │ │ │ │ + cbnz r4, 3815ba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf63c003d │ │ │ │ - movw r0, #59453 @ 0xe83d │ │ │ │ + @ instruction: 0xf684003d │ │ │ │ + @ instruction: 0xf696003d │ │ │ │ str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #832] @ (3818e8 ) │ │ │ │ @@ -443463,28 +443462,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3815fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #28] @ (381600 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + cbnz r6, 3815fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 00381604 : │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -443667,25 +443666,25 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3817b4 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3817b4 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r2, [pc, #84] @ (381830 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 3817b4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3817b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -443698,19 +443697,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #688] @ (381ae0 ) │ │ │ │ + ldr r7, [pc, #976] @ (381c00 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #296] @ (38195c ) │ │ │ │ + ldr r7, [pc, #584] @ (381a7c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381834 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443728,15 +443727,15 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 381850 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381850 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 381850 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -443744,15 +443743,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #32] @ (3818bc ) │ │ │ │ + ldr r7, [pc, #320] @ (3819dc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038189c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443765,32 +443764,32 @@ │ │ │ │ cbz r0, 3818d6 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3818d6 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ mov r1, r6 │ │ │ │ cbz r3, 3818d6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 3818d6 │ │ │ │ adds r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3818b8 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #632] @ (381b64 ) │ │ │ │ + ldr r6, [pc, #920] @ (381c84 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3818f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -443830,15 +443829,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3819dc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (3819e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ vldr d7, [pc, #68] @ 3819d0 │ │ │ │ add.w r1, r0, #1280 @ 0x500 │ │ │ │ ldr r2, [pc, #80] @ (3819e4 ) │ │ │ │ ldr.w ip, [pc, #84] @ 3819e8 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #268435456 @ 0x10000000 │ │ │ │ @@ -443858,23 +443857,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - push {r1, r5, r6, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #112] @ (381a50 ) │ │ │ │ + ldr r6, [pc, #400] @ (381b70 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #216] @ (381abc ) │ │ │ │ + ldr r6, [pc, #504] @ (381bdc ) │ │ │ │ movs r7, r7 │ │ │ │ ldrh r0, [r0, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [pc, #168] @ (381a94 ) │ │ │ │ + ldr r6, [pc, #456] @ (381bb4 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r0, [r0, #1264] @ 0x4f0 │ │ │ │ @@ -443982,31 +443981,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (381b44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 381ba2 │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #944] @ (381edc ) │ │ │ │ + ldr r5, [pc, #208] @ (381bfc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #1008] @ (381f20 ) │ │ │ │ + ldr r5, [pc, #272] @ (381c40 ) │ │ │ │ movs r7, r7 │ │ │ │ - cbz r2, 381baa │ │ │ │ + push {r1, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #864] @ (381e98 ) │ │ │ │ + ldr r5, [pc, #128] @ (381bb8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #112] @ (381bac ) │ │ │ │ + ldr r5, [pc, #400] @ (381ccc ) │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 381bb0 │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #784] @ (381e54 ) │ │ │ │ + ldr r5, [pc, #48] @ (381b74 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #944] @ (381ef8 ) │ │ │ │ + ldr r5, [pc, #208] @ (381c18 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381b48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444116,19 +444115,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (381ca0 ) │ │ │ │ ldr r0, [pc, #16] @ (381ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #688] @ (381f54 ) │ │ │ │ + ldr r3, [pc, #976] @ (382074 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #744] @ (381f90 ) │ │ │ │ + ldr r4, [pc, #8] @ (381cb0 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381ca8 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -444334,15 +444333,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (381f14 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 381e54 │ │ │ │ ldr r3, [pc, #80] @ (381f18 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (381f1c ) │ │ │ │ ldr r0, [pc, #80] @ (381f20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -444368,37 +444367,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + sub sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #704] @ (3821d4 ) │ │ │ │ + ldr r1, [pc, #992] @ (3822f4 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #552] @ (382140 ) │ │ │ │ + ldr r1, [pc, #840] @ (382260 ) │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #448] @ (3820e0 ) │ │ │ │ + ldr r1, [pc, #736] @ (382200 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #976] @ (3822f4 ) │ │ │ │ + ldr r2, [pc, #240] @ (382014 ) │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #368] @ (38209c ) │ │ │ │ + ldr r1, [pc, #656] @ (3821bc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #832] @ (382270 ) │ │ │ │ + ldr r2, [pc, #96] @ (381f90 ) │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #72 @ 0x48 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #288] @ (382058 ) │ │ │ │ + ldr r1, [pc, #576] @ (382178 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #608] @ (38219c ) │ │ │ │ + ldr r1, [pc, #896] @ (3822bc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381f3c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 381f52 │ │ │ │ movs r0, #0 │ │ │ │ @@ -444572,27 +444571,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 742f34 │ │ │ │ + bl 742f84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3820e6 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3820bc │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 742f34 │ │ │ │ + bl 742f84 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3820e6 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 3820e2 │ │ │ │ ldr r3, [pc, #28] @ (38214c ) │ │ │ │ @@ -444605,19 +444604,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r6, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r1 │ │ │ │ + bx sl │ │ │ │ movs r7, r7 │ │ │ │ - blx r6 │ │ │ │ + blx pc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382158 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -444712,25 +444711,25 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldrh r4, [r4, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, ip │ │ │ │ movs r7, r7 │ │ │ │ - mov r4, r4 │ │ │ │ + mov r4, sp │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r2, r0 │ │ │ │ + mov r2, r9 │ │ │ │ movs r7, r7 │ │ │ │ - mov sl, r9 │ │ │ │ + bx r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038226c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444788,15 +444787,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444808,19 +444807,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 3822c6 │ │ │ │ nop │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #288 @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, sp │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, lr │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382360 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445008,15 +445007,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5c9388 │ │ │ │ + bl 5c93f0 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 38253a │ │ │ │ b.n 382470 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r2, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ @@ -445118,15 +445117,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 742f34 │ │ │ │ + bl 742f84 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 382646 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445164,19 +445163,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (382700 ) │ │ │ │ ldr r0, [pc, #20] @ (382704 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r2, r5 │ │ │ │ + cmp r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - negs r0, r7 │ │ │ │ + cmn r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (3827bc ) │ │ │ │ @@ -445206,58 +445205,58 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #96] @ (3827d0 ) │ │ │ │ ldr r1, [pc, #100] @ (3827d4 ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3852e0 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (3827d8 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfba2003f │ │ │ │ - adds r0, #20 │ │ │ │ + @ instruction: 0xfbea003f │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 382610 │ │ │ │ + b.n 3826a0 │ │ │ │ movs r6, r7 │ │ │ │ - tst r6, r1 │ │ │ │ + negs r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 3827f2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445271,21 +445270,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e2b34 │ │ │ │ + bl 5e2b9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5e2b34 │ │ │ │ + bl 5e2b9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445447,15 +445446,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 742f34 │ │ │ │ + bl 742f84 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38297a │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -445576,23 +445575,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2b34 │ │ │ │ + bl 5e2b9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e2b34 │ │ │ │ + b.w 5e2b9c │ │ │ │ nop │ │ │ │ │ │ │ │ 00382b38 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -445692,19 +445691,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strh r2, [r2, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, pc, #240 @ (adr r3, 382d30 ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 382e50 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r6, #18 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (382d94 ) │ │ │ │ @@ -445799,15 +445798,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 5c9388 │ │ │ │ + bl 5c93f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 382c86 │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (382dac ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (382d98 ) │ │ │ │ add r2, pc │ │ │ │ @@ -445845,19 +445844,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r0, [r7, #27] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r1, pc, #864 @ (adr r1, 383114 ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 382e34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #210 @ 0xd2 │ │ │ │ + subs r4, #26 │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 382da0 │ │ │ │ + bvs.n 382e30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00382dbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -445893,19 +445892,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (382e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #296 @ (adr r1, 382f50 ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 383070 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + subs r4, #32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382e30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445987,15 +445986,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 382e8a │ │ │ │ ldr r0, [pc, #72] @ (382f54 ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 382ea6 │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -446012,15 +446011,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -446054,19 +446053,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (382fcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #176 @ 0xb0 │ │ │ │ + subs r1, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ cbz r1, 383028 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -446271,70 +446270,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3831e0 │ │ │ │ ldr r3, [pc, #92] @ (383274 ) │ │ │ │ ldr r2, [pc, #96] @ (383278 ) │ │ │ │ ldr r1, [pc, #96] @ (38327c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 3831e0 │ │ │ │ ldr r3, [pc, #72] @ (383280 ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (383284 ) │ │ │ │ ldr r1, [pc, #72] @ (383288 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38320e │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - bl 757266 <_IO_stdin_used@@Base+0x9a16> │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + bl 757266 <_IO_stdin_used@@Base+0x99ce> │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #38 @ 0x26 │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #52 @ 0x34 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #24 │ │ │ │ + adds r7, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038328c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -446406,15 +446405,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r2, r2 │ │ │ │ add.w r4, r2, #32 │ │ │ │ b.n 3832d4 │ │ │ │ nop │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383370 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 383386 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446450,20 +446449,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 3833a4 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 5e30ac │ │ │ │ + bl 5e3114 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5e30ac │ │ │ │ + bl 5e3114 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 38340c │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -446592,19 +446591,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (383558 ) │ │ │ │ ldr r0, [pc, #20] @ (38355c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383560 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -446641,19 +446640,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3835d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003835dc : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 3835f2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446813,19 +446812,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ strb r4, [r4, #23] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r2, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383788 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -446877,19 +446876,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (383824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -446922,46 +446921,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (383934 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #164] @ (383938 ) │ │ │ │ ldr r1, [pc, #164] @ (38393c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #144] @ (383940 ) │ │ │ │ ldr r1, [pc, #148] @ (383944 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #128] @ (383948 ) │ │ │ │ ldr r1, [pc, #132] @ (38394c ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (383950 ) │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #116] @ (383954 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (383958 ) │ │ │ │ ldr r2, [pc, #120] @ (38395c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -446989,30 +446988,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #920 @ (adr r0, 383ccc ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 3839ec ) │ │ │ │ movs r4, r7 │ │ │ │ - b.n 383714 │ │ │ │ + b.n 3837a4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r5, #3 │ │ │ │ + subs r4, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ - bpl.n 383928 │ │ │ │ + bvs.n 3839b8 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #840 @ (adr r0, 383c8c ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 3839ac ) │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #936 @ (adr r0, 383cf0 ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 383a10 ) │ │ │ │ movs r4, r7 │ │ │ │ - strd r0, r0, [r2, #-240]! @ 0xf0 │ │ │ │ - ldrd r0, r0, [ip, #-240]! @ 0xf0 │ │ │ │ + @ instruction: 0xe9aa003c │ │ │ │ + strd r0, r0, [r4, #240] @ 0xf0 │ │ │ │ strb r2, [r6, #13] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r7, r7, #10 │ │ │ │ @@ -447035,15 +447034,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5e35a0 │ │ │ │ + bl 5e3608 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 38398c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -447067,15 +447066,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e36a8 │ │ │ │ + bl 5e3710 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 383a50 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 3839ea │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -447126,15 +447125,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #24 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 38be94 │ │ │ │ movs r0, #0 │ │ │ │ @@ -447233,41 +447232,41 @@ │ │ │ │ nop │ │ │ │ strb r6, [r1, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (383c04 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 383c68 │ │ │ │ @@ -447277,67 +447276,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (383c70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #60] @ (383c74 ) │ │ │ │ ldr r3, [pc, #60] @ (383c78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (383c7c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (383c80 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r2, [pc, #48] @ (383c84 ) │ │ │ │ ldr r1, [pc, #48] @ (383c88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5de114 │ │ │ │ + b.w 5de17c │ │ │ │ nop │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 383a10 │ │ │ │ + b.n 383aa0 │ │ │ │ movs r7, r7 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcs.n 383d18 │ │ │ │ + bcs.n 383ba8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 383cc8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 5e2b34 │ │ │ │ + bl 5e2b9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -447347,71 +447346,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (383ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da748 │ │ │ │ + bl 5da7b0 │ │ │ │ cbz r0, 383d14 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (383d54 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ ldr r1, [pc, #56] @ (383d58 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ ldr r1, [pc, #48] @ (383d5c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 383d02 │ │ │ │ ldr r3, [pc, #32] @ (383d60 ) │ │ │ │ movw r2, #2846 @ 0xb1e │ │ │ │ ldr r1, [pc, #28] @ (383d64 ) │ │ │ │ ldr r0, [pc, #32] @ (383d68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r6, r3 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (383e48 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -447445,15 +447444,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 383db6 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 383de0 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 383e08 │ │ │ │ ldr r3, [pc, #120] @ (383e54 ) │ │ │ │ add r3, pc │ │ │ │ b.n 383e0c │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -447500,21 +447499,21 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r7, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #952] @ (384218 ) │ │ │ │ + ldr r5, [pc, #216] @ (383f38 ) │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447523,31 +447522,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (383eac ) │ │ │ │ ldr r1, [pc, #48] @ (383eb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #36] @ (383eb4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38409c │ │ │ │ + b.n 38412c │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447557,32 +447556,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (383f10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2f7d5c │ │ │ │ ldr r1, [pc, #32] @ (383f14 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 46cfbc │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + beq.n 383f14 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447592,15 +447591,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (383f90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (383f94 ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2f7d18 │ │ │ │ @@ -447617,19 +447616,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r1, r1 │ │ │ │ + adds r6, r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r2, r4, r6} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #81 @ 0x51 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447648,15 +447647,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (384068 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cbz r0, 38404e │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 38404e │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r2, #68] @ 0x44 │ │ │ │ @@ -447695,23 +447694,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 38402a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + adds r4, r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -447742,49 +447741,49 @@ │ │ │ │ ldr r6, [pc, #304] @ (3841f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #284] @ (3841f4 ) │ │ │ │ ldr r1, [pc, #284] @ (3841f8 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384196 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3840a2 │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #196] @ (3841e8 ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3840b2 │ │ │ │ ldr r3, [pc, #204] @ (3841fc ) │ │ │ │ @@ -447799,15 +447798,15 @@ │ │ │ │ bpl.n 3840b2 │ │ │ │ ldr r0, [pc, #188] @ (384204 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3840b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 3841c4 │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -447851,51 +447850,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (384224 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 384660 │ │ │ │ + b.n 3846f0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #26 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #72 @ 0x48 │ │ │ │ + cmp r3, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r2, #30 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3842b4 │ │ │ │ @@ -447947,25 +447946,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (3842dc ) │ │ │ │ ldr r0, [pc, #32] @ (3842e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r3, #14 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #208 @ 0xd0 │ │ │ │ + cmp r1, #24 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (384374 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -447973,24 +447972,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (38437c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #104] @ (384380 ) │ │ │ │ ldr r1, [pc, #108] @ (384384 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 38963c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 38433a │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 38434c │ │ │ │ mov r0, r3 │ │ │ │ @@ -448012,23 +448011,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 38d798 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 38433a │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r7 │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + b.n 3843f8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (38445c ) │ │ │ │ @@ -448046,50 +448045,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #164] @ (384470 ) │ │ │ │ ldr r1, [pc, #168] @ (384474 ) │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #148] @ (384478 ) │ │ │ │ ldr r1, [pc, #152] @ (38447c ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70f6d8 │ │ │ │ + bl 70f728 │ │ │ │ ldr r2, [pc, #80] @ (384480 ) │ │ │ │ ldr r3, [pc, #48] @ (384460 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -448105,27 +448104,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ movs r4, r7 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + svc 112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448136,24 +448135,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (384540 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #144] @ (384544 ) │ │ │ │ ldr r1, [pc, #144] @ (384548 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (38454c ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -448182,26 +448181,26 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 4367cc │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43761c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5c938c │ │ │ │ + bl 5c93f4 │ │ │ │ b.n 3844fc │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r5, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r2, #12 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448223,15 +448222,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #212 @ 0xd4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 383f18 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3845d8 │ │ │ │ @@ -448258,43 +448257,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (38462c ) │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3845ae │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 3845a8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r3, r4} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + ldrh r4, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 38465c │ │ │ │ + ble.n 3846ec │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -448323,32 +448322,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (3847b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #288] @ (3847b4 ) │ │ │ │ ldr r1, [pc, #288] @ (3847b8 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -448379,102 +448378,102 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (3847c8 ) │ │ │ │ ldr r1, [pc, #160] @ (3847cc ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 3846d0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5c9390 │ │ │ │ + bl 5c93f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 384666 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (3847d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 3848a4 │ │ │ │ + bgt.n 384734 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r6, #8] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 384794 │ │ │ │ + bgt.n 384824 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003847d4 : │ │ │ │ cbz r1, 384816 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5dcd48 │ │ │ │ + bl 5dcdb0 │ │ │ │ ldr r3, [pc, #44] @ (384824 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 380bb8 │ │ │ │ @@ -448487,15 +448486,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - movs r5, #188 @ 0xbc │ │ │ │ + movs r6, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384828 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448525,19 +448524,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (384884 ) │ │ │ │ ldr r0, [pc, #20] @ (384888 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #28 │ │ │ │ + movs r3, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1760] @ 0x6e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -448579,15 +448578,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 3848e8 │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3848e6 │ │ │ │ @@ -448641,25 +448640,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (3849c4 ) │ │ │ │ ldr r0, [pc, #32] @ (3849c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003849cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448709,24 +448708,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (384ae8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #140] @ (384aec ) │ │ │ │ ldr r1, [pc, #140] @ (384af0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 384ab6 │ │ │ │ ldr r4, [pc, #124] @ (384af4 ) │ │ │ │ ldr r6, [pc, #124] @ (384af8 ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -448734,24 +448733,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 384ac8 │ │ │ │ ldr r1, [pc, #112] @ (384afc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #100] @ (384b00 ) │ │ │ │ ldr r1, [pc, #100] @ (384b04 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 384a82 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -448763,39 +448762,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (384b0c ) │ │ │ │ ldr r0, [pc, #60] @ (384b10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #56] @ 0x38 │ │ │ │ + ldrh r2, [r5, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 384a44 │ │ │ │ + bhi.n 384ad4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r5, #21 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 384bd8 │ │ │ │ + bhi.n 384a68 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #2 │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384b14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448809,22 +448808,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #380 @ 0x17c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 384b88 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 384b74 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -448841,23 +448840,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (384ba8 ) │ │ │ │ add.w r3, r4, #424 @ 0x1a8 │ │ │ │ ldr r0, [pc, #28] @ (384bac ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r3, #0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 384bb8 │ │ │ │ + b.n 384c48 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r7, #7 │ │ │ │ + movs r0, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (384d04 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -448889,25 +448888,25 @@ │ │ │ │ add.w r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #268] @ (384d18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r7, r8, #212 @ 0xd4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #248] @ (384d1c ) │ │ │ │ ldr r1, [pc, #248] @ (384d20 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 384c08 │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -448937,23 +448936,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (384d2c ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #136] @ (384d30 ) │ │ │ │ ldr r1, [pc, #140] @ (384d34 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 384c62 │ │ │ │ ldr r2, [pc, #120] @ (384d38 ) │ │ │ │ ldr r3, [pc, #72] @ (384d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -448978,37 +448977,37 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 25eae4 │ │ │ │ b.n 384cbe │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 384cf4 │ │ │ │ + bvc.n 384d84 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r2, #14 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 384e04 │ │ │ │ + bvs.n 384c94 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r6, [r1, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00384d3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -449025,15 +449024,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #380 @ 0x17c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 384d98 │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -449048,23 +449047,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (384db8 ) │ │ │ │ add.w r3, r5, #444 @ 0x1bc │ │ │ │ ldr r0, [pc, #28] @ (384dbc ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strh r6, [r4, #22] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 384d64 │ │ │ │ + udf #30 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r5, #7 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #328] @ (384f1c ) │ │ │ │ @@ -449076,24 +449075,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (384f24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #220 @ 0xdc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #300] @ (384f28 ) │ │ │ │ ldr r1, [pc, #304] @ (384f2c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 384ed2 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [pc, #284] @ 384f30 │ │ │ │ ldr r6, [pc, #284] @ (384f34 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -449106,29 +449105,29 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 384e74 │ │ │ │ ldr r1, [pc, #260] @ (384f38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #248] @ (384f3c ) │ │ │ │ ldr r1, [pc, #248] @ (384f40 ) │ │ │ │ add.w r3, fp, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #232] @ (384f44 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 384ebc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 384ed2 │ │ │ │ mov r4, r9 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384e2a │ │ │ │ @@ -449193,82 +449192,82 @@ │ │ │ │ ldr r1, [pc, #76] @ (384f58 ) │ │ │ │ ldr r0, [pc, #76] @ (384f5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 384f4c │ │ │ │ + bpl.n 384fdc │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r4, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r5, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 384ec4 │ │ │ │ + bpl.n 384f54 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + movs r0, #30 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r6, #3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r0, #7 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r6, #8] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r1, #3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r5, #5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384f60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (384f8c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384f90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 385022 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (385028 ) │ │ │ │ @@ -449283,15 +449282,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (38502c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (385030 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #64] @ (385034 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 385004 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -449305,19 +449304,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 260fec │ │ │ │ nop │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + subs r0, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 3850d8 │ │ │ │ + blt.n 384f68 │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0038503c : │ │ │ │ @@ -449330,24 +449329,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (3850f0 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 5d3dc4 │ │ │ │ + bl 5d3e2c │ │ │ │ ldr r2, [pc, #140] @ (3850f4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (3850f8 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 3850ea │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #380 @ 0x17c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -449359,15 +449358,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #80] @ 0x50 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #76] @ (385104 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 3850ca │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -449382,23 +449381,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 260fec │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x006a │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r2, #6 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 385030 │ │ │ │ + bge.n 3850c0 │ │ │ │ movs r5, r7 │ │ │ │ str r4, [r3, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0038510c : │ │ │ │ @@ -449413,24 +449412,24 @@ │ │ │ │ ldr r1, [pc, #136] @ (3851b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #120] @ (3851b4 ) │ │ │ │ add.w r4, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #116] @ (3851b8 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 385162 │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -449443,36 +449442,36 @@ │ │ │ │ ldr r1, [pc, #72] @ (3851c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3e30 │ │ │ │ + b.w 5d3e98 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r4, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 3851a4 │ │ │ │ + bge.n 385234 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003851c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449581,74 +449580,74 @@ │ │ │ │ 003852e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #44] @ 385324 │ │ │ │ ldr r2, [pc, #44] @ (385328 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (38532c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 385392 │ │ │ │ + cbnz r2, 3853a4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00385330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #128] @ (3853d0 ) │ │ │ │ ldr r2, [pc, #132] @ (3853d4 ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (3853d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (3853dc ) │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 3853b6 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 3853b6 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -449666,58 +449665,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r6, #17 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 385428 │ │ │ │ + cbnz r6, 38543a │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 385434 │ │ │ │ + blt.n 3854c4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003853e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #56] @ 385430 │ │ │ │ ldr r2, [pc, #56] @ (385434 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (385438 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ movs r5, r7 │ │ │ │ - hlt 0x000a │ │ │ │ + revsh r2, r2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038543c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449729,15 +449728,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w lr, [r2, #100] @ 0x64 │ │ │ │ add.w r1, ip, #1280 @ 0x500 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [lr, #6] │ │ │ │ bic.w ip, ip, #8 │ │ │ │ strb.w ip, [lr, #6] │ │ │ │ - bl 5e1fe0 │ │ │ │ + bl 5e2048 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 385494 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -449770,15 +449769,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #1280 @ 0x500 │ │ │ │ ldr.w r3, [r2, #1432] @ 0x598 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5e0ff0 │ │ │ │ + bl 5e1058 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 3854fa │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -449820,33 +449819,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (385630 ) │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #220] @ (385634 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -449862,32 +449861,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (385640 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #128] @ (385644 ) │ │ │ │ ldr r1, [pc, #132] @ (385648 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -449896,39 +449895,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (38564c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 385642 │ │ │ │ + cbnz r6, 385654 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r3, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r0, #7 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8c8 │ │ │ │ + cbnz r0, 385650 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385650 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00385654 : │ │ │ │ @@ -449965,24 +449964,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #220 @ 0xdc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #276] @ (3857c4 ) │ │ │ │ ldr r1, [pc, #280] @ (3857c8 ) │ │ │ │ add.w r3, r8, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 385768 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 432680 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -450055,39 +450054,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (3857e4 ) │ │ │ │ add.w r3, r8, #504 @ 0x1f8 │ │ │ │ ldr r0, [pc, #60] @ (3857e8 ) │ │ │ │ movw r2, #1546 @ 0x60a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7dc │ │ │ │ + @ instruction: 0xb824 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003857ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -450098,24 +450097,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (38587c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #100] @ (385880 ) │ │ │ │ ldr r1, [pc, #100] @ (385884 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 385860 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 4367cc │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -450130,22 +450129,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.u32 d16, d6, d28 │ │ │ │ - @ instruction: 0xb66e │ │ │ │ + vshr.u32 d0, d28, #18 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (385984 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -450155,24 +450154,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r4, r4, #524 @ 0x20c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3858f2 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -450233,18 +450232,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260650 │ │ │ │ blx 25dfd8 │ │ │ │ ldr.w r1, [r5, #1752] @ 0x6d8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 385962 │ │ │ │ nop │ │ │ │ - vqadd.u8 d0, d14, d28 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + vqadd.u16 d16, d6, d28 │ │ │ │ + strb r0, [r5, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [r7, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ udf #191 @ 0xbf │ │ │ │ Address 0x385996 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -450262,26 +450261,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 5d6a34 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5d6a9c │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #332] @ (385b1c ) │ │ │ │ ldr r2, [pc, #332] @ (385b20 ) │ │ │ │ ldr r1, [pc, #336] @ (385b24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #548 @ 0x224 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 385a5e │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 385a64 │ │ │ │ mov r2, r6 │ │ │ │ @@ -450383,19 +450382,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 385a64 │ │ │ │ b.n 385a94 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r6, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (385db8 ) │ │ │ │ @@ -450452,32 +450451,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (385dd0 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #496] @ (385dd4 ) │ │ │ │ ldr r1, [pc, #496] @ (385dd8 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (385ddc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -450492,35 +450491,35 @@ │ │ │ │ beq.n 385cb6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (385de0 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w fp, [pc, #396] @ 385de4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (385ddc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -450587,15 +450586,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 385ca4 │ │ │ │ ldr r3, [pc, #136] @ (385df4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385c2a │ │ │ │ @@ -450613,47 +450612,47 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 385c2a │ │ │ │ - ldrb r6, [r4, #24] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r0, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ str r2, [r5, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb9e003c │ │ │ │ - uxth r6, r4 │ │ │ │ + @ instruction: 0xfbe6003c │ │ │ │ + uxtb r6, r5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb2a003c │ │ │ │ - sxth r4, r6 │ │ │ │ + @ instruction: 0xfb72003c │ │ │ │ + sxtb r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ movs r7, r7 │ │ │ │ movs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -450670,15 +450669,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 260638 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e30ac │ │ │ │ + bl 5e3114 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -450708,26 +450707,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 25eae4 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 385b28 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 385ed2 │ │ │ │ ldr r3, [pc, #176] @ (385f68 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (385f6c ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3899a4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 436950 │ │ │ │ @@ -450751,15 +450750,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #592 @ 0x250 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 25df90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -450772,29 +450771,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (385f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 385f68 │ │ │ │ + beq.n 385ff8 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #3] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450913,29 +450912,29 @@ │ │ │ │ ldr r1, [pc, #20] @ (3860cc ) │ │ │ │ ldr r0, [pc, #20] @ (3860d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r3, #12 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003860d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5d6528 │ │ │ │ + bl 5d6590 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 385f84 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -450946,15 +450945,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (386184 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 386130 │ │ │ │ bl 385f84 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -450983,24 +450982,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (38618c ) │ │ │ │ ldr r0, [pc, #32] @ (386190 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #648 @ 0x288 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r2, [r6, #112] @ 0x70 │ │ │ │ + ldr r2, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf676003c │ │ │ │ - add r5, sp, #504 @ 0x1f8 │ │ │ │ + @ instruction: 0xf6be003c │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386194 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -451195,34 +451194,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #520] @ (3865bc ) │ │ │ │ ldr r1, [pc, #520] @ (3865c0 ) │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (3865c4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -451245,15 +451244,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (3865d0 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38625e │ │ │ │ mov r0, r4 │ │ │ │ bl 385b28 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -451313,34 +451312,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (3865e0 ) │ │ │ │ ldr r1, [pc, #236] @ (3865e4 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (3865c4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -451364,15 +451363,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (3865ec ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38625a │ │ │ │ ldr r3, [pc, #116] @ (3865f0 ) │ │ │ │ movw r2, #1780 @ 0x6f4 │ │ │ │ ldr r1, [pc, #112] @ (3865f4 ) │ │ │ │ ldr r0, [pc, #116] @ (3865f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -451387,55 +451386,55 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #608] @ (386810 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r2, #24] │ │ │ │ movs r4, r7 │ │ │ │ - itte pl │ │ │ │ - movpl r7, r7 │ │ │ │ - @ instruction: 0xf3ce003c │ │ │ │ - addmi r2, sp, #856 @ 0x358 │ │ │ │ + ittt ge │ │ │ │ + movge r7, r7 │ │ │ │ + andsge.w r0, r6, #12320768 @ 0xbc0000 │ │ │ │ + addge r3, sp, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x001a │ │ │ │ + bkpt 0x0062 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf28e003c │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + @ instruction: 0xf2d6003c │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r7, #24 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r6, #10 │ │ │ │ + lsrs r0, r7, #11 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -451459,15 +451458,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d6528 │ │ │ │ + bl 5d6590 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 385f84 │ │ │ │ │ │ │ │ 0038666c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -451525,25 +451524,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (3868d8 ) │ │ │ │ ldr r1, [pc, #448] @ (3868dc ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3867c6 │ │ │ │ add r9, r4 │ │ │ │ @@ -451574,25 +451573,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (3868ec ) │ │ │ │ ldr r1, [pc, #332] @ (3868f0 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 386740 │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -451690,61 +451689,61 @@ │ │ │ │ ldr r1, [pc, #108] @ (386928 ) │ │ │ │ ldr r0, [pc, #108] @ (38692c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #696 @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 386954 │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - orn r0, sl, #60 @ 0x3c │ │ │ │ - add r7, pc, #456 @ (adr r7, 386aa8 ) │ │ │ │ + @ instruction: 0xf0b2003c │ │ │ │ + add r7, pc, #744 @ (adr r7, 386bc8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 386948 │ │ │ │ + cbnz r0, 38695a │ │ │ │ movs r7, r7 │ │ │ │ - vshr.s32 d16, d28, #28 │ │ │ │ - add r6, pc, #944 @ (adr r6, 386ca4 ) │ │ │ │ + bic.w r0, ip, #60 @ 0x3c │ │ │ │ + add r7, pc, #208 @ (adr r7, 3869c4 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r6, #12 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #12 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r6, #12 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386930 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -451760,30 +451759,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 386964 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (38697c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 5d7da0 │ │ │ │ + b.w 5d7e08 │ │ │ │ ldr r3, [pc, #24] @ (386980 ) │ │ │ │ movw r2, #1831 @ 0x727 │ │ │ │ ldr r1, [pc, #24] @ (386984 ) │ │ │ │ ldr r0, [pc, #24] @ (386988 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bhi.n 38690e │ │ │ │ - vqshlu.s64 q11, q1, #63 @ 0x3f │ │ │ │ + vqshl.u32 d22, d10, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4, #8 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r3, #32 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038698c : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -451810,19 +451809,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3869dc ) │ │ │ │ ldr r0, [pc, #20] @ (3869e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #736 @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003869e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -451859,47 +451858,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (386b54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #256] @ (386b58 ) │ │ │ │ ldr r1, [pc, #256] @ (386b5c ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 386a2c │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386a38 │ │ │ │ ldr r3, [pc, #176] @ (386b60 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -451913,15 +451912,15 @@ │ │ │ │ bpl.n 386a38 │ │ │ │ ldr r0, [pc, #164] @ (386b68 ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 386a40 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 386b14 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -451942,19 +451941,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (386b70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ ldr r3, [pc, #76] @ (386b74 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #764] @ 0x2fc │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 386aea │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -451962,36 +451961,36 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [sl, #-240]! @ 0xffffff10 │ │ │ │ - add r4, pc, #200 @ (adr r4, 386c28 ) │ │ │ │ + ldcl 0, cr0, [r2, #-240]! @ 0xffffff10 │ │ │ │ + add r4, pc, #488 @ (adr r4, 386d48 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #8 │ │ │ │ + lsls r4, r7, #9 │ │ │ │ movs r7, r7 │ │ │ │ adcs r2, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00386b78 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 386b8a │ │ │ │ @@ -452143,41 +452142,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r7, #20 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #13] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xeade003c │ │ │ │ + @ instruction: 0xeb26003c │ │ │ │ │ │ │ │ 00386cf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386dae │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #264] @ (386e1c ) │ │ │ │ ldr r2, [pc, #264] @ (386e20 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #308 @ 0x134 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (386e24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 386db2 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -452197,21 +452196,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 386da4 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 386dae │ │ │ │ mov r0, r8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #192] @ (386e34 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 386db2 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -452247,15 +452246,15 @@ │ │ │ │ b.n 386dae │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 386e0a │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 386e0a │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 386e0a │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -452266,25 +452265,25 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 386de6 │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 386d6c │ │ │ │ b.n 386dae │ │ │ │ nop │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r4, ip, rrx │ │ │ │ - add r1, pc, #440 @ (adr r1, 386fe0 ) │ │ │ │ + @ instruction: 0xeaac003c │ │ │ │ + add r1, pc, #728 @ (adr r1, 387100 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bics.w r0, r6, ip, rrx │ │ │ │ - add r1, pc, #104 @ (adr r1, 386ea0 ) │ │ │ │ + orns r0, lr, ip, rrx │ │ │ │ + add r1, pc, #392 @ (adr r1, 386fc0 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00386e38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -452384,46 +452383,46 @@ │ │ │ │ bne.n 387038 │ │ │ │ mov r0, fp │ │ │ │ bl 386cf4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 387038 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #268] @ (38705c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51e8 │ │ │ │ + bl 5d5250 │ │ │ │ ldr r1, [pc, #260] @ (387060 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr r3, [pc, #252] @ (387064 ) │ │ │ │ ldr r2, [pc, #256] @ (387068 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #256] @ (38706c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2fbb58 │ │ │ │ ldr r3, [pc, #232] @ (387070 ) │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #216] @ (387074 ) │ │ │ │ ldr r3, [pc, #180] @ (387054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -452462,15 +452461,15 @@ │ │ │ │ cbnz r2, 387038 │ │ │ │ mov r1, r5 │ │ │ │ mov r5, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386f3a │ │ │ │ ldr r0, [pc, #120] @ (387078 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ add.w r9, r1, #1 │ │ │ │ movs r2, #16 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -452488,41 +452487,41 @@ │ │ │ │ movcs r2, #1 │ │ │ │ mov r3, ip │ │ │ │ b.n 386fe4 │ │ │ │ ldr r0, [pc, #64] @ (38707c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ movs r0, #1 │ │ │ │ blx 260200 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ittt ne │ │ │ │ - lslne r2, r0, #1 │ │ │ │ - lslne r2, r0, #12 │ │ │ │ - movne r7, r7 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + itte vs │ │ │ │ + lslvs r2, r0, #1 │ │ │ │ + lslvs r2, r1, #13 │ │ │ │ + movvc r7, r7 │ │ │ │ + str r4, [r3, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r7 │ │ │ │ + @ instruction: 0x4786 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xe838003c │ │ │ │ + stmia.w r0, {r2, r3, r4, r5} │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #178 @ 0xb2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r0, #10 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00387080 : │ │ │ │ cbz r0, 3870da │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452587,226 +452586,226 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #68] @ (387178 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51e8 │ │ │ │ + bl 5d5250 │ │ │ │ ldr r1, [pc, #60] @ (38717c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr.w ip, [pc, #52] @ 387180 │ │ │ │ ldr r2, [pc, #52] @ (387184 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (387188 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r1, r3, r4, r5, pc} │ │ │ │ + pop {r1, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r4, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, sl │ │ │ │ + cmp ip, r3 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 386e30 │ │ │ │ + b.n 386ec0 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038718c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #68] @ (3871ec ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51e8 │ │ │ │ + bl 5d5250 │ │ │ │ ldr r1, [pc, #60] @ (3871f0 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr.w ip, [pc, #52] @ 3871f4 │ │ │ │ ldr r2, [pc, #52] @ (3871f8 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (3871fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r8, ip │ │ │ │ + cmp r0, r5 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 386dbc │ │ │ │ + b.n 386e4c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00387200 : │ │ │ │ - b.w 5d65f4 │ │ │ │ + b.w 5d665c │ │ │ │ │ │ │ │ 00387204 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (387278 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #88] @ (38727c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d51e8 │ │ │ │ + bl 5d5250 │ │ │ │ ldr r1, [pc, #80] @ (387280 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr r1, [pc, #72] @ (387284 ) │ │ │ │ ldr r2, [pc, #72] @ (387288 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38728c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #56] @ (387290 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subs r2, #42 @ 0x2a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, r5 │ │ │ │ + lsls r4, r6, #1 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, ip │ │ │ │ + add r8, r5 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 386d4c │ │ │ │ + b.n 386ddc │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ ... │ │ │ │ │ │ │ │ 00387294 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (387308 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ ldr r1, [pc, #88] @ (38730c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d51e8 │ │ │ │ + bl 5d5250 │ │ │ │ ldr r1, [pc, #80] @ (387310 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr r1, [pc, #72] @ (387314 ) │ │ │ │ ldr r2, [pc, #72] @ (387318 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38731c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #56] @ (387320 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ subs r1, #154 @ 0x9a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r0, 38737e │ │ │ │ + pop {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vshr.u16 d0, d30, #4 │ │ │ │ - ldrb r0, [r6, r5] │ │ │ │ + vshr.u32 d16, d30, #28 │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r0, r3 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 386cbc │ │ │ │ + b.n 386d4c │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ ... │ │ │ │ │ │ │ │ 00387324 : │ │ │ │ ldr r3, [pc, #112] @ (387398 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -452854,23 +452853,23 @@ │ │ │ │ b.w 387294 │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003873b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -453006,32 +453005,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #184] @ (3875d8 ) │ │ │ │ ldr r1, [pc, #184] @ (3875dc ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #824 @ 0x338 │ │ │ │ @@ -453045,15 +453044,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r2, #2640 @ 0xa50 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -453064,34 +453063,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (3875ec ) │ │ │ │ ldr r0, [pc, #60] @ (3875f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #792 @ 0x318 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf788003e │ │ │ │ - and.w r0, r6, r6, lsl #1 │ │ │ │ - ldrh r4, [r7, r4] │ │ │ │ + @ instruction: 0xf7d0003e │ │ │ │ + orr.w r0, lr, r6, lsl #1 │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r5, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 387aa0 │ │ │ │ + b.n 387b30 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r7 │ │ │ │ - stc2 0, cr0, [sl, #-248]! @ 0xffffff08 │ │ │ │ - @ instruction: 0xf612003e │ │ │ │ - ldrh r6, [r1, r2] │ │ │ │ + ldc2l 0, cr0, [r2, #-248]! @ 0xffffff08 │ │ │ │ + @ instruction: 0xf65a003e │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsbs r0, ip, #12451840 @ 0xbe0000 │ │ │ │ - ldc2 0, cr0, [r6], #248 @ 0xf8 │ │ │ │ + @ instruction: 0xf624003e │ │ │ │ + ldc2l 0, cr0, [lr], #248 @ 0xf8 │ │ │ │ │ │ │ │ 003875f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -453212,31 +453211,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (38779c ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 5d6764 │ │ │ │ + bl 5d67cc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 387774 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 387770 │ │ │ │ ldr.w ip, [pc, #96] @ 3877a0 │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #92] @ (3877a4 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -453253,19 +453252,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 38775e │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - b.n 3878ac │ │ │ │ + b.n 38793c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003877a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -453275,41 +453274,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (387808 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #48] @ (38780c ) │ │ │ │ ldr r1, [pc, #52] @ (387810 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r1, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ movs r7, r7 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00387814 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -453319,41 +453318,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (387874 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #48] @ (387878 ) │ │ │ │ ldr r1, [pc, #52] @ (38787c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r2, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00387880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -453460,15 +453459,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - vld1.8 @ instruction: 0xf9aa003e │ │ │ │ + ldr??.w r0, [r2, #62] @ 0x3e │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ @@ -453599,46 +453598,46 @@ │ │ │ │ ldr r1, [pc, #84] @ (387b38 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #64] @ (387b3c ) │ │ │ │ ldr r1, [pc, #64] @ (387b40 ) │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 387aa8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 387a4c │ │ │ │ + bgt.n 387adc │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00387b44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -453684,24 +453683,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (387c18 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #84] @ (387c1c ) │ │ │ │ ldr r1, [pc, #84] @ (387c20 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #68] @ (387c24 ) │ │ │ │ ldr r3, [pc, #40] @ (387c08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -453717,23 +453716,23 @@ │ │ │ │ nop │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #204 @ 0xcc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r7, r6] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #272 @ (adr r7, 387d2c ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 387e4c ) │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 387b94 │ │ │ │ + bgt.n 387c24 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00387c28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -454270,23 +454269,23 @@ │ │ │ │ ldr r0, [pc, #36] @ (388158 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #844 @ 0x34c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #144] @ (3881d8 ) │ │ │ │ + ldr r7, [pc, #432] @ (3882f8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orns r0, r2, lr, rrx │ │ │ │ - subs r4, r4, #0 │ │ │ │ + @ instruction: 0xeaba003e │ │ │ │ + subs r4, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #48] @ (388184 ) │ │ │ │ + ldr r7, [pc, #336] @ (3882a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, sl, lr, rrx │ │ │ │ - rsbs r0, ip, #62 @ 0x3e │ │ │ │ + @ instruction: 0xeaa2003e │ │ │ │ + @ instruction: 0xf224003e │ │ │ │ │ │ │ │ 0038815c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w fp, [pc, #432] @ 388320 │ │ │ │ @@ -454306,15 +454305,15 @@ │ │ │ │ beq.n 38823a │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 38823a │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cbz r0, 3881d0 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38964c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -454444,15 +454443,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3881d0 │ │ │ │ b.n 3882e2 │ │ │ │ nop │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00388324 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -454463,24 +454462,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (3883ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #92] @ (3883b0 ) │ │ │ │ ldr r1, [pc, #92] @ (3883b4 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3842e4 │ │ │ │ cbz r0, 388384 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -454497,23 +454496,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #16] @ (3883b8 ) │ │ │ │ + ldr r5, [pc, #304] @ (3884d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r5, r0] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + add r0, pc, #0 @ (adr r0, 3883b0 ) │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 388414 │ │ │ │ + bmi.n 3884a4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3224] @ 389064 │ │ │ │ @@ -454526,23 +454525,23 @@ │ │ │ │ ldr.w r3, [pc, #3216] @ 389070 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r2, [pc, #3196] @ 389074 │ │ │ │ add.w r3, r5, #524 @ 0x20c │ │ │ │ ldr.w r1, [pc, #3192] @ 389078 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r1, [r4, #1752] @ 0x6d8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 388696 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -454555,50 +454554,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 3885f6 │ │ │ │ ldr.w r1, [pc, #3136] @ 38907c │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ cbz r0, 388464 │ │ │ │ ldr.w r1, [pc, #3124] @ 389080 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ cbnz r0, 388464 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #3100] @ 389084 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da2f4 │ │ │ │ + bl 5da35c │ │ │ │ cbz r0, 38847e │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #3076] @ 389088 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r2, [pc, #3064] @ 38908c │ │ │ │ ldr.w r1, [pc, #3064] @ 389090 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #524 @ 0x20c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #3052] @ 389094 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w fp, [pc, #3048] @ 389098 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #220 @ 0xdc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -454606,36 +454605,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr.w r2, [pc, #2984] @ 38909c │ │ │ │ ldr.w r1, [pc, #2984] @ 3890a0 │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [pc, #2968] @ 3890a4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 3886d2 │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 388a08 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -454670,41 +454669,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2852] @ 3890b4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r4, [pc, #2848] @ 3890b8 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #212 @ 0xd4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 38871a │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 3886ba │ │ │ │ @@ -454716,15 +454715,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2252 @ 0x8cc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr.w r2, [pc, #2732] @ 3890c8 │ │ │ │ ldr.w r3, [pc, #2640] @ 389070 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -454758,26 +454757,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2242 @ 0x8c2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ ldr.w r2, [pc, #2632] @ 3890e0 │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2628] @ 3890e4 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2228 @ 0x8b4 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ mov r0, r4 │ │ │ │ bl 38d798 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -454799,15 +454798,15 @@ │ │ │ │ ldr.w r1, [pc, #2552] @ 3890ec │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1313 @ 0x521 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 25f1ec │ │ │ │ b.n 388424 │ │ │ │ @@ -454818,29 +454817,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr.w r2, [pc, #2480] @ 3890f0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 431e84 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 437558 │ │ │ │ ldr.w r3, [r4, #1756] @ 0x6dc │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5d6ff4 │ │ │ │ + bl 5d705c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 388b04 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -455033,27 +455032,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #220 @ 0xdc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr.w r2, [pc, #1908] @ 389100 │ │ │ │ ldr.w r1, [pc, #1908] @ 389104 │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [pc, #1888] @ 389108 │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388e56 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 388d4c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -455072,15 +455071,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr.w r2, [pc, #1820] @ 389118 │ │ │ │ ldr.w r1, [pc, #1820] @ 38911c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 388ae6 │ │ │ │ ldrb.w r5, [r7, #80] @ 0x50 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -455107,15 +455106,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1327 @ 0x52f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388d38 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -455141,37 +455140,37 @@ │ │ │ │ ldr.w r1, [pc, #1676] @ 389134 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r6 │ │ │ │ blx 25df90 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 388c38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1640] @ 389138 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr.w r2, [pc, #1636] @ 38913c │ │ │ │ ldr.w r1, [pc, #1636] @ 389140 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 385888 │ │ │ │ b.n 38861a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ mov r0, r4 │ │ │ │ bl 384484 │ │ │ │ b.n 38861a │ │ │ │ mov r0, r4 │ │ │ │ bl 387934 │ │ │ │ b.n 388774 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -455208,15 +455207,15 @@ │ │ │ │ ldr.w r1, [pc, #1504] @ 38914c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1141 @ 0x475 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3888fa │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 38e608 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 388958 │ │ │ │ mov r0, r4 │ │ │ │ @@ -455226,15 +455225,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 388958 │ │ │ │ ldr.w r0, [pc, #1444] @ 389150 │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7248c8 │ │ │ │ + bl 724918 │ │ │ │ b.n 388958 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 3887f2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -455247,29 +455246,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1400] @ 38915c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1332 @ 0x534 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1380] @ 389160 │ │ │ │ ldr.w r2, [pc, #1380] @ 389164 │ │ │ │ ldr.w r1, [pc, #1380] @ 389168 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388e96 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 388edc │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -455302,15 +455301,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1280] @ 389180 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 385888 │ │ │ │ b.n 38861a │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388556 │ │ │ │ mov r0, r4 │ │ │ │ bl 388324 │ │ │ │ @@ -455333,15 +455332,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1200] @ 38918c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1351 @ 0x547 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ ldr.w r3, [pc, #1180] @ 389190 │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -455353,19 +455352,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1337 @ 0x539 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38861a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ mov r0, r4 │ │ │ │ bl 384484 │ │ │ │ b.n 38861a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388e52 │ │ │ │ @@ -455376,21 +455375,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr.w r2, [pc, #1096] @ 3891a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2316 @ 0x90c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 385888 │ │ │ │ b.n 38861a │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388c42 │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455416,16 +455415,16 @@ │ │ │ │ ldr r1, [pc, #996] @ (3891ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6084 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d60ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388fb4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #968] @ (3891b0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -455499,15 +455498,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #804] @ (3891c4 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2529 @ 0x9e1 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 388abe │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 388e8e │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #776] @ (3891c8 ) │ │ │ │ ldr r2, [pc, #780] @ (3891cc ) │ │ │ │ @@ -455516,15 +455515,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movw r2, #1155 @ 0x483 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 3888fa │ │ │ │ bl 2f2298 │ │ │ │ b.n 388abe │ │ │ │ movs r0, #0 │ │ │ │ bl 42ac54 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 388f4a │ │ │ │ @@ -455556,15 +455555,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #672] @ (3891d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (3891dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 388abe │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 2603f0 │ │ │ │ mov r7, r0 │ │ │ │ b.n 388eec │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -455575,15 +455574,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #640] @ (3891e8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2561 @ 0xa01 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 388abe │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 3892a0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 389298 │ │ │ │ @@ -455594,15 +455593,15 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 388dc0 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ b.n 388de4 │ │ │ │ ldr r3, [pc, #556] @ (3891ec ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -455665,189 +455664,186 @@ │ │ │ │ strh.w r8, [r6, r3] │ │ │ │ b.n 388e3e │ │ │ │ nop │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #376] @ (3891e8 ) │ │ │ │ + ldr r4, [pc, #664] @ (389308 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 388fcc │ │ │ │ + bcc.n 38905c │ │ │ │ movs r4, r7 │ │ │ │ - bne.n 388fa0 │ │ │ │ + bne.n 389030 │ │ │ │ movs r5, r7 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r4, #20 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xe832003e │ │ │ │ - ldr r3, [pc, #664] @ (389324 ) │ │ │ │ + ldrd r0, r0, [sl], #-248 @ 0xf8 │ │ │ │ + ldr r3, [pc, #952] @ (389444 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 3890a8 │ │ │ │ + bcc.n 389138 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 388fb8 │ │ │ │ + bcs.n 389048 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #880] @ (38941c ) │ │ │ │ + ldr r3, [pc, #144] @ (38913c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 38908c │ │ │ │ + bcs.n 38911c │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #248] @ (3891b8 ) │ │ │ │ + ldr r2, [pc, #536] @ (3892d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc 0, cr0, [r8, #248] @ 0xf8 │ │ │ │ - b.n 388bd0 │ │ │ │ + ldcl 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ + b.n 388c60 │ │ │ │ movs r6, r7 │ │ │ │ movs r6, #46 @ 0x2e │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #70 @ 0x46 │ │ │ │ lsls r6, r6, #1 │ │ │ │ cbz r5, 389104 │ │ │ │ - vtbx.8 d20, {d31- │ │ │ │ + stc 0, cr0, [r6, #-248]! @ 0xffffff08 │ │ │ │ + b.n 388b84 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [sl], {62} @ 0x3e │ │ │ │ - b.n 388aac │ │ │ │ + ldcl 0, cr0, [r2], {62} @ 0x3e │ │ │ │ + b.n 388b3c │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [r8], #248 @ 0xf8 │ │ │ │ - b.n 388a10 │ │ │ │ + stc 0, cr0, [r0, #-248] @ 0xffffff08 │ │ │ │ + b.n 388aa0 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [ip, #248]! @ 0xf8 │ │ │ │ - ldr r7, [pc, #1008] @ (3894e8 ) │ │ │ │ + ldcl 0, cr0, [r4, #248]! @ 0xf8 │ │ │ │ + str r4, [r0, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - mov sl, r9 │ │ │ │ + bx r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388a24 │ │ │ │ + b.n 388ab4 │ │ │ │ movs r6, r7 │ │ │ │ - mov r2, fp │ │ │ │ + mov sl, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc 0, cr0, [r0], #248 @ 0xf8 │ │ │ │ - b.n 389460 │ │ │ │ + stcl 0, cr0, [r8], #248 @ 0xf8 │ │ │ │ + b.n 3894f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #424] @ (3892c4 ) │ │ │ │ + ldr r7, [pc, #712] @ (3893e4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ movs r7, r7 │ │ │ │ - cmp lr, pc │ │ │ │ + mov r6, r8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe99e003e │ │ │ │ - b.n 3893b8 │ │ │ │ + strd r0, r0, [r6, #248]! @ 0xf8 │ │ │ │ + b.n 389448 │ │ │ │ movs r6, r7 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp lr, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrrc 0, 3, r0, r0, cr14 @ │ │ │ │ - b.n 3892f0 │ │ │ │ + ldc 0, cr0, [r8], {62} @ 0x3e │ │ │ │ + b.n 389380 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #560] @ (389370 ) │ │ │ │ + ldr r6, [pc, #848] @ (389490 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ - add sl, sl │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r0, #248] @ 0xf8 │ │ │ │ - b.n 389180 │ │ │ │ + ands.w r0, r8, lr, rrx │ │ │ │ + b.n 389210 │ │ │ │ movs r6, r7 │ │ │ │ - ands.w r0, sl, lr, rrx │ │ │ │ - add r2, sp │ │ │ │ + orn r0, r2, lr, rrx │ │ │ │ + add sl, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strex r0, r0, [r0, #248] @ 0xf8 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + stmia.w r8, {r1, r2, r3, r4, r5} │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - add r2, r7 │ │ │ │ + add sl, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #392] @ (3892f0 ) │ │ │ │ + ldr r5, [pc, #680] @ (389410 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ cbnz r7, 3891a8 │ │ │ │ vabal.u , d15, d31 │ │ │ │ vcvt.f32.u32 d26, d25, #1 │ │ │ │ - vrsra.u64 d20, d30, #1 │ │ │ │ + vraddhn.i d20, , q3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #928] @ (389520 ) │ │ │ │ + ldr r5, [pc, #192] @ (389240 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r6, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r7 │ │ │ │ - muls r0, r6 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 389110 │ │ │ │ - movs r6, r7 │ │ │ │ - udf #172 @ 0xac │ │ │ │ + @ instruction: 0xe80a003e │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ - muls r0, r0 │ │ │ │ + bics r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38902c │ │ │ │ + b.n 3890bc │ │ │ │ movs r6, r7 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ - ldrd r0, r0, [r8], #248 @ 0xf8 │ │ │ │ - negs r0, r7 │ │ │ │ + strd r0, r0, [r0, #-248] @ 0xf8 │ │ │ │ + cmn r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #640] @ (38942c ) │ │ │ │ + ldr r3, [pc, #928] @ (38954c ) │ │ │ │ movs r4, r7 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [r8, #248] @ 0xf8 │ │ │ │ + bic.w r0, r0, lr, rrx │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 389140 │ │ │ │ - movs r6, r7 │ │ │ │ - ble.n 389218 │ │ │ │ + @ instruction: 0xe80a003e │ │ │ │ + ble.n 3892a8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe820003e │ │ │ │ - bgt.n 3891a0 │ │ │ │ + strd r0, r0, [r8], #-248 @ 0xf8 │ │ │ │ + ble.n 389230 │ │ │ │ movs r6, r7 │ │ │ │ - adcs r6, r7 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388f50 │ │ │ │ + b.n 388fe0 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 389158 │ │ │ │ + ble.n 3891e8 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 389290 │ │ │ │ + bgt.n 389120 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe854003e │ │ │ │ - asrs r2, r0 │ │ │ │ + ldmia.w ip, {r1, r2, r3, r4, r5} │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 389230 │ │ │ │ - movs r6, r7 │ │ │ │ - b.n 389190 │ │ │ │ + bgt.n 3892c0 │ │ │ │ movs r6, r7 │ │ │ │ + @ instruction: 0xe81a003e │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r2, #248] @ 0xf8 │ │ │ │ + stmia.w sl, {r1, r2, r3, r4, r5} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388e3e │ │ │ │ ldr r3, [pc, #380] @ (38937c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455857,15 +455853,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 388e3e │ │ │ │ ldr r0, [pc, #364] @ (389384 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 388e3e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388e3e │ │ │ │ ldr r3, [pc, #348] @ (389388 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455874,45 +455870,45 @@ │ │ │ │ ldr r3, [pc, #328] @ (389380 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 388e3e │ │ │ │ ldr r0, [pc, #328] @ (38938c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 388e3e │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #316] @ (389390 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #312] @ (389394 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #312] @ (389398 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2564 @ 0xa04 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 388abe │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #288] @ (38939c ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #288] @ (3893a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #288] @ (3893a4 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2558 @ 0x9fe │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 388abe │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 388f96 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 388f96 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -455924,15 +455920,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #248] @ (3893b0 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2593 @ 0xa21 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.w 388abe │ │ │ │ ldr r3, [pc, #228] @ (3893b4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389030 │ │ │ │ @@ -455940,15 +455936,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 389030 │ │ │ │ ldr r0, [pc, #208] @ (3893b8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 389030 │ │ │ │ ldr r3, [pc, #200] @ (3893bc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389012 │ │ │ │ @@ -455959,15 +455955,15 @@ │ │ │ │ bpl.w 389012 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #172] @ (3893c0 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 389012 │ │ │ │ ldr r3, [pc, #144] @ (3893b4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389058 │ │ │ │ @@ -455976,15 +455972,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 389058 │ │ │ │ ldr r0, [pc, #132] @ (3893c4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 389058 │ │ │ │ ldr r3, [pc, #124] @ (3893c8 ) │ │ │ │ movw r2, #1394 @ 0x572 │ │ │ │ ldr r1, [pc, #120] @ (3893cc ) │ │ │ │ ldr r0, [pc, #124] @ (3893d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -456001,59 +455997,59 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388fb4 │ │ │ │ + b.n 389044 │ │ │ │ movs r6, r7 │ │ │ │ adds r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388ed8 │ │ │ │ + b.n 388f68 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3893f4 │ │ │ │ + bls.n 389484 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388d84 │ │ │ │ + b.n 388e14 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r6, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3893b4 │ │ │ │ + bls.n 389444 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388cdc │ │ │ │ + b.n 388d6c │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38935c │ │ │ │ + bls.n 3893ec │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388dd4 │ │ │ │ + b.n 388e64 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #512] @ (3895b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388f38 │ │ │ │ + b.n 388fc8 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388e60 │ │ │ │ + b.n 388ef0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 388e94 │ │ │ │ + b.n 388f24 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 389444 │ │ │ │ + bhi.n 3892d4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389774 │ │ │ │ + b.n 389804 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 389420 │ │ │ │ + bhi.n 3894b0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389718 │ │ │ │ + b.n 3897a8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003893e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -456101,26 +456097,26 @@ │ │ │ │ bl 381d00 │ │ │ │ b.n 389418 │ │ │ │ ldr r1, [pc, #32] @ (389478 ) │ │ │ │ ldr r0, [pc, #36] @ (38947c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 72485c │ │ │ │ + bl 7248ac │ │ │ │ blx 260028 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ adds r2, r3, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 388d9c │ │ │ │ + b.n 388e2c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00389480 : │ │ │ │ ldr.w r2, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r2, 389494 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -456144,15 +456140,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (3894c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ asrs r6, r0, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -456161,51 +456157,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (389538 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #72] @ (38953c ) │ │ │ │ ldr r1, [pc, #72] @ (389540 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #56] @ (389544 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (389548 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #52] @ (38954c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r7, #17 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, lr │ │ │ │ + add r8, r7 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r2, r7, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -456220,60 +456216,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (3895e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #104] @ (3895e4 ) │ │ │ │ ldr r1, [pc, #104] @ (3895e8 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #84] @ (3895ec ) │ │ │ │ ldr r1, [pc, #88] @ (3895f0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 4367cc │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 4367cc │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 4367cc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3857ec │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ - mvns r2, r5 │ │ │ │ + add r2, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003895f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -456415,15 +456411,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38964c │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -456451,19 +456447,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4367bc │ │ │ │ mov r1, r4 │ │ │ │ b.n 389786 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + subs r2, r7, #6 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (389970 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -456475,33 +456471,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #388] @ (38997c ) │ │ │ │ ldr r1, [pc, #392] @ (389980 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #372] @ (389984 ) │ │ │ │ ldr r1, [pc, #372] @ (389988 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -456534,15 +456530,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 38971c │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 389940 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (389998 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -456609,64 +456605,64 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r3, #4 │ │ │ │ movs r5, r7 │ │ │ │ - nop {13} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, #64 @ 0x40 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs r0, r6 │ │ │ │ + sbcs r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ite vc │ │ │ │ - movvc r4, r7 │ │ │ │ - strbvs r4, [r7, #25] │ │ │ │ + itt lt │ │ │ │ + movlt r4, r7 │ │ │ │ + strblt r4, [r0, #27] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3893e0 │ │ │ │ + b.n 389470 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3893cc │ │ │ │ + b.n 38945c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3893a4 │ │ │ │ + b.n 389434 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389378 │ │ │ │ + b.n 389408 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38935c │ │ │ │ + b.n 3893ec │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38934c │ │ │ │ + b.n 3893dc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003899a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 431e54 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 389550 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ mov r0, r4 │ │ │ │ bl 3897c0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 4349a4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00389a04 : │ │ │ │ @@ -456684,15 +456680,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (389b20 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -456769,30 +456765,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (389b2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d3d90 │ │ │ │ + b.w 5d3df8 │ │ │ │ nop │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 389ae0 │ │ │ │ + bvs.n 389b70 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389b30 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -456837,15 +456833,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #92] @ (389c08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -456864,19 +456860,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r7, r3 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 389c88 │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00389c0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -456891,34 +456887,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (389dc4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #384] @ (389dc8 ) │ │ │ │ ldr r1, [pc, #388] @ (389dcc ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #372] @ (389dd0 ) │ │ │ │ ldr r1, [pc, #372] @ (389dd4 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -456942,22 +456938,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (389de0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389d8c │ │ │ │ vldr d7, [pc, #196] @ 389da8 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (389de4 ) │ │ │ │ @@ -457028,43 +457024,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ asrs r2, r3, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 389e1a │ │ │ │ + cbnz r4, 389e2c │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r0, #9] │ │ │ │ + strb r4, [r1, #10] │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 389d20 │ │ │ │ + bcc.n 389db0 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389fbc │ │ │ │ + b.n 38a04c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389fb8 │ │ │ │ + b.n 38a048 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389ec8 │ │ │ │ + b.n 389f58 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 389f94 │ │ │ │ + b.n 38a024 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r3, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00389df8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -457076,15 +457072,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (389ec8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 389e9e │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 389e3a │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -457098,47 +457094,47 @@ │ │ │ │ bl 43761c │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 43761c │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 389550 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5da1f8 │ │ │ │ + b.w 5da260 │ │ │ │ ldr r1, [pc, #44] @ (389ecc ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (389ed0 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 389eb4 │ │ │ │ + bcs.n 389f44 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #512] @ 0x200 │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00389ed4 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457264,66 +457260,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (38a094 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 389fba │ │ │ │ ldr r3, [pc, #84] @ (38a098 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (38a09c ) │ │ │ │ ldr r1, [pc, #84] @ (38a0a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38a03c │ │ │ │ ldr r3, [pc, #68] @ (38a0a4 ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (38a0a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (38a0ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38a03c │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r2, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #28 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 38a060 │ │ │ │ + udf #44 @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r4, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 38a030 │ │ │ │ + udf #14 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + udf #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 38a000 │ │ │ │ + ble.n 38a090 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -457338,15 +457334,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38a0e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ lsrs r6, r4, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -457354,39 +457350,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (38a140 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (38a144 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #52] @ (38a148 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (38a14c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ movs r7, r7 │ │ │ │ push {r1, r2, r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsrs r4, r4, #13 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 0038a150 : │ │ │ │ @@ -457408,24 +457404,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #284] @ (38a2b0 ) │ │ │ │ ldr r1, [pc, #288] @ (38a2b4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 38a1b4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -457450,23 +457446,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #204] @ (38a2c4 ) │ │ │ │ ldr r1, [pc, #204] @ (38a2c8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3852e0 │ │ │ │ ldr r3, [pc, #188] @ (38a2cc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38a254 │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -457507,60 +457503,60 @@ │ │ │ │ ldr r0, [pc, #100] @ (38a2d8 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38a216 │ │ │ │ ldr r3, [pc, #76] @ (38a2dc ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (38a2e0 ) │ │ │ │ ldr r0, [pc, #80] @ (38a2e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r6, r3, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ movs r7, r7 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb638 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r3, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #140 @ 0x8c │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r2, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 38a228 │ │ │ │ + bgt.n 38a2b8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 38a3b8 │ │ │ │ + bgt.n 38a248 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 38a3dc │ │ │ │ + bgt.n 38a26c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038a2e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -457574,26 +457570,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r9, [pc, #292] @ 38a440 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #288] @ (38a444 ) │ │ │ │ ldr r1, [pc, #288] @ (38a448 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 38a34a │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -457634,23 +457630,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #156] @ (38a458 ) │ │ │ │ ldr r1, [pc, #160] @ (38a45c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3852e0 │ │ │ │ ldr r3, [pc, #144] @ (38a460 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a36e │ │ │ │ ldr r3, [pc, #136] @ (38a464 ) │ │ │ │ @@ -457668,15 +457664,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (38a46c ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38a36e │ │ │ │ mov r0, r6 │ │ │ │ bl 388324 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38a35a │ │ │ │ b.n 38a36a │ │ │ │ ldr r3, [pc, #80] @ (38a470 ) │ │ │ │ @@ -457685,49 +457681,49 @@ │ │ │ │ ldr r0, [pc, #80] @ (38a478 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #170 @ 0xaa │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #100 @ 0x64 │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r6, r3, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #16 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r6, #22 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 38a4ce │ │ │ │ + push {r4} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 38a4fc │ │ │ │ + blt.n 38a38c │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 38a428 │ │ │ │ + blt.n 38a4b8 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 38a44c │ │ │ │ + blt.n 38a4dc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038a47c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -457779,28 +457775,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (38a52c ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38a4be │ │ │ │ nop │ │ │ │ lsls r4, r7, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 38a560 │ │ │ │ + bge.n 38a5f0 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 38a5c0 │ │ │ │ + bcs.n 38a450 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 38a54a │ │ │ │ movs r0, #0 │ │ │ │ @@ -457869,28 +457865,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (38a608 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (38a60c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38a5aa │ │ │ │ nop │ │ │ │ lsls r2, r3, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 38a6dc │ │ │ │ + bne.n 38a56c │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a6d4 │ │ │ │ + bls.n 38a564 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -457913,40 +457909,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (38a8cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #612] @ (38a8d0 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [pc, #592] @ (38a8d4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38a8a4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 69c03c │ │ │ │ + bl 69c08c │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (38a8d8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 38a6c2 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a8b4 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -457956,59 +457952,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a75a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (38a8dc ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (38a8e0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (38a8e4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (38a8e8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (38a8ec ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (38a8f0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38a81a │ │ │ │ ldr.w sl, [pc, #400] @ 38a8f4 │ │ │ │ ldr r3, [pc, #400] @ (38a8f8 ) │ │ │ │ ldr.w fp, [pc, #404] @ 38a8fc │ │ │ │ add sl, pc │ │ │ │ @@ -458032,25 +458028,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38a818 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 38a776 │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -458072,24 +458068,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 38a7b0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (38a908 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 38a840 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 38a840 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 38a840 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -458105,27 +458101,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (38a90c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 38a7aa │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 38a884 │ │ │ │ ldr r3, [pc, #156] @ (38a910 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 38a7aa │ │ │ │ ldr r3, [pc, #148] @ (38a914 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38a7f4 │ │ │ │ ldr r3, [pc, #144] @ (38a918 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38a874 │ │ │ │ @@ -458133,75 +458129,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (38a91c ) │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 38a6cc │ │ │ │ ldr r1, [pc, #120] @ (38a920 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 38a69a │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (38a924 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 38a6c2 │ │ │ │ - bls.n 38a968 │ │ │ │ + bls.n 38a7f8 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a96c │ │ │ │ + bls.n 38a7fc │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r5, #2] │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 38a964 │ │ │ │ + bls.n 38a7f4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a9b8 │ │ │ │ + bls.n 38a848 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a9c8 │ │ │ │ + bls.n 38a858 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a9e0 │ │ │ │ + bls.n 38a870 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a9e4 │ │ │ │ + bls.n 38a874 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a800 │ │ │ │ + bls.n 38a890 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a824 │ │ │ │ + bls.n 38a8b4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a88c │ │ │ │ + bge.n 38a91c │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 38a95c │ │ │ │ + bge.n 38a9ec │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 38a908 │ │ │ │ + bge.n 38a998 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a858 │ │ │ │ + bls.n 38a8e8 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38a864 │ │ │ │ + bvc.n 38a8f4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a914 │ │ │ │ + bls.n 38a9a4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 38a91c │ │ │ │ + bls.n 38a9ac │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38a970 │ │ │ │ + bvc.n 38aa00 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrb r2, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 38a848 │ │ │ │ + bvc.n 38a8d8 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38a98c │ │ │ │ + bvc.n 38aa1c │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38a9b8 │ │ │ │ + bvc.n 38a848 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038a928 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -458228,15 +458224,15 @@ │ │ │ │ bne.n 38a956 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38a950 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ff274 │ │ │ │ + b.w 6ff2c4 │ │ │ │ nop │ │ │ │ lsls r2, r2, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (38ab70 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0038a980 : │ │ │ │ @@ -458279,23 +458275,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (38ab04 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #272] @ (38ab08 ) │ │ │ │ ldr r1, [pc, #276] @ (38ab0c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3852e0 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (38ab10 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -458317,15 +458313,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 38ab1c │ │ │ │ ldr.w r8, [pc, #204] @ 38ab20 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 38aaa8 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -458342,15 +458338,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 38aa64 │ │ │ │ ldr r2, [pc, #116] @ (38ab28 ) │ │ │ │ ldr r3, [pc, #64] @ (38aaf4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -458378,41 +458374,41 @@ │ │ │ │ blx 25fb74 <__snprintf_chk@plt> │ │ │ │ b.n 38a9d8 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 38aa78 │ │ │ │ + bhi.n 38ab08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r3, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 38aa4c │ │ │ │ + bvc.n 38aadc │ │ │ │ movs r6, r7 │ │ │ │ - negs r0, r0 │ │ │ │ + cmp r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 38aa8c │ │ │ │ + bvc.n 38ab1c │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 38aba8 │ │ │ │ + bvc.n 38aa38 │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r3, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 38aaf4 │ │ │ │ + bvc.n 38ab84 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ab30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -458428,15 +458424,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -458458,15 +458454,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (38ae00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 47a480 │ │ │ │ ldr r2, [pc, #580] @ (38ae04 ) │ │ │ │ ldr r3, [pc, #560] @ (38adf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -458482,114 +458478,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (38ae08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7150d0 │ │ │ │ + bl 715120 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 38f858 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38ad5e │ │ │ │ ldr r1, [pc, #516] @ (38ae0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714ea0 │ │ │ │ + bl 714ef0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38adce │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 385518 │ │ │ │ ldr r1, [pc, #496] @ (38ae10 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7151c0 │ │ │ │ + bl 715210 │ │ │ │ cbz r0, 38ac44 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (38ae14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714ea0 │ │ │ │ + bl 714ef0 │ │ │ │ cbz r0, 38ac5c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (38ae18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 714ea0 │ │ │ │ + bl 714ef0 │ │ │ │ cbz r0, 38ac74 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (38ae1c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #412] @ (38ae20 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #400] @ (38ae24 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #388] @ (38ae28 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #376] @ (38ae2c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #364] @ (38ae30 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #352] @ (38ae34 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ ldr r1, [pc, #340] @ (38ae38 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71511c │ │ │ │ + bl 71516c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 38f03c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38ad94 │ │ │ │ @@ -458602,52 +458598,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #288] @ (38ae48 ) │ │ │ │ ldr r1, [pc, #288] @ (38ae4c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 3852e0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (38ae50 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 69c0c8 │ │ │ │ + bl 69c118 │ │ │ │ b.n 38abb4 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719e58 │ │ │ │ + bl 719ea8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38adb2 │ │ │ │ ldr r1, [pc, #228] @ (38ae54 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7151c0 │ │ │ │ + bl 715210 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 38ac14 │ │ │ │ ldr r3, [pc, #208] @ (38ae58 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (38ae5c ) │ │ │ │ ldr r1, [pc, #212] @ (38ae60 ) │ │ │ │ add r3, pc │ │ │ │ @@ -458661,118 +458657,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (38ae6c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ b.n 38abb4 │ │ │ │ ldr r3, [pc, #188] @ (38ae70 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (38ae74 ) │ │ │ │ ldr r1, [pc, #188] @ (38ae78 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38abb4 │ │ │ │ ldr r3, [pc, #172] @ (38ae7c ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (38ae80 ) │ │ │ │ ldr r1, [pc, #172] @ (38ae84 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38abb4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r1, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 38ae42 │ │ │ │ + cbz r0, 38ae54 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38ad80 │ │ │ │ + bvc.n 38ae10 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38ad20 │ │ │ │ + bvs.n 38adb0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r2, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bmi.n 38adbc │ │ │ │ + bpl.n 38ae4c │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 38ad50 │ │ │ │ + bvs.n 38ade0 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38ad80 │ │ │ │ + bvs.n 38ae10 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38ad70 │ │ │ │ + bvs.n 38ae00 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38ad54 │ │ │ │ + bvs.n 38ade4 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38af10 │ │ │ │ + bvs.n 38ada0 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38af18 │ │ │ │ + bvs.n 38ada8 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38af0c │ │ │ │ + bvs.n 38ad9c │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38af00 │ │ │ │ + bvs.n 38ad90 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38aeb4 │ │ │ │ + bvs.n 38ad44 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38aed8 │ │ │ │ + bvs.n 38ad68 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38aecc │ │ │ │ + bvs.n 38ad5c │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 38aec0 │ │ │ │ + bvs.n 38ad50 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 38ae4c │ │ │ │ + bvs.n 38aedc │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 38aebc │ │ │ │ + bpl.n 38af4c │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #124 @ 0x7c │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 38addc │ │ │ │ + bpl.n 38ae6c │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38adac │ │ │ │ + bmi.n 38ae3c │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38ad94 │ │ │ │ + bpl.n 38ae24 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38ad88 │ │ │ │ + bmi.n 38ae18 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #78 @ 0x4e │ │ │ │ + movs r7, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 38ae10 │ │ │ │ + bpl.n 38aea0 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38af5c │ │ │ │ + bmi.n 38adec │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 38ae3c │ │ │ │ + bpl.n 38aecc │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 38af34 │ │ │ │ + bmi.n 38adc4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (38b178 ) │ │ │ │ @@ -459041,22 +459037,22 @@ │ │ │ │ ldrb r1, [r3, #25] │ │ │ │ bl 38ae88 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 38b150 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [ip, #404]! @ 0x194 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r7, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ umaal r0, r0, r0, r5 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0038b190 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -459159,15 +459155,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (38b37c ) │ │ │ │ ldr r1, [pc, #228] @ (38b380 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -459188,26 +459184,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (38b388 ) │ │ │ │ ldr r1, [pc, #168] @ (38b38c ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b2ac │ │ │ │ ldr.w ip, [pc, #152] @ 38b390 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (38b394 ) │ │ │ │ ldr r1, [pc, #152] @ (38b398 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b2ac │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -459235,39 +459231,39 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ movs r0, #1 │ │ │ │ b.n 38b2ae │ │ │ │ nop │ │ │ │ - bne.n 38b3b4 │ │ │ │ + bne.n 38b444 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #148 @ 0x94 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 38b338 │ │ │ │ + bne.n 38b3c8 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 38b3a8 │ │ │ │ + bne.n 38b438 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 38b2b4 │ │ │ │ + beq.n 38b344 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 38b2b4 │ │ │ │ + beq.n 38b344 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #120 @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 38b488 │ │ │ │ + beq.n 38b318 │ │ │ │ movs r6, r7 │ │ │ │ - itt cs │ │ │ │ - movcs r6, r7 │ │ │ │ - pushcs {r4, r5, r6, lr} │ │ │ │ + ite vs │ │ │ │ + movvs r6, r7 │ │ │ │ + pushvc {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (38b42c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #124] @ (38b430 ) │ │ │ │ add r2, pc │ │ │ │ @@ -459312,25 +459308,25 @@ │ │ │ │ bpl.n 38b3c4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (38b43c ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38b3c4 │ │ │ │ nop │ │ │ │ ldrb.w r0, [ip, #101] @ 0x65 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + beq.n 38b4a4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -459402,15 +459398,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (38b528 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38b478 │ │ │ │ b.n 38b48e │ │ │ │ ldr r3, [pc, #40] @ (38b52c ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (38b530 ) │ │ │ │ ldr r0, [pc, #40] @ (38b534 ) │ │ │ │ @@ -459423,21 +459419,21 @@ │ │ │ │ @ instruction: 0xf7f40065 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r4, r5, r6} │ │ │ │ + ldmia r6!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r7!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -459446,15 +459442,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [pc, #280] @ (38b680 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 38b57e │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -459501,32 +459497,32 @@ │ │ │ │ bl 38718c │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 5d6534 │ │ │ │ + bl 5d659c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38b5c0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ cbz r7, 38b628 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 38b610 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -459553,22 +459549,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (38b68c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b636 │ │ │ │ ldc2 0, cr0, [r2, #-468]! @ 0xfffffe2c │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b690 : │ │ │ │ ldrh.w r2, [r0, #1460] @ 0x5b4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38b738 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -459612,17 +459608,17 @@ │ │ │ │ ldrh r7, [r3, #14] │ │ │ │ cbz r7, 38b718 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38b700 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 25df90 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -459723,37 +459719,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (38b848 ) │ │ │ │ ldr r0, [pc, #56] @ (38b84c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 38b842 │ │ │ │ + cbnz r2, 38b854 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r7, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 38b844 │ │ │ │ + cbnz r6, 38b856 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038b850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -459766,16 +459762,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (38bb34 ) │ │ │ │ ldr r2, [pc, #704] @ (38bb38 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r3, [pc, #692] @ (38bb3c ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38b976 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -459813,15 +459809,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 38b9ca │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 38b9e6 │ │ │ │ @@ -459881,15 +459877,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -459905,39 +459901,39 @@ │ │ │ │ ldr r1, [pc, #388] @ (38bb58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b9a6 │ │ │ │ ldr r3, [pc, #372] @ (38bb5c ) │ │ │ │ ldr r2, [pc, #372] @ (38bb60 ) │ │ │ │ ldr r1, [pc, #376] @ (38bb64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #301 @ 0x12d │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b9a6 │ │ │ │ ldr r3, [pc, #356] @ (38bb68 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ ldr r4, [pc, #352] @ (38bb6c ) │ │ │ │ ldr r1, [pc, #356] @ (38bb70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b9a6 │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -460010,15 +460006,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b9a6 │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 38ba24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -460029,71 +460025,71 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (38bb84 ) │ │ │ │ mov.w r2, #278 @ 0x116 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b9a6 │ │ │ │ ldr r4, [pc, #112] @ (38bb88 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (38bb8c ) │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38b9a6 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r2, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r1, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfa120075 │ │ │ │ pli [r9, #4095] @ 0xfff │ │ │ │ - subs r2, r4, r6 │ │ │ │ + subs r2, r5, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r5, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r3, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bb90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -460116,24 +460112,24 @@ │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38bc2e │ │ │ │ ldr r5, [pc, #348] @ (38bd28 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #340] @ (38bd2c ) │ │ │ │ ldr r1, [pc, #340] @ (38bd30 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #10 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38bc86 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 38bca2 │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -460188,46 +460184,46 @@ │ │ │ │ ldr r1, [pc, #212] @ (38bd48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38bc9e │ │ │ │ ldr r4, [pc, #196] @ (38bd4c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (38bd50 ) │ │ │ │ mov.w r2, #370 @ 0x172 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ b.n 38bc30 │ │ │ │ ldr r2, [pc, #176] @ (38bd54 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (38bd58 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38bc9e │ │ │ │ ldr r4, [pc, #156] @ (38bd5c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (38bd60 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38bc9e │ │ │ │ blx 25fa98 │ │ │ │ ldr r3, [pc, #136] @ (38bd64 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -460254,39 +460250,39 @@ │ │ │ │ b.n 38bc18 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0aa0065 │ │ │ │ @ instruction: 0xf0a20065 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfaca003c │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + smlatt r0, r2, ip, r0 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf68e0075 │ │ │ │ ands.w r0, ip, #101 @ 0x65 │ │ │ │ movw r0, #10357 @ 0x2875 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r4} │ │ │ │ + ldmia r0!, {r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs.w r0, sl, #16056320 @ 0xf50000 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ @@ -460389,25 +460385,25 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (38be90 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38be3e │ │ │ │ nop │ │ │ │ cdp 0, 4, cr0, cr10, cr5, {3} │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038be94 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 38bea4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -460506,19 +460502,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38bfa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r6, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bfa4 : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -460556,19 +460552,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38c018 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r6, #20 │ │ │ │ + asrs r2, r7, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038c01c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 38c030 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -460653,15 +460649,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5e2b34 │ │ │ │ + bl 5e2b9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -460671,15 +460667,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5e30ac │ │ │ │ + bl 5e3114 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 38c17c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -460739,48 +460735,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 38c236 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 2f9d70 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #64] @ (38c260 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ef1e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 38c1ea │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r4, #16] │ │ │ │ + str r4, [r5, #20] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ orn r0, r8, r5, asr #1 │ │ │ │ ldr r0, [pc, #496] @ (38c454 ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -460952,26 +460948,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (38c5c4 ) │ │ │ │ ldr r7, [pc, #412] @ (38c5c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38c528 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38c5aa │ │ │ │ cmp r2, #3 │ │ │ │ @@ -461043,15 +461039,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (38c5e8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 38c376 │ │ │ │ ldr r3, [pc, #192] @ (38c5ec ) │ │ │ │ add r3, pc │ │ │ │ b.n 38c45e │ │ │ │ ldr.w lr, [pc, #192] @ 38c5f0 │ │ │ │ add lr, pc │ │ │ │ b.n 38c4e6 │ │ │ │ @@ -461114,73 +461110,73 @@ │ │ │ │ b.n 38c478 │ │ │ │ nop │ │ │ │ strd r0, r0, [r6, #-404] @ 0x194 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #21 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r3, r4] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r0, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -461393,19 +461389,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38c85c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ - movs r6, r7 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + ite cs │ │ │ │ + movcs r6, r7 │ │ │ │ + addcc r0, sp, #448 @ 0x1c0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -461535,23 +461531,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38ca44 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -461601,15 +461597,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38cab4 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461622,29 +461618,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 38ca2a │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [r8, #-240] @ 0xffffff10 │ │ │ │ - lsrs r4, r3, #15 │ │ │ │ + ldcl 0, cr0, [r0, #-240] @ 0xffffff10 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cab8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5d6624 │ │ │ │ + b.w 5d668c │ │ │ │ nop │ │ │ │ │ │ │ │ 0038cac0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -461658,22 +461654,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 38cb5c │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 38cb5c │ │ │ │ @@ -461710,15 +461706,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (38cbf4 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461727,15 +461723,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (38cbfc ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38cb7e │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 38c1b8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -461746,28 +461742,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 38cb42 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - rsb r0, r6, ip, rrx │ │ │ │ - lsrs r4, r0, #11 │ │ │ │ + stc 0, cr0, [lr], {60} @ 0x3c │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 38cc68 │ │ │ │ + pop {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 38cc66 │ │ │ │ + pop {r1} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 38cc7a │ │ │ │ + pop {r1, r6} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 38cc62 │ │ │ │ + cbnz r2, 38cc74 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cc00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -461889,17 +461885,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (38cda0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d3bf8 │ │ │ │ + bl 5d3c60 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -461919,21 +461915,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ b.n 38ce98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - revsh r4, r1 │ │ │ │ + cbnz r4, 38cddc │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + strh r2, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038cda4 : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -461954,15 +461950,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 38ce0e │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 25df90 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -462098,22 +462094,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (38cf64 ) │ │ │ │ ldr r1, [pc, #28] @ (38cf68 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38cf36 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038cf6c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -462187,25 +462183,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (38d03c ) │ │ │ │ ldr r0, [pc, #32] @ (38d040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - lsls r6, r1, #26 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb87a │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 38d0e8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -462223,15 +462219,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (38d0f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 389644 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -462260,21 +462256,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ movs r6, r7 │ │ │ │ blt.n 38d0b4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ blt.n 38d028 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -462288,15 +462284,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (38d188 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 389644 │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (38d18c ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -462320,19 +462316,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -462346,15 +462342,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 2f9d70 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (38d220 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 38d1ea │ │ │ │ movs r3, #0 │ │ │ │ @@ -462368,31 +462364,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #40] @ (38d224 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ef1e4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5da1f8 │ │ │ │ - str r2, [r2, r5] │ │ │ │ + b.w 5da260 │ │ │ │ + str r2, [r3, r6] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ movs r4, r7 │ │ │ │ bge.n 38d12c │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [pc, #496] @ (38d418 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462557,15 +462553,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (38d4d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da49c │ │ │ │ + bl 5da504 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38d478 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -462647,21 +462643,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (38d4e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 38d546 │ │ │ │ + cbz r0, 38d558 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 38d560 │ │ │ │ + push {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d4e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -462726,15 +462722,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 38d572 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (38d5cc ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (38d5d0 ) │ │ │ │ ldr r0, [pc, #32] @ (38d5d4 ) │ │ │ │ @@ -462745,19 +462741,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bvc.n 38d664 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 38d580 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxth r6, r3 │ │ │ │ + uxtb r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ - uxtb r6, r6 │ │ │ │ + cbz r6, 38d626 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d5d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -462783,23 +462779,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r5, pc │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 384f60 │ │ │ │ cbnz r0, 38d682 │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -462825,44 +462821,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 38d644 │ │ │ │ movs r2, #9 │ │ │ │ b.n 38d646 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 723d78 │ │ │ │ + bl 723dc8 │ │ │ │ b.n 38d658 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 38d780 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r7, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #8] @ (38d6d0 ) │ │ │ │ + ldr r5, [pc, #296] @ (38d7f0 ) │ │ │ │ movs r7, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ movs r6, r7 │ │ │ │ bpl.n 38d6c4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 0038d6dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462881,58 +462877,58 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add r5, pc │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5d66ec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 384f60 │ │ │ │ cbnz r0, 38d746 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 38d4e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 38d734 │ │ │ │ movs r2, #9 │ │ │ │ b.n 38d736 │ │ │ │ nop │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #0] @ (38d77c ) │ │ │ │ + ldr r4, [pc, #288] @ (38d89c ) │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u16 q0, q1, #6 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + vshr.u32 q8, q1, #30 │ │ │ │ + strh r6, [r7, #4] │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d788 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 387638 │ │ │ │ │ │ │ │ @@ -462979,18 +462975,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (38d808 ) │ │ │ │ ldr r0, [pc, #20] @ (38d80c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - mcr2 0, 5, r0, cr0, cr2, {2} │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + mcr2 0, 7, r0, cr8, cr2, {2} │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d810 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -463015,18 +463011,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (38d864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mcr2 0, 2, r0, cr10, cr2, {2} │ │ │ │ - add sp, #16 │ │ │ │ + mrc2 0, 4, r0, cr2, cr2, {2} │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ movs r6, r7 │ │ │ │ - sbcs r0, r0 │ │ │ │ + rors r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d868 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -463131,15 +463127,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (38da2c ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 38d974 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -463150,15 +463146,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (38da38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 38d9b0 │ │ │ │ add sp, #12 │ │ │ │ @@ -463174,70 +463170,70 @@ │ │ │ │ ldr r4, [pc, #136] @ (38da40 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (38da44 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (38da48 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (38da4c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (38da50 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stc2l 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldc2 0, cr0, [r4, #328] @ 0x148 │ │ │ │ + ldrb r0, [r4, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 38dad8 │ │ │ │ + ble.n 38d968 │ │ │ │ movs r4, r7 │ │ │ │ - ldc2 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ - ble.n 38da94 │ │ │ │ + stc2l 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + ble.n 38db24 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ movs r6, r7 │ │ │ │ - vmvn.i32 d0, #171 @ 0x000000ab │ │ │ │ - ldr r1, [pc, #64] @ (38da8c ) │ │ │ │ + vshr.u8 d16, d27, #6 │ │ │ │ + ldr r1, [pc, #352] @ (38dbac ) │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #16 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038da54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -463251,24 +463247,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r3, 38dab8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -463323,23 +463319,23 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 38daec │ │ │ │ mov r0, r5 │ │ │ │ bl 38d228 │ │ │ │ b.n 38daec │ │ │ │ - stc2 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ - bgt.n 38dbc4 │ │ │ │ + ldc2l 0, cr0, [r0], #-328 @ 0xfffffeb8 │ │ │ │ + bgt.n 38da54 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r0, #22] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038db54 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5d6624 │ │ │ │ + b.w 5d668c │ │ │ │ nop │ │ │ │ │ │ │ │ 0038db5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -463367,38 +463363,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr r2, [pc, #396] @ (38dd58 ) │ │ │ │ ldr r1, [pc, #396] @ (38dd5c ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 38dcc6 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -463410,19 +463406,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 38dc72 │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 38dd06 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -463439,15 +463435,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 38dc78 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d228 │ │ │ │ b.n 38dc78 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #228] @ (38dd60 ) │ │ │ │ ldr r3, [pc, #204] @ (38dd48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -463467,35 +463463,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 38dc10 │ │ │ │ b.n 38dc72 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (38dd6c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (38dd70 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38dc78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38dc4c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -463507,55 +463503,55 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 38dc78 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d104 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d228 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 38dc78 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - blt.n 38dda4 │ │ │ │ + blt.n 38de34 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r5, #16] │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ movs r4, r7 │ │ │ │ beq.n 38dcdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb040052 │ │ │ │ - stc2l 0, cr0, [lr, #236] @ 0xec │ │ │ │ - bxns sl │ │ │ │ + @ instruction: 0xfb4c0052 │ │ │ │ + mrc2 0, 0, r0, cr6, cr11, {1} │ │ │ │ + blxns r3 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r3, #6 │ │ │ │ movs r6, r7 │ │ │ │ ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #608 @ 0x260 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #256 @ 0x100 │ │ │ │ + add r4, sp, #544 @ 0x220 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ - vst1.8 @ instruction: 0xf98c0052 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + ldr??.w r0, [r4, #82] @ 0x52 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #256 @ 0x100 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038dd80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -463641,53 +463637,53 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 389644 │ │ │ │ ldr r2, [pc, #72] @ (38ded0 ) │ │ │ │ ldr r1, [pc, #72] @ (38ded4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d3bf8 │ │ │ │ + b.w 5d3c60 │ │ │ │ ldr r3, [pc, #48] @ (38ded8 ) │ │ │ │ ldr r2, [pc, #52] @ (38dedc ) │ │ │ │ ldr r1, [pc, #52] @ (38dee0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38dde0 │ │ │ │ b.n 38ddea │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r6, r2, lsl #1] │ │ │ │ - str r0, [r0, r1] │ │ │ │ + ldrh.w r0, [lr, #82] @ 0x52 │ │ │ │ + str r0, [r1, r2] │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfade003b │ │ │ │ - lsrs r6, r4 │ │ │ │ + @ instruction: 0xfb26003b │ │ │ │ + asrs r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7ee0052 │ │ │ │ - @ instruction: 0xfabe003b │ │ │ │ - add r2, r9 │ │ │ │ + ldrh.w r0, [r6, r2, lsl #1] │ │ │ │ + @ instruction: 0xfb06003b │ │ │ │ + add sl, r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dee4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -463743,15 +463739,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (38dfc4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (38dfc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 389644 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 38df9a │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -463766,23 +463762,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (38dfd0 ) │ │ │ │ ldr r0, [pc, #32] @ (38dfd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7260052 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + @ instruction: 0xf76e0052 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #112] @ (38e03c ) │ │ │ │ + ldr r7, [pc, #400] @ (38e15c ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf6e60052 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + @ instruction: 0xf72e0052 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038dfd8 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -463979,25 +463975,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #504] @ (38e3f0 ) │ │ │ │ ldr r1, [pc, #508] @ (38e3f4 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 389644 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 3852e0 │ │ │ │ ldr r2, [pc, #476] @ (38e3f8 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -464007,15 +464003,15 @@ │ │ │ │ bl 386e80 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38e340 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 38e2c4 │ │ │ │ ldr r3, [pc, #436] @ (38e3fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -464087,15 +464083,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (38e420 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 38e130 │ │ │ │ b.n 38e10e │ │ │ │ ldr.w ip, [pc, #272] @ 38e424 │ │ │ │ add ip, pc │ │ │ │ b.n 38e2ae │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -464177,76 +464173,76 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4bc0052 │ │ │ │ - @ instruction: 0xf78a003b │ │ │ │ - asrs r0, r3 │ │ │ │ + add.w r0, r4, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf7d2003b │ │ │ │ + adcs r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #608] @ (38e658 ) │ │ │ │ + ldr r4, [pc, #896] @ (38e778 ) │ │ │ │ movs r5, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r7, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #32] @ (38e434 ) │ │ │ │ + ldr r4, [pc, #320] @ (38e554 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 38e47c │ │ │ │ + bge.n 38e50c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 38de58 │ │ │ │ + b.n 38dee8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #672 @ (adr r6, 38e6c4 ) │ │ │ │ + add r6, pc, #960 @ (adr r6, 38e7e4 ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38ddf8 │ │ │ │ + b.n 38de88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #560] @ (38e65c ) │ │ │ │ + ldr r3, [pc, #848] @ (38e77c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #488] @ (38e618 ) │ │ │ │ + ldr r3, [pc, #776] @ (38e738 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #520 @ (adr r3, 38e63c ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 38e75c ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38dd9c │ │ │ │ + b.n 38de2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #392] @ (38e5c4 ) │ │ │ │ + ldr r3, [pc, #680] @ (38e6e4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #472 @ (adr r3, 38e618 ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 38e738 ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38dd78 │ │ │ │ + b.n 38de08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #296] @ (38e570 ) │ │ │ │ + ldr r3, [pc, #584] @ (38e690 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #376 @ (adr r3, 38e5c4 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 38e6e4 ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38dd58 │ │ │ │ + b.n 38dde8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #288 @ (adr r3, 38e578 ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 38e698 ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 38dd30 │ │ │ │ + b.n 38ddc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 38e51c ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 38e63c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #984] @ (38e840 ) │ │ │ │ + ldr r3, [pc, #248] @ (38e560 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0038e468 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -464572,48 +464568,48 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r3, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vshr.s32 q0, q1, #16 │ │ │ │ - add r1, pc, #424 @ (adr r1, 38e944 ) │ │ │ │ + vshr.s32 q8, q1, #8 │ │ │ │ + add r1, pc, #712 @ (adr r1, 38ea64 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #704 @ (adr r3, 38ea60 ) │ │ │ │ + add r3, pc, #992 @ (adr r3, 38eb80 ) │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s16 q0, q1, #8 │ │ │ │ - add r1, pc, #328 @ (adr r1, 38e8f0 ) │ │ │ │ + vshr.s32 q8, q1, #32 │ │ │ │ + add r1, pc, #616 @ (adr r1, 38ea10 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #480 @ (adr r3, 38e98c ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 38eaac ) │ │ │ │ movs r6, r7 │ │ │ │ - vmov.i32 q0, #2 @ 0x00000002 │ │ │ │ - add r1, pc, #232 @ (adr r1, 38e89c ) │ │ │ │ + vshr.s8 q8, q1, #8 │ │ │ │ + add r1, pc, #520 @ (adr r1, 38e9bc ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #576 @ (adr r1, 38e9f8 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 38eb18 ) │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s32 q8, q4, q1 │ │ │ │ - add r1, pc, #136 @ (adr r1, 38e848 ) │ │ │ │ + vshr.s32 q0, q1, #16 │ │ │ │ + add r1, pc, #424 @ (adr r1, 38e968 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #240 @ (adr r3, 38e8b4 ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 38e9d4 ) │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s16 q8, q0, q1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 38e7f4 ) │ │ │ │ + vshr.s16 q0, q1, #8 │ │ │ │ + add r1, pc, #328 @ (adr r1, 38e914 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #960 @ (adr r2, 38eb90 ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 38e8b0 ) │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s64 q0, q4, q1 │ │ │ │ - add r0, pc, #968 @ (adr r0, 38eba0 ) │ │ │ │ + vmov.i32 q0, #2 @ 0x00000002 │ │ │ │ + add r1, pc, #232 @ (adr r1, 38e8c0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #720 @ (adr r2, 38eaac ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 38ebcc ) │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s32 q0, q0, q1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 38eb4c ) │ │ │ │ + vqadd.s32 q8, q4, q1 │ │ │ │ + add r1, pc, #136 @ (adr r1, 38e86c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #496 @ (adr r2, 38e9d8 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 38eaf8 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038e7e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464624,15 +464620,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (38e8ac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 389644 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 38e828 │ │ │ │ @@ -464680,18 +464676,18 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 38e828 │ │ │ │ nop │ │ │ │ - mrc 0, 4, r0, cr8, cr2, {2} │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + mcr 0, 7, r0, cr0, cr2, {2} │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ movs r6, r7 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, sl │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038e8b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -464855,18 +464851,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 38e610 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 38e9de │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r6], {82} @ 0x52 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + stcl 0, cr0, [lr], {82} @ 0x52 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #680 @ (adr r0, 38ecf8 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 38ee18 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ea50 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 38ea60 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -464926,18 +464922,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (38eafc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs.w r0, r4, r2, lsr #1 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + @ instruction: 0xebfc0052 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #208 @ (adr r0, 38ebd0 ) │ │ │ │ + add r0, pc, #496 @ (adr r0, 38ecf0 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038eb00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -465147,28 +465143,28 @@ │ │ │ │ ldr r1, [pc, #40] @ (38ed34 ) │ │ │ │ ldr r0, [pc, #44] @ (38ed38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb200052 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + sbc.w r0, r8, r2, lsr #1 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ movs r6, r7 │ │ │ │ - add.w r0, ip, r2, lsr #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + adcs.w r0, r4, r2, lsr #1 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #400] @ 0x190 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xeaf80052 │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + adc.w r0, r0, r2, lsr #1 │ │ │ │ + ldr r6, [sp, #536] @ 0x218 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -465244,23 +465240,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (38ee3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - and.w r0, r0, r2, lsr #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + orr.w r0, r8, r2, lsr #1 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ movs r6, r7 │ │ │ │ - strd r0, r0, [sl, #328]! @ 0x148 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + bics.w r0, r2, r2, lsr #1 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 382b44 │ │ │ │ @@ -465399,22 +465395,22 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38ef88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8500052 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldmia.w r8, {r1, r4, r6} │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038efdc : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 25df8c │ │ │ │ │ │ │ │ 0038efe4 : │ │ │ │ @@ -465443,19 +465439,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f038 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 38eff8 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xe82a0052 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f03c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -465559,24 +465554,24 @@ │ │ │ │ beq.w 38f3be │ │ │ │ ldr.w r1, [pc, #1160] @ 38f5f8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ - bl 5d6684 │ │ │ │ + bl 5da548 │ │ │ │ + bl 5d66ec │ │ │ │ ldr.w r2, [pc, #1140] @ 38f5fc │ │ │ │ ldr.w r1, [pc, #1140] @ 38f600 │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ bl 38963c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 38f1ce │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 38f1ce │ │ │ │ mov r0, r4 │ │ │ │ @@ -465960,30 +465955,30 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ cbnz r2, 38f66a │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38f3dc │ │ │ │ + b.n 38f46c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe858003b │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + stmia.w r0!, {r0, r1, r3, r4, r5} │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r0, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r1, #5 │ │ │ │ movs r6, r7 │ │ │ │ rev16 r0, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 38fa5c │ │ │ │ + b.n 38faec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038f614 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -466105,19 +466100,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb626 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 38f8c0 │ │ │ │ + b.n 38f950 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f788 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -466434,19 +466429,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (38fad0 ) │ │ │ │ ldr r0, [pc, #20] @ (38fad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 38fa78 │ │ │ │ + udf #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038fad8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -466616,19 +466611,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (38fca8 ) │ │ │ │ ldr r0, [pc, #20] @ (38fcac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - blt.n 38fca0 │ │ │ │ + bgt.n 38fd30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 38fc48 │ │ │ │ + ble.n 38fcd8 │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 38fc74 │ │ │ │ + ble.n 38fd04 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0038fcb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -466821,35 +466816,35 @@ │ │ │ │ ldr r0, [pc, #24] @ (38febc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - bls.n 38fe98 │ │ │ │ + bge.n 38ff28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 38fe40 │ │ │ │ + blt.n 38fed0 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 38fe6c │ │ │ │ + blt.n 38fefc │ │ │ │ movs r4, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (38fef0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add sp, #400 @ 0x190 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -466858,35 +466853,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (38ffc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (38ffcc ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (38ffd0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #156] @ (38ffd4 ) │ │ │ │ ldr r1, [pc, #160] @ (38ffd8 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #144] @ (38ffdc ) │ │ │ │ ldr r3, [pc, #148] @ (38ffe0 ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (38ffe4 ) │ │ │ │ @@ -466899,20 +466894,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #112] @ (38fff0 ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #104] @ (38fff4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (38fff8 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -466928,37 +466923,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bls.n 38ff24 │ │ │ │ + bls.n 38ffb4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 390084 │ │ │ │ + bge.n 38ff14 │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -467022,24 +467017,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #424] @ (390254 ) │ │ │ │ ldr r1, [pc, #428] @ (390258 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (39025c ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 389c0c │ │ │ │ @@ -467075,15 +467070,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3901dc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 39012c │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39022c │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -467147,18 +467142,18 @@ │ │ │ │ b.n 390198 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 390120 │ │ │ │ ldr r1, [pc, #128] @ (390268 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 39018a │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38666c │ │ │ │ b.n 39015e │ │ │ │ @@ -467181,47 +467176,47 @@ │ │ │ │ ldr r1, [pc, #72] @ (39027c ) │ │ │ │ ldr r0, [pc, #76] @ (390280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bhi.n 3902c4 │ │ │ │ + bhi.n 390154 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, sp, #800 @ 0x320 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r4, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #230 @ 0xe6 │ │ │ │ + movs r7, #46 @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ movs r6, r7 │ │ │ │ add r2, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0020 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 3901a8 │ │ │ │ + bvs.n 390238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r2, #30] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 39018c │ │ │ │ + bvs.n 39021c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00390284 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -467234,53 +467229,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (390304 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 3902ca │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38c984 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (390308 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (39030c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvs.n 390340 │ │ │ │ + bvs.n 3903d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ movs r4, r7 │ │ │ │ - push {r2} │ │ │ │ + push {r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (39036c ) │ │ │ │ @@ -467288,49 +467283,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (390374 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #64] @ (390378 ) │ │ │ │ ldr r1, [pc, #64] @ (39037c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #48] @ (390380 ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bpl.n 390298 │ │ │ │ + bpl.n 390328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 3903f8 │ │ │ │ + bvs.n 390288 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + movs r0, #22 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 3903d6 │ │ │ │ + cbz r6, 3903e8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (390404 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -467339,15 +467334,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (39040c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 387638 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -467371,19 +467366,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 38cdac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389df8 │ │ │ │ - bpl.n 390448 │ │ │ │ + bpl.n 3904d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r6, #18] │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 390448 │ │ │ │ sub sp, #12 │ │ │ │ @@ -467391,24 +467386,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #36] @ (390450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38cdc8 │ │ │ │ nop │ │ │ │ - bmi.n 390370 │ │ │ │ + bmi.n 390400 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + uxtb r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 3904b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -467417,15 +467412,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3904b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 389b90 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 3904a4 │ │ │ │ add sp, #12 │ │ │ │ @@ -467436,19 +467431,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38c874 │ │ │ │ - bmi.n 390550 │ │ │ │ + bmi.n 3903e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sxth r0, r7 │ │ │ │ + uxth r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003904bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -467461,15 +467456,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (390520 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 390504 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -467479,23 +467474,23 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (390528 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25dc70 │ │ │ │ - bcc.n 3904ec │ │ │ │ + bmi.n 39057c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r4, r7 │ │ │ │ - cbz r4, 390556 │ │ │ │ + sxth r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039052c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -467508,57 +467503,57 @@ │ │ │ │ ldr r2, [pc, #100] @ (3905ac ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 390572 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38cac0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da738 │ │ │ │ + bl 5da7a0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (3905b0 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (3905b4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcc.n 390698 │ │ │ │ + bcc.n 390528 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + strh r0, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ - cbz r4, 3905c6 │ │ │ │ + cbz r4, 3905d8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (3905c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -467586,15 +467581,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389df8 │ │ │ │ - lsrs r2, r7, #2 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #124] @ (3906ac ) │ │ │ │ @@ -467602,25 +467597,25 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #128] @ (3906b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #116] @ (3906b8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #116] @ (3906bc ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #9294 @ 0x244e │ │ │ │ str r3, [r6, #108] @ 0x6c │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ strb.w r3, [r6, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #84] @ (3906c0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -467635,49 +467630,49 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (3906d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bcc.n 390768 │ │ │ │ + bcc.n 3905f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 390704 │ │ │ │ + bcc.n 390794 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r6, #3 │ │ │ │ movs r7, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ add r5, pc, #880 @ (adr r5, 390a38 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3906dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r1, sp, #520 @ 0x208 │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.w 381f3c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -467706,36 +467701,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3907d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #144] @ (3907d4 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #140] @ (3907d8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #128] @ (3907dc ) │ │ │ │ ldr r1, [pc, #132] @ (3907e0 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #116] @ (3907e4 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #116] @ (3907e8 ) │ │ │ │ strb.w r2, [r6, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #32902 @ 0x8086 │ │ │ │ movt r2, #13344 @ 0x3420 │ │ │ │ @@ -467762,29 +467757,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bcs.n 3906d4 │ │ │ │ + bcs.n 390764 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 390844 │ │ │ │ + bcs.n 3906d4 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + adds r6, r1, #0 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #384 @ 0x180 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r0, [r1, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r7, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ @@ -467816,23 +467811,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (390854 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 39093c │ │ │ │ + bne.n 3907cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (390860 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -467841,35 +467836,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (3908f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #104] @ (3908f8 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #100] @ (3908fc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #88] @ (390900 ) │ │ │ │ ldr r1, [pc, #92] @ (390904 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #76] @ (390908 ) │ │ │ │ ldr r3, [pc, #80] @ (39090c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #76] @ (390910 ) │ │ │ │ add r3, pc │ │ │ │ @@ -467884,28 +467879,28 @@ │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - bne.n 390808 │ │ │ │ + b.w 5d56e4 │ │ │ │ + bne.n 390898 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 3908d0 │ │ │ │ + bne.n 390960 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + subs r2, r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #56] @ (390938 ) │ │ │ │ + ldr r7, [pc, #344] @ (390a58 ) │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 3908bc │ │ │ │ + bne.n 39094c │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 3908ec │ │ │ │ + bne.n 39097c │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ @@ -467923,15 +467918,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #72] @ (390980 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #396] @ 0x18c │ │ │ │ cbnz r3, 390958 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #396] @ 0x18c │ │ │ │ ldr.w r3, [r0, #400] @ 0x190 │ │ │ │ cbnz r3, 390964 │ │ │ │ @@ -467941,37 +467936,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - beq.n 390920 │ │ │ │ + bne.n 3909b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #72] @ 3909e4 │ │ │ │ ldr r2, [pc, #72] @ (3909e8 ) │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #72] @ (3909ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 3909ce │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -467982,19 +467977,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - beq.n 390ab0 │ │ │ │ + beq.n 390940 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #16 │ │ │ │ + movs r0, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (390a70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -468003,25 +467998,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (390a78 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #96] @ (390a7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (390a80 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 390984 │ │ │ │ mov r0, r4 │ │ │ │ bl 38e4f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d8c0 │ │ │ │ @@ -468036,23 +468031,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 389b90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 389b30 │ │ │ │ nop │ │ │ │ - beq.n 390a74 │ │ │ │ + beq.n 390b04 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #616] @ (390ce4 ) │ │ │ │ + ldr r5, [pc, #904] @ (390e04 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r3, r4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #440] @ (390c50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -468063,45 +468058,45 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #420] @ (390c5c ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #396] @ (390c60 ) │ │ │ │ ldr r1, [pc, #396] @ (390c64 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #372] @ (390c68 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 390bf6 │ │ │ │ @@ -468175,15 +468170,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #152] @ (390c70 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ ldr.w r3, [r5, #152] @ 0x98 │ │ │ │ cbz r3, 390bea │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -468192,15 +468187,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 389c0c │ │ │ │ b.n 390b1a │ │ │ │ ldr r1, [pc, #116] @ (390c78 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 389df8 │ │ │ │ ldr r3, [pc, #96] @ (390c7c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #96] @ (390c80 ) │ │ │ │ @@ -468208,53 +468203,53 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #96] @ (390c84 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ b.n 390be0 │ │ │ │ mov r0, r8 │ │ │ │ bl 381744 │ │ │ │ b.n 390c32 │ │ │ │ uxth r1, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38e9a4 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7, {r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r4, sp, #104 @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #824] @ (390fa0 ) │ │ │ │ + ldr r5, [pc, #88] @ (390cc0 ) │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r3, #7] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r0, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r5, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #164] @ (390d40 ) │ │ │ │ @@ -468332,34 +468327,34 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (390dbc ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r2, [pc, #88] @ (390dc0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #88] @ (390dc4 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #72] @ (390dc8 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r5 │ │ │ │ bl 381744 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ @@ -468368,31 +468363,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 389df8 │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + adds r2, r2, #2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #416] @ 0x1a0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (390de4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r2, pc, #936 @ (adr r2, 391190 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.w 382ac4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -468411,44 +468406,44 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #312] @ (390f54 ) │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #300] @ (390f58 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #284] @ (390f5c ) │ │ │ │ ldr r1, [pc, #284] @ (390f60 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #256] @ (390f64 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ blx r3 │ │ │ │ @@ -468508,15 +468503,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ b.n 390ef2 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ b.n 390ef2 │ │ │ │ ldrb.w r3, [r3, #405] @ 0x195 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -468524,31 +468519,31 @@ │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 390ea4 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #592] @ (3911a4 ) │ │ │ │ + ldr r1, [pc, #880] @ (3912c4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r7, r0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r3, r6 │ │ │ │ movs r5, r7 │ │ │ │ ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468559,54 +468554,54 @@ │ │ │ │ ldr r1, [pc, #176] @ (391034 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #156] @ (391038 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (39103c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #140] @ (391040 ) │ │ │ │ ldr r1, [pc, #144] @ (391044 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #128] @ (391048 ) │ │ │ │ ldr r3, [pc, #132] @ (39104c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #12 │ │ │ │ str r2, [r7, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #104] @ (391050 ) │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d6a14 │ │ │ │ + bl 5d6a7c │ │ │ │ ldr r1, [pc, #92] @ (391054 ) │ │ │ │ ldr r2, [pc, #96] @ (391058 ) │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #92] @ (39105c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ @@ -468619,31 +468614,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #40 @ (adr r7, 391064 ) │ │ │ │ + add r7, pc, #328 @ (adr r7, 391184 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #16] @ (391050 ) │ │ │ │ + ldr r0, [pc, #304] @ (391170 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r7, r6] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r0, r1 │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [pc, #712] @ (391314 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 39145c │ │ │ │ push {r4, lr} │ │ │ │ @@ -468687,23 +468682,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (3910d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r2, #27] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (3910e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ add r0, pc, #120 @ (adr r0, 391160 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468712,15 +468707,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #68] @ (391148 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 389b90 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 39112e │ │ │ │ mov r0, r4 │ │ │ │ @@ -468729,19 +468724,19 @@ │ │ │ │ b.w 38c874 │ │ │ │ mov r0, r4 │ │ │ │ bl 381fc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38c874 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #672 @ (adr r5, 3913e8 ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 391508 ) │ │ │ │ movs r4, r7 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, sp │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -468788,26 +468783,26 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #360] @ (391348 ) │ │ │ │ ldr r1, [pc, #360] @ (39134c ) │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #32 │ │ │ │ mov fp, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #340] @ (391350 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add.w r5, r8, #4480 @ 0x1180 │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ bl 389c0c │ │ │ │ @@ -468899,59 +468894,59 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38666c │ │ │ │ b.n 391240 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 38cdac │ │ │ │ b.n 39123a │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ bne.n 391322 │ │ │ │ ldr.w r3, [r8, #384] @ 0x180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3912ec │ │ │ │ - bl 724330 │ │ │ │ + bl 724380 │ │ │ │ b.n 3912de │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (39135c ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r2, #4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ movs r6, r7 │ │ │ │ - ldc2 0, cr0, [r2], {61} @ 0x3d │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldc2l 0, cr0, [sl], {61} @ 0x3d │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r5, #17] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (39142c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -468960,36 +468955,36 @@ │ │ │ │ ldr r1, [pc, #184] @ (391434 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #168] @ (391438 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #168] @ (39143c ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #152] @ (391440 ) │ │ │ │ ldr r1, [pc, #152] @ (391444 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (391448 ) │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #14 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #132] @ (39144c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #132] @ (391450 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -469004,19 +468999,19 @@ │ │ │ │ ldr r3, [pc, #120] @ (391458 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #116] @ (39145c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r1, [pc, #108] @ (391460 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #100] @ (391464 ) │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #96] @ (391468 ) │ │ │ │ ldr r3, [pc, #100] @ (39146c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -469030,26 +469025,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 3914e4 ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 391604 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, lr │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7be003c │ │ │ │ - @ instruction: 0xf7d4003c │ │ │ │ + strb.w r0, [r6, ip, lsl #3] │ │ │ │ + ldrb.w r0, [ip, ip, lsl #3] │ │ │ │ ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ ldr r3, [pc, #248] @ (39154c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r3, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -469074,39 +469069,39 @@ │ │ │ │ ldr r1, [pc, #56] @ (3914c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #8 │ │ │ │ bl 38cdac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389df8 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003914c8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3914d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469115,28 +469110,28 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (391520 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 389b90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d8c0 │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #736 @ (adr r1, 391800 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 391520 ) │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 38efdc │ │ │ │ @@ -469160,15 +469155,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #192] @ (391640 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r6, #0 │ │ │ │ bl 389c0c │ │ │ │ mov r0, r4 │ │ │ │ @@ -469231,25 +469226,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (391644 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r0, [pc, #28] @ (391648 ) │ │ │ │ movs r2, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r0, #14] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -469278,25 +469273,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (391724 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #120] @ (391728 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (39172c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #104] @ (391730 ) │ │ │ │ ldr r2, [pc, #108] @ (391734 ) │ │ │ │ ldr r3, [pc, #108] @ (391738 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -469311,49 +469306,49 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (391740 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #68] @ (391744 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + lsrs r6, r3, #18 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #248 @ (adr r0, 391824 ) │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r6 │ │ │ │ + asrs r2, r7 │ │ │ │ movs r4, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mcr2 15, 4, pc, cr1, cr15, {7} @ │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (391750 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469362,30 +469357,30 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (3917a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ bl 38d8c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38dee4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38e5c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389b90 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ movs r4, r7 │ │ │ │ - ands r6, r6 │ │ │ │ + eors r6, r7 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #300] @ (3918e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -469396,24 +469391,24 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #280] @ (3918f4 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #24 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #264] @ (3918f8 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r7, #0 │ │ │ │ bl 389c0c │ │ │ │ mov r0, r4 │ │ │ │ @@ -469480,15 +469475,15 @@ │ │ │ │ add.w r3, r6, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #84] @ (391900 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r0, r4 │ │ │ │ bl 381f3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -469501,31 +469496,31 @@ │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 381744 │ │ │ │ b.n 3918b2 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #400] @ (391a80 ) │ │ │ │ + ldr r7, [pc, #688] @ (391ba0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #552] @ (391b1c ) │ │ │ │ + ldr r7, [pc, #840] @ (391c3c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #408] @ (391a90 ) │ │ │ │ + ldr r7, [pc, #696] @ (391bb0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r0, #7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #140] @ (3919ac ) │ │ │ │ @@ -469601,26 +469596,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (391a50 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #112] @ (391a54 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #112] @ (391a58 ) │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #96] @ (391a5c ) │ │ │ │ ldr r2, [pc, #96] @ (391a60 ) │ │ │ │ ldr r3, [pc, #100] @ (391a64 ) │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -469634,40 +469629,40 @@ │ │ │ │ ldr r0, [pc, #76] @ (391a6c ) │ │ │ │ add r1, pc │ │ │ │ orrs r3, r5 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #60] @ (391a70 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add.w r1, r3, #56 @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ - stmia r2!, {r4, r6} │ │ │ │ + b.w 5d56e4 │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - itet ls │ │ │ │ - movls r3, r7 │ │ │ │ - lsrhi r2, r4, #4 │ │ │ │ - movls r7, r7 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ittt le │ │ │ │ + movle r3, r7 │ │ │ │ + lsrle r2, r5, #5 │ │ │ │ + movle r7, r7 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r6, #6 │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2 15, cr15, [pc, #1020] @ 391e60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ movs r6, r7 │ │ │ │ mov r6, fp │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -469678,34 +469673,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (391ad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38efdc │ │ │ │ mov r0, r5 │ │ │ │ bl 381744 │ │ │ │ mov r0, r4 │ │ │ │ bl 38d788 │ │ │ │ mov r0, r4 │ │ │ │ bl 381f3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389df8 │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #592] @ (391d20 ) │ │ │ │ + ldr r4, [pc, #880] @ (391e40 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #712] @ (391d9c ) │ │ │ │ + ldr r4, [pc, #1000] @ (391ebc ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r1, #3904] @ 0xf40 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r0, #4] │ │ │ │ @@ -469717,27 +469712,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (391afc ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (391b24 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -469747,45 +469742,45 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #520] @ (391d50 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #508] @ (391d54 ) │ │ │ │ ldr r1, [pc, #512] @ (391d58 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #30 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #492] @ (391d5c ) │ │ │ │ ldr r1, [pc, #496] @ (391d60 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #476] @ (391d64 ) │ │ │ │ ldr r1, [pc, #480] @ (391d68 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r7, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r0, [r4, #3908] @ 0xf44 │ │ │ │ blx 25de2c │ │ │ │ mov.w r1, #268435456 @ 0x10000000 │ │ │ │ str.w r0, [r4, #3904] @ 0xf40 │ │ │ │ mov r0, r7 │ │ │ │ @@ -469899,34 +469894,34 @@ │ │ │ │ ldr r1, [pc, #196] @ (391da0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r2 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #180] @ (391da4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r7, #1264] @ 0x4f0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [pc, #160] @ (391da8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5d6534 │ │ │ │ + b.w 5d659c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc954 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fc954 │ │ │ │ b.n 391c62 │ │ │ │ @@ -469934,87 +469929,87 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r5, r7 │ │ │ │ - ittt lt │ │ │ │ - movlt r4, r7 │ │ │ │ - ite le @ unpredictable │ │ │ │ - movle r4, r7 │ │ │ │ - ldrgt r4, [pc, #56] @ (391da0 ) │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ + movs r4, r7 │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ + movs r4, r7 │ │ │ │ + ldr r4, [pc, #344] @ (391ec0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #160] @ (391e0c ) │ │ │ │ + ldr r4, [pc, #448] @ (391f2c ) │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #27] │ │ │ │ + strb r4, [r0, #29] │ │ │ │ movs r6, r7 │ │ │ │ str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ - itte gt │ │ │ │ - lslgt r2, r2, #1 │ │ │ │ - popgt {r4, r7} │ │ │ │ - movle r3, r7 │ │ │ │ - lsls r2, r3, #24 │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + pop {r3, r4, r6, r7} │ │ │ │ + movs r3, r7 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 384a30 │ │ │ │ ldr.w r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ubfx r0, r3, #3, #5 │ │ │ │ add r0, r4 │ │ │ │ - bl 74cf04 │ │ │ │ + bl 74cf54 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ mov ip, r1 │ │ │ │ ldr.w r3, [r0, #3904] @ 0xf40 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r0, [r3, ip, lsl #3] │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (391e7c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (391e80 ) │ │ │ │ @@ -470022,26 +470017,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (391e84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #104] @ (391e88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (391e8c ) │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #88] @ (391e90 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ movw ip, #6966 @ 0x1b36 │ │ │ │ movt ip, #8 │ │ │ │ ldr r1, [pc, #80] @ (391e94 ) │ │ │ │ add r3, pc │ │ │ │ orr.w r2, r2, #1 │ │ │ │ @@ -470059,27 +470054,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 391edc │ │ │ │ + cbnz r6, 391eee │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ (391f0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -470088,25 +470083,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (391f14 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #84] @ (391f18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #84] @ (391f1c ) │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #68] @ (391f20 ) │ │ │ │ ldr r3, [pc, #72] @ (391f24 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (391f28 ) │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ @@ -470120,31 +470115,31 @@ │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - hlt 0x0036 │ │ │ │ + revsh r6, r7 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r1, #18 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #120] @ (391f94 ) │ │ │ │ + ldr r7, [pc, #408] @ (3920b4 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ movs r5, r7 │ │ │ │ ldc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ mcrr2 15, 15, pc, r5, cr15 @ │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -470154,25 +470149,25 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #40] @ (391f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #3904] @ 0xf40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25df8c │ │ │ │ nop │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (392000 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -470182,68 +470177,68 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r7, [pc, #104] @ (39200c ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #100] @ (392010 ) │ │ │ │ add.w r5, r0, #1464 @ 0x5b8 │ │ │ │ ldr r1, [pc, #100] @ (392014 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #100] @ (392018 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5dca90 │ │ │ │ + bl 5dcaf8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #64] @ (39201c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51e8 │ │ │ │ + bl 5d5250 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #44] @ (392020 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d5108 │ │ │ │ - pop {r2, r3, pc} │ │ │ │ + b.w 5d5170 │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r5, #20 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 39203e │ │ │ │ + rev r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00392024 : │ │ │ │ ldrb.w r3, [r0, #3908] @ 0xf44 │ │ │ │ cmp r3, r1 │ │ │ │ ittet gt │ │ │ │ ldrgt.w r3, [r0, #3904] @ 0xf40 │ │ │ │ @@ -470436,31 +470431,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r1, #15] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r4, #30] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r5, #11] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r4, #11] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r6, #9] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r0, [r4, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -470544,17 +470539,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2cf538 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r6, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r1, r6 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r0, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 00392340 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -470693,25 +470688,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r2, [pc, #1240] @ 3929b4 │ │ │ │ ldr.w r1, [pc, #1240] @ 3929b8 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ strd r8, r9, [sp] │ │ │ │ bl 2d4874 │ │ │ │ mov r1, r0 │ │ │ │ @@ -470747,15 +470742,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ it ge │ │ │ │ movge fp, r8 │ │ │ │ and.w r7, r7, #4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dc4ac │ │ │ │ + bl 5dc514 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [pc, #1104] @ 3929c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ bl 2d1610 │ │ │ │ mov r6, r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -471137,95 +471132,94 @@ │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r4, 39299a │ │ │ │ + cbnz r4, 3929ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #0] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r6, #1] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrd r0, r0, [lr, #-248] @ 0xf8 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + @ instruction: 0xe9a6003e │ │ │ │ + strb r2, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfaae003e │ │ │ │ - ldr r1, [pc, #0] @ (3929b8 ) │ │ │ │ + @ instruction: 0xfaf6003e │ │ │ │ + ldr r1, [pc, #288] @ (392ad8 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #108] @ 0x6c │ │ │ │ - movs r6, r7 │ │ │ │ - ldr r4, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [r5, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39294c │ │ │ │ + ldr r6, [r1, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + @ instruction: 0xe802003e │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3928b8 │ │ │ │ + b.n 392948 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #76] @ 0x4c │ │ │ │ + ldr r4, [r0, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 00392a24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -471245,15 +471239,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [pc, #136] @ (392adc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5dd3a8 │ │ │ │ + bl 5dd410 │ │ │ │ cbz r0, 392a6a │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ cbz r3, 392a94 │ │ │ │ ldr r2, [pc, #116] @ (392ae0 ) │ │ │ │ ldr r3, [pc, #104] @ (392ad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -471276,46 +471270,46 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #20 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r1, r4 │ │ │ │ str.w r7, [r0, #3976] @ 0xf88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ addw r1, r0, #3912 @ 0xf48 │ │ │ │ mov r0, r8 │ │ │ │ bl 392340 │ │ │ │ b.n 392a6a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r1, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + lsls r4, r1, #11 │ │ │ │ movs r5, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 392a98 │ │ │ │ + bgt.n 392b28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r2, [r4, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - uxth r4, r1 │ │ │ │ + uxtb r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (392af8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ @@ -471403,15 +471397,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 392bb2 │ │ │ │ ldr r0, [pc, #120] @ (392c60 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 392bb2 │ │ │ │ ldr.w r4, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 392baa │ │ │ │ ldr.w r4, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 392baa │ │ │ │ @@ -471421,47 +471415,47 @@ │ │ │ │ ldr r1, [pc, #84] @ (392c64 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r5, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r6, [r4, #932] @ 0x3a4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ str.w r1, [r4, #964] @ 0x3c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 392baa │ │ │ │ ldr r1, [pc, #44] @ (392c68 ) │ │ │ │ ldr r0, [pc, #48] @ (392c6c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 392b28 │ │ │ │ nop │ │ │ │ strh r0, [r7, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ add r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 392c6e │ │ │ │ + cbz r4, 392c80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 392cd4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -471469,45 +471463,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (392cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #68] @ (392ce0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #60] @ (392ce4 ) │ │ │ │ ldr r1, [pc, #60] @ (392ce8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r3, [pc, #52] @ (392cec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - sub sp, #248 @ 0xf8 │ │ │ │ + cbz r6, 392cd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf668003e │ │ │ │ + @ instruction: 0xf6b0003e │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #48] @ 0x30 │ │ │ │ @@ -471532,25 +471526,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ mov.w r6, #0 │ │ │ │ ldr r6, [pc, #280] @ (392e44 ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #276] @ (392e48 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (392e4c ) │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ add r5, pc │ │ │ │ blx 25fc0c │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -471583,31 +471577,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733f10 │ │ │ │ + bl 733f60 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ bl 4472f8 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 719cb8 │ │ │ │ + bl 719d08 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ umull r2, r5, r2, r3 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mla r5, r3, r1, r5 │ │ │ │ str.w r5, [r4, #932] @ 0x3a4 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ subs r3, r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ sbc.w r2, r2, r1 │ │ │ │ str.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldr r2, [pc, #96] @ (392e5c ) │ │ │ │ ldr r3, [pc, #60] @ (392e38 ) │ │ │ │ @@ -471630,25 +471624,25 @@ │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #29] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + sub sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #472 @ 0x1d8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -471666,18 +471660,18 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (392ec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ str.w r1, [r4, #960] @ 0x3c0 │ │ │ │ add sp, #8 │ │ │ │ @@ -471685,27 +471679,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r0, #108] @ 0x6c │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #28] @ 392ee8 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ and.w r1, r1, #1 │ │ │ │ vstr d7, [r3, #952] @ 0x3b8 │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -471715,36 +471709,36 @@ │ │ │ │ ldr r3, [pc, #116] @ (392f74 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (392f78 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r6, r5, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ adds.w ip, r0, r6 │ │ │ │ ldrd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ cmp ip, r2 │ │ │ │ sbcs r5, r3 │ │ │ │ bcc.n 392f48 │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr.w r1, [r4, #960] @ 0x3c0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d7c14 │ │ │ │ + b.w 5d7c7c │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ subs r2, r2, r1 │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ - bl 73428c │ │ │ │ + bl 7342dc │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -471775,19 +471769,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #80] @ (393004 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r0, r5, r0 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ ldr.w r2, [r3, #936] @ 0x3a8 │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ @@ -471880,15 +471874,15 @@ │ │ │ │ @ instruction: 0xffc9ffff │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r3, #956] @ 0x3bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r3, [pc, #268] @ (3931f8 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393042 │ │ │ │ ldr r3, [pc, #260] @ (3931fc ) │ │ │ │ @@ -471903,31 +471897,31 @@ │ │ │ │ bpl.n 393042 │ │ │ │ ldr r0, [pc, #244] @ (393200 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733fa4 │ │ │ │ + bl 733ff4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r1, [r3, #952] @ 0x3b8 │ │ │ │ b.n 393038 │ │ │ │ ldr.w r0, [r3, #956] @ 0x3bc │ │ │ │ and.w r1, r7, #1 │ │ │ │ str.w r1, [r3, #960] @ 0x3c0 │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5d7c14 │ │ │ │ + bl 5d7c7c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 393038 │ │ │ │ str.w r7, [r3, #948] @ 0x3b4 │ │ │ │ b.n 393038 │ │ │ │ mov r0, r3 │ │ │ │ str.w r7, [r3, #944] @ 0x3b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -471936,15 +471930,15 @@ │ │ │ │ b.n 393038 │ │ │ │ ldr r1, [pc, #156] @ (393204 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs.w ip, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w r1, r2, r1 │ │ │ │ @@ -471956,15 +471950,15 @@ │ │ │ │ b.n 393038 │ │ │ │ ldr r1, [pc, #92] @ (393204 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 734360 │ │ │ │ + bl 7343b0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs r0, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w ip, r2, r1 │ │ │ │ @@ -471975,33 +471969,33 @@ │ │ │ │ b.n 393038 │ │ │ │ ldr r1, [pc, #44] @ (393208 ) │ │ │ │ ldr r0, [pc, #44] @ (39320c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 393038 │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #304] @ (393330 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ add r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00393210 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -472122,15 +472116,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #472 @ 0x1d8 │ │ │ │ + add r4, sp, #760 @ 0x2f8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (393398 ) │ │ │ │ @@ -472138,25 +472132,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (3933a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #80] @ (3933a4 ) │ │ │ │ ldr r1, [pc, #84] @ (3933a8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #68] @ (3933ac ) │ │ │ │ ldr r5, [pc, #68] @ (3933b0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (3933b4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (3933b8 ) │ │ │ │ @@ -472172,22 +472166,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #160 @ (adr r6, 393440 ) │ │ │ │ + add r6, pc, #448 @ (adr r6, 393560 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldc 0, cr0, [r0], #-248 @ 0xffffff08 │ │ │ │ - bhi.n 3933d8 │ │ │ │ + ldcl 0, cr0, [r8], #-248 @ 0xffffff08 │ │ │ │ + bhi.n 393468 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 393400 │ │ │ │ + bhi.n 393490 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -472196,17 +472190,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 25df8c │ │ │ │ ldr r1, [pc, #8] @ (3933d4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 71e73c │ │ │ │ + b.w 71e78c │ │ │ │ nop │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r4, sp, #32 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -472215,42 +472209,42 @@ │ │ │ │ blx 260638 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 62a784 │ │ │ │ + bl 62a7ec │ │ │ │ ldr r3, [pc, #20] @ (393424 ) │ │ │ │ ldr r1, [pc, #20] @ (393428 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730b78 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + b.w 730bc8 │ │ │ │ + str r4, [r3, #32] │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (393450 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ ldrb r4, [r1, #29] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3934b0 │ │ │ │ @@ -472259,15 +472253,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3934b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r1, [pc, #56] @ (3934bc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3934c0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (3934c4 ) │ │ │ │ @@ -472277,39 +472271,39 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d567c │ │ │ │ + b.w 5d56e4 │ │ │ │ nop │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ + add r1, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #992 @ (adr r4, 393898 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 3935b8 ) │ │ │ │ movs r3, r7 │ │ │ │ - mcr 0, 4, r0, cr2, cr14, {1} │ │ │ │ + mcr 0, 6, r0, cr10, cr14, {1} │ │ │ │ lsrs r5, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #115 @ 0x73 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #74 @ 0x4a │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 622f60 │ │ │ │ + bl 622fc8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 393660 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 393674 │ │ │ │ @@ -472725,15 +472719,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3938ee │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3938b8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3938b8 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -472773,19 +472767,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 3938f2 │ │ │ │ nop │ │ │ │ - add r4, pc, #1008 @ (adr r4, 393d3c ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 393a5c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3939a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -472794,15 +472788,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (3939b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r2, [pc, #48] @ (3939b4 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 428a70 │ │ │ │ @@ -472810,21 +472804,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, pc, #200 @ (adr r4, 393a74 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 393b94 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, r3] │ │ │ │ + ldrb r0, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #672] @ (393c58 ) │ │ │ │ + ldr r5, [pc, #960] @ (393d78 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 393a18 │ │ │ │ sub sp, #20 │ │ │ │ @@ -472833,15 +472827,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (393a20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2f9a10 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (393a24 ) │ │ │ │ @@ -472854,21 +472848,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r3, pc, #824 @ (adr r3, 393d54 ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 393a74 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, r1] │ │ │ │ + ldrb r4, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 393ac0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -472877,19 +472871,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (393ac8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5d686c │ │ │ │ + bl 5d68d4 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ cbz r0, 393a98 │ │ │ │ ldr r0, [pc, #92] @ (393acc ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -472921,23 +472915,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #376 @ (adr r3, 393c3c ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 393d5c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrb r4, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (393c88 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -472952,24 +472946,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #392] @ (393c98 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #155 @ 0x9b │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 393be0 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -472980,15 +472974,15 @@ │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 393b9e │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 393bc2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393c2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -473000,15 +472994,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 393b78 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393c72 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 393b9a │ │ │ │ dmb ish │ │ │ │ @@ -473040,25 +473034,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (393ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 393bfa │ │ │ │ ldr r4, [pc, #196] @ (393ca8 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (393cac ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -473067,15 +473061,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (393cb4 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 393bfa │ │ │ │ ldr r3, [pc, #136] @ (393cb8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 393b58 │ │ │ │ @@ -473086,74 +473080,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 393bfa │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (393cc8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 393b9e │ │ │ │ b.n 393c3c │ │ │ │ ldr r3, [pc, #88] @ (393ccc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (393cd0 ) │ │ │ │ ldr r0, [pc, #88] @ (393cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #680 @ (adr r2, 393f34 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 394054 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r6, [r3, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #840 @ (adr r1, 393fe8 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 393d08 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #368 @ (adr r1, 393e30 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 393f50 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #152 @ (adr r1, 393d68 ) │ │ │ │ + add r1, pc, #440 @ (adr r1, 393e88 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (393e14 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -473190,25 +473184,25 @@ │ │ │ │ bne.n 393dd2 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393dbc │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5e2f50 │ │ │ │ + bl 5e2fb8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2b34 │ │ │ │ + bl 5e2b9c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e35a0 │ │ │ │ + bl 5e3608 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e35a0 │ │ │ │ + bl 5e3608 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 393d78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -473220,15 +473214,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 393d1a │ │ │ │ mov r0, r7 │ │ │ │ bl 3933c8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2f50 │ │ │ │ + bl 5e2fb8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -473278,45 +473272,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #504 @ (adr r2, 394018 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 394138 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #224 @ (adr r0, 393f04 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + add r0, pc, #136 @ (adr r0, 393eb8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + add r0, pc, #48 @ (adr r0, 393e6c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r2, r5] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (393f28 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -473399,24 +473393,24 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #912 @ (adr r0, 3942cc ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 393fec ) │ │ │ │ movs r3, r7 │ │ │ │ bl 9bf3e │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r7, r3] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -473447,19 +473441,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ + ldrsb r0, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -473518,21 +473512,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + ldrsb r2, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (3942e0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -473550,52 +473544,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 3942f4 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #484] @ 0x1e4 │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 3941d6 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 394160 │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 71e544 │ │ │ │ + bl 71e594 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #472 @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r1, [pc, #536] @ (3942f8 ) │ │ │ │ ldr r2, [pc, #540] @ (3942fc ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (394300 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 3940fe │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 394136 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ ldr r2, [pc, #504] @ (394304 ) │ │ │ │ ldr r3, [pc, #476] @ (3942ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -473615,25 +473609,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (394310 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr r1, [pc, #448] @ (394314 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2fcdb8 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 39410a │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 394184 │ │ │ │ ldr r3, [pc, #416] @ (394318 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -473648,15 +473642,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 39387c │ │ │ │ cbz r0, 3941a2 │ │ │ │ ldr.w r5, [r0, #484] @ 0x1e4 │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3942ca │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3941c6 │ │ │ │ dmb ish │ │ │ │ @@ -473678,15 +473672,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #484] @ 0x1e4 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 39420a │ │ │ │ ldr r3, [pc, #280] @ (394318 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -473700,15 +473694,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 39387c │ │ │ │ cbz r0, 394256 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3942ca │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 394246 │ │ │ │ dmb ish │ │ │ │ @@ -473729,109 +473723,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 3940c4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (39431c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 394246 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (39431c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3941ca │ │ │ │ str.w r7, [r4, #484] @ 0x1e4 │ │ │ │ b.n 3940c4 │ │ │ │ ldr r3, [pc, #148] @ (394320 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (394324 ) │ │ │ │ ldr r1, [pc, #148] @ (394328 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 39410a │ │ │ │ ldr r3, [pc, #128] @ (39432c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (394330 ) │ │ │ │ ldr r1, [pc, #132] @ (394334 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 39410a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (394338 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (39433c ) │ │ │ │ ldr r0, [pc, #108] @ (394340 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 394680 │ │ │ │ + b.n 394710 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r0, r7] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r3, r7] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -473865,15 +473859,15 @@ │ │ │ │ cbnz r2, 3943d8 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 623174 │ │ │ │ + bl 6231dc │ │ │ │ ldr r3, [pc, #88] @ (39440c ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -473898,41 +473892,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (394418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 39439a │ │ │ │ ldr r2, [r6, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (3947e4 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039441c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (3944d0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 394468 │ │ │ │ @@ -473942,15 +473936,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 39387c │ │ │ │ mov r5, r0 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 3944bc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 39449a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -473968,15 +473962,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394486 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (3944d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 394486 │ │ │ │ ldr r3, [pc, #28] @ (3944dc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (3944e0 ) │ │ │ │ ldr r0, [pc, #32] @ (3944e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -473985,33 +473979,33 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldr r0, [r4, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #552] @ (39470c ) │ │ │ │ + ldr r7, [pc, #840] @ (39482c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #632] @ (394760 ) │ │ │ │ + ldr r7, [pc, #920] @ (394880 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003944e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (394590 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 394526 │ │ │ │ ldr r4, [pc, #120] @ (394594 ) │ │ │ │ @@ -474021,16 +474015,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 39387c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 394538 │ │ │ │ - bl 5dab84 │ │ │ │ - bl 728b90 │ │ │ │ + bl 5dabec │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 39457c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 39455a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -474048,15 +474042,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394546 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (394598 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 394546 │ │ │ │ ldr r3, [pc, #28] @ (39459c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (3945a0 ) │ │ │ │ ldr r0, [pc, #32] @ (3945a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -474065,58 +474059,58 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #808] @ (3948cc ) │ │ │ │ + ldr r7, [pc, #72] @ (3945ec ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #888] @ (394920 ) │ │ │ │ + ldr r7, [pc, #152] @ (394640 ) │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003945a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #60] @ 3945fc │ │ │ │ ldr r2, [pc, #60] @ (394600 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #60] @ (394604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3945e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + str r0, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394608 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -474126,15 +474120,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (394670 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5d3d9c │ │ │ │ + bl 5d3e04 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 394674 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (394678 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (39467c ) │ │ │ │ @@ -474142,28 +474136,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3c20 │ │ │ │ + b.w 5d3c88 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r7, [pc, #912] @ (394a04 ) │ │ │ │ + str r4, [r5, r0] │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r7 │ │ │ │ - bls.n 3946d4 │ │ │ │ + bls.n 394764 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394680 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -474189,43 +474183,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 62b3f8 │ │ │ │ + bl 62b460 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3947b4 │ │ │ │ ldr r0, [pc, #296] @ (3947f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d62e4 │ │ │ │ + bl 5d634c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (3947fc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 25dcd8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5dcc58 │ │ │ │ + bl 5dccc0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25df90 │ │ │ │ ldr r3, [pc, #264] @ (394800 ) │ │ │ │ ldr r2, [pc, #268] @ (394804 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (394808 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 25eae4 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -474238,46 +474232,46 @@ │ │ │ │ bl 428764 │ │ │ │ ldr r6, [pc, #220] @ (39480c ) │ │ │ │ ldr r1, [pc, #220] @ (394810 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d51a8 │ │ │ │ + bl 5d5210 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5db518 │ │ │ │ + bl 5db580 │ │ │ │ cbz r0, 394752 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5108 │ │ │ │ + bl 5d5170 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 39476e │ │ │ │ ldr r6, [pc, #188] @ (394814 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5db518 │ │ │ │ + bl 5db580 │ │ │ │ cbz r0, 39476e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5264 │ │ │ │ + bl 5d52cc │ │ │ │ ldr r1, [pc, #168] @ (394818 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb9dc │ │ │ │ cbz r0, 3947de │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d65f4 │ │ │ │ + bl 5d665c │ │ │ │ cbz r0, 3947de │ │ │ │ ldr r2, [pc, #144] @ (39481c ) │ │ │ │ ldr r3, [pc, #100] @ (3947f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -474289,67 +474283,66 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 629c38 │ │ │ │ + bl 629ca0 │ │ │ │ cbz r0, 3947e6 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 3947d8 │ │ │ │ ldr r0, [pc, #92] @ (394820 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3946d2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7243d8 │ │ │ │ + bl 724428 │ │ │ │ movs r5, #0 │ │ │ │ b.n 39478a │ │ │ │ ldr r0, [pc, #72] @ (394824 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3946d2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da1f8 │ │ │ │ + bl 5da260 │ │ │ │ b.n 3947d4 │ │ │ │ ldr r0, [pc, #64] @ (394828 ) │ │ │ │ add r0, pc │ │ │ │ b.n 3946d2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #240] @ (3948f8 ) │ │ │ │ + ldr r7, [pc, #528] @ (394a18 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #344] @ (394964 ) │ │ │ │ + ldr r7, [pc, #632] @ (394a84 ) │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 394808 │ │ │ │ - movs r4, r7 │ │ │ │ - b.n 39478c │ │ │ │ + @ instruction: 0xe83a003c │ │ │ │ + b.n 39481c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 394774 │ │ │ │ + b.n 394804 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0039482c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -474374,46 +474367,46 @@ │ │ │ │ blx 25fc0c │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 7246b8 │ │ │ │ + bl 724708 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 3948c6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 603d38 │ │ │ │ + bl 603da0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3948bc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 7270c8 │ │ │ │ + bl 727118 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (394908 ) │ │ │ │ - bl 629d04 │ │ │ │ + bl 629d6c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 39468c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 39488a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7246d0 │ │ │ │ + bl 724720 │ │ │ │ ldr r2, [pc, #60] @ (39490c ) │ │ │ │ ldr r3, [pc, #48] @ (394900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -474458,15 +474451,15 @@ │ │ │ │ add r2, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r8, [r1, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (3949ec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #168] @ (3949f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ blx 260638 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -474480,19 +474473,19 @@ │ │ │ │ str.w r8, [r4] │ │ │ │ str r3, [r4, #16] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd fp, sl, [r4, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ ldr.w r0, [r9, #20] │ │ │ │ - bl 5dab84 │ │ │ │ + bl 5dabec │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 7258d4 │ │ │ │ + bl 725924 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3949a0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #80] @ (3949f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -474516,31 +474509,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3949a8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #40] @ (394a00 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3949a8 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r7 │ │ │ │ - bvs.n 394a54 │ │ │ │ + bvs.n 394ae4 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #280] @ (394b1c ) │ │ │ │ + ldr r6, [pc, #568] @ (394c3c ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394a04 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -474566,15 +474559,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 623214 │ │ │ │ + bl 62327c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #187] @ 0xbb │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394a2a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -474598,34 +474591,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (394aa4 ) │ │ │ │ ldr r0, [pc, #20] @ (394aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #512] @ (394ca8 ) │ │ │ │ + ldr r3, [pc, #800] @ (394dc8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #696] @ (394d64 ) │ │ │ │ + ldr r5, [pc, #984] @ (394e84 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394aac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 623214 │ │ │ │ + bl 62327c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -474643,15 +474636,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 394b26 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 623174 │ │ │ │ + bl 6231dc │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -474673,41 +474666,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (394b70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 394b04 │ │ │ │ nop │ │ │ │ str r6, [r2, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (394f3c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #296] @ (394c9c ) │ │ │ │ + ldr r4, [pc, #584] @ (394dbc ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394b74 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #788] @ 394e98 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 622ffc │ │ │ │ + bl 623064 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 394f02 │ │ │ │ @@ -474785,15 +474778,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 622fac │ │ │ │ + bl 623014 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -475071,19 +475064,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (394f8c ) │ │ │ │ ldr r0, [pc, #20] @ (394f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r4, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, ip │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #840] @ (3952dc ) │ │ │ │ + ldr r1, [pc, #104] @ (394ffc ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394f94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -475099,26 +475092,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 3953fc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r3, [pc, #1064] @ 395400 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 395404 │ │ │ │ ldr.w r1, [pc, #1064] @ 395408 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 25fc0c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -475159,15 +475152,15 @@ │ │ │ │ beq.w 395266 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 394910 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7310c4 │ │ │ │ + bl 731114 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -475268,15 +475261,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3950c2 │ │ │ │ ldr r0, [pc, #664] @ (395428 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3950c2 │ │ │ │ ldr r3, [pc, #624] @ (395410 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39512a │ │ │ │ ldr r3, [pc, #636] @ (39542c ) │ │ │ │ @@ -475292,15 +475285,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (395430 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 39512a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3950c2 │ │ │ │ ldr r3, [pc, #592] @ (395434 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -475316,15 +475309,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (395438 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3950c2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3950c2 │ │ │ │ ldr r3, [pc, #532] @ (39543c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -475336,38 +475329,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3950c2 │ │ │ │ ldr r0, [pc, #508] @ (395440 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3950c2 │ │ │ │ ldr r3, [pc, #496] @ (395444 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 39502c │ │ │ │ ldr r0, [pc, #492] @ (395448 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 395068 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #476] @ (39544c ) │ │ │ │ ldr r2, [pc, #480] @ (395450 ) │ │ │ │ ldr r1, [pc, #480] @ (395454 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3953d2 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -475415,15 +475408,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (395464 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 3952ec │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -475442,15 +475435,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3950c2 │ │ │ │ ldr r0, [pc, #284] @ (39546c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3950c2 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 39502c │ │ │ │ ldrb.w r3, [r5, #187] @ 0xbb │ │ │ │ cbnz r3, 3953a4 │ │ │ │ ldr r3, [pc, #260] @ (395470 ) │ │ │ │ add r3, pc │ │ │ │ @@ -475470,15 +475463,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (395474 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 39512a │ │ │ │ ldr.w r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 3952a0 │ │ │ │ ldr r3, [pc, #200] @ (395478 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -475486,18 +475479,18 @@ │ │ │ │ b.n 39502c │ │ │ │ ldr r0, [pc, #192] @ (39547c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3952ec │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ - bl 7310c4 │ │ │ │ + bl 731114 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (395480 ) │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ ldr r1, [pc, #160] @ (395484 ) │ │ │ │ ldr r0, [pc, #160] @ (395488 ) │ │ │ │ @@ -475508,19 +475501,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldrb r4, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r4, sl │ │ │ │ + mov ip, r3 │ │ │ │ movs r6, r7 │ │ │ │ - mov r6, sp │ │ │ │ + mov lr, r6 │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -475528,63 +475521,63 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r6, [r4, #32] │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #56] @ (395464 ) │ │ │ │ + ldr r0, [pc, #344] @ (395584 ) │ │ │ │ movs r6, r7 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r2 │ │ │ │ + mov ip, fp │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - bx r4 │ │ │ │ + bx sp │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r5 │ │ │ │ + bxns lr │ │ │ │ movs r6, r7 │ │ │ │ str r6, [r6, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r5, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r3, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, sp │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r8 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r3, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r8, r9 │ │ │ │ + cmp r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, pc │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r0, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - tst r4, r5 │ │ │ │ + negs r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, lr │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039548c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -475649,25 +475642,25 @@ │ │ │ │ bpl.n 3954d0 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #484] @ 0x1e4 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (395550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3954d0 │ │ │ │ ldrsb r0, [r6, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bx ip │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r8 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395554 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -475703,17 +475696,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 3955ae │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 25df8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -475725,19 +475718,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3955f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r1, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands r6, r6 │ │ │ │ + eors r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ - eors r4, r0 │ │ │ │ + lsls r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003955f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -475770,19 +475763,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (395664 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ bl 26104c │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + ands r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #148] @ (395710 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -475792,15 +475785,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #144] @ (395718 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #444 @ 0x1bc │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 7310c4 │ │ │ │ + bl 731114 │ │ │ │ ldr.w r4, [r7, #472] @ 0x1d8 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 3956b2 │ │ │ │ mov r9, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -475820,17 +475813,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 395578 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3956c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5daca4 │ │ │ │ + bl 5dad0c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 62a7a8 │ │ │ │ + bl 62a810 │ │ │ │ cbz r6, 3956ec │ │ │ │ mov r0, r6 │ │ │ │ blx 25ea74 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25df8c │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -475844,15 +475837,15 @@ │ │ │ │ bne.n 3956a2 │ │ │ │ b.n 3956b2 │ │ │ │ bl 26104c │ │ │ │ strb r2, [r2, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (3957f4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -475871,21 +475864,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 5e30ac │ │ │ │ + bl 5e3114 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 5e36a8 │ │ │ │ + bl 5e3710 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e36a8 │ │ │ │ + bl 5e3710 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 394f94 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -475904,15 +475897,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 393fb8 │ │ │ │ mov r0, fp │ │ │ │ bl 395578 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e32ac │ │ │ │ + bl 5e3314 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 39574e │ │ │ │ ldr r2, [pc, #52] @ (3957fc ) │ │ │ │ ldr r3, [pc, #44] @ (3957f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -475996,33 +475989,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39581e │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (3958c8 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 39581e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #476] @ 0x1dc │ │ │ │ b.n 39585c │ │ │ │ nop │ │ │ │ strb r2, [r7, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003958cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -476066,15 +476059,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3958fa │ │ │ │ ldr r0, [pc, #64] @ (395980 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3958fa │ │ │ │ ldr r3, [pc, #56] @ (395984 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 395918 │ │ │ │ ldr r3, [pc, #36] @ (39597c ) │ │ │ │ @@ -476082,28 +476075,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 395918 │ │ │ │ ldr r0, [pc, #36] @ (395988 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7299cc │ │ │ │ + b.w 729a1c │ │ │ │ strh r0, [r6, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r5 │ │ │ │ + sbcs r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ sub sp, #12 │ │ │ │ @@ -476245,15 +476238,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 395a26 │ │ │ │ ldr r0, [pc, #112] @ (395b78 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 395a26 │ │ │ │ ldr r3, [pc, #100] @ (395b7c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 395a92 │ │ │ │ ldr r3, [pc, #84] @ (395b74 ) │ │ │ │ @@ -476262,15 +476255,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 395a92 │ │ │ │ ldr r0, [pc, #84] @ (395b80 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 395a92 │ │ │ │ ldr r3, [pc, #72] @ (395b84 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r1, [pc, #72] @ (395b88 ) │ │ │ │ ldr r0, [pc, #72] @ (395b8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -476290,31 +476283,31 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r1 │ │ │ │ + eors r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #208 @ 0xd0 │ │ │ │ + subs r3, #24 │ │ │ │ movs r6, r7 │ │ │ │ - ands r2, r3 │ │ │ │ + eors r2, r4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #184 @ 0xb8 │ │ │ │ + subs r3, #0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + ands r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395b9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -476326,15 +476319,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 623540 │ │ │ │ + bl 6235a8 │ │ │ │ ldr r2, [pc, #144] @ (395c5c ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -476388,25 +476381,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25ff70 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ str r2, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bx r8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #124 @ 0x7c │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #160 @ 0xa0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395c74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -476440,15 +476433,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 395578 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 395caa │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ @@ -476482,25 +476475,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ ldrsb r2, [r1, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + strh r6, [r0, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r4, #2] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r1, #32 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (395df0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -476514,15 +476507,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 395dbe │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 623174 │ │ │ │ + bl 6231dc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 395c74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -476547,28 +476540,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (395e04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 395d8a │ │ │ │ nop │ │ │ │ ldr r6, [pc, #856] @ (39614c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (3961d0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #186 @ 0xba │ │ │ │ + subs r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (395e94 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -476582,15 +476575,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 395e62 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 623174 │ │ │ │ + bl 6231dc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 395c74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -476615,28 +476608,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (395ea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 395e2e │ │ │ │ nop │ │ │ │ ldr r6, [pc, #200] @ (395f60 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #976] @ (396274 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 395ebc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 3959f0 │ │ │ │ b.w 395c74 │ │ │ │ @@ -476690,15 +476683,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #188 @ 0xbc │ │ │ │ ldr.w r1, [r1, #440] @ 0x1b8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 623214 │ │ │ │ + bl 62327c │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39609c │ │ │ │ bl 3945a8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -476751,15 +476744,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 25ed48 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 25ed48 │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39623a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -476782,15 +476775,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 396176 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 396038 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 396038 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -476886,25 +476879,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 6230c8 │ │ │ │ + bl 623130 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 395f5a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3961fc │ │ │ │ ldr r3, [pc, #404] @ (396308 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 3960b6 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 728b90 │ │ │ │ + bl 728be0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39629e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396218 │ │ │ │ @@ -476971,15 +476964,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39618e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (396314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c24 │ │ │ │ + bl 720c74 │ │ │ │ b.n 39618e │ │ │ │ ldr r3, [pc, #220] @ (396318 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 39600e │ │ │ │ @@ -477005,19 +476998,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 7198c4 │ │ │ │ + bl 719914 │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 719b10 │ │ │ │ + bl 719b60 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 395f7c │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 39617a │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (396324 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -477051,19 +477044,19 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #440] @ (3964a8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [pc, #808] @ (39661c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r0, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #42 @ 0x2a │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -477071,35 +477064,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r2, #28 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #220 @ 0xdc │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r2, #4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #86 @ 0x56 │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 395c74 │ │ │ │ @@ -477153,15 +477146,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ mov r0, r4 │ │ │ │ bl 395578 │ │ │ │ ldr r2, [pc, #144] @ (396484 ) │ │ │ │ ldr r3, [pc, #136] @ (39647c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -477175,15 +477168,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 623688 │ │ │ │ + bl 6236f0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 396430 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 395c74 │ │ │ │ b.n 3963f0 │ │ │ │ @@ -477218,25 +477211,25 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #840] @ (3967cc ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #368] @ (3965f8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r2, #5] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r2, #10 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #170 @ 0xaa │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #200 @ 0xc8 │ │ │ │ + adds r3, #16 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003964a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477246,32 +477239,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3964c0 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [pc, #20] @ (3964ec ) │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ ldr r1, [pc, #20] @ (3964f0 ) │ │ │ │ ldr r0, [pc, #20] @ (3964f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003964f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -477282,30 +477275,30 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 396580 │ │ │ │ cbz r5, 396522 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 7258e0 │ │ │ │ + bl 725930 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbnz r3, 39654c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3965be │ │ │ │ adds r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 395800 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 396560 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 62aa8c │ │ │ │ + b.w 62aaf4 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r3, 3965a6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -477314,15 +477307,15 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 39656c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [pc, #72] @ (3965cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -477333,15 +477326,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396516 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (3965d4 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 396516 │ │ │ │ ldr r3, [pc, #48] @ (3965d8 ) │ │ │ │ movw r2, #1684 @ 0x694 │ │ │ │ ldr r1, [pc, #44] @ (3965dc ) │ │ │ │ ldr r0, [pc, #48] @ (3965e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477354,21 +477347,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3964f8 │ │ │ │ nop │ │ │ │ │ │ │ │ 003965ec : │ │ │ │ push {r4, lr} │ │ │ │ @@ -477395,30 +477388,30 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 395800 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 396648 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 62aa48 │ │ │ │ + b.w 62aab0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 396654 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 725918 │ │ │ │ + bl 725968 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [pc, #72] @ (3966b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -477429,15 +477422,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396608 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (3966bc ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 396608 │ │ │ │ ldr r3, [pc, #48] @ (3966c0 ) │ │ │ │ mov.w r2, #1704 @ 0x6a8 │ │ │ │ ldr r1, [pc, #44] @ (3966c4 ) │ │ │ │ ldr r0, [pc, #48] @ (3966c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477450,21 +477443,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003966cc : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -477702,25 +477695,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #484] @ 0x1e4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (396908 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 396892 │ │ │ │ mvns r2, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bx ip │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (3969a4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -477728,15 +477721,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #136] @ (3969ac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (3969b0 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 396940 │ │ │ │ bl 447eb4 │ │ │ │ ldr r3, [pc, #112] @ (3969b4 ) │ │ │ │ @@ -477746,71 +477739,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 393e5c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62aff8 │ │ │ │ + bl 62b060 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 39685c │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 71e580 │ │ │ │ + bl 71e5d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w ip, [pc, #68] @ 3969bc │ │ │ │ ldr r2, [pc, #68] @ (3969c0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #68] @ (3969c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 396998 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 603b10 │ │ │ │ - strb r4, [r7, #17] │ │ │ │ + b.w 603b78 │ │ │ │ + strb r4, [r0, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ orrs r0, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003969c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (3969f8 ) │ │ │ │ add r1, pc │ │ │ │ bl 393e5c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62aff8 │ │ │ │ + bl 62b060 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39685c │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ │ │ │ │ @@ -477822,17 +477815,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 7310c4 │ │ │ │ + bl 731114 │ │ │ │ mov r4, r0 │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 396ab4 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 396a9c │ │ │ │ @@ -477875,15 +477868,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396a58 │ │ │ │ ldr r0, [pc, #76] @ (396adc ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 396a58 │ │ │ │ ldr r3, [pc, #64] @ (396ae0 ) │ │ │ │ movw r2, #1813 @ 0x715 │ │ │ │ ldr r1, [pc, #64] @ (396ae4 ) │ │ │ │ ldr r0, [pc, #64] @ (396ae8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -477904,27 +477897,27 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00396af8 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (396bc4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 396b48 │ │ │ │ @@ -477932,17 +477925,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7310c4 │ │ │ │ + bl 731114 │ │ │ │ mov r4, r0 │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 396bac │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 396b94 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -477985,15 +477978,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396b5e │ │ │ │ ldr r0, [pc, #76] @ (396bd4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 396b5e │ │ │ │ ldr r3, [pc, #64] @ (396bd8 ) │ │ │ │ movw r2, #1835 @ 0x72b │ │ │ │ ldr r1, [pc, #64] @ (396bdc ) │ │ │ │ ldr r0, [pc, #64] @ (396be0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -478014,27 +478007,27 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r2, #22 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r0, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 396c36 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 396c2c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -478237,22 +478230,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (396e38 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5da0a0 │ │ │ │ + bl 5da108 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5da0a0 │ │ │ │ + b.w 5da108 │ │ │ │ mov r8, lr │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -478264,20 +478257,20 @@ │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 397092 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 74cc54 │ │ │ │ + bl 74cca4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 39706a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -478294,20 +478287,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #488] @ 0x1e8 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 74d4b0 │ │ │ │ + bl 74d500 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74c9f8 │ │ │ │ + bl 74ca48 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 396efc │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 396fc0 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -478367,15 +478360,15 @@ │ │ │ │ bne.n 39702e │ │ │ │ ldr r3, [pc, #280] @ (3970b0 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 62aa90 │ │ │ │ + bl 62aaf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39707e │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -478424,15 +478417,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396f94 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (3970bc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 396f94 │ │ │ │ ldr r3, [pc, #104] @ (3970c0 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (3970c4 ) │ │ │ │ ldr r0, [pc, #104] @ (3970c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -478468,39 +478461,39 @@ │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #142 @ 0x8e │ │ │ │ + cmp r5, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r6, #8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -478605,25 +478598,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (39722c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3971d8 │ │ │ │ subs r2, #130 @ 0x82 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #576] @ (397468 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #220 @ 0xdc │ │ │ │ + cmp r5, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (3973c8 ) │ │ │ │ @@ -478638,15 +478631,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr r3, [pc, #360] @ (3973d4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -478658,29 +478651,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 3973b4 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 623570 │ │ │ │ + bl 6235d8 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 62b290 │ │ │ │ + bl 62b2f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62b2f8 │ │ │ │ + bl 62b360 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 3972ea │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 39738c │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 397312 │ │ │ │ @@ -478722,17 +478715,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 3972f4 │ │ │ │ b.n 397308 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 397292 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 397366 │ │ │ │ @@ -478742,15 +478735,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 3972a2 │ │ │ │ b.n 3972fe │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 62339c │ │ │ │ + bl 623404 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 39739e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -478763,15 +478756,15 @@ │ │ │ │ b.n 397310 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 394ae4 │ │ │ │ b.n 3972fe │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 623414 │ │ │ │ + bl 62347c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39737a │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 3972a2 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (3973e4 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -478786,36 +478779,36 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #58 @ 0x3a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ movs r6, r7 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #186 @ 0xba │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 397544 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 397492 │ │ │ │ @@ -478879,23 +478872,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 73a6a8 │ │ │ │ + bl 73a6f8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r3, [pc, #112] @ (397560 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -478915,15 +478908,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 395578 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 62c38c │ │ │ │ + bl 62c3f4 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 3974ac │ │ │ │ ldr r3, [pc, #28] @ (397564 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (397568 ) │ │ │ │ ldr r0, [pc, #28] @ (39756c ) │ │ │ │ add r3, pc │ │ │ │ @@ -478932,19 +478925,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -478952,65 +478945,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 3975ac │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62490c │ │ │ │ + bl 624974 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 3973f0 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 624910 │ │ │ │ + bl 624978 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 3973f0 │ │ │ │ ldr r3, [pc, #20] @ (3975d8 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (3975dc ) │ │ │ │ ldr r0, [pc, #20] @ (3975e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (397908 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da744 │ │ │ │ + bl 5da7ac │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 68eb24 │ │ │ │ + bl 68eb74 │ │ │ │ ldr r2, [pc, #760] @ (39790c ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397840 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 622f14 │ │ │ │ + bl 622f7c │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 397694 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 3978ec │ │ │ │ @@ -479101,15 +479094,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62b3ec │ │ │ │ + bl 62b454 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39783e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 397868 │ │ │ │ ldr r1, [pc, #512] @ (397910 ) │ │ │ │ add r1, pc │ │ │ │ @@ -479261,15 +479254,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3977e0 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (397930 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 3977e0 │ │ │ │ ldr r3, [pc, #120] @ (397934 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39771e │ │ │ │ ldr r3, [pc, #100] @ (39792c ) │ │ │ │ @@ -479277,15 +479270,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39771e │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (397938 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 39771e │ │ │ │ mov r0, r4 │ │ │ │ bl 395c74 │ │ │ │ b.n 3977aa │ │ │ │ blx 260028 │ │ │ │ ldr r3, [pc, #72] @ (39793c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -479297,41 +479290,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #10 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r7, #22 │ │ │ │ movs r6, r7 │ │ │ │ bx r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + movs r7, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #8 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (3979f8 ) │ │ │ │ @@ -479387,15 +479380,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 260028 │ │ │ │ adds r2, #238 @ 0xee │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 72e87c │ │ │ │ + b.w 72e8cc │ │ │ │ b.w 396af8 │ │ │ │ b.w 3969fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (397a68 ) │ │ │ │ @@ -479437,15 +479430,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397bda │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 397a9e │ │ │ │ - bl 68e9ac │ │ │ │ + bl 68e9fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397bbe │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2e1648 │ │ │ │ cbnz r0, 397ac2 │ │ │ │ @@ -479454,17 +479447,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62c398 │ │ │ │ + bl 62c400 │ │ │ │ mov r6, r0 │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 397adc │ │ │ │ ldrb.w r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 397c06 │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ cbnz r1, 397af6 │ │ │ │ @@ -479472,15 +479465,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2e196c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 397aae │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62b364 │ │ │ │ + bl 62b3cc │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -479512,29 +479505,29 @@ │ │ │ │ blx 25f3d4 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 397ca8 │ │ │ │ ldr.w r2, [r4, #588] @ 0x24c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397bf6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62b3f8 │ │ │ │ + bl 62b460 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 397c8c │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 397cc8 │ │ │ │ ldr r1, [pc, #336] @ (397cd8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 62a184 │ │ │ │ + bl 62a1ec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 62a480 │ │ │ │ + bl 62a4e8 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 428ae4 │ │ │ │ add sp, #20 │ │ │ │ @@ -479551,27 +479544,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (397ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 397aae │ │ │ │ ldr r3, [pc, #268] @ (397ce8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (397cec ) │ │ │ │ ldr r1, [pc, #268] @ (397cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 397aae │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 397c44 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ b.n 397b6a │ │ │ │ @@ -479581,21 +479574,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (397cfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 397aae │ │ │ │ ldr.w r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 397b6a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 629938 │ │ │ │ + bl 6299a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 397b6a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397b6a │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ @@ -479607,17 +479600,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (397d08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 397aae │ │ │ │ - bl 7198c4 │ │ │ │ + bl 719914 │ │ │ │ blx 2603f0 │ │ │ │ str.w r0, [r4, #572] @ 0x23c │ │ │ │ b.n 397b42 │ │ │ │ movs r0, #5 │ │ │ │ blx 260638 │ │ │ │ ldr r3, [pc, #144] @ (397d0c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -479634,75 +479627,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (397d18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 397aae │ │ │ │ ldr r3, [pc, #112] @ (397d1c ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (397d20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (397d24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 397aae │ │ │ │ ldr r1, [pc, #92] @ (397d28 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 62a184 │ │ │ │ + bl 62a1ec │ │ │ │ b.n 397b92 │ │ │ │ nop │ │ │ │ subs r1, #122 @ 0x7a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r2, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r4, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #82 @ 0x52 │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #56 @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -479749,15 +479742,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 397a70 │ │ │ │ - lsls r6, r1, #12 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (3980f0 ) │ │ │ │ ldr.w ip, [r0, #492] @ 0x1ec │ │ │ │ @@ -479968,15 +479961,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 397eb2 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 398002 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 62b464 │ │ │ │ + bl 62b4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39807c │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -480059,17 +480052,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 397eb2 │ │ │ │ nop │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #126 @ 0x7e │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (398218 ) │ │ │ │ @@ -480175,19 +480168,19 @@ │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #124 @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + adds r0, r0, #1 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -480198,15 +480191,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -480231,24 +480224,24 @@ │ │ │ │ str.w r3, [r4, #488] @ 0x1e8 │ │ │ │ cbz r1, 3982f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 397a70 │ │ │ │ - bl 731590 │ │ │ │ + bl 7315e0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6296b0 │ │ │ │ + bl 629718 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 629fdc │ │ │ │ + bl 62a044 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 398288 │ │ │ │ ldr r3, [pc, #64] @ (398320 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (398324 ) │ │ │ │ ldr r0, [pc, #64] @ (398328 ) │ │ │ │ add r3, pc │ │ │ │ @@ -480267,34 +480260,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 397a70 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r3, r4 │ │ │ │ + subs r4, r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (3983dc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5dc08c │ │ │ │ + bl 5dc0f4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3983ac │ │ │ │ mov r0, r4 │ │ │ │ blx 25f3d4 │ │ │ │ adds r0, #1 │ │ │ │ blx 25dc58 │ │ │ │ mov r2, r5 │ │ │ │ @@ -480308,15 +480301,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (3983e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ str.w r7, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -480332,36 +480325,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (3983f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r1, r3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r5, #0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r1, #7 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r1, r2 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 428b74 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -480374,15 +480367,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 62a9b0 │ │ │ │ + bl 62aa18 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -480410,25 +480403,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 3969c8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 62a960 │ │ │ │ + bl 62a9c8 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 74d550 │ │ │ │ + bl 74d5a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 3984c0 │ │ │ │ @@ -480508,21 +480501,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 5e3604 │ │ │ │ + bl 5e366c │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e35a0 │ │ │ │ + bl 5e3608 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e35a0 │ │ │ │ + bl 5e3608 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 3985b0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3985cc │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 3985c2 │ │ │ │ @@ -480531,19 +480524,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e35a0 │ │ │ │ + bl 5e3608 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e2b34 │ │ │ │ + b.w 5e2b9c │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 3985f0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -480584,26 +480577,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39861c │ │ │ │ ldr r0, [pc, #32] @ (39866c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 39861c │ │ │ │ movs r6, #86 @ 0x56 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #144] @ (3986f8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r4 │ │ │ │ + subs r6, r5, r5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (398814 ) │ │ │ │ @@ -480621,15 +480614,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3987d4 │ │ │ │ ldrh.w r3, [r4, #598] @ 0x256 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 398768 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 6905fc │ │ │ │ + bl 69064c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 398784 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 3987b6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -480691,19 +480684,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (398820 ) │ │ │ │ ldr r0, [pc, #184] @ (398824 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 724ad0 │ │ │ │ + bl 724b20 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 6905fc │ │ │ │ + bl 69064c │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 3986b6 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (398828 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (39882c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -480711,94 +480704,94 @@ │ │ │ │ ldr r1, [pc, #156] @ (398830 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 7240b0 │ │ │ │ + bl 724100 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 398740 │ │ │ │ ldr r1, [pc, #136] @ (398834 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 723c4c │ │ │ │ + bl 723c9c │ │ │ │ b.n 398740 │ │ │ │ ldr r3, [pc, #128] @ (398838 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (39883c ) │ │ │ │ ldr r1, [pc, #128] @ (398840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 398740 │ │ │ │ ldr r3, [pc, #108] @ (398844 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (398848 ) │ │ │ │ ldr r1, [pc, #112] @ (39884c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 398740 │ │ │ │ ldr r3, [pc, #92] @ (398850 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (398854 ) │ │ │ │ ldr r1, [pc, #92] @ (398858 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 724034 │ │ │ │ + bl 724084 │ │ │ │ b.n 398740 │ │ │ │ blx 25e228 <__stack_chk_fail@plt> │ │ │ │ movs r5, #202 @ 0xca │ │ │ │ lsls r5, r4, #1 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #54 @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r3, r3 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + subs r2, r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r5, r3 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r7, r1 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r4, #25 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r0, #24 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #48] @ (398894 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 398874 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -480889,17 +480882,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3989a4 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #5 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ ldr r3, [pc, #200] @ (398a44 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -480914,37 +480907,37 @@ │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 398970 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #116] @ (398a48 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 62aae4 │ │ │ │ + bl 62ab4c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -480969,19 +480962,19 @@ │ │ │ │ nop │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -481107,15 +481100,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 398e64 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62b464 │ │ │ │ + bl 62b4cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398eda │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 398a9c │ │ │ │ ldr.w r3, [pc, #1132] @ 399044 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -481133,24 +481126,24 @@ │ │ │ │ beq.w 398d40 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 398d7a │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 622f14 │ │ │ │ + bl 622f7c │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398d72 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 398d72 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 62b3ec │ │ │ │ + bl 62b454 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398e34 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -481166,31 +481159,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 398e6e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 398c80 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7376a8 │ │ │ │ + bl 7376f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398f20 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 395554 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -481203,15 +481196,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (399048 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 62a83c │ │ │ │ + bl 62a8a4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 398d48 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 398eac │ │ │ │ @@ -481227,17 +481220,17 @@ │ │ │ │ blt.n 398d14 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 398dc6 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #5 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ ldr r3, [pc, #812] @ (39904c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -481282,28 +481275,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 398b94 │ │ │ │ ldr r0, [pc, #704] @ (39905c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 398b9c │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 398bac │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 62b46c │ │ │ │ + bl 62b4d4 │ │ │ │ b.n 398bac │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 398d14 │ │ │ │ - bl 62b3ec │ │ │ │ + bl 62b454 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398f08 │ │ │ │ movs r0, #12 │ │ │ │ blx 25dc58 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -481333,15 +481326,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 398be4 │ │ │ │ ldr r0, [pc, #568] @ (399064 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 398be4 │ │ │ │ ldr r2, [pc, #560] @ (399068 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -481382,17 +481375,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (399078 ) │ │ │ │ ldr r0, [pc, #476] @ (39907c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 25e1f8 <__assert_fail@plt> │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #5 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ ldr r3, [pc, #408] @ (399050 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -481403,33 +481396,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (39906c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 398e78 │ │ │ │ mov r0, r4 │ │ │ │ bl 395554 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r1, [pc, #392] @ (399080 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 62ab2c │ │ │ │ + bl 62ab94 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 398d48 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r1, #5 │ │ │ │ - bl 624914 │ │ │ │ + bl 62497c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (399068 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 398e3a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 25dc58 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -481463,21 +481456,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c38c │ │ │ │ + bl 62c3f4 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 73a6a8 │ │ │ │ + bl 73a6f8 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 398fce │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ @@ -481494,34 +481487,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 398fac │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 395554 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 62c5d4 │ │ │ │ + bl 62c63c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 624784 │ │ │ │ + bl 6247ec │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (399084 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 62a9fc │ │ │ │ + bl 62aa64 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 398d48 │ │ │ │ ldr r0, [pc, #116] @ (399088 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 398b36 │ │ │ │ @@ -481529,15 +481522,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 398b36 │ │ │ │ ldr r0, [pc, #96] @ (39908c ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 398b38 │ │ │ │ nop │ │ │ │ movs r1, #220 @ 0xdc │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -481549,39 +481542,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ add r0, lr │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -481621,24 +481614,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (399174 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3990d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 622ffc │ │ │ │ + bl 623064 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 39914e │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 73973c │ │ │ │ + bl 73978c │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 39912c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 25daf4 │ │ │ │ b.n 3990d8 │ │ │ │ @@ -481652,15 +481645,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399122 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (39917c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7299cc │ │ │ │ + bl 729a1c │ │ │ │ b.n 399122 │ │ │ │ ldr r3, [pc, #48] @ (399180 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (399184 ) │ │ │ │ ldr r0, [pc, #48] @ (399188 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -481674,21 +481667,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #720] @ (399454 ) │ │ │ │ + ldr r6, [pc, #1008] @ (399574 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3991c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -481696,25 +481689,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (3991d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5da4e0 │ │ │ │ + bl 5da548 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2603ec │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #408] @ (399364 ) │ │ │ │ + ldr r6, [pc, #696] @ (399484 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r3, #17 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r7, #31 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (399290 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -481723,25 +481716,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (399298 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #156] @ (39929c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (3992a0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #140] @ (3992a4 ) │ │ │ │ ldr r3, [pc, #140] @ (3992a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (3992ac ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (3992b0 ) │ │ │ │ @@ -481751,21 +481744,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (3992b8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #120] @ (3992bc ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c9590 │ │ │ │ + bl 5c95f8 │ │ │ │ cbnz r0, 399268 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -481775,48 +481768,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (3992c4 ) │ │ │ │ ldr r2, [pc, #88] @ (3992c8 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #76] @ (3992cc ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5de114 │ │ │ │ + b.w 5de17c │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #128] @ (399314 ) │ │ │ │ + ldr r6, [pc, #416] @ (399434 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ bl 5712aa │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 2092b2 │ │ │ │ - asrs r6, r7, #5 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 399394 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r2, #5 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ movs r6, r7 │ │ │ │ bl 4532c6 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - asrs r6, r1, #5 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39934c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -481825,33 +481818,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (399354 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #92] @ (399358 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (39935c ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #76] @ (399360 ) │ │ │ │ ldr r1, [pc, #76] @ (399364 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5d69b0 │ │ │ │ + bl 5d6a18 │ │ │ │ ldr r1, [pc, #64] @ (399368 ) │ │ │ │ ldr r2, [pc, #68] @ (39936c ) │ │ │ │ ldr r3, [pc, #68] @ (399370 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -481861,25 +481854,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #144] @ (3993e0 ) │ │ │ │ + ldr r5, [pc, #432] @ (399500 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r6, pc │ │ │ │ + mov lr, r8 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ movs r6, r7 │ │ │ │ - orr.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ + eors.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ bl 4b9366 │ │ │ │ bl 46d36a │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 3992ea │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -481891,35 +481884,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (399434 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (399438 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (39943c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #132] @ (399440 ) │ │ │ │ ldr r1, [pc, #132] @ (399444 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r3, [pc, #120] @ (399448 ) │ │ │ │ ldr r2, [pc, #120] @ (39944c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (399450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (399454 ) │ │ │ │ @@ -481939,51 +481932,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (399468 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #92] @ (39946c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [pc, #512] @ (399630 ) │ │ │ │ + ldr r4, [pc, #800] @ (399750 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + mov r2, r4 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r0, r6, #11 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ movs r6, r7 │ │ │ │ - bl 63544a │ │ │ │ + bl 63544a │ │ │ │ ble.n 399502 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vmls.i , , d2[0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ble.n 399376 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vqrdmlsh.s q8, , d22[0] │ │ │ │ + vaddl.u , d15, d30 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -481994,25 +481987,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (399530 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #152] @ (399534 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (399538 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da604 │ │ │ │ + bl 5da66c │ │ │ │ ldr r2, [pc, #136] @ (39953c ) │ │ │ │ ldr r3, [pc, #136] @ (399540 ) │ │ │ │ ldr r1, [pc, #140] @ (399544 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -482022,21 +482015,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (39954c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #28 │ │ │ │ - bl 5d567c │ │ │ │ + bl 5d56e4 │ │ │ │ ldr r3, [pc, #116] @ (399550 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5c9590 │ │ │ │ + bl 5c95f8 │ │ │ │ cbnz r0, 399502 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -482046,46 +482039,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (399558 ) │ │ │ │ ldr r2, [pc, #80] @ (39955c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5dd9b8 │ │ │ │ + bl 5dda20 │ │ │ │ ldr r2, [pc, #72] @ (399560 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5de114 │ │ │ │ - ldr r3, [pc, #528] @ (39973c ) │ │ │ │ + b.w 5de17c │ │ │ │ + ldr r3, [pc, #816] @ (39985c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add lr, fp │ │ │ │ + cmp r6, r4 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r6, #6 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ movs r6, r7 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ bcc.n 399510 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bl 76954a <_IO_stdin_used@@Base+0x1bcfa> │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + bl 76954a <_IO_stdin_used@@Base+0x1bcb2> │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes